В.І. Сенько, В.П Лисенко, О.М. Юрченко, В.Є. Лукін, А.А. Руденський

# ЕЛЕКТРОНІКА І МІКРОПРОЦЕСОРНА ТЕХНІКА

Навчальний посібник для студентів вищих навчальних закладів

> Київ «Агроосвіта» 2015

Рекомендовано вченою радою Національного університету біоресурсів і природокористування України як навчальний посібник для студентів вищих навчальних закладів, що навчаються за напрямами підготовки: 6.050202 "Автоматизація та комп'ютерно-інтегровані технології", 6.100101 "Енергетика та електротехнічні системи в агропромисловому комплексі", 6.050701 "Електротехніка та електротехнології"

(витяг з протоколу від 24 червня 2015 р № 11)

### Рецензенти:

В.М. Михальський — доктор технічних наук, провідний науковий співробітник (ІЕД НАН України);

С.А. Шворов — доктор технічних наук, професор (НУБіП України) В.Б. Павлов — доктор технічних наук, головний науковий співробітник (ІЕД НАН України)

E45 Електроніка і мікропроцесорна техніка / Сенько В.І., Лисенко В.П., Юрченко О.М., Лукін В.Є., Руденський А.А. — К. : «Агроосвіта», 2015. — 676 с.

### ISBN 978-617-7283-11-8

У навчальному посібнику розглянуто фізичні основи роботи і характеристики напівпровідникових приладів, основні властивості аналогових підсилювальних пристроїв, підсилюючі пристрої на біполярних та польових транзисторах, операційних підсилювачів, перетворювачів аналогових сигналів на операційних підсилювачах, генераторів гармонічних коливань, пристроїв порівняння аналогових сигналів та ключовий режим роботи напівпровідникових приладів, імпульсні пристрої, арифметичні основи цифрових пристроїв, логічні пристрої, аналого-цифрові і цифро-аналогові перетворювачі та мікропроцесори. Всі розділи супроводжуються прикладами розрахунків та контрольними запитаннями.

Навчальний посібник призначено для студентів вищих навчальних закладів, що навчаються за напрямками підготовки: 6.050202 — Автоматизація та комп'ютерно-інтегровані технології, 6.100101 — Енергетика та електротехнічні системи в агропромисловому комплексі, 6.050701 — Електротехніка та електротехнології. Може бути корисним для науковопедагогічних працівників ВНЗ І-ІV рівнів акредитації за відповідними напрямами.

> УДК 621.396.6 ББК 32.85я73+32.844.Ія73

©Сенько В.І., Лисенко В.П., Юрченко О.М., Лукін В.Є Руденський А.А., 2015

ISBN 978-617-7283-11-8

## ПЕРЕДМОВА

Навчальний посібник «Електроніка і мікропроцесорна техніка» призначений для студентів вищих навчальних закладів, які навчаються за напрямами підготовки: 6.050202 – Автоматизація та комп'ютерноінтегровані технології, 6.100101 – Енергетика та електротехнічні системи в агропромисловому комплексі, 6.050701 – Електротехніка та електротехнології. Зміст посібника відповідає типовим навчальним програмам підготовки бакалаврів.

У цьому посібнику в розділах з першого по десятий розглянуто фізичні основи роботи і характеристики напівпровідникових приладів, властивості аналогових підсилювальних основні пристроїв, підсилювальних пристроїв на біполярних та польових транзисторах, операційних підсилювачів, перетворювачів аналогових сигналів на операційних підсилювачах, генераторів гармонічних коливань, пристроїв сигналів. порівняння аналогових ключовий режим роботи напівпровідникових приладів і імпульсні пристрої, арифметичні основи цифрових пристроїв, логічні пристрої, аналого-цифрові та цифроаналогові перетворювачі, мікропроцесори. Викладення теоретичного матеріалу супроводжується типовими задачами з розв'язаннями. Така побудова книги має сприяти більш активному засвоєнню та закріпленню теоретичного навчального матеріалу та отриманню вмінь і навичок із розрахунку та аналізу електронних пристроїв. Наприкінці кожного розділу наведено контрольні запитання та завдання.

Авторський колектив під час підготовки цієї книги використав багаторічний досвід методичної та викладацької роботи, накопичений ним під час викладання дисциплін «Електроніка і мікропроцесорна техніка», «Електроніка і мікросхемотехніка», «Промислова електроніка» студентам в Національному університеті біоресурсів і природокористування України.

Автори вдячні Головному науковому співробітнику ІЕД НАН України, доктору технічних наук Павлову В.Б., доктору технічних наук, провідному науковому співробітнику ІЕД НАН України Михальському В.М. та доктору технічних наук професору кафедри автоматики та робототехнічних систем ім. акад. І.І. Мартиненка Національного університету біоресурсів і природокористування України Шворову С.А. за уважне рецензування та рекомендації щодо поліпшення окремих розділів посібника, які було враховано під час доопрацювання.

3

# РОЗДІЛ 1 НАПІВПРОВІДНИКОВІ ПРИЛАДИ

#### 1.1. Електропровідність напівпровідників

Напівпровідники – це матеріали, які мають питомий опір у межах  $\rho = 10^{-5} \div 10^{10}$  Ом см та посідають за цим показником проміжне положення між металами ( $\rho = 10^{-6} \div 10^{-5}$  Ом см) та діелектриками ( $\rho = 10^{10} \div 10^{15}$  Ом см). Найважливішою ознакою напівпровідників є сильна залежність електричного опору від температури, ступеня опромінення світлом або рівня іонізуючого випромінювання, кількості домішок і т. інше. Під час нагрівання питомий опір провідників збільшується, а напівпровідників зменшується. Це свідчить про різний характер провідності цих матеріалів.

На рис. 1.1 подані енергетичні діаграми різних матеріалів (а метал, б — діелектрик (ізолятор), в — напівпровідник), на яких В, З, П означають відповідно валентну зону, в якій усі рівні за температури абсолютного нуля заповнені електронами; заборонену зону, в якій енергетичні рівні відсутні; зону провідності (зону вільних електронів), на енергетичні рівні якої можуть переходити електрони за збудження атомів. Як бачимо, для того щоб електрон міг перейти з валентної зони в зону провідності, йому потрібно надати енергії, більшої ніж *ΔW* (за зворотного переходу така енергія виділяється у вигляді випромінювання). У металів заборонена зона відсутня, тому за кімнатної температури велика кількість електронів, яка перейшла з валентної зони в зону провідності, забезпечує металам високу електропровідність. У діелектриків ширина забороненої зони велика ( $\Delta W > 4 eB$ ;  $1 eB = 1,60201 \cdot 10^{-9} \ Дж$  — позасистемна одиниця енергії, що застосовується для вимірювання енергії мікрочасток, які мають електричний заряд; 1  $Д \mathcal{H} = 1 \kappa \Gamma M^2 / c^2$ ) і за звичайних умов електрони провідності практично відсутні.



Рис. 1.1. Енергетичні діаграми різних матеріалів: а – метал, б – діелектрик, в – напівпровідник

Ширина забороненої зони  $\Delta W$  у найбільш розповсюджених напівпровідників — германію та кремнію — становить відповідно 0,72 і 1,12 *еВ*. Ці напівпровідники належать до IV групи елементів періодичної системи елементів Менделєєва і мають по чотири валентних електрони. Крім них нині поширені композити, такі як арсенід і фосфід галію (GaAs, GaP), антимонід індію (InSb), тобто системи  $A_{III} - B_V$  та  $A_{II} - B_{VI}$ . Почали застосовувати і так звані органічні (некристалічні) напівпровідники.

На рис. 1.2*а* показано схему кристалічної гратки чистого кремнію, у якій кожний атом зв'язаний з чотирма такими самими парними чи ковалентними зв'язками (ці зв'язки умовно позначені подвійними лініями).



#### Рис. 1.2. Схема:

 а – кристалічної гратки чистого кремнію, б – ковалентних зв'язків атомів арсену та атомів кремнію, в – кристалічної гратки чистого кремнію з акцепторною домішкою

За температури навколишнього середовища, що відрізняється від абсолютного нуля, чи (і) під впливом магнітного поля, світла або іншого випромінювання деякі електрони отримують енергію, достатню для того, щоб подолати заборонену зону і перейти в зону провідності. При цьому у валентній зоні залишається незаповнений енергетичний рівень — дірка (рис. 1.2a). У кристалічній гратці напівпровідника при цьому відбувається розрив одного з валентних зв'язків та поява вільного електрона, який може вільно пересуватися вздовж кристала, і дірки — вузла гратки, який утратив один з електронів зв'язку. Обірваний зв'язок може бути відновлений, якщо його поновить електрон із сусіднього зв'язку. Процес відновлення зв'язків за рахунок переміщення електронів від одного атома гратки до іншого, тобто у валентній зоні, зручно зобразити у вигляді протилежно спрямованого руху дірок, котрим приписують позитивний заряд (тобто заряд, протилежний заряду електронів, які переміщуються). Таким чином, у кристалі можливо переміщення як вільних електронів (негативних зарядів), так і дірок (позитивних зарядів).

Процес утворення в чистому напівпровіднику пари електрон у зоні провідності — дірка у валентній зоні називається генерацією власних носіїв зарядів. Електрони в зоні провідності та дірки у валентній зоні під дією теплової енергії перебувають у хаотичному русі. При цьому можливий процес захоплення електронів зони провідності дірками валентної зони. Процес зникнення пар електрон-дірка називається рекомбінацією.

Середній час між моментами генерації і рекомбінації називають часом життя носіїв заряду.

Завдяки рекомбінації кількість носіїв заряду у напівпровіднику не збільшується і за постійної температури незмінна. Концентрації (кількість носіїв в одиниці об'єму,  $1/cm^3$ ) дірок  $p_i$  та електронів  $n_i$  у чистому напівпровіднику рівні:  $p_i = n_i$ . У робочому діапазоні температур концентрація електронів і дірок у чистому напівпровіднику невелика і за своїми електричними властивостями чистий напівпровідник близький до діелектриків.

У разі введення у чистий напівпровідник невеликої кількості домішки значно змінюється характер електропровідності. Якщо внести у кремній (германій) атоми домішки V групи таблиці Менделєєва (арсен, фосфор, сурму), то вони заміщують у вузлах кристалічних граток атоми кремнію (германію). При цьому чотири валентних електрони атома арсену (As), об'єднавшись з чотирма електронами сусідніх атомів кремнію, налагоджують систему ковалентних зв'язків (рис. 1.26), п'ятий електрон виявляється надлишковим і не створює зв'язок із сусідніми атомами напівпровідника. Такі домішки, що мають додатковий валентний електрон, називають донорними. Локальні енергетичні рівні домішки лежать у верхній частині забороненої зони і заповнені за температури абсолютного нуля.

Близькість локальних рівнів до зони провідності призводить до того, що вже за невеликого нагріву атоми домішки іонізуються, віддають додатковий електрон, що призводить до збільшення кількості вільних електронів. Утворення вільних електронів за іонізації донорної домішки супроводжується появою у вузлах кристалічної гратки нерухомих позитивних зарядів — іонів домішки. Обмін електронами між атомами домішки неможливий тому, що атоми домішки віддалені один від одного і за кімнатної температури усі іонізовані. Таким чином, іонізація атомів домішки не призводить до збільшення концентрації дірок. які утворюються тільки в разі розриву зв'язків між атомами напівпровідника. Тому в разі внесення донорної домішки концентрація вільних електронів виявляється значно більше концентрації дірок і електропровідність визначається головним чином електронами. У такому випадку електрони є головними носіями (їх концентрація позначається n<sub>n</sub>), дірки неосновними (концентрація *p<sub>n</sub>*), а такий напівпровідник називають напівпровідник *п*-типу. Незважаючи на те, шо у домішковому напівпровіднику рухомі носії одного знаку переважають, напівпровідник загалом електрично нейтральний тому, що надлишковий заряд рухомих домішок. носіїв компенсується зарядом нерухомих іонів Лля справедлива напівпровідника *п*-типу така рівність концентрації негативних і позитивних зарядів

 $n_n = p_n + N_{\rm g}$ , де  $N_{\rm g}$ — концентрація донорної домішки.

Оскільки  $p_n$  мала (ширина забороненої зони  $\Delta W$  велика і генерація власних носіїв напівпровідника утруднена), то  $n_n \approx N_{\rm q}$ . Таким чином, концентрація головних носіїв практично дорівнює концентрації атомів домішки, оскільки в робочому діапазоні вони цілком іонізовані. У цьому діапазоні температур концентрація головних носіїв залежить від температури.

У разі внесення в кремній (германій) домішки III групи (алюмінію, бора, індію), яку називають акцепторною, її атоми заміщують у вузлах кристалічної гратки атоми кремнію (рис. 1.2в). Проте у цьому випадку під час комплектування ковалентних зв'язків одного електрона бракує, оскільки атоми домішки мають лише три валентних електрони. Енергетичний рівень домішки лежить у забороненій зоні поблизу валентної зони і незаповнений за температури абсолютного нуля. За рахунок переміщення електрона від сусіднього атома кремнію (наприклад, у разі підвищення температури до кімнатного рівня) утворюється негативний іон домішки, а на місці обірваного зв'язку у валентній зоні позитивний заряд — дірка. Локальні енергетичні рівні домішки розташовані біля валентної зони і легко беруть на себе електрони із цієї зони, що призводить до утворення дірок. Головними носіями при цьому стають дірки, неголовними — електрони. Збитковий заряд дірок компенсується зарядом негативних іонів і напівпровідник загалом є електрично нейтральним. Напівпровідник з акцепторною домішкою зветься напівпровідником *p*-типу. Для *p*-напівпровідника  $p_p = n_p + N_a \approx N_a$ , де  $N_a$  концентрація акцепторної домішки.

Оскільки в діапазоні кімнатних температур усі атоми акцепторної домішки іонізовані (прийняли додатковий електрон), концентрація головних носіїв у зазначеному робочому діапазоні температур не залежить від температури.

#### 1.2. Фізичні основи роботи електронно-діркового переходу

Електронно-дірковий або *p-n*-перехід — це перехідний шар між областями напівпровідника з різними типами провідності. Такий перехід є основою більшості напівпровідникових приладів. Властивості *p-n*-переходу визначаються співвідношенням концентрацій донорів і акцепторів, їх розподіленням за об'ємом *p*- та *n*-областей та геометрією областей. Якщо концентрація донорів у *n*-області дорівнює концентрації акцепторів у *p*-області ( $N_{n}=N_{a}$ ), то перехід називають симетричним; якщо ці концентрації не рівні ( $N_{n} \neq N_{a}$ ), то перехід називають несиметричним.

У напівпровідникових приладах ширше застосовуються несиметричні переходи.

Якщо концентрація домішок різниться на порядок і більше, переходи називають односторонніми і позначають *пр* +-або *p*+-*n*. Індекс "+" підкреслює більшу електропровідність цієї області монокристала.

Одна з напівпровідникових областей кристала, яка має більш високу концентрацію домішок (отже, і головних носіїв заряду), зветься емітером, а друга, з меншою концентрацією — базою.

Розглянемо процеси в *p-n*-переході у відсутності зовнішнього електричного поля (рис. 1.3*a*). Оскільки концентрація дірок у напівпровіднику *p*-типу набагато більша, ніж у напівпровіднику *n*-типу, і навпаки, в напівпровіднику *n*-типу висока концентрація електронів, то на межі поділу напівпровідників з різною електропровідністю створюється перепад (градієнт) концентрації дірок та електропів. Це викликає процес дифузії носіїв заряду з області з підвищеною в область з низькою концентрацією носіїв. Головні носії *p*-області – дірки – дифундують у *n*-область, а основні носії *n*-області – електрони — дифундують в *p*-область. Дифузійний струм через перехід  $I_{oudp} = I_{oudp,p} + I_{oudp,n} \approx I_{oudp,p} (N_a >> N_n, p_p >> n_n).$ 



Рис. 1.3. Процеси в *p-n-nepexodi*:

 а – у відсутності зовнішнього електричного поля, б – у наявності зовнішній прямої напругі U<sub>a</sub>, в – за зміни полярності зовнішньої напруги

Коли під впливом сил дифузії носії перейдуть контактну границю, вони рекомбінують з головними носіями іншої області. Внаслідок відходу головних носіїв з однієї області та їх рекомбінації в інші області у приконтактних областях створюється збіднений на рухомі носії заряду шар і з'являється нескомпенсований негативний заряд за рахунок іонів акцепторної домішки (в приконтактній області *p*-типу) і позитивний заряд за рахунок іонів донорної домішки (в приконтактній області *п*-типу). Збіднений на рухомі носії заряду шар (на рис. 1.3а він позначений кружечками зі знаком "-" та "+", що позначають негативні та позитивні іони відповідно акцепторної донорної домішки) має незначну та електропровідність і його називають запірним шаром. Полвійний електричний об'ємний заряд (рис. 1.3а) створює електричне поле з напруженістю  $E_0$ , що спричиняє появу на кривій розподілу потенціалу в напівпровіднику потенціального бар'єра  $\varphi_0$ .

Електричне поле, яке виникло у середині запірного шару, спричиняє спрямоване переміщення носіїв заряду через перехід — дрейфовий струм, спрямований назустріч дифузній складовій струму через перехід. Дрейфовий струм через перехід  $I_{dp} = I_{dpp} + I_{dpn}$ .

Напрям струмів дрейфу протилежний струмам дифузії і за відсутності зовнішньої напруги та незмінної температури ці струми однакові і повний струм через *p-n*-перехід дорівнює нулю:

$$I_a = I_{\partial u\phi} - I_{\partial p} = I_{\partial u\phi p} + I_{\partial u\phi n} - I_{\partial p p} - I_{\partial p n} = 0.$$

$$(1.1)$$

Ширина запірного шару в *p*- та *n*-областях залежить від концентрації іонів домішок у областях та менша, що більша концентрація домішок. Тому, коли  $N_a >> N_{\pi}$ , перехід має подвійний електричний шар, ширина якого в області з меншою концентрацією домішок більша (див. рис. 1.3*a*).

Якщо прикласти до напівпровідника зовнішню пряму напругу  $U_a$  (рис. 1.36) (плюс до *p*-області, мінус до *n*-області), то збіднений шар *p*-*n*-переходу звужується, а його провідність збільшується. Оскільки зовнішнє електричне поле  $E_a$  прикладається назустріч внутрішньому полю  $E_0$ , сумарна напруженість поля в запірному шарі знижується і потенційний бар'єр дорівнює  $\varphi = \varphi_0 - U_a$ .

При цьому зростає кількість носіїв, що мають енергію, достатню для здолання потенційного бар'єра, і збільшується дифузійна складова  $I_{\partial u\phi}$  струму через перехід. Дрейфова складова визначається тільки кількістю головних носіїв заряду, які підійшли до запірного шару в процесі теплового руху. Тому дрейфовий струм неголовних носіїв від прикладеної напруги не залежить. Таким чином, повний струм через перехід  $I_a = I_{\partial u\phi} - I_{\partial p} > 0$ . Це прямий струм *р-n*-переходу. Зменшення

сумарного поля *p*-*n*-переходу призводить до зменшення об'ємного заряду та звуження запірного шару. Потенційний бар'єр  $\varphi_0$  дорівнює частці вольта, тому для протікання прямого струму до *p*-*n*-переходу достатньо прикласти напругу, яка вимірюється також часткою вольта.

Якщо змінити полярність зовнішньої напруги, тобто до області р прикласти мінус, а до області n - плюс (рис. 1.36), то зовнішнє поле  $E_{a}$ складатиметься з внутрішнім полем Е і потенційний бар'єр підвищуватиметься:  $\varphi = \varphi_0 + |U_a|$ , а ширина запірного шару зросте. Дифузія носіїв через перехід стає практично неможливою і тому струм  $I_a = I_{\partial u \phi} - I_{\partial p} = -I_{\partial p}$ . У такому випадку поле *p-n*-переходу утягує всі неголовні носії, які підійшли до нього, незалежно від потенційного бар'єра і через перехіл тече струм тільки неголовних носіїв: струм дірок з *п*-області в *p*-область і електронів з *p*-області в *n*-область. Цей струм, який зветься зворотним струмом, значно менший за прямий струм через перехід, тому що кількість неголовних носіїв у напівпровіднику мала. Співвідношення прямого і зворотного струмів *p-n*-переходу говорить про односторонню провідність переходу, що дозволяє використати його для випрямлення змінного струму.

Зворотний струм неголовних носіїв через перехід  $I_{36} = I_{dp}$  іноді звуть тепловим струмом ( $I_0$ ), тому що він сильно залежить від температури: за нагріву напівпровідника збільшується генерація неосновних носіїв.

Залежність струму через *p-n*-перехід від прикладеної напруги  $I_a = f(U_a)$  називається вольт-амперною характеристикою (BAX) електронно-діркового переходу і її визначають виразом:

$$I_{a} = I_{0} [\exp(U_{a}/\varphi_{T}) - 1], \qquad (1.2)$$

де  $\varphi_{\rm T} = kT/q$  — тепловий потенціал, який дорівнює контактній різниці потенціалів  $\varphi_{\rm k}$  на межі поділу напівпровідників за відсутності зовнішньої напруги (за T = 300K,  $\varphi_{\rm T} = 0.025B$ ); k – стала Больцмана; T – абсолютна температура; q – заряд електрона.

За негативних (зворотних) напруг порядку (0,1...0,2)B першою складовою у виразі (1.2) можна знехтувати ( $e^{-4} \approx 0,02$ ), за позитивних, що перевищують 0,1*B*, можна знехтувати одиницею ( $e^4 \approx 54,6$ ), тому ВАХ, що описується виразом (1.2), матиме вигляд наведений на рис. 1.4а. На рис. 1.4*б* наведено ВАХ ідеального вентиля, у якого має місце нульове падіння напруги під час перебігу прямого струму, і нульовий струм під час прикладання зворотної напруги. З наведених ВАХ бачимо, що властивості *p-n*-переходу близькі до властивостей ідеального вентиля.



а – реального вентиля, б – ідеального вентиля

З підвищенням зворотної напруги до певної величини відбувається різке збільшення зворотного струму, пов'язане з пробоєм *p-n*-переходу, що обмежує допустиму зворотну напругу. Залежно від механізму пробою *p-n*-переходу розрізняють електричний (лавинний та тунельний) та тепловий пробої.

Лавинний пробій виникає переходах, які утворені y напівпровідниками з низькою концентрацією домішок. За лавинного пробою в *p-n*-переході відбувається ударна іонізація, коли електрон прискорюється сильним полем і дістає енергію, достатню для збудження домішкових центрів і вузлів головних граток напівпровідника. Кількість носіїв зростає, що призводить до збільшення струму через перехід. У свою чергу отримані внаслідок первинної іонізації дірки і електрони на своєму шляху у переході іонізують нові атоми, що призводить до розвитку лавини рухомих носіїв заряду; зворотний струм значно зростає за практично незмінної зворотної напруги (ділянка II на рис. 1.4*a*).

В основі тунельного пробою лежать прямі електронні переходи між валентною зоною і зоною провідності під дією сильного електричного поля. Явище множення вільних носіїв за тунельного пробою зазвичай виникає в тонких шарах напівпровідників з високим рівнем домішок. У квантовій електроніці доведено, що електрони, які не володіють достатньою енергією для проходження через потенційний бар'єр, усе ж таки можуть пройти крізь нього, якщо з іншого боку цього бар'єра є такий самий вільний енергетичний рівень, який займали електрони перед бар'єром. Напруга пробою залежить від питомого опору напівпровідника; вона що більша, то вище питомий опір. Електричний пробій не призводить до руйнування переходу.

Оскільки в *p-n*-переході під час проходження зворотного струму виділяється тепло, у разі недостатнього тепловідведення починає підвищуватися його температура. Це спричиняє теплову генерацію вільних носіїв, за рахунок чого зворотний струм зростає з одночасним збільшенням кількості тепла, що виділяється (ділянка III на рис. 1.4*a*). На перехід супроводжується пій лілянні збільшення струму через зменшенням напруги на ньому. Внаслідок недопустимого нагрівання *p-n*-перехід руйнується, що називається тепловим пробоєм. Пробивна напруга за теплового пробою залежить від температури навколишнього середовища і зменшується з її збільшенням. Напруга теплового пробою більша, що менший зворотний струм переходу та кращі умови відведення тепла в навколишнє середовище.

Лавинний і тунельний пробої належать до типу оборотних, коли зняття сильних електричних полів повертає процеси в *p-n*-переході у початковий стан. Тому їх виникнення використовують у напівпровідникових приладах для створення певних характеристик. Тепловий пробій — процес необоротний, бо він неминуче веде до руйнування матеріалу напівпровідника. Тепловий пробій зумовлює аварійний режим, який виводить з ладу напівпровідникові прилади.

Величина об'ємних зарядів у переході та поблизу його границь змінюється із зміною напруги, прикладеної до переходу. Це відбувається тому, що залежно від напруги змінюється ширина запірного шару, а також концентрація головних і неголовних носіїв поблизу границь переходу. Наявність різних за знаком зарядів по різні боки границі дозволяє вважати, що перехід має електричну ємність. Розрізняють бар'єрну (зарядну) і дифузійну ємності.

Бар'єрна (зарядна) ємність виникає за зворотної напруги на переході і зумовлена зміною на ньому об'ємного заряду. Як бачимо на рис. 1.36 область об'ємного заряду являє собою подвійний шар протилежних по знаку нерухомих зарядів. Цей подвійний шар можна уподібнити обкладкам плоского конденсатора, зарядженого до потенціалу  $\varphi_0 = E_0$ . Якщо прикласти зовнішню зворотну напругу, різниця потенціалів між електронною та дірковою областями напівпровідника збільшується, що збільшення об'ємних призводить ЛО зарядів в ших областях напівпровідника. Через те, що об'ємні заряди створюються нерухомими іонами атомів-донорів та акцепторів, збільшення об'ємного заряду може бути пов'язано тільки з розширенням області об'ємного заряду переважно у бік області напівпровідника з меншою концентрацією домішки. Іншими словами, за збільшення зворотної напруги, прикладеної до переходу, збільшується область, збіднена рухомими носіями — електронами і лірками.

Бар'єрна ємність, як і будь-яка ємність, може бути подана у вигляді:

$$C_{5} = \frac{\Delta q}{\Delta u} = \frac{\varepsilon \varepsilon_{o} S}{l_{o}} \sqrt{\frac{\varphi_{o}}{\varphi_{o} + |U_{a}|}} \quad , \tag{1.3}$$

де  $\Delta q$  – зміна бар'єрного заряду;  $\Delta u$  – зміна напруги, яка викликала зміну заряду;  $S, l_0$  – площа і товщина *p*-*n*-переходу за  $U_a = 0$ ;  $\varepsilon$  – відносна діелектрична проникність напівпровідника;  $\varepsilon_o$  – діелектрична проникність повітря.

Бар'єрна ємність буде більшою, що більше концентрація рухомих носіїв заряду на межі області об'ємного заряду (отже, що тонший шар області об'ємного заряду) і то менше напруга на переході. З (1.3) бачимо, що із збільшенням прикладеної зворотної напруги  $U_a$  бар'єрна ємність зменшується тому, що збільшується товщина l переходу (рис. 1.3в).

Залежність  $C_6 = f(U_a)$  називають вольт-фарадною характеристикою (рис. 1.5*a*).

Якщо до *p-n*-переходу прикласти пряму напругу, бар'єрна ємність збільшується внаслідок зменшення *l*. Проте у цьому випадку приріст зарядів за рахунок інжекції відіграє більшу роль і ємність *p-n*-переходу визначається головним чином дифузійною складовою ємності.



Рис. 1.5. Наведені:

а – вольт-фарадна характеристика, б – зворотний струм *p-n*-переходу

Дифузійна ємність відображає фізичний процес зміни концентрації рухомих носіїв заряду, які накопичуються в областях внаслідок зміни концентрації інжектованих носіїв. За прикладеної до *p-n*-переходу прямої напруги через нього тече прямий струм, зумовлений інжекцією дірок у базову область. У базі накопичується заряд, створений неголовними носіями і пропорційний прямому струмові, і заряд головних носіїв, який забезпечує електронейтральність напівпровідника. Якщо швидко змінити полярність прикладеної напруги на протилежну, інжектовані дірки не встигають рекомбінувати і під дією зворотної напруги переходять назад в область емітера. Головні носії заряду рухаються в протилежний бік і уходять уздовж шини живлення. При цьому зворотний струм значно збільшується. Поступово додатковий заряд дірок у базі зникає (розсмоктується) за рахунок рекомбінації їх з електронами і повернення в *p*-область. Зворотний струм зменшується до статичного значення  $I_0$ (рис. 1.56). Перехід *p*-*n* веде себе подібно до ємності, причому заряд дифузійної ємності пропорційний прямому струму, який раніше протікав через *p*-*n*-перехід.

Таким чином, за зворотних напруг треба враховувати бар'єрну ємність  $C_{\rm b}$  ( $C_{\rm budb}$  = 0), а за прямих – дифузійну  $C_{\rm budb}$  ( $C_{\rm b}$  = 0).

На практиці використовують лише бар'єрну ємність. Вона нелінійна і має високу добротність. Дифузійна ємність шунтується низьким прямим опором і її добротність мала (добротністю називають відношення реактивного опору до його активного опору). За допомогою добротності можна якісно і кількісно оцінити можливості використання ємності переходу як елемента резонансного контуру.

На практиці знаходять застосування переходи, які виникають за напівпровідниками. Якщо контакт контакту метала з метал-*п*напівпровідник утворений і енергія електронів металу більша за енергію напівпровідника, носіїв заряду частка електронів перейле 3 напівпровідника в метал. У приконтактній області напівпровідника залишається нескомпенсований позитивний заряд донорних домішок. Як результат біля межі контакту виникнуть об'ємні заряди та з'явиться контактна різниця потенціалів. Електричне поле, що з'явилося, буде перешкоджати подальшому руху електронів з напівпровідника в метал та сприяти переходу дірок з металу (неголовні носії заряду) в напівпровідник *п*-типу.

У зрівноваженій системі спостерігається динамічна рівновага головних та неголовних носіїв заряду, що рухаються назустріч. Сумарний струм через перехід дорівнює нулю. Концентрація головних носіїв заряду (електронів) у приконтактному шарі напівпровідника нижча за їх концентрацію в його об'ємі, тому цей шар має підвищений питомий опір і визначатиме опір усієї системи.

Якщо до системи увімкнути зовнішню напругу, причому плюс до металу, а мінус до напівпровідника, виникає додаткове електричне поле, яке знижує внутрішнє електричне поле в переході (знижує потенційний бар'єр). Опір приконтактного високоомного шару зменшується і через перехід потече струм, зумовлений переходом електронів з напівпровідника в метал. Збільшення прикладеної напруги приводить до збільшення струму. За прикладення зворотної напруги потенційний бар'єр збільшується і через перехід тече струм, створений дірками — неголовними носіями зарядів *n*-напівпровідника. Цей струм малий. Такий

перехід володіє випрямними властивостями. Потенційний бар'єр, який виникає у такому випадку, називають бар'єром Шотткі.

Для з'єднання зовнішніх виводів з кристалом напівпровідника застосовують омічні контакти, в яких зв'язок між напругою і струмом визначається законом Ома. Контакт металу з *n*-напівпровідником виявляється омічним (не утворює потенційного бар'єра), якщо робота виходу електрона з металу менша, ніж з напівпровідника. У такому випадку електрони вільно переходять з металу в напівпровідник і назад. За прикладання прямої або зворотної напруги змінюється лише ступінь збагачення шару поблизу металургійної межі електронами. Контакт метал-*p*-напівпровідник виявляється омічним, якщо робота виходу з металу більша, ніж з напівпровідника.

### 1.3. Напівпровідникові діоди

Напівпровідниковий діод – це електроперетворювальний прилад з одним *p-n*-переходом і двома виводами. Властивості, технічні характеристики та параметри діода визначаються *p-n*-переходом.

На практиці знаходять застосування точкові, площинні, сплавні і дифузійні діоди.

Точковий діод утворюється у місці контакту невеликої пластини напівпровідника і вістря металевого дроту – пружини. Тому лінійні розміри переходу менші за його ширину. Для більш надійного контакту через перехід пропускають імпульс струму в декілька ампер, що вплавляє вістря металу в напівпровідник. Відбувається дифузія металу в напівпровідникову пластину і утворюється півсферичний *p-n*-перехід. Завдяки малій площі діод володіє дуже малою ємністю переходу і використовується до частот в кілька сотень мегагерц. Мала площа переходу визначає невеликий допустимий струм діода. Точкові діоди зазвичай виконуються на основі германію.

Площинні сплавні діоди мають площинний електричний перехід, лінійні розміри якого, що визначають його площу, значно більші за ширину *p-n*-переходу. Перехід у таких діодах може виконуватися методом сплавлення напівпровідникової пластини з металом. На пластину напівпровідника накладають метал або сплав, який вміщує донорні або акцепторні домішки. Після цього цей матеріал нагрівають до температури, що достатня для того, щоб частина напівпровідника розчинилася в отриманому розплаві. За наступного охолодження відбувається рекристалізація початкового напівпровідника з домішкою вплавленого металу і утворюється *p-n*-перехід.

Дифузійні діоди виготовляють за допомогою дифузії в напівпровідникову пластину домішки, яка перебуває в газоподібній, рідинній або твердій фазах. Якщо дифузія домішки здійснюється через отвір у захисному шарі, нанесеному на поверхню напівпровідника, то одержують так званий планарний *p-n*-перехід.

Дифузійні діоди відрізняються від сплавних меншою ємністю і більшою швидкодією.

За функціональним призначенням діоди поділяють на випрямні, високочастотні (універсальні), імпульсні, опорні (стабілітрони), перемикальні, фотодіоди, світлодіоди, тунельні та інші.

На рис. 1.6 показано вольт-амперні характеристики германієвого (а), кремнієвого (б) діодів та їх умовне позначення (в). Порівнюючи вольтамперні характеристики реального діода і *p-n*-переходу (див. рис. 1.4а), можна зробити висновок, що вони відрізняються. Це зумовлено тим, що ідеальна вольт-амперна характеристика (рис. 1.4а) *p-n*-переходу не враховує рекомбінаційно-генераційні процеси, які відбуваються у об'ємі і на поверхні *p-n*-переходу, який вважають нескінченно тонким і довгим.



Рис. 1.6. ВАХ:

а – германієвого діода, б – кремнієвого діода та умовне позначення діодів (в)

Реальний *p-n*-перехід не є нескінченно тонким і тому за зворотної напруги відбувається генерація пар електрон-дірка, які утворюють струм генерації *I*<sub>ген</sub>. До того ж із збільшенням зворотної напруги збільшується область, збіднена рухомими носіями заряду – електронами і дірками. Це призводить до того, що товщина *p-n*-переходу зростає (ефект Ерлі), а, отже, і кількість генерованих пар теж зростає. Тому із зростанням зворотної напруги водночас зростає і зворотний струм (рис. 1.6б).

Протяжність реального *p-n*-переходу також не нескінченна. Поверхня напівпровідникового кристала характеризується порушенням кристалічної гратки і різними забрудненнями, що зумовлює рекомбінаційно-генераційні процеси на поверхні *p-n*-переходу і призводить до появи додаткового струму – струму витоку  $I_{BHT}$ . Таким чином, зворотний струм реального діода  $I_{3B} = I_0 + I_{TEH} + I_{BHT}$ .

У разі порушення технологічного процесу, коли з'являється ймовірність потрапляння різних забруднень на поверхню напівпровідникового діода, струм витоку може становити головну частину зворотного струму діода, значно перевищуючи струми  $I_{reh}$  і  $I_0$ , і навіть шунтувати *p*-*n*-перехід.

Відносна частка  $I_{\text{ген}}$  і  $I_0$  у зворотному струмі діода залежить від типу початкового напівпровідникового матеріалу. Так, для германію ( $I_{\text{ген}}/I_0$ ) << 1. Для кремнію ( $I_{\text{ген}}/I_0$ )  $\approx$  1000.

Струм  $I_{BHT}$  також залежить і від типу напівпровідникового матеріалу, який застосовується. Для германієвих діодів завжди  $I_{BHT} < I_{TEH} + I_0$ . Для деяких типів кремнієвих діодів навпаки  $I_{BHT} > I_{TEH} + I_0$ .

З урахуванням вищевикладеного приблизно можна вважати, що для германієвих діодів  $I_{3B} \approx I_0$ , тобто зворотним струмом є тепловий струм, тому він більшою мірою підданий температурним змінам і перевищує значення зворотних струмів кремнієвих діодів на декілька порядків. Для кремнієвих діодів  $I_{3B} = I_{ren} + I_{вит}$ .

Пряма вітка вольт-амперної характеристики реального діода (рис. 1.6а,б) також відрізняється від вольт-амперної характеристики ідеального *р-п*-переходу. Це пояснюється тим, що вираз (1.2) не враховує впливу об'ємного опору бази г<sub>ь</sub> діоду за великих рівнів інжекції, коли кількість неголовних для області бази носіїв заряду, що інжектуються, стає значно більше головних (у нашому випадку  $p_n >> n_n$ ). Справді, концентрація головних носіїв заряду в області бази, як вже зазначалося, значно менша, ніж в області емітера, що виявляється в істотній відмінності опорів цих областей ( $r_{\rm b} >> r_{\rm E}$ ). Значення  $r_{\rm b}$  залежить від типу діода і може змінюватися від десятих часток до декількох десятків Ом. Наявність значного об'ємного опору бази призводить до нерівності значень напруг на виводах діода (U<sub>a</sub>) та його електронно-дірковому переході (U<sub>БЕ</sub>). Ця різниця що більша, то більший прямий струм діода, тому що  $U_{\rm EE} = U_a - Ir_{\rm E}$ . Водночас аналітичний вираз (1.2) для вольтамперної характеристики ідеального *p-n*-переходу не враховує спад напруги в області бази, що дорівнює  $Ir_{\rm b}$ , і розуміє під  $U = U_a$  тільки значення U<sub>БЕ</sub>. Якщо у вираз (1.2) підставити реальне значення U<sub>БЕ</sub> і знехтувати одиницею для великих рівней інжекції, то одержимо рівняння, яке описує пряму вітку вольт-амперної характеристики реального діода  $I = I_{3B} \{ \exp[(U_a - Ir_b)/\varphi_T] - 1 \}$ 

17

abo  

$$U_a = [\varphi_{\rm T} \ln(I/I_{_{3B}} + 1)] + Ir_{\rm E}.$$
 (1.4)

Для малих струмів вираз (1.4) має вигляд

$$U_a \approx \varphi_{\rm T} \ln (I/I_{\rm 3B} + 1).$$

За  $I >> I_{_{3B}}$ , що відповідає великим рівням інжекції, складовою, що містить  $\ln(I/I_{_{3B}})$ , можна знехтувати. Тоді пряма вітка вольт-амперної характеристики описується лінійною залежністю  $U_a = Ir_{\rm b}$ . Ця ділянка вольт-амперної характеристики зветься омічною дільницею прямої вітки.

Прямий струм діода також залежить від температури навколишнього середовища і збільшується з її підвищенням, хоча у значно меншій мірі, ніж зворотний струм.

Спад напруги на діоді  $U_a$  залежить від струму I, який протікає через нього, і має більше значення у діодів з малим  $I_{3B}$ . У кремнієвих діодів тепловий струм  $I_0$  малий, тому початкова ділянка прямої вітки характеристики значно більш полога, ніж у германієвих (рис. 1.6а,б). За збільшення температури пряма вітка характеристики стає більш крутою, тому що зростає  $I_0$  і зменшується опір бази. Спад напруги, що відповідає тому самому значенню прямого струму, при цьому зменшується, що оцінюється за допомогою температурного коефіцієнта напруги (ТКН)

$$TKH = \Delta U_a / \Delta T . \tag{1.5}$$

ТКН показує, наскільки має змінитися напруга на *p*-*n*-переході в разі зміни температури на  $1^{\circ}C$  за певного значення прямого струму (I = const)(TKH = 2,2MB/2pad).

Напівпровідниковий діод характеризується диференціальним (динамічним) і статичним опорами, які визначаються за вольт-амперною характеристикою. Диференціальний опір у будь-якій точці прямої вітки характеристики:

$$r_{\partial} = dU_A/dI \approx \Delta U_a/\Delta I = (m_U/m_I) \cdot ctg\beta, \qquad (1.6)$$

де  $\Delta U_a$ ,  $\Delta I_a$  – кінцеві прирости напруги і струму поблизу робочої точки;

*m*<sup>*U*</sup> та *m*<sup>*I*</sup> – масштаби за вісями напруги та струму;

 $\beta$  – кут нахилу між дотичною в робочій точці та віссю абсцис.

Статичний опір у будь-якій точці прямої вітки характеристики:

$$r_{\rm cr} = U_a / I_a \,. \tag{1.7}$$

Залежно від того, на якій ділянці вольт-амперної характеристики знаходиться робоча точка, значення  $r_{cr}$  може бути менше, дорівнювати або більше значення  $r_{\partial}$ . Проте  $r_{cr}$  завжди позитивне, водночас  $r_{\partial}$  може бути і негативним (наприклад, у тунельного діода).

Під час роботи на високих частотах та в імпульсних режимах починає грати роль ємність діода  $C_{\rm д}$ , яка вимірюється між виводами діода за заданих значень напруги і частоти. Ця ємність містить ємність переходу  $C_{\rm nep}$ , яка утворена дифузійною ( $C_{\rm диф}$ ), бар'єрною (зарядною)  $C_{\rm b}$ ємність корпусу діода ( $C_{\rm s}$ ):

$$C_{\pi} = C_{\mu\nu\phi} + C_{\mu} + C_{\kappa}. \qquad (1.8)$$

Як було зазначено вище, значення ємності діода  $C_{\mu}$  визначається режимом його роботи. За прямої напруги  $C_{\mu} = C_{\mu\nu\phi} + C_{\kappa}$ , за зворотної напруги  $C_{\mu} = C_{\mu\nu\phi} + C_{\kappa}$ .

З врахуванням розглянутих опорів і ємностей частотні властивості діода можна аналізувати за допомогою його еквівалентної схеми, яку наведено на рис. 1.7, де  $r_{nep}$  – опір *p*-*n*-переходу. За прямого зміщення переходу  $r_{nep}$  становить десяті частки ома і тому шунтувальною дією дифузійної ємності можна знехтувати.

Сукупність усіх цих елементів схеми утворює загальний опір діода у комплексній формі:



Рис. 1.7. Еквівалентна схема діода

Частотні властивості діода багато в чому визначаються процесами накопичення і розсмоктування неголовних носіїв заряду для області бази. Тому з точки зору підвищення швидкодії, діод має виготовлятися так, щоб за можливості прискорити процеси зміни об'ємного заряду неголовних носіїв в області бази або зовсім виключити їх. Останнього можна домогтися за використання випрямного переходу Шотткі. Діоди Шотткі володіють більшою швидкодією, ніж діоди з *p-n*-переходом.

Крім того, діоди Шотткі відрізняються від діодів з *p-n*-переходом меншим прямим спадом напруги через меншу висоту потенційного бар'єра для головних носіїв і більшу допустиму густину струму, що пов'язано з якісним тепловідведенням. Це надає перевагу діодам Шотткі за використання у колах з високою частотою. Треба також зазначити, що пряма вітка вольт-амперної характеристики діода Шотткі через меншу опору ближче до реальної. Розглянемо деякі типи діодів, які широко застосовуються на практиці.

Випрямні діоди використовують вентильні властивості *p-n*переходу і застосовуються для перетворення змінного струму в постійний. Крім того, випрямні діоди широко використовують у схемах керування та комутації, для обмеження паразитних викидів напруг у колах з індуктивними елементами як елементи розв'язки в електричних колах і т інше.

Залежно від початкового напівпровідникового матеріалу діоди розділяють на: германієві, кремнієві і арсенід-галієві. Германієві випрямні діоди можуть бути використані за температур, що не перевищують 70–80°C, кремнієві – до 120–150°C, арсенід-галієві – до 150°C.

Випрямний діод являє собою електронний ключ, який керується прикладеною до нього напругою. За прямої напруги ключ замкнений (відкритий), за зворотної — вимкнутий (закритий). Однак в обох випадках цей ключ не є ідеальним. Якщо подати пряму напругу на ключ, він замкнеться (відкриється) і напруга на навантаженні буде нижче вхідної на величину спаду напруги  $U_{\rm np}$  на відкритому діоді.

Для випрямних діодів характерно, що вони мають малий опір у відкритому стані та дозволяють пропускати великі струми. Їх бар'єрна ємність велика, тому що вони мають великі площі *p-n*-переходу, і досягає значень десятків пікофарад.

Головними параметрами випрямних діодів, що характеризують їх роботу у випрямних схемах, є: середнє за період значення прямого струму  $I_{\rm прер}$ , який може тривалий час протікати через діод за допустимого його нагрівання; середнє за період значення прямої напруги  $U_{\rm прер}$  за заданого середнього значення прямого струму; максимально допустима зворотна напруга  $U_{\rm зв\ max}$ , яку довгочасно витримує діод (вона дорівнює 0,7 ÷ 0,8 від напруги пробою *p*-*n*-переходу); середнє за період значення зворотної струму  $I_{\rm зв\ ср}$  за заданого значення зворотної напруги  $U_{\rm зв}$ ; гранична частота  $f_{\rm max}$  діапазону, в межах якого струм діода не зменшується нижче заданого значення.

Випрямні діоди за потужністю підрозділяють на: діоди малої потужності ( $I_{np \ cp \ max} \le 0.3 A$ ); середньої потужності ( $0.3 A < I_{np \ cp \ max} \le 10 A$ ) і великої потужності ( $I_{np \ cp \ max} > 10 A$ ). За частотою випрямні діоди розділяють на: низькочастотні ( $f_{max} < 10^3 \ \Gamma u$ ); високочастотні ( $f_{max} > 10^3 \ \Gamma u$ ). Серед потужних діодів велике розповсюдження знайшли лавинні діоди. Завдяки особливій технології, яка забезпечує виготовлення майже однорідного за властивостями *p*-*n*-переходу, і виключенню струму витоку вздовж по краю напівпровідникової структури зворотний струм у

лавинних діодах тече через всю поверхню переходу з однаковою густиною. При цьому перегрів кристала виявляється меншим і вірогідність теплового пробою різко знижується. Це значно підвищує надійність роботи діодів. На практиці дуже часто застосовують групове вмикання діодів. За послідовного і паралельного з'єднань діодів через розбіжність їх вольт-амперних характеристик виникають неоднакові розподіли напруг або струмів між окремими діодами. На рис. 1.8 показано схеми: послідовного (рис. 1.8а) і паралельного (рис. 1.8б) з'єднання двох діодів. Там само показано прямі (рис. 1.8г) і зворотні (рис. 1.8в) вітки вольт-амперних характеристик з'єднаних діодів.



Рис. 1.8. Схеми з'єднання двох діодів та ВАХ: а, в – послідовного, б, г – параллельного

Згідно з наведеними вольт-амперними характеристиками за послідовного з'єднання діодів зворотна напруга  $U_{38}$ , яка прикладена до них за однакового зворотного струму  $I_{38}$ , розподіляється між діодами неоднаково: до діода *VD*1 прикладена напруга  $U_{381}$ , а до діода *VD*2 — напруга  $U_{382}$  (рис. 1.86). За паралельного з'єднання діодів загальний струм  $I_{np}$ , який протікає у колі, за однакового прямого спаду напруги  $U_{np}$  розподіляється між діодами неоднаково: через діод *VD*1 протікає струм  $I_{np1}$ , а через діод *VD*2 — струм  $I_{np2}$  (рис. 1.8*г*). Для запобігання виходу з ладу діодів через перевантаження щодо струму або перенапруг приймають спеціальні заходи із зрівняння вказаних параметрів між окремими діодами. За послідовного з'єднання діодів для зрівняння напруг

зазвичай використовують резистори, які вмикаються паралельно діодам, а за паралельного з'єднання – індуктивні подільники різних типів.

Високочастотні діоди – це напівпровідникові прилади універсального призначення. Їх застосовують у тих самих електронних пристроях, що й випрямні діоди, однак за меншого електричного навантаження. Одним з головних параметрів високочастотних діодів є ємність діода:  $C_{\Lambda} \leq 1 \ n \Phi$ . Інші параметри високочастотних діодів такі самі, як у випрямних.

У діапазоні підвищених частот слід ураховувати інерційність діода, пов'язану з накопиченням заряду в області бази і емітера поблизу *p-n*переходу. Інерційність діода, а також ємність на дуже високих частотах роблять сумірними амплітуди прямого і зворотного струмів робочих сигналів і діод втрачає властивості однобічної провідності.

**Імпульсні діоди** – це напівпровідникові діоди, які мають малу тривалість перехідних процесів і які використовують як ключові елементи в пристроях імпульсної техніки.

Імпульсні діоди, як і випрямні, характеризуються статичними параметрами  $I_{\text{прср}}$ ,  $I_{\text{зв ср}}$ ,  $I_{\text{пр max}}$ ,  $U_{\text{пр max}}$ ,  $U_{\text{зв max}}$ ,  $C_{\text{д}}$ .

Після вмикання прямого струму  $I_{np}$  в базі діода поблизу *p*-*n*-переходу виникає надлишкова концентрація неголовних носіїв заряду, як результат збільшується прямий опір діода і напруга на діоді  $U_{np max}$  перевищує усталену напругу  $U_{np yer}$ . Оскільки надлишковий нерівноважний заряд у базі розсмоктується за час, що не менший за час життя неголовних носіїв заряду (час, протягом якого концентрація нерівноважних носіїв заряду зменшується в *e* раз), то напруга на діоді знижується до  $U_{np yer}$  за кінцевий інтервал часу, який називають часом встановлення прямої напруги (опору)  $t_{BCT}$ .

Якщо пряму напругу на діоді, змінити на зворотну (рис. 1.9а), то зворотний струм різко зростає за рахунок того, що накопичені в базі під час протікання прямого струму дірки втягуються полем *p-n*-переходу назад в емітер. Після зміни полярності напруги в деякий проміжок часу  $t_1$ зворотний струм змінюється мало (рис. 1.9б) і обмежений тільки зовнішнім опором кола. При цьому заряд неголовних носіїв, накопичених за інжекції в базі діода, розсмоктується. Коли мине час  $t_1$ , концентрація неголовних носіїв заряду на межі переходу досягає рівноважного стану, але в глибині бази ще існує нерівноважний заряд. З цього часу зворотний струм діода зменшується до свого статичного значення. Зміна його припиниться в момент повного розсмоктування заряду, накопиченого в базі. Проміжок часу з моменту припинення прямого струму до моменту, коли зворотний струм досягає свого встановленого значення (порядку  $0,1 I_0$ , де  $I_0$  — струм за прямої напруги), називають часом відновлення зворотного опору (струму) діода tвідн.

У швидкодіючих імпульсних колах широко застосовуються діоди Шотткі.



Рис. 1.9. Графік зміни:

а – полярності прямої напруги на діоді, б – зворотного струму на діоді

Надвисокочастотні діоди (НВЧ-діоди) — це напівпровідникові діоди, які призначені для перетворення і обробки надвисокочастотних сигналів (до десятків і сотень гігагерц). НВЧ-діоди широко застосовуються в пристроях генерації і підсилення електромагнітних коливань НВЧ діапазону, помноження частоти, модуляції, регулювання і обмеження сигналів тощо. Типовими представниками цієї групи діодів є змішувальні (одержання сигналу суми або різниці двох частот), детекторні (виділення постійної складової НВЧ сигналу) і перемикальні (керування рівнем потужності надвисокочастотного сигналу).

Стабілітрони (опорні діоди) призначені для стабілізації рівня напруги. Їх робота базується на використанні явища електричного пробою *p-n*-переходу за вмикання діода у зворотному напрямку. На рис. 1.10а показано вольт-амперні характеристики стабілітрона за різних температур навколишнього середовища, а також умовне позначення (б) і його під'єднання до схеми стабілізації постійної напруги (в).

Стабілітрони виготовляють, як правило, з кремнію. У разі використання високолегованого кремнію (висока концентрація домішок, а, отже, і вільних носіїв заряду) напруга стабілізації знижується, а із зменшенням міри легування кремнію — підвищується. Напруга стабілізації лежить у межах від 3 до 180 *B*.

Як бачимо з рис. 1.10*a*, за підвищення зворотної напруги відбувається лавинний пробій *p-n*-переходу. При цьому спостерігається різке зростання зворотного струму за майже незмінного рівня зворотної напруги. Якщо зворотний струм через стабілітрон не перевищує значення  $I_{\rm crmax}$ , то електричний пробій не переходить у тепловий і діод не псується.



#### Рис. 1.10. Показані:

 а – вольт-амперні характеристики стабілітрона, б – умовне позначення стабілітрона, в – включення стабілітрона в схему стабілізації постійної напруги

Стабілітрони характеризуються такими головними параметрами:  $U_{\rm ct}$  – напруга стабілізації під час протікання заданого струму стабілізації;  $I_{\rm ct\,min}$ ,  $I_{\rm ct\,max}$  – мінімальне і максимальне значення постійних струмів на ділянці стабілізації;  $P_{\rm max}$  – максимальна потужність розсіювання; диференціальний опір, який визначається за заданого струму на ділянці стабілізації як  $r_{\rm диф} = \frac{\partial U_{\rm ct}}{\partial I_{\rm ct}}$ ; температурний коефіцієнт напруги стабілізації  $\alpha_{\rm T} = [\Delta U_{\rm ct} / (U_{\rm HOM} \Delta T)] \times \times 100\%$ , де  $\Delta U_{\rm ct}$  – відхилення напруги  $U_{\rm ct}$  від номінального значення  $U_{\rm ct\,HOM}$  за зміни температури в інтервалі  $\Delta T$ .

Під'єднання стабілітронів у схему стабілізації вихідної напруги показано на рис. 1.10в. У разі збільшення напруги живлення збільшується струм через стабілітрон і резистор R ( $R_{\rm H} = const$ ), напруга на стабілітроні і навантаженні  $U_{\rm BHX}$  залишається незмінною, а надлишок вхідної напруги виділяється на R. Із зміною опору  $R_{\rm H}$  струм, що протікає через опір R, залишається незмінним, але змінюється розподіл струмів між стабілітроном і навантаженням, а напруга  $U_{\rm BHX}$ , як і раніше зберігається незмінною.

Параметри кола стабілізації напруги вибирають таким чином, щоб задовольнялись такі очевидні нерівності:

$$I_{\rm crmin} \le \frac{U_{\rm BX}\min - U_{\rm cr}}{R} - I_{\rm Hmax}, \qquad (1.9)$$

$$I_{\rm ct\ max} \ge \frac{U_{\rm BX\,max} - U_{\rm ct}}{R} - I_{\rm H\,min},$$
 (1.10)

де  $U_{\text{вх max}}$ ,  $U_{\text{вх min}}$  – максимальна і мінімальна напруги джерела живлення;  $I_{\text{н max}}$ ,  $I_{\text{н min}}$  – максимальний і мінімальний струми навантаження, які беруть відповідно за  $R_{\text{н min}}$  і  $R_{\text{н max}}$ .

Для зменшення температурного коефіцієнта напруги стабілізації послідовно з стабілітроном під'єднують додатковий діод (рис. 1.11*a*). При цьому вид вольт-амперної характеристики (рис. 1.10*a*) за прямої напруги *U* не змінюється і ця ділянка є зворотною віткою характеристики діода. На відміну від вищевикладеного такий компенсований стабілітрон практично не змінює параметри напруги.

За необхідності забезпечити стабілізацію двополярних напруг стабілітрони з'єднують послідовно (рис. 1.116). Для стабілізації і обмеження двополярних напруг промисловістю випускаються двоанодні стабілітрони (рис. 1.116).



Рис. 1.11. Схеми з'єднання діода:

Для стабілізації невеликих значень напруги  $(U_{cr} \le 1B)$ використовують пряму вітку вольт-амперної характеристики діодів, а діоди при цьому називають стабісторами.

Варикап – це напівпровідниковий діод, дія якого засновується на використанні залежності бар'єрної (зарядної) ємності від значення прикладеної напруги. Це дозволяє застосовувати варикап як елемент з електрично керованою ємністю.

Головною характеристикою варикапа є вольт-фарадна характеристика (рис. 1.12*a*) –  $C_{\rm B} = f(U_{_{3B}})$ .

Головними параметрами варикапа є: C<sub>в</sub> – ємність, яка замірюється між виведеннями варикапа за заданої зворотної напруги; K<sub>e</sub> – коефіцієнт

а – послідовно з стабілітроном додаткового діода, б – стабілітронів послідовно,
 в – двоанодних стабілітронів

перекриття за ємністю, який використовується для оцінювання залежності  $C_{\rm B} = f(U_{\rm 3B})$  і дорівнює відношенню ємності варикапа за двох заданих значень зворотної напруги ( $K_{\rm c}$ =2...20).

Залежність параметрів варикапа від температури характеризується температурним коефіцієнтом ємності (*TKC*)  $\alpha_{C_B} = \frac{\Delta C_B}{(C \Delta T)}$ 

Умовне графічне зображення варикапа наведено на рис. 1.126.



Рис. 1.12. Показані: а – вольт-фарадна характеристика варикапа, б – умовне графічне зображення варикапа

Тунельний діод – це напівпровідниковий діод, на вольт-амперній характеристиці якого є ділянка з негативним диференціальним опором (ділянка 1-2 на рис. 1.13*a*). Наявність його пояснюється тим, що за дуже малих товщин запірного слою (10 *нм* і менше) спостерігається тунельний перехід зарядів з валентної зони в зону провідності. Залежно від функціонального призначення тунельні діоди умовно розділяють на підсилювальні, генераторні, перемикальні. Сфера їх застосування сьогодні обмежена через більшу ефективність, яку дають інші напівпровідникові компоненти.



а, б – тунельного; в, г – оберненого

Обернені ліоли являють собою різновид тунельних характеризуються тим, що замість ділянки з негативним диференціальним опором v них на вольт-амперній характеристиці £ практично (рис. 1.13в). У цих горизонтальна ділянка діодах пряму вітку характеристики можна вважати зворотною. Обернений діод має значно меншу пряму напругу, ніж звичайні діоди, і може бути застосований для випрямлення прямих напруг. Значення зворотних напруг також малі.

Умовні позначення тунельного та оберненого діодів показано відповідно на рис. 1.13б і рис. 1.13г.

Діоди, що призначені для генерування шумів, становлять окрему групу напівпровідникових приладів, так званих **генераторів шуму**. З виду вольт-амперних характеристик і схеми вмикання вони практично не відрізняються від стабілітронів. Режим їх роботи вибирається так, щоб зворотний струм (струм пробою) був менший, ніж  $I_{\rm cr\ min}$ . За малих струмів параметри напруги пробою нестабільні, як результат виникають її коливання, які відбуваються випадковим чином (генерується напруга шумів). Спектр частот їх досить широкий (до 3,5 *МГц*).

Діоди Гана засновані на використанні такого самого за назвою фізичного явища генерації високочастотних коливань електричного струму в напівпровіднику. Шe наслілок того. шо леяких v напівпровідникових матеріалів на вольт-амперній характеристиці є диференціальним лілянка негативним опором, аналогічна з характеристиці, що показана на рис. 1.13а. Під час створення у такому матеріалі електричного поля певної напруженості виникають коливання електричного поля. Частота їх визначається параметрами самого діода, а не параметрами зовнішньої резонансної системи, як це має місце, наприклад, у генераторах, виконаних на тунельних діодах.

**Маркування** напівпровідникових діодів передбачає шість символів. Перший символ – літера (для приладів загального застосування) або цифра (для приладів спеціального призначення), що вказує вхідний напівпровідниковий матеріал, з якого виготовлений діод :  $\Gamma(1)$  – германій, K(2) – кремній; A(3) – арсенід галію. Другий символ – літера, яка позначає підклає діода:  $\mathcal{A}$  – випрямні, високочастотні (універсальні) і імпульсні діоди; B – варикапи; C – стабілітрони і стабістори;  $\mathcal{A}$  – світлодіоди. Третій символ – цифра, що вказує призначення діода (у стабілітрона – потужність розсіяння): наприклад: 1,2 – випрямні, 3 – магнітодіоди, 4 – універсальні і т. інше. Четвертий і п'ятий символи – двозначне число, що вказує порядковий номер розробки (у стабілітронів – номінальна напруга стабілізації). Шостий символ — літера, що означає параметричну групу приладу (у стабілітронів – послідовність розробки).

Приклади маркування діодів: ГД412А – германієвий (Г), діод (Д), універсальний (4), номер розробки 12, група *A*; КС196В – кремнієвий (К),

стабілітрон (С), потужність розсіяння не більше 0,3Bm (1), номінальна напруга стабілізації 9,6 B (96), третя розробка (В).

Для напівпровідникових діодів з малими розмірами корпусу використовується кольорове маркування у вигляді міток, що наносять на корпус приладу.

Основні відомості про конструктивне виконання і параметри силових діодів містяться в його позначенні. Так, наприклад, в умовному позначенні діода Д161-200-5-1,25-1,35 літера Д відповідає виду приладу (якщо діод має лавинну ВАХ у зоні зворотної напруги, то до літери Д додається літера Л), а цифри 161 вказують на певні конструктивні ознаки. Інші цифрові позначення вказують на те, що максимально допустимий середній прямий струм 200 А, максимальна зворотна напруга 500 В (5-й клас приладу з напруги), межа зміни імпульсної прямої напруги від 1,25 В до 1,35 В. Інформація про значення прямої напруги є важливою для діодів, призначених для паралельної роботи. Для діодів з нормованим значенням часу зворотного відновлення (частотних або діодів, що швидко відновлюються) в позначенні додається літера Ч і вказується група, що відповідає конкретному часу відновлення. Наприклад, позначення ДЧ161-200-5-2 на відміну від Д161-200-5 свідчить про те, що діод нормований не тільки за струмом (200 А) і класом зворотної напруги (500 В), але й має гарантований час зворотного відновлення не більше, ніж 4 мкс, що відповідає групі 2.

#### 1.4. Біполярні транзистори

Біполярний транзистор – це напівпровідниковий прилад з двома взаємодіючими випрямними переходами і трьома (чи більш) виведеннями, підсилювальні властивості якого зумовлені явищами інжекції і екстракції (витягування) неголовних носіїв заряду. Роль випрямного електричного переходу (як і в діоді) виконує *p-n*-перехід. У біполярному транзисторі використовуються водночас два типи носіїв заряду — електрони і дірки (звідси і назва — біполярний). Переходи транзистора утворені трьома областями напівпровідника з різного виду провідностями. Залежно від характеру електропровідності зовнішніх шарів розрізняють транзистори типу *p-n-p* (рис. 1.14а) і *n-p-n* (рис. 1.14в). Умовні позначення транзисторів цих типів показані відповідно на рис. 1.146, г.



Рис. 1.14. Структура зовнішніх шарів транзисторів та умовні позначення транзисторів:

а, б – типу *p-n-p*, в, г – типу *n-p-n* 

Внутрішню область монокристалу транзистора, що розділяє *p*-*n*-переходи, називають базою (*Б*). Зовнішній шар монокристала, що призначений для інжектування (впровадження) носіїв заряду в базу, називають емітером (*E*), а *p*-*n*-перехід  $\Pi$ , що примикає до емітера, – емітерним. Іншій зовнішній шар, екстрагуючий носії заряду з бази, називають колектором (*K*), а перехід  $\Pi$ 2 – колекторним. Змінюючи напругу між базою та емітером, можна керувати густиною струму інжекції, а отже, і екстракції

Робота біполярного транзистора базується на взаємодії двох *p-n*переходів; це забезпечується тим, що товщина *b* середньої області транзистора (бази) вибирається менше довжини вільного пробігу *L* (дифузійної довжини) носіїв заряду в цій області (зазвичай  $b \ll L$ ).

Принцип роботи біполярного транзистора розглянемо на прикладі транзистора *n-p-n*-типу, для якого концентрація головних носіїв у *n*-області істотно вища, ніж у *p*-області, тобто справедлива нерівність  $n_n >> p_p$ .

Під час роботи транзистора в схемі із загальною базою (рис. 1.15а) на емітер відносно бази через опір R<sub>E</sub> подається негативна напруга. Емітерний перехід буде прямо зміщеним і з емітера в базу відбувається інжекція електронів. За рахунок інжекції електронів (інжекцією дірок з області бази в емітерну область нехтуємо) між емітером і базою проходить емітерний який визначається струм  $I_{\rm E}$ , величиною прикладеної напруги, процесами в емітерному переході і опором кола емітера. Інжектовані електрони частково рекомбінують з головними для цієї області носіями заряду – дірками, утворюючи струм бази І'є (див. рис. 1.15а). Рівень рекомбінації обмежується малим умістом головних носіїв у матеріалі бази. Інша частина інжектованих електронів за рахунок різниці концентрації дифундують у напрямі до колектора.



Рис. 1.15. Структурна схема БТ із загальною базою (а) та найбільш розповсюджена на практиці реальна структура БТ (б)

До колектора відносно бази подається позитивна напруга. Колекторний перехід зворотно зміщений і струм через нього може проходити тільки за рахунок неголовних носіїв. За необхідного рівня інжекції електронів через емітерний перехід у базу забезпечуються умови для створення спрямованого руху електронів з бази в колектор через зворотно зміщений колекторний перехід. Рух електронів у базі відбувається спершу за рахунок дифузії за різної їх концентрації вдовж бази і потім під дією прискорювального досить сильного поля колекторного переходу. Екстракція (витяжка) електронів з бази через колекторний перехід створює колекторний струм  $I'_{\rm K}$ . Зменшення потоку електронів через колекторний перехід (а, отже, і колекторного струму) порівняно з потоком дірок через емітерний перехід можна урахувати таким співвідношенням

$$I_{\rm K} = \alpha \ I_{\rm E} , \qquad (1.11)$$

де  $\alpha = (\Delta I_E / \Delta I_E)_{U_{KE}=const} = I_K / I_E - коефіцієнт передачі струму біполярного транзистора в схемі із загальною базою, який у сучасних транзисторах досягає значення 0,95...0,99 і більше, не перевищуючи, однак, одиниці.$ 

Через колекторний перехід, увімкнений в зворотному напрямку, тече зворотний струм  $I_{\rm KE0}$ , утворений потоком з *n*- в *p*-область неголовних для колекторної області носіїв заряду – дірок  $p_n$ , який разом із струмом  $I'_{\rm K}$  утворює вихідний струм транзистора

$$I_{\rm K} = I_{\rm K}^{'} + I_{\rm KE\,0} , \qquad (1.12)$$

і струм у базовому виведенні

$$I_{\rm b} = \alpha I_{\rm E} + I_{\rm Kb\,0}. \tag{1.13}$$

Враховуючи, що  $I_{\rm E} >> I_{\rm KE0}$ , на практиці можна використовувати співвідношення

$$I_{\rm K} \approx \alpha I_{\rm E}$$
 (1.14)

Як бачимо з рис. 1.15а, зв'язок між струмами транзистора згідно з першим законом Кірхгофа визначається співвідношенням

$$I_{\rm E} = I_{\rm E} - I_{\rm K} = \frac{I_{\rm K}}{\alpha} - I_{\rm K} = \left[\frac{(1-\alpha)}{\alpha}\right] \cdot I_{\rm K} \,. \tag{1.15}$$

З виразу (1.15) можна знайти коефіцієнт передачі струму бази

$$\beta = \frac{I_{\rm K}}{I_{\rm b}} = \alpha / (1 - \alpha). \tag{1.16}$$

Враховуючи наведені раніше значення  $\alpha$ , стає очевидним, що  $\beta >> 1$ .

З виразів (1.14) і (1.16) виходить, що транзистор являє собою керований елемент, оскільки значення його колекторного струму  $I_{\rm K}$  залежить від значень струмів емітера  $I_{\rm E}$  і бази  $I_{\rm E}$ . При цьому значення струму  $I_{\rm K}$  істотно залежить від ефективності взаємодії двох *p-n*-переходів, яка в свою чергу, забезпечується співвідношенням b >> L, що

дозволяє зменшити рекомбінацію інжектованих в область бази неголовних носіїв заряду.

Зменшенню рекомбінації інжектованих в область бази носіїв заряду (а, отже, підвищенню ефективності взаємодії двох *p-n*-переходів) сприяє також значно менша концентрація головних носіїв заряду в області бази порівняно з їх концентрацією в емітерній області.

Один з найбільш розповсюджених на практиці варіантів реальної структури біполярного транзистора показаний на рис. 1.156. Як бачимо з рисунку, кожний з переходів має донну і бокові частини. Робоча (активна) область транзистора розташована під донною частиною емітерного переходу (на рис. 1.156 ця область не заштрихована). Інші (заштриховані) області структури є пасивними, тобто певною мірою паразитними. Їх наявність неминуча і пояснюється особливостями технологічного процесу виготовлення структури біполярного транзистора у напівпровідниковій пластині. Пасивні ділянки можна в першому наближенні моделювати в еквівалентній схемі транзистора резисторами, під'єднаними до робочих шарів бази і колектора.

Головні властивості транзистора визначаються процесами в базі. Якщо концентрація домішок у всьому об'ємі базового шару однакова, тобто база однорідна, то рух носіїв заряду в ній (за відсутності зовнішньої напруги) носить суто дифузійний характер. Якщо ж база неоднорідна, то за рахунок утвореного в ній внутрішнього електричного поля рух носіїв буде комбінованим: дифузія поєднується з дрейфом носіїв заряду у цьому полі. Транзистори з однорідною базою називають <u>дифузійними</u>, з неоднорідною – <u>дрейфовими</u>. Останні володіють кращими частотними властивостями і отримали найбільше розповсюдження.

Опір зворотно зміщеного колекторного переходу (за підмикання до нього зворотної напруги) дуже великий (декілька мегаом). Тому в коло колектора можна вмикати навантажувальні резистори з надто великими опорами, не змінюючи значення колекторного струму. Відповідно в колі навантаження виділятиметься значна потужність. Опір прямо зміщеного емітерного переходу, навпаки, надто малий (десятки Om). Тому за майже однакових значень емітерного і колекторного струмів потужність, що споживається в колі емітера, виявляється істотно менше потужності, яка виділяється у колі навантаження. Це свідчить про те, що транзистор є напівпровідниковим приладом, який підсилює потужність.

З іншого боку, малі значення вхідної напруги (пряме зміщення емітерного переходу становить десяті частки вольт) і великі значення вихідної напруги (зворотне зміщення колекторного переходу становить десятки вольт) свідчать про те, що цей керований нелінійний елемент може застосовуватися для підсилення напруги. **Режими роботи**. Кожний перехід біполярного транзистора можна увімкнути або в прямому, або в зворотному напрямку. Залежно від цього розрізняють такі чотири режими роботи транзистора.

Нормальний або активний режим – на емітерний перехід подана пряма напруга, а на колекторний – зворотна. Саме цей режим роботи транзистора, як можна бачити з рис. 1.15а, відповідає максимальному значенню коефіцієнта передачі струму емітера. До того ж він забезпечує мінімальні спотворення сигналу, що підсилюється.

Інверсний режим – до колекторного переходу подана пряма напруга, а до емітерного – зворотна. Виходячи з реальної структури біполярного транзистора (див. рис. 1.15б), інверсний режим роботи призводить до значного зменшення коефіцієнта передачі струму емітера порівняно з роботою транзистора в нормальному режимі (якщо ураховувати при цьому крім реальної структури також більш слабке легування колекторного шару порівняно з емітерним під час виготовлення транзисторних структур) і тому на практиці застосовується дуже рідко.

Насичення або подвійної інжекції – обидва переходи (емітерний і колекторний) знаходяться під прямою напругою. Вихідний струм у такому випадку не залежить від вхідного і визначається тільки параметрами навантаження. Через малу напругу між виведеннями колектора і емітера режим насичення використовується для замикання кіл передачі сигналу.

*Режим відсічки* – до обох переходів підводять зворотні напруги. Через те, що вихідний струм транзистора в режимі відсічки практично дорівнює нулю, цей режим використовується для розмикання кіл передачі сигналів.

Основним режимом роботи біполярного транзистора в аналогових електричних пристроях є нормальний режим. Режими насичення і відсічки зазвичай застосовується разом для здійснення комутації як силових, так і інформаційних кіл.

Схеми вмикання і головні параметри. Біполярний транзистор як підсилювальний пристрій може бути представлений як активний чотириполюсник. Залежно від того, який з трьох виведень транзистора є загальним для входу і виходу чотириполюсника, розрізняють три схеми вмикання транзисторів: із спільною базою (*CБ*), із спільним емітером (*CE*) і спільним колектором (*CK*) (рис. 1.16).

Схеми *CE* (рис. 1.16а, б) використовуються найбільш часто. Полярність зовнішнього джерела живлення залежить від типу транзистора (для *p-n-p* – рис. 1.16а, для *n-p-n* – рис. 1.16б). У випадку вмикання транзистора в схему *CE* вхідним струмом є струм бази, а вихідним – струм колектора. У схемі *CE* вихідним струмом (як і в схемі *CE*) є струм колектора, а вхідним – струм емітера (див. рис. 1.15а). Особливе місце з усіх схем вмикання транзистора займає схема CK, де вхідним струмом є струм бази, а вихідним – струм емітера (рис. 1.16*в*, *г*). За аналогією з попередніми схемами вмикання *n-p-n*-транзистора схема CK має вигляд, наведений на рис. 1.16*в*. Проте таке вмикання джерел  $E_{\rm b}$  і  $E_{\rm K}$  до виведень транзистора створює інверсний режим його роботи, що призводить, як зазначалося раніше, до значного зменшення значення коефіцієнта передачі струму емітера  $\alpha$  (а отже, і  $\beta$ ). Тому на практиці застосовують схему CK, наведену на рис. 1.16г, яка забезпечує нормальний режим роботи *n-p-n*-транзистора і збереження струму бази – вхідним, а струму емітера – вихідним.



**Рис. 1.16.** Схеми вмикання біполярних транзисторів: a, 6 - is спільним емітером, в, r - is спільним колектором

Через те, що навантаження в схемі *СК* ввімкнене в емітерне коло, схему частіше називають схемою емітерного повторювача.

Головними параметрами, що характеризують транзистор як активний нелінійний чотириполюсник (за будь-якої схеми вмикання), є коефіцієнти підсилення:

за струмом  $K_I = \Delta I_{\text{вих}} / \Delta I_{\text{вх}}$ ; за напругою  $K_U = \Delta U_{\text{вих}} / \Delta U_{\text{вх}}$ ; за потужністю  $K_P = K_I K_U = \Delta P_{\text{вих}} / \Delta P_{\text{вх}}$ ;

а також

вхідний опір  $R_{\text{вх}} = U_{\text{вх}}/I_{\text{вх}}$ ; вихідний опір  $R_{\text{вих}} = U_{\text{вих}}/I_{\text{вих}}$ . Нижче наводиться розрахунок указаних параметрів транзистора для кожної схеми його вмикання

У схемі СБ:

$$K_{IE} = \Delta I_{K} / \Delta I_{E} = \alpha ;$$
  
$$R_{BXE} = U_{EE} / I_{E} ,$$

де  $R_{\text{вхБ}}$  – опір відкритого емітерного переходу, який дорівнює десяткам Ом:

$$K_{U\,\mathrm{b}} = \frac{\Delta U_{\mathrm{H}}}{\Delta U_{\mathrm{E}\mathrm{b}}} = \frac{\Delta I_{\mathrm{K}} R_{\mathrm{H}}}{\Delta I_{\mathrm{b}} R_{\mathrm{B}\mathrm{x}\,\mathrm{b}}} = \alpha \; \frac{R_{\mathrm{H}}}{R_{\mathrm{B}\mathrm{x}\,\mathrm{b}}},$$

де  $K_{U \, \text{Б}} >> 1$ , тому що  $R_{\text{H}} >> R_{\text{вх Б}}$ 

Таким чином, схема *СБ* характеризується малим вхідним опором, відсутністю підсилення за струмом, великим підсиленням за напругою і потужністю.

У схемі СЕ:

$$K_{1E} = \frac{\Delta I_{K}}{\Delta I_{E}} = \theta ;$$

$$R_{\text{nx}E} = \frac{U_{EE}}{\Delta I_{E}} = \frac{U_{EE}I_{E}}{I_{E}I_{E}} = R_{\text{nx}E}\frac{I_{K}+I_{E}}{I_{E}} = R_{\text{nx}E}(\theta + 1);$$

$$\Delta U_{\mu} = \Delta I_{K}R_{\mu} = R_{\mu} = R_{\mu}$$

 $K_{UE} = \frac{\Delta U_{\rm H}}{\Delta U_{\rm EE}} = \frac{\Delta I_{\rm K} R_{\rm H}}{\Delta I_{\rm E} R_{\rm BX E}} = \beta \frac{R_{\rm H}}{\beta \cdot R_{\rm ex E}} = \frac{R_{\rm H}}{R_{\rm BX E}},$ 

де  $K_{UE} >> 1$ , тому що  $R >> R_{BX B}$ .

Таким чином, схема *CE* має більший, ніж схема *CE*, вхідний опір і підсилює сигнал як за струмом, так і за напругою та потужністю.

У схемі СК:

$$K_{IK} = \frac{\Delta I_{E}}{\Delta I_{E}} = \frac{\Delta I_{K} + \Delta I_{E}}{\Delta I_{E}} = \beta + 1,$$

тобто схема *CK* має  $K_{IK} >> 1$ ;

$$\begin{split} R_{\text{BX K}} &= \frac{U_{\text{BX}}}{I_{\text{b}}} = \frac{U_{\text{EE}} + U_{\text{H}}}{I_{\text{b}}} = \frac{U_{\text{EE}}I_{\text{E}}}{I_{\text{b}}I_{\text{E}}} + \frac{U_{\text{H}}}{I_{\text{b}}} = \frac{U_{\text{EE}}}{I_{\text{E}}} \frac{I_{\text{E}}}{I_{\text{b}}} + \frac{I_{\text{E}}R_{\text{H}}}{I_{\text{b}}} = \\ &= R_{\text{BX b}}\left(\beta + 1\right) + R_{\text{H}}\left(\beta + 1\right) = \left(R_{\text{H}} + R_{\text{BX b}}\right)\left(\beta + 1\right); \\ K_{U \text{K}} &= \frac{\Delta U_{\text{H}}}{\Delta U_{\text{BX}}} = \frac{\Delta U_{\text{H}}}{\Delta U_{\text{Eb}} + \Delta U_{\text{H}}} = \frac{\Delta I_{\text{E}}R_{\text{H}}}{\Delta I_{\text{E}}R_{\text{BX b}} + \Delta I_{\text{E}}R_{\text{H}}} = \frac{R_{\text{H}}}{R_{\text{BX b}} + R_{\text{H}}}, \end{split}$$

тобто  $K_{UK} \approx 1$ .

Таким чином, схема з CK (схема емітерного повторювача) має значно більше значення вхідного опору, ніж будь-яка інша схема вмикання транзистора, і підсилює сигнал за струмом і потужністю. Велике значення вхідного опору схеми CK визначає широке застосування на практиці емітерного повторювача як узгоджувального пристрою між низькоомним навантаженням і високоомним джерелом сигналу. Одержані значення параметрів транзистора для різних схем його вмикання наведені табл. 1.1. Аналіз наведених даних свідчить про універсальність схеми *CE* (див. рис. 1.16б), яка забезпечує підсилення транзистора як за струмом, так і за напругою. Цим пояснюється широке застосування цієї схеми вмикання транзистора у нелінійних колах.

Таблиця 1.1

| Вид схеми                 | Струми          |                  | Напруги      |                                | Головні параметри |                                             |                                         | При-                    |
|---------------------------|-----------------|------------------|--------------|--------------------------------|-------------------|---------------------------------------------|-----------------------------------------|-------------------------|
|                           | I <sub>bx</sub> | I <sub>вих</sub> | $U_{\rm bx}$ | $U_{\rm BMX}$                  | $k_I$             | $k_U$                                       | R <sub>bx</sub>                         | мітка                   |
| Із спільною<br>базою      | I <sub>E</sub>  | Ι <sub>K</sub>   | $U_{\rm EF}$ | $U_{\scriptscriptstyle \rm H}$ | α                 | $lpha rac{R_{\rm H}}{R_{\rm BXB}}$         | $\frac{U_{\rm EF}}{I_{\rm E}}$          | $K_I < 1,$<br>$K_U > 1$ |
| Із спільним<br>емітером   | IБ              | I <sub>K</sub>   | $U_{\rm EB}$ | $U_{\scriptscriptstyle \rm H}$ | β                 | $\frac{R_{_{\rm H}}}{R_{_{\rm BX}\rm B}}$   | $\frac{U_{\rm EF}}{I_{\rm E}}(\beta+1)$ | $K_I > 1,$<br>$K_U > 1$ |
| Із спільним<br>колектором | IБ              | I <sub>E</sub>   | $U_{\rm KB}$ | $U_{_{\rm H}}$                 | $\beta$ +1        | $\frac{R_{\rm H}}{R_{\rm H} + R_{\rm BXB}}$ | $R_{_{\rm H}}(\beta+1)$                 | $K_I > 1,$<br>$K_U < 1$ |

Значення параметрів транзистора для різних схем його вмикання

Кожна схема вмикання транзистора характеризується двома сім'ями статичних характеристик, які визначають співвідношення між струмами в колах електродів транзистора і напругами, що прикладені до цих електродів. Такими характеристиками є: вхідні  $I_{\text{вх}} = f(U_{\text{вх}})_{U_{\text{вкх}}=const}$ , вихідні  $I_{\text{вих}} = f(U_{\text{вк}})_{I_{\text{вк}}=const}$ , передачі струму  $I_{\text{внх}} = f(I_{\text{вх}})_{U_{\text{внх}}=const}$ , зворотного зв'язку  $U_{\text{вк}} = f(U_{\text{вк}})_{I_{\text{вк}}=const}$ .

Лише перші дві характеристики є незалежними і зазвичай використовуються на практиці. Вони можуть бути побудовані за даними розрахунку або експерименту для кожної схеми вмикання.

Статичні вхідні і вихідні характеристики біполярного транзистора *n-p-n* типу для схем вмикання *CБ* і *CE* показані відповідно на рис. 1.17, 1.18. Як бачимо з рисунків, вони мають явно виражений нелінійний характер. При цьому вхідні характеристики (рис. 1.176, 1.18б) подібні прямій вітці вольт-амперної характеристики діода.

Із збільшенням напруги на базі вхідний струм експоненціально збільшується, переходячи в лінійну залежність за порівняно невеликого вихідного струму. Збільшення позитивної напруги U<sub>кБ</sub> в схемі CБ призводить до зміщення характеристики в область більших струмів, що свідчить про існування внутрішнього зворотного зв'язку з напруги між входом і виходом транзистора (рис. 1.17а).



Рис. 1.17. Статичні характеристики біполярного транзистора *n-p-n* типу для схем вмикання *СБ*:

а – вхідні, б – вихідні



Рис. 1.18. Статичні характеристики біполярного транзистора *n-p-n* типу для схем вмикання *CE*: a – вхідні, б – вихідні

У схемі *CE* із збільшенням напруги *U*<sub>ке</sub> характеристики зміщуються в область менших струмів.

Вихідні характеристики транзистора в схемі  $CE I_{\rm K} = f(U_{\rm KE})_{I_{\rm E}=const}$  показані на рис.1.176. Характеристика  $I_{\rm K} = f(U_{\rm KE})_{I_{\rm E}=0}$  є характеристикою колекторного *p-n*-переходу, зміщеного у зворотному напрямку. При цьому  $I_{\rm K} = I_{\rm KE 0}$ . Зі збільшенням струму емітера згідно з рівнянням (1.12) збільшується струм колектора, тому за  $I_{\rm E} > 0$  криві зміщуються вгору від характеристики  $I_{\rm K} = I_{\rm KE 0}$ . Як бачимо з графіка за  $U_{\rm KE} = 0$  струм  $I_{\rm K}$  може досягати значної величини і практично не змінюється зі збільшенням  $U_{\rm KE}$ . Це свідчить про дифузійний характер переміщення неголовних носіїв заряду через базу, що не залежить від електричного поля колектора, а не
внаслідок дрейфу в електричному полі колектора. За  $U_{\rm KE} = U_{\rm KE npo6}$ відбувається пробій колекторного переходу і колекторний струм різко зростає. Такий режим роботи є неприпустимим. На рис. 1.17а бачимо дві області: активний режим ( $U_{\rm KE} > 0$ , коли колекторний перехід зміщений у зворотному напрямку); режим насичення ( $U_{\rm KE} < 0$ , коли колекторний перехід зміщений у прямому напрямку).

Для схеми *CE* струм колектора можна визначити з виразу (1.13), якщо підставити в нього значення струму  $I_E = I_K + I_E$ 

$$I_{\rm K} = \frac{\alpha}{1 - \alpha} I_{\rm b} + \frac{I_{\rm KB \ 0}}{1 - \alpha}. \tag{1.17}$$

Другий член у правій частині рівняння (1.17) являє собою зворотний тепловий струм колектор-емітер  $I_{KE0}$  за розімкненого кола бази ( $I_{\rm E} = 0$ ) аналогічно струму  $I_{KE0}$  у схемі *СБ* при  $I_{\rm E} = 0$ , тобто

$$I_{\text{KE 0}} = \frac{I_{\text{KE 0}}}{1 - \alpha} = I_{\text{KE 0}} \left( 1 + \frac{\alpha}{1 - \alpha} \right) = I_{\text{KE 0}} \left( 1 + \beta \right).$$
(1.18)

Загальний струм колектора з урахуванням (1.16) та (1.18) визначається з виразу (1.17):

$$I_{\rm K} = \beta I_{\rm b} + I_{\rm Kb\,0} (1+\beta) = \beta I_{\rm b} + I_{\rm KE\,0}. \tag{1.19}$$

Вихідні характеристики транзистора для схеми *CE* відображають залежність  $I_{\rm K} = f(U_{\rm KE})_{I_{\rm E}=const}$  (рис. 1.186) і описуються співвідношенням 555 струм різко зростає. Такий режим роботи транзистора є неприпустимим.

Коефіцієнти передачі емітерного і базового струмів збільшуються за підвищення температури навколишнього середовища.

У схемі із спільним колектором (*CK*) (рис. 1.16г) вхідним струмом, як і для схеми з *CE*, є струм бази  $I_{\rm E}$ , а вихідним – струм емітера  $I_{\rm E}$ .

Оскільки  $I_E \approx I_K$ , для графічного аналізу схеми *СК* використовують сім'ї статичних характеристик схеми *СЕ*.

Характеристиками транзистора користуються, як правило, для визначення режимів роботи транзисторних каскадів за будь-якою схемою ввімкнення, а також для графічного аналізу цих каскадів за великих сигналів. Для аналітичного розрахунку транзисторних каскадів застосовують *еквівалентні схеми транзисторів*, які відображають структурний зв'язок параметрів транзистора в режимі постійного або змінного струму.

Еквівалентні схеми транзистора підрозділяють на дві групи: еквівалентні схеми, побудовані з урахуванням фізичних властивостей транзистора, його структури і геометрії (моделі транзистора), і еквівалентні схеми, що відображають властивості транзистора як активного лінійного чотириполюсника (формальні еквівалентні схеми). Перші характеризуються фізичними (внутрішніми) параметрами транзистора, другі – параметрами транзистора як чотириполюсника (характеристичними параметрами).

Виходячи з того, що біполярний транзистор є сукупністю двох зустрічно ввімкнених взаємодіючих *p-n*-переходів, його можна зобразити у вигляді еквівалентної схеми (фізичної моделі) на постійному струмі, показаної на рис. 1.19. Наведена модель є нелінійною фізичною моделлю біполярного транзистора і називається моделлю Еберса-Молла. Ця модель характеризує тільки активну область транзистора і не враховує його пасивну (паразитну) область. Відображення пасивної області бази і колектора за рахунок введення в еквівалентну схему відповідних резисторів надто ускладнило б її використання, а сама схема утратила б свою наочність. Модель Еберса-Молла добре відображає оборотність транзистора – принципову рівноправність обох його переходів. Особливо яскраво це проявляється в режимі насичення (подвійної інжекції), коли на обох переходах діють прямі напруги. У такому режимі кожний перехід одночасно інжектує носії в базу і збирає носії, які дійшли від другого переходу. Струми інжектованих носіїв позначені через I<sub>1</sub> (вхідний струм) і I<sub>2</sub> (вихідний струм), а струми зібраних носіїв — через  $\alpha_N I_1$  і  $\alpha_I I_2$ , де  $\alpha_N$  і  $\alpha_I$ — статичні коефіцієнти передачі струму відповідно за нормального і інверсного вымкнення транзистора. Струми, що збираються, в цій моделі позначені за допомогою джерел (генераторів) струму. З рис. 1.19 бачимо, що



$$I_{\rm E} = I_1 - \alpha_I I_2; \qquad I_{\rm K} = \alpha_N I_1 - I_2. \tag{1.20}$$

Рис. 1.19. Еквівалентна схема БТ на постійному струмі

Емітерний і колекторний *p-n*-переходи транзистора аналогічні *p-n*переходу діода. За роздільного підключення напруги до кожного переходу їх вольт-амперна характеристика визначається так само, як і у випадку діода. Проте, якщо до одного з *p-n*-переходів прикласти напругу, а виведення іншого *p-n*-переходу замкнути між собою накоротко, то струм, що протікає через *p-n*-перехід, до якого прикладена напруга, збільшиться через зміни розподілу неголовних носіїв зарядів у базі. Вираз (1.12) набуде вигляду:

$$I_{1} = I_{\rm ET} \left( e^{U_{\rm EE}} / \phi_{\rm T} - 1 \right); \qquad I_{2} = I_{\rm KT} \left( e^{U_{\rm KE}} / \phi_{\rm T} - 1 \right), \tag{1.21}$$

де  $I_{\rm ET}^{'}$  – тепловий струм емітерного *p-n*-переходу, виміряний за замкнених накоротко виведеннях бази і колектора;  $I_{\rm KT}^{'}$  — тепловий струм колекторного *p-n*-переходу, виміряний за замкнених накоротко виведеннях бази і емітера.

Зв'язок між тепловими струмами *p-n*-переходів  $I_{\text{KT}}$ ,  $I_{\text{ET}}$ , ввімкнених окремо, і тепловими струмами  $I'_{\text{KT}}$ ,  $I'_{\text{ET}}$  одержимо з (1.20) і (1.21). Якщо  $I_{\text{E}} = 0$ . Тоді  $I_1 = \alpha_I I_2$ . За  $|-U_{\text{KE}}| << \varphi_T$   $I_2 = -I'_{\text{KT}}$ . Підставляючи ці вирази в (1.19), для струму колектора, одержимо  $I'_{\text{KT}} = I_{\text{KT}} / (1 - \alpha_N \alpha_I)$ .

Відповідно для  $I'_{\text{ET}}$  маємо $I'_{\text{ET}} = I_{\text{ET}} / (1 - \alpha_N \alpha_I)$ .

Струми колектора і емітера з урахуванням (1.21) мають вигляд:

$$I_{\rm E} = I_{\rm ET}^{'} \left( e^{U_{\rm EE}^{'} \phi_{\rm T}} - 1 \right) - \alpha_{I} I_{\rm KT}^{'} \left( e^{U_{\rm KE}^{'} \phi_{\rm T}} - 1 \right);$$

$$I_{\rm K} = \alpha_{N} I_{\rm ET}^{'} \left( e^{U_{\rm EE}^{'} \phi_{\rm T}} - 1 \right) - I_{\rm KT}^{'} \left( e^{U_{\rm KE}^{'} \phi_{\rm T}} - 1 \right).$$
(1.22)

На підставі першого закону Кірхгофа струм бази:

$$I_{\rm b} = I_{\rm E} - I_{\rm K} = (1 - \alpha_N) I_{\rm ET}^{'} \left( e^{U_{\rm ED}^{'} \varphi_{\rm T}} - 1 \right) + (1 - \alpha_I) I_{\rm KT}^{'} \left( e^{U_{\rm KE}^{'} \varphi_{\rm T}} - 1 \right).$$
(1.23)

Вирази (1.22) і (1.23) називають формулами Еберса-Молла. Незважаючи на їх приблизність, вони дуже корисні для аналізу статичних режимів, тому що добре відображають головні властивості транзисторів за будь-яких сполучень напруг на переходах.

Слід зазначити, що у виразах (1.22) і (1.23) позитивними вважаються прямі напруги на емітерному і колекторному переходах.

За використання (1.22) та (1.23) треба пам'ятати, що в транзисторах, в загальному випадку справедливий вираз:

$$\alpha_N I_{\rm ET} = \alpha_I I_{\rm KT} \,. \tag{1.24}$$

Розв'язавши рівняння (1.22) відносно струму I<sub>к</sub>, одержимо

$$I_{\rm K} = \alpha_N I_{\rm E} - I_{\rm KT} \left( e^{U_{\rm KE} / \varphi_T} - 1 \right).$$
(1.25)

Це рівняння описує вихідні характеристики транзистора в схемі СБ.

Ідеалізовані вхідні характеристики можна отримати з (1.22), якщо вирішити їх відносно  $U_{\rm ED}$ :

$$U_{\rm EF} = \varphi_{\rm T} \ln \left[ I_{\rm E} / I_{\rm ET}^{\cdot} + 1 + \alpha_{\rm N} \left( e^{U_{\rm KF} / \varphi_{\rm T}} - 1 \right) \right].$$
(1.26)

У реальному транзисторі крім теплових струмів через переходи протікають струми генерації – рекомбінації, канальні струми і струми витоку. Тому  $I_{\rm KT}$ ,  $I'_{\rm KT}$ ,  $I'_{\rm ET}$ ,  $I'_{\rm ET}$ , як правило, невідомі. У технічних умовах

на транзистори зазвичай наводять значення зворотних струмів *p*-*n*-переходів  $I_{\text{KE0}}, I_{\text{EE0}}$ , визначені як струм відповідного переходу за розімкненого виведення іншого переходу.

Якщо *p*-*n*-перехід зміщений у зворотному напрямку, то замість теплового струму можна підставляти значення зворотного струму, тобто вважати, що  $I_{\rm KT} \approx I_{\rm KE0}$  і  $I_{\rm ET} \approx I_{\rm EE0}$ . У першому наближенні це можна робити і за прямого зміщення *p*-*n*-переходу. При цьому для кремнієвих транзисторів замість  $\varphi_{\rm T}$  треба підставляти  $m \varphi_{\rm T}$ , де коефіцієнт *m* враховує вплив струмів реального переходу (*m* = 2 ÷ 3). З урахуванням цього рівняння (1.22), (1.24) часто записують в іншому вигляді, більш зручному для розрахунку кіл з реальними транзисторами:

$$I_{\rm K} = \frac{1}{A} \left[ \alpha_N I_{\rm Eb\,0} \left( e^{U_{\rm Eb}/(m\phi_{\rm T})} - 1 \right) - I_{\rm Kb\,0} \left( e^{U_{\rm Kb}/(m\phi_{\rm T})} - 1 \right) \right]; \tag{1.27}$$

$$I_{\rm E} = \frac{1}{A} \left[ I_{\rm EE0} \left( e^{U_{\rm EE}} (m \varphi_{\rm T}) - 1 \right) - \alpha_I I_{\rm KE0} \left( e^{U_{\rm KE}} (m \varphi_{\rm T}) - 1 \right) \right];$$
(1.28)

$$\alpha_N I_{\rm EE\,0} = \alpha_I I_{\rm KE\,0}\,,\tag{1.29}$$

де  $A = 1 - \alpha_N \alpha_I$ .

Розглянута вище фізична модель біполярного транзистора – модель Еберса-Молла – за своєю суттю нелінійна і зазвичай застосовується для аналізу роботи транзистора тільки за великих змін напруги і струму.

З формул Еберса-Молла можна визначити струми і напруги для всіх режимів роботи транзистора. Для активного режиму, коли  $|-U_{\rm KE}| << \varphi_{\rm T}$ ;  $I_{\rm KT} \approx I_{\rm KE0}$ , (1.25) запишемо у вигляді  $I_{\rm K} = \alpha_N I_{\rm E} + I_{\rm KE0}$ , який повністю збігається з (1.13) ( $\alpha_N = \alpha$ ).

Враховуючи, що зазвичай  $\alpha_N = \alpha \approx 0.9...0.995$  і  $(1 - \alpha_N) \approx 0$ , рівняння (1.26) можна спростити:

$$U_{\rm EE} \approx \varphi_{\rm T} \ln \frac{I_{\rm E}}{I_{\rm ET}} \approx \varphi_{\rm T} \ln \left[ I_{\rm E} \left( 1 - \alpha_{\rm N} \alpha_{\rm I} \right) \right] / I_{\rm EE0}$$
(1.30)

Таким чином, в ідеалізованому транзисторі струм колектора і напруга емітер-база за визначеним значенням струму  $I_{\rm E}$  не залежить від напруги, яка прикладена до колекторного переходу. Насправді, зміна напруги  $U_{\rm KE}$  змінює ширину бази через зміни розмірів колекторного переходу і відповідно змінює градієнт концентрації неголовних носіїв заряду. Так, із збільшенням  $|U_{\rm KE}|$  ширина бази зменшується, градієнт концентрації дірок у базі і струм  $I_{\rm E}$  збільшується коефіцієнт  $\alpha$ . Для урахування цього ефекту, який найбільш сильно проявляється під час роботи в активному режимі, у вираз (1.30) додається додаткова складова:

$$I_{\rm K} = \alpha_N I_{\rm E} + I_{\rm K60} + \frac{U_{\rm K6}}{r_{\rm K}}, \qquad (1.31)$$

де  $r_{\rm K} = \frac{\partial U_{\rm KB}}{\partial I_{\rm K}}\Big|_{I_{\rm E}=const}$  — диференціальний опір зворотно зміщеного

колекторного переходу.

Вплив напруги U<sub>кь</sub> на струм I<sub>е</sub> оцінюють за допомогою коефіцієнта зворотного зв'язку з напруги:

$$u_{\rm KE} = -\frac{dU_{\rm EE}}{dU_{\rm KE}}\Big|_{I_{\rm E}=const},$$
(1.32)

який показує, у скільки разів треба змінити напругу  $U_{\rm KE}$  для одержання такої самої зміни струму  $I_{\rm E}$ , яке дає зміна напруги  $U_{\rm EE}$ . Знак мінус означає, що для забезпечення  $I_{\rm E} = const$  приріст напруг повинен мати протилежну полярність. Коефіцієнт  $\mu_{\rm KE}$  достатньо малий ( $\mu_{\rm KE} \approx 10^{-4}...10^{-5}$ ), тому під час практичних розрахунків впливом колекторної напруги на емітерну часто нехтують.

Враховуючи, що в режимі відсічки напруги  $U_{\rm KE}$  і  $U_{\rm EE}$  мають знак мінус і  $|U_{\rm EE}| > 3 m \varphi_{\rm T}$ ,  $|U_{\rm KE}| > 3 m \varphi_{\rm T}$ , вирази (1.27), (1.28) маємо у вигляді:

$$I_{\rm K} = (1/A) [-\alpha_N I_{\rm EE0} + I_{\rm KE0}], \qquad (1.33)$$

$$I_{\rm E} = (1/A) \left[ -I_{\rm Eb0} + \alpha_I I_{\rm Kb0} \right].$$
(1.34)

Підставивши значення І<sub>ЕБО</sub> з (1.28) у вирази (1.33), (1.34), дістанемо

$$I_{\rm K} = I_{\rm Kb0} \frac{1 - \alpha_I}{1 - \alpha_N \alpha_I}, \qquad (1.35)$$
$$I_{\rm E} = -I_{\rm Kb0} \frac{\alpha_I (1 - \alpha_N)}{\alpha_N (1 - \alpha_N \alpha_I)}.$$

Якщо врахувати, що  $\alpha_N \rightarrow 1$ , а  $\alpha_I \ll \alpha_N$ , то вирази (1.35), істотно спростяться і отримають вигляд:

I

$$I_{\rm E} = -\frac{\beta_I}{\beta_N} I_{\rm KE\,0}, \qquad (1.36)$$

 $\exists e \ \beta_N = \frac{\alpha_N}{1 - \alpha_N}; \qquad \beta_I = \frac{\alpha_I}{1 - \alpha_I}.$ 

З (1.36) бачимо, що в режимі відсічки струм колектора має мінімальне значення, що дорівнює струму одного *p-n*-переходу, зміщеного в зворотному напрямку. Струм емітера має протилежний знак і значно менший, ніж струм колектора, тому що  $\alpha_I \ll \alpha_N$ . Тому у багатьох випадках його вважають рівним нулю ( $I_E \approx 0$ ).

Струм бази в режимі відсічки приблизно дорівнює струму колектора:  $I_{\rm E} = I_{\rm E} - I_{\rm K} \approx -I_{\rm Kb0}$  (1.37)

Режим відсічки характеризує закритий стан транзистора, в якому його опір максимальний, а струми електродів мінімальні.

Режим насичення виникає тоді, коли струм колектора обмежений параметрами зовнішнього джерела енергії і за даної схеми вмикання не може перевищити якесь значення  $I_{\rm K max}$ . Водночас параметри джерела зовнішнього сигналу такі, що струм емітера істотно більше максимального значення струму в колекторному колі  $I_{\rm K max} < \alpha_N I_{\rm E}$ .

Тоді колекторний перехід виявляється відкритим, спад напруги на транзисторі — мінімальним і незалежним від струму емітера. Його значення для нормального ввімкнення за малого струму  $I_{\rm K}$  ( $I_{\rm K} = I_{\rm KEO}$ ) дорівнює:

$$U_{\rm KE \ hac} \approx \varphi_T \, \frac{1 - \alpha_I}{\alpha_I} \,. \tag{1.38}$$

Для інверсного ввімкнення:

$$U_{\rm KE \ hac} \approx \varphi_T \, \frac{1 - \alpha_N}{\alpha_N}. \tag{1.39}$$

Для того, щоб транзистор з активного режиму перейшов в режим насичення, потрібно збільшити струм емітера (за нормального ввімкнення) до значення, за якого виконується вимога  $I_{\rm K\ max} < \alpha_N I_{\rm E}$ . Причому значення струму  $I_{\rm E}$ , за якого починається цей режим, залежить від струму  $I_{\rm K\ max}$ , визначеного параметрами зовнішнього кола, в яке ввімкнений транзистор.

Великому класу електронних схем властивий такий режим роботи транзистора, за якого на фоні порівняно великих постійних струмів і напруг діють малі змінні складові. У такому випадку постійні і змінні складові сигналу можуть аналізуватися роздільно і аналіз постійних складових здійснюються за допомогою фізичної моделі Еберса-Молла, а під час аналізу змінних складових використовується малосигнальна еквівалентна схема, яка складається з лінійних елементів.

З малосигнальних еквівалентних схем біполярного транзистора найбільш часто зустрічається *T*-подібна (рис. 1.20). Схема для вмикання транзистора *CБ* (рис. 1.20а) може бути легко отримана з рис. 1.19 заміною емітерного і колекторного діодів їх диференціальними опорами  $r_{\rm E}$  і  $r_{\rm K}$ , а статичних коефіцієнтів  $\alpha_N$  і  $\alpha_I$  передачі струму – диференціальними коефіцієнтами за нормального  $h_{215N}$  і інверсного  $h_{216I}$  вмикання переходу. Якщо транзистор працює у нормальному режимі, то з еквівалентної схеми можна вилучити джерело струму  $\alpha_I I_2$  і  $h_{215I}$ , позначеного через  $h_{215}$ .

При цьому урахування об'ємного активного опору  $r_{\rm b}$  базового шару не ускладнює аналіз малосигнальної схеми (опір бази становить сотні Om).

42

Емітерний перехід, зміщений у прямому напрямі, зображено в еквівалентній схемі диференціальним опором переходу



Рис. 1.20. *Т*-подібна малосигнальна еквівалентна схема біполярного транзистора:

а – для вмикання транзистора СБ, б – для вмикання транзистора СЕ

який у разі зміни емітерного струму в межах одиниць або десятків міліампер становить одиниці або десятки Ом.

Процес незначного росту колекторного струму I<sub>к</sub> із збільшенням колекторі відтворений еквівалентній напруги на  $U_{\rm KE}$ в схемі диференціальним колекторним опором шо визначається  $r_{\rm V}$ , співвілношенням

$$r_{\rm K} = \left( \frac{\Delta U_{\rm KB}}{\Delta I_{\rm K}} \right)_{I_{\rm E}=const}$$
(1.41)

і становить як правило сотні кілоом.

Перенесення струму з емітерного кола в колекторне враховано введенням еквівалентного джерела струму емітера з коефіцієнтом передачі струму емітера  $h_{216}$ . Напрям струму джерела  $h_{216}I_E$  збігається з напрямом струму емітера.

Бар'єрна ємність  $C_{\rm K} = C_{\rm b}$  колекторного переходу призводить до збільшення провідності паралельного з'єднання  $C_{\rm K}$  і  $r_{\rm K}$ . Тому із збільшенням частоти змінного сигналу зменшується частина змінного струму  $I_{\rm K}$ , який надходить у зовнішнє навантаження.

Таким чином кінцева швидкість руху неголовних носіїв заряду через базу і ємність C<sub>к</sub> зумовлює фазові зсуви між струмами на вході і виході транзистора, а отже, комплексний характер коефіцієнта передачі струму  $h_{216}$  і зниження його модуля із збільшенням частоти. Для поліпшення частотних властивостей транзистора зменшують товщину бази (зменшується час переміщення неголовних носіїв через базу) і ємність  $C_{\rm K}$ .

Внутрішній зворотний зв'язок за напругою в еквівалентній схемі відображений генератором напруги  $\mu_{\rm EK}U_{\rm KE}$ , який ввімкнений послідовно з опором  $r_{\rm E}$ . Коефіцієнт внутрішнього зворотного зв'язку за напругою характеризує вплив колекторної напруги на емітерну в зв'язку з модуляцією товщини бази

$$\mu_{EK} = \left( \partial U_{KE} / \partial U_{EE} \right)_{I_E = const}.$$
 (1.42)

Під час розрахунків генератором напруги  $\mu_{\rm EK}U_{\rm KE}$  зазвичай нехтують через малість його напруги.

Для вмикання транзистора *CE T*-подібна еквівалентна схема має вигляд, показаний на рис. 1.206. Щоб обидві еквівалентні схеми (рис. 1.20а, б) були рівнозначні, вони як чотириполюсники повинні мати однакові параметри у режимах холостого ходу і короткого замикання. Порівнявши напруги холостого ходу  $\alpha I_E r_K$  і  $\alpha I_E r_K^*$  в наведених схемах і врахувавши, що в режимі холостого ходу  $I_E \approx I_E$ , отримаємо:

 $\beta r_v^* \approx \alpha r_v$ .

Звідси:

$$r_{\rm K}^* \approx \frac{\alpha}{\beta} r_{\rm K} = \frac{r_{\rm K}}{(\beta + 1)},\tag{1.43}$$

де  $\beta = \alpha/(1-\alpha)$ .

Водночас колекторна ємність:

$$C'_{\rm K} = C_{\rm K} (\beta + 1).$$
 (1.44)

Таким чином, у схемі *CE* активний і ємнісний опори колекторного кола значно (в  $\beta$ +1) менші, ніж для транзистора в схемі *CE*.

Параметри еквівалентної схеми можуть бути визначені або розрахунковим, або експериментальним шляхом. Проте розрахунок не завжди забезпечує потрібну точність урахування контрольованих і неконтрольованих явищ у транзисторі. У свою чергу, під час виконання експерименту для вимірювання опорів резисторів потрібно мати доступ до точки  $\mathcal{E}'$  (див. рис. 1.20а, б), що практично є нездійсненним для сучасних транзисторів. Тому дуже часто транзистор уявляють активним чотириполюсником (рис. 1.21б), замінюючи фізичні еквівалентні схеми більш зручними на практиці еквівалентними схемами в *h*- і *y*-параметрах.



Рис. 1.21. Схеми транзистора:

а – еквівалентна; б – малосигнальна заступна в *h*-параметрах.

Властивості чотириполюсника характеризуються взаємозв'язком струмів і напруг на вході  $I_1$  та  $U_1$  і на виході  $I_2$  та  $U_2$ . Залежно від вибору двох незалежних величин і визначення за їх допомогою двох інших залежних величин для чотириполюсника можна скласти шість систем рівнянь. Як найзручніші для практичних розрахунків використовують лише дві системи.

Еквівалентна схема (рис. 1.21а) в h-параметрах відображає залежність вихідного струму  $I_2$  і вхідної напруги  $U_1$  від його вхідного струму  $I_1$  і вихідної напруги  $U_1$  транзистора. Ця залежність визначається системою рівнянь (з урахуванням того, що для малих синусоїдних напруг і струмів приріст замінюється комплексними величинами).

$$\begin{cases} \dot{U}_1 = h_{11}\dot{I}_1 + h_{12}\dot{U}_2\\ \dot{I}_2 = h_{21}\dot{I}_2 + h_{22}\dot{U}_2 \end{cases}.$$
 (1.45)

Система рівнянь може бути конкретизована залежно від схеми ввімкнення, наприклад *n-p-n*-транзистора. Так, для схеми з *CБ* 

$$\begin{cases} \dot{U}_{\rm EE} = h_{11\rm E}\dot{I}_{\rm E} + h_{12\rm E}\dot{U}_{\rm KE}, \\ \dot{I}_{\rm K} = h_{21\rm E}\dot{I}_{\rm E} + h_{22\rm E}\dot{U}_{\rm KE}. \end{cases},$$
(1.46)

а для схеми з СЕ

$$\begin{cases} \dot{U}_{\rm EE} = h_{\rm 11E} \dot{I}_{\rm B} + h_{\rm 12E} \dot{U}_{\rm KE}, \\ \dot{I}_{\rm K} = h_{\rm 21E} \dot{I}_{\rm B} + h_{\rm 22E} \dot{U}_{\rm KE}. \end{cases}$$
(1.47)

З еквівалентних схем транзистора можна визначити, від чого залежить кожний з коефіцієнтів. Якщо  $C_{\rm K}$  і генератор напруги  $\mu_{\rm EK}U_{\rm KB}$  не враховувати, то для схем *CБ* і *CE* (див. рис. 1.20) за допомогою дослідів короткого замикання на виході ( $\dot{U}_{\rm KB} = 0 -$ схема *CБ* і  $\dot{U}_{\rm KE} = 0 -$ схема *CE*) і зворотного холостого ходу на вході ( $\dot{I}_{\rm E} = 0 -$ схема *CБ* і  $\dot{I}_{\rm b} = 0 -$ схема *CE*) можна визначити *h*-параметри.

Для схеми з СБ (див. рис. 1.20а) за:

$$\begin{split} \dot{U}_{\rm EF} &= r_{\rm E}\dot{\rm I}_{\rm E} + \frac{(1-\alpha)\dot{I}_{\rm E}r_{\rm E}r_{\rm K}}{r_{\rm E} + r_{\rm K}},\\ h_{\rm 11F} &= \frac{\dot{U}_{\rm EF}}{\dot{I}_{\rm E}} \middle| \dot{U}_{\rm KF} = 0 = r_{\rm E} + \frac{(1-\alpha)r_{\rm E}r_{\rm K}}{r_{\rm E} + r_{\rm K}} \approx r_{\rm E} + r_{\rm E}(1-\alpha), \end{split}$$

тому що  $r_{\rm K} >> r_{\rm E}$  .

Із схеми рис. 1.20а бачимо, що:

$$\dot{I}_{\rm K} = \alpha \dot{I}_{\rm E} + \frac{\dot{U}_{\rm KB}}{r_{\rm K}}; \quad \dot{U}_{\rm KB} = \left[ \begin{pmatrix} (1-\alpha)r_{\rm B}r_{\rm K}}{r_{\rm K}} + r_{\rm K} \end{pmatrix} \right] \dot{I}_{\rm E}$$

Розв'язуючи перше рівняння відносно струмів  $\dot{I}_{\rm K}$  і  $\dot{I}_{\rm E}$ , одержимо:

$$\dot{I}_{\rm K} = \frac{\alpha r_{\rm K} + r_{\rm E}}{r_{\rm K} + r_{\rm E}} \dot{I}_{\rm E} \approx \alpha \dot{I}_{\rm E} \,.$$

Таким чином,

$$h_{215} = \frac{\dot{I}_{\rm K}}{\dot{I}_{\rm E}} \bigg|_{\dot{U}_{\rm K5}} = 0 \approx \alpha$$

Параметри  $h_{12}$  і  $h_{22}$  визначаються за зворотного холостого ходу на вході схеми рис. 1.20а ( $\dot{I}_{\rm E} = 0$ ). При цьому залежний генератор струму  $\alpha \dot{I}_{\rm E}$  вилучається:

$$\begin{split} h_{125} &= \frac{\dot{U}_{E5}}{\dot{U}_{K5}} \bigg| \dot{I}_{E} = 0 = \frac{r_{E}}{r_{E} + r_{K}} \approx \frac{r_{E}}{r_{K}}, \\ \dot{I}_{E} &= \dot{I}_{K} = \frac{\dot{U}_{K5}}{(r_{E} + r_{K})}; \\ \dot{U}_{E5} &= r_{E} \dot{I}_{E} = \left[ \frac{r_{E}}{(r_{E} + r_{K})} \right] \dot{U}_{K5}; \quad r_{K} >> r_{E}; \\ h_{225} &= \frac{\dot{I}_{K}}{\dot{U}_{K5}} \bigg| \dot{I}_{E} = 0 = \frac{1}{r_{E} + r_{K}} \approx \frac{1}{r_{K}}. \end{split}$$

тому що

Для схеми *CE* (див. рис. 1.20б):

$$h_{11E} \approx r_{\rm b} + r_{\rm E} (\beta + 1),$$

$$h_{21E} \approx \beta; \qquad h_{12E} \approx \frac{r_{\rm E}}{2r_{\rm K}};$$

$$h_{22E} \approx \frac{(1+\beta)}{r_{\rm K}} = \frac{1}{r_{\rm K}}.$$

Одержані *h*-параметри мають такі фізичні значення:  $h_{11}$  і  $h_{21}$  – вхідний опір і коефіцієнт передачі струму за короткого замикання на виході транзистора;  $h_{12}$  і  $h_{22}$  – величини, зворотні коефіцієнту підсилення з напруги (коефіцієнт зворотного зв'язку за напругою) і вихідного опору (вихідна провідність) за зворотного холостого ходу на вході транзистора.

На практиці *h*-параметри застосовують, як правило, для аналізу низькочастотних схем.

Враховуючи, що *h*<sub>12E</sub> у сучасних транзисторів наближається до нуля, він у більшості випадків під час розрахунку схем не береться до уваги.

Система рівнянь (1.47) відповідає заступній схемі (рис. 1.216), яку часто називають малосигнальною заступною схемою транзистора, ввімкненого з *CE*.

Джерело  $h_{21E}\dot{I}_{\rm E}$  еквівалентної схеми називають залежним джерелом струму, тому що значення струму цього джерела залежить від струму іншої вітки – струму бази. Це джерело характеризує підсилення вхідного струму  $\dot{I}_{\rm E}$ . Аналогічно джерело  $h_{12E}\dot{U}_{\rm KE}$  називають залежним джерелом EPC. Воно характеризує зворотний зв'язок з вихідної напруги.

h-параметри мало залежать один від одного і від робочої точки транзистора. Недоліком h-параметрів є мала точність вимірювання вихідних параметрів на високих частотах, коли через паразитні ємності ускладнено забезпечення умови холостого ходу на вході.

Низькочастотні значення h-параметрів транзистора як чотириполюсника у схемі CE і опору  $r_5$  зазвичай наводяться у довідниках. Для аналізу електронних схем на транзисторах у діапазоні частот і в різних режимах найбільш широко застосовується T-подібна еквівалентна схема, параметри якої відповідають фізичним процесам у транзисторній структурі. Параметри T-подібної еквівалентної схеми можна розрахувати за наведеними у довідниках h-параметрами. Розрахункові формули наведено в табл. 1.2.

Таблиця 1.2

| Параметри Т-подібної<br>еквівалентної схеми | Через <i>h</i> -параметри<br>схеми <i>CБ</i>                                              | Через <i>h</i> -параметри<br>схеми <i>CE</i>                                                                             |
|---------------------------------------------|-------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|
| r <sub>E</sub>                              | $h_{11\rm E} - \frac{h_{12\rm E}}{h_{22\rm E}} \left(1 + h_{21\rm E}\right)$              | $\frac{h_{12\mathrm{E}}}{h_{22\mathrm{E}}}$                                                                              |
| r <sub>B</sub>                              | $\frac{h_{12\mathrm{E}}}{h_{22\mathrm{E}}}$                                               | $h_{11\mathrm{E}} - \frac{h_{12\mathrm{E}}}{h_{22\mathrm{E}}} (1 + h_{21\mathrm{E}})$                                    |
| r <sub>K</sub>                              | $\frac{1-h_{12\mathrm{E}}}{h_{22\mathrm{E}}}\approx\frac{1}{h_{22\mathrm{E}}}$            | $\frac{1+h_{21\rm E}}{h_{22\rm E}}$                                                                                      |
| α                                           | $-\frac{h_{12\mathrm{b}}+h_{21\mathrm{b}}}{1-h_{12\mathrm{b}}}\approx  h_{21\mathrm{b}} $ | $\frac{h_{21\mathrm{E}} + h_{12\mathrm{E}}}{1 + h_{21\mathrm{E}}} \approx \frac{h_{21\mathrm{E}}}{1 + h_{21\mathrm{E}}}$ |
| β                                           |                                                                                           | $\frac{h_{21\rm E} + h_{12\rm E}}{1 - h_{21\rm E}} \approx h_{21\rm E}$                                                  |

#### Розрахункові формули параметрів Т-подібної еквівалентної схеми

Величини *h*-параметрів залежать від схеми вмикання транзистора. Приблизні формули розрахунку *h*-параметрів для схеми *CE* через *h*-параметри схеми *CE* і навпаки наведено в табл. 1.3.

Таблиця 1.3

Приблизні формули розрахунку *h*-параметрів для схеми *CE* через *h*-параметри схеми *CE* і навпаки

| <i>h</i> -параметри | Через параметри схеми                                                                | <i>h</i> -параметри     | Через <i>h</i> -параметри                                             |  |  |  |  |
|---------------------|--------------------------------------------------------------------------------------|-------------------------|-----------------------------------------------------------------------|--|--|--|--|
| схеми СЕ            | СБ                                                                                   | схеми СБ                | схеми СЕ                                                              |  |  |  |  |
| $h_{11\mathrm{E}}$  | $\frac{h_{11\mathrm{b}}}{1+h_{21\mathrm{b}}}$                                        | $h_{11\mathrm{B}}$      | $\frac{h_{11\mathrm{E}}}{1+h_{21\mathrm{E}}}$                         |  |  |  |  |
| $h_{12\mathrm{E}}$  | $\frac{h_{11\mathrm{E}}\cdot h_{22\mathrm{E}}}{1+h_{21\mathrm{E}}}-h_{12\mathrm{E}}$ | <i>h</i> <sub>12Б</sub> | $\frac{h_{11\rm E} \cdot h_{22\rm E}}{1 + h_{21\rm E}} - h_{12\rm E}$ |  |  |  |  |
| h <sub>21E</sub>    | $\frac{h_{21\mathrm{b}}}{1-h_{21\mathrm{b}}}$                                        | h <sub>21Б</sub>        | $\frac{h_{21\mathrm{E}}}{1+h_{21\mathrm{E}}}$                         |  |  |  |  |
| h <sub>22E</sub>    | $\frac{h_{22\mathrm{F}}}{1+h_{21\mathrm{F}}}$                                        | h <sub>22Б</sub>        | $\frac{h_{22\mathrm{E}}}{1+h_{21\mathrm{E}}}$                         |  |  |  |  |

Для схеми *CE*, наприклад, на сім'ї вхідних характеристик у робочій точці *A* будують трикутник (рис.1.22), з точки *A* проводять прямі, паралельні осям абсцис і ординат, до перетинання з іншою характеристикою в точках *B* і *C*. З отриманого характеристичного трикутника маємо всі необхідні величини для визначення  $h_{11E}$  і  $h_{12E}$ . Відрізок *AB* зображає собою приріст напруги  $\Delta U_{EE}[B]$ , а відрізок *AC* – приріст струму бази  $\Delta I_{E}[MKA]$ . Приріст напруги колектора визначаться як різниця напруг, за яких знімалися характеристики  $\Delta U_{KE} = U_{KE}^{"} - U_{KE}^{'}[B]$ . Тоді:



**Рис. 1.22. ВАХ:** а – вхідні для схеми *CE*, б – вихідні для схеми *CE* 

У робочій точці A' за вихідними характеристиками можна визначити параметри  $h_{22E}$  і  $h_{21E}$  (рис.1.226). Якщо провести з точки A'вертикальну пряму до перетину з такою характеристикою, то знайдемо приріст струму колектора  $\Delta I_{\rm K}$  за  $U'_{\rm KE} = const$  (відрізок A'D'), викликаний приростом струму бази  $\Delta I_{\rm E} = I^*_{\rm E} - I^*_{\rm E}$ . Тоді  $h_{21E} = \Delta I_{\rm K} / \Delta I_{\rm E} = = A' A' / (I^*_{\rm K} - I^*_{\rm E})$ . Для визначення параметра  $h_{22E}$  з точки A' проводиться пряма, паралельна осі абсцис такої довжини, щоб можна було визначити достатній для вимірювання приріст струму  $I'_{\rm K} = B'C'$ . За точками A'B' визначають приріст напруги колектора  $\Delta U'_{\rm KE}$ . Тоді:

$$h_{22E} = \frac{\Delta I'_{\rm K}}{\Delta U'_{\rm KE}} = \frac{B'C'}{A'B'}.$$

Аналогічно для схеми *СБ* з вихідних характеристик можна визначити параметри  $h_{225}$  та  $h_{215}$ , а з вхідних характеристик — параметри  $h_{115}$  та  $h_{125}$ .

Точність визначення параметрів графо-аналітичним методом недостатньо висока.

У технічних умовах на транзистори дають не коефіцієнти  $\alpha$ ,  $\beta$ , а рівні їм у першому наближенні параметри  $h_{215}$ ,  $h_{21E}$ . У подальшому під час аналізу кіл з біполярними транзисторами будемо використовувати параметри транзистора, виражені через коефіцієнти чотириполюсника. Коефіцієнти  $\alpha$  і  $\beta$  будемо використовувати лише для пояснення фізичних особливостей роботи різних напівпровідникових приладів.

Еквівалентна схема транзистора в у-параметрах зазвичай використовується для аналізу високочастотних схем. У такому випадку незалежними змінними вибрано напруги  $U_1$  і  $U_2$ , а залежними – струми  $I_1$  і  $I_2$ . Тоді систему рівнянь, які характеризують роботу транзистора як чотириполюсника, можна визначити у загальному вигляді:

$$\begin{aligned} \dot{I}_1 &= y_{11}\dot{U}_1 + y_{12}\dot{U}_2, \\ \dot{I}_2 &= y_{21}\dot{U}_1 + y_{22}\dot{U}_2. \end{aligned}$$
 (1.48)

Для схеми *CE* (транзистор *n-p-n*) маємо:

$$\begin{cases} \dot{I}_{\rm E} = y_{11E}\dot{U}_{\rm EE} + y_{12E}\dot{U}_{\rm KE}, \\ \dot{I}_{\rm K} = y_{21E}\dot{U}_{\rm EE} + y_{22E}\dot{U}_{\rm KE}. \end{cases}$$
(1.49)

Коефіцієнти системи рівнянь (1.48) визначаються за прямого та зворотного короткого замикання чотириполюсника.

Для випадку прямого короткого замикання:

$$y_{11E} = \left(\frac{\dot{I}_{\rm b}}{\dot{U}_{\rm bE}}\right)_{\dot{U}_{\rm KE}} = 0,$$

 величина, зворотна вхідному опору, тобто вхідна провідність за короткого замикання:

$$y_{21E} = \left(\frac{\dot{I}_{\rm K}}{\dot{U}_{\rm EE}}\right)_{\dot{U}_{\rm KE}} = 0,$$

 провідність прямої передачі, тобто величина, яка характеризує вплив вхідної напруги на вихідний струм за короткого замикання;

Для випадку зворотного короткого замикання:

$$v_{12E} = \left(\frac{\dot{I}_{\rm b}}{\dot{U}_{\rm KE}}\right)_{\dot{U}_{\rm bE}} = 0$$

 провідність зворотної передачі, тобто величина, яка характеризує вплив вихідної напруги на вхідний струм за зворотного короткого замикання;

$$y_{22E} = \left(\frac{\dot{I}_{K}}{\dot{U}_{KE}}\right)_{\dot{U}_{EE}} = 0$$

– вихідна провідність за зворотного короткого замикання.

Слід підкреслити, що досліди короткого замикання і холостого ходу здійснюють на змінному струмі.

Система рівнянь (1.49) відповідає схемі заміщення, показаній на рис. 1.23, яку також називають малосигнальною схемою заміщення транзистора для схеми *CE*, але вже в *у*-параметрах.



Рис. 1.23. Схема заміщення транзистора для схеми СЕ в у-параметрах

Джерело  $y_{12E}\dot{U}_{\rm KE}$  еквівалентної схеми називають залежним джерелом струму, тому що значення струму цього джерела залежить від напруги іншої вітки; для випадку ввімкнення транзистора в схему *CE* – від вихідної напруги  $U_{\rm KE}$ . Аналогічно джерело  $y_{21E}\dot{U}_{\rm EE}$  називають залежним джерелом струму від вхідної напруги  $U_{\rm EE}$ .

# Залежність параметрів біполярного транзистора від частоти

Якщо на вхід транзистора, ввімкненого за схемою *СБ*, подається імпульс стуму  $i_E$  з амплітудою, яка дорівнює 1 (рис. 1.24). Струм у колі колектора з'явиться тільки через якийсь час затримки  $t_3$ , зумовлений часом проходження неголовних носіїв зарядів через базу, причому фронт

колекторного імпульсу буде зростати поступово, тому що швидкість дифузії носіїв заряду через базу буде різна (спочатку колекторного переходу досягнуть найбільш швидкі неголовні носії заряду, а потім вже всі інші).

Тому, як це бачимо з рис. 1.24, крім фазового зсуву виникло також спотворення форми вхідного сигналу на виході.



Рис. 1.24. Форми вхідного та вихідного струму біполярного транзистора, ввімкненого за схемою *СБ* 

Подамо тепер на вхід транзистора певну постійну складову  $I_{E0}$  струму і серію імпульсів з амплітудою  $I_E = I$ , до того ж, як показано на рис.1.25а штриховою лінією,  $I_{E0} >> I_E = 1$ . Якщо спочатку тривалість імпульсу вхідного струму  $i_E$  більше, ніж  $2t_{\Phi}$  (вважаємо  $2t_{\Phi} = t_{\Phi} + t_{cn}$  для  $i_K$  на рис.1.24). Тоді, нехтуючи величиною  $t_3$ , матимемо зміну  $i_K$ , відповідну (рис.1.25а). Зменшуючи тривалість імпульсу до величини, яка дорівнює  $2t_{\Phi}$ , отримаємо зміну  $i_K$ , показану на рис.1.256. За подальшого зменшення тривалості імпульсу (за підвищення частоти вхідного сигналу) амплітуда вихідного сигналу зменшується, а отже, зменшується коефіцієнт передачі струму транзистора.



Рис. 1.25. Зміна форми вихідного сигналу біполярного транзистора, ввімкненого за схемою СБ із зміною частоти

Частота, за якої модуль  $|h_{21E}| = |\alpha|$  зменшується вдвічі відносно свого значення, виміряного на низькій частоті, називається граничною частотою підсилення за струмом і позначається  $f_{\alpha}$ .

Із зміною частоти, цілком очевидно, буде змінюватися також величина фазового зсуву вихідного струму транзистора відносно вхідного.

Треба підкреслити цілком очевидну річ, що тонша база, то у меншому ступені спотворюється сигнал на виході і допускається робота транзистора на більш високих частотах. Тому що більш високочастотний транзистор, то тоншою у нього має бути база.

З підвищенням частоти на роботу транзистора починають виявляти вплив емітери і колекторні ємності переходів.

Наявність струмів зміщення через переходи пов'язана тільки із зарядними ємностями і не пов'язана з дифузійними. Тому в еквівалентних схемах за високих частот під  $C_{\rm K}$  і  $C_{\rm E}$  розуміють зарядні ємності.

Розглянемо емітерний перехід (див. рис. 1.20а). Повний струм емітера буде складатися з двох складових: струму через  $r_E$ , пов'язаного з інжекцією зарядів у базу та струму зміщення через ємність  $C_E$ , не пов'язаного з інжекцією. Із зростанням частоти буде зменшуватися ємнісний опір  $C_E$ , а отже, із зростанням частоти буде збільшуватися частка другої складової у повному струмі емітера і зменшуватися, відповідно, перша. У зв'язку з цим коефіцієнт передачі струму буде зменшуватися.

Вплив зарядної ємності колекторного переходу на його властивості виявляється значно більш сильним. Хоча ємність колекторного переходу значно менша за величину зарядної ємності емітерного переходу, активний опір колекторного переходу може в десятки тисяч разів перевищувати опір емітерного переходу. Внаслідок цього доводиться рахуватися з появою струму зміщення через зарядну ємність колекторного переходу на частотах, значно менших, ніж у випадку емітерного переходу.

Якщо здійснити на виході транзистора коротке замикання і знехтувати опором  $r_{\rm k}$  порівняно з  $r_{\rm b}$ , то ємність виявиться з'єднаною паралельно з опором бази  $r_{\rm b}$ . Стала часу такого кола називається сталою часу бази і характеризує інерційність транзистора:

 $\tau_{\rm E}=r_{\rm E}~C_{\rm K}$  .

Частотні властивості транзистора в схемі ввімкнення *CE* часто характеризують граничною частотою коефіцієнта передачі струму  $(f_{rp})$ , під якою розуміють таке її значення, коли  $|h_{21} = 1|$ .

52

Для характеристики генераторних транзисторів використовують поняття максимальної частоти генерації  $f_{\rm max}$ , яка може бути одержана у схемі автогенератора за  $K_{\rm p} = 1$ .

Шуми транзистора. Під час роботи транзисторів у них виникають шуми, які можуть бути зумовлені: неоднаковою кількістю електронів та дірок, які проходять через перехід за одиницю часу (високочастотні дробові шуми); тепловим шумом опорів емітера, бази і колектора (теплові шуми); поверхневими явищами у переходів (низькочастотні шуми); флуктуаціями (хаотичними змінами) концентрацій рухомих носіїв заряду через нерегулярність процесу рекомбінацій (низькочастотні рекомбінаційні шуми).

Величина шумів транзистора кількісно оцінюється коефіцієнтом шумів:

$$K_{\rm m} = U_{\rm m}^2 / U_{\rm m0}^2$$
,

чи  $K_{\rm m}^* = 10 \log (U_{\rm m}^2/U_{\rm m0}^2) = 10 \log K_{\rm m}$ , де  $U_{\rm m0}$  — напруга теплових шумів джерела сигналу, ввімкненого на вході транзистора;  $U_{\rm m}$  — напруга, яку треба ввести у вхідне коло «нешумлячого» транзистора для одержання у вихідному колі напруги, рівній напрузі шумів.

Для значного збільшення коефіцієнта передачі за струмом використовують комбінацію двох транзисторів, з'єднаних відповідним чином (схема Дарлінгтона). Таке з'єднання має, як і звичайний транзистор, три зовнішніх виводи і називається складеним транзистором (рис. 1.26а). У наведеній схемі з'єднані колектори являють собою спільний колектор складеного транзистора, а до бази транзистора VT2під'єднаний емітер транзистора VT1. При цьому база транзистора VT2під'єднаний емітер транзистора. На практиці такий складений транзистор створюють у процесі монтажу зовнішніх виведень двох дискретних транзистор створюють на одній пластині напівпровідника з внутрішніми з'єднаннями у потрібних точках.



Рис. 1.26. Схеми: а – складеного транзистора, б – складеного транзистора з транзисторами одного рівня потужності

Особливістю складеного транзистора є високий коефіцієнт передачі струму бази  $h_{21Ec}$ . Оскільки:

$$\begin{split} I_{\rm K1} &= h_{21\rm E1} I_{\rm 51} \ {\rm i} \ I_{\rm K2} \\ = h_{21\rm E2} I_{\rm 52} \\ = h_{21\rm E2} I_{\rm E1} \\ = h_{21\rm E2} I_{\rm E1} \\ + h_{21\rm E1} I_{\rm E1} \\ + h_{21\rm E2} I_{\rm E1} \\ + h_{21\rm E2} I_{\rm E1} \\ + h_{21\rm E2} I_{\rm E1} \\ + h_{21\rm E1} I_{\rm E1} \\ + h_{21\rm E2} I_{\rm E1} \\ + h_{21\rm E1} I_{\rm E1}$$

Беручи до уваги, що  $I_{51} = I_5$ , запишемо коефіцієнт передачі струму бази складеного транзистора:

$$h_{21\text{Ec}} = {}^{I}\kappa / {}_{I_{\rm E}} = h_{21\text{E1}} + h_{21\text{E2}} + h_{21\text{E1}} h_{21\text{E2}} = (h_{21\text{E1}} + 1)(h_{21\text{E2}} + 1) - 1.$$
(1.50)

Оскільки зазвичай виконуються нерівності  $h_{21E1} >> 1$  і  $h_{21E2} >> 1$ , то:

$$h_{21\text{Ec}} \approx h_{21\text{E1}} h_{21\text{E2}}$$
 (1.51)

У формулах (1.50) і (1.51) індекс "1" стосується параметрів транзистора *VT1*, а індекс "2" – транзистора *VT2*.

Коефіцієнт підсилення за струмом складеного транзистора найповніше можна визначити за формулою (1.51), якщо номінальний вхідний струм транзистора *VT2* дорівнює вихідному струму транзистора *VT1*, тобто  $I_{52} = I_{K1} \approx I_{E1}$ . Тому транзистор *VT2* потрібно вибирати більш потужним.

Можна використовувати в складеному транзисторі транзистори VT1 і VT2 одного рівня потужності (рис. 1.26,б). Для зменшення постійної складової струму бази транзистора VT2 застосовують струмовідвідну ланку низькоомного резистора R і транзистора VT3. Останній працює в активному режимі, запобігаючи шунтуванню резистором R змінних складових сигналів в базі транзистора VT2, що забезпечує високий  $h_{21Ec}$ . Крім того, транзистор у діодному ввімкненні забезпечує високу термостабільність режиму складеного транзистора за постійним струмом.

Головні параметри біполярних транзисторів та їх орієнтирні значення:

 коефіцієнт передачі емітерного і базового струму (диференціальні коефіцієнти передачі, які у першому наближенні вважаються рівними інтегральним):

$$h_{21\mathrm{E}} = \frac{dI_{\mathrm{K}}}{dI_{\mathrm{E}}} \bigg|_{\mathrm{KE}=const} ; h_{21\mathrm{E}} = \frac{dI_{\mathrm{K}}}{dI_{\mathrm{E}}} \bigg|_{U_{\mathrm{KE}=const}} ;$$

2) диференціальний опір емітерного переходу:

$$r_{\rm E} = \frac{dU_{\rm EB}}{dI_{\rm B}} \bigg|_{\rm KE=const}$$

 $(r_E - OM \dots$  десятки OM);

3) зворотний струм колекторного переходу за заданої зворотної напруги:

$$I_{\mathrm{KE}\,0} = I_{\mathrm{K}} \bigg|_{I_{\mathrm{E}}=0}; \qquad U_{\mathrm{KE}} < 0$$

(I<sub>кь 0</sub> – кілька нА ... десятки мА);

- 4) об'ємний опір бази r<sub>ь</sub> (десятки сотні Ом);
- 5) коефіцієнт внутрішнього зворотного зв'язку з напруги  $(h_{125} = 10^{-3} \dots 10^{-4});$
- 6) вихідна провідність *h*<sub>22</sub> або диференціальний опір колекторного переходу:

$$r_{\rm K}^* = \frac{1}{h_{22\rm E}} = \frac{dU_{\rm K\rm B}}{dI_{\rm K}} \bigg|_{I_{\rm E-CONSt}}; \qquad r_{\rm K} = \frac{1}{h_{22\rm E}} = \frac{dU_{\rm K\rm B}}{dI_{\rm K}} \bigg|_{I_{\rm E=CONSt}}$$

(*h*<sub>22E</sub> – долі ... сотні *мкСм*);

7) максимально допустимий струм колектору  $I_{K \max}$  (сотні *мA* ... сотні *A*); 8) напруга насичення колектор-емітер  $U_{K \in \max}$  (десяті долі ... один *B*);

9) найбільша потужність, яка розсіюється на колекторі  $P_{K \max}$  (*мBm* ... десятки *Bm*);

10) ємність колекторного переходу  $C_{\kappa} (n\Phi - \text{десятки} n\Phi);$ 

11) тепловий опір між колектором транзистора і корпусом  $R_{\rm T} = \Delta T / P_{\rm K_{max}}$ , де  $\Delta T$  – перепад температур між колекторним переходом і корпусом ;

12) найбільша частота коефіцієнта передачі струму  $f_{h_{21}}$  або  $\omega_{h_{21}}$ , на якій коефіцієнт передачі струму  $h_{21}$  зменшується до 0,707 свого статичного значення :  $\omega_{h_{21}E} \approx \omega_{\beta}$ ;  $\omega_{h_{21}E} \approx \omega_{\alpha}$  (задаються або  $f_{h_{21}E}$ , або  $f_{h_{21}E}$ );  $f_{h_{21}E} - \kappa \Gamma u$  - сотні  $M\Gamma u$ .

Класифікація біполярних транзисторів. Дискретні біполярні транзистори, що випускаються промисловістю, класифікують зазвичай за двома параметрами: потужністю та частотними властивостями.

За потужністю їх розподіляють на малопотужні ( $P_{\text{внл}} \leq 0,3 \ Bm$ ), середньої потужності ( $0,3 \ Bm \leq P_{\text{внл}} \leq 1,5 \ Bm$ ) та потужні ( $P_{\text{внл}} > 1,5 \ Bm$ ); за частотними властивостями — на низькочастотні ( $f_{\alpha} \leq 3 \ M\Gamma u$ ), середньої частоти ( $3 \ M\Gamma u < f_{\alpha} < 30 \ M\Gamma u$ ), високої частоти ( $30 \ M\Gamma u \leq f_{\alpha} \leq 300 \ M\Gamma u$ ) і надвисокої частоти ( $f_{\alpha} > 300 \ M\Gamma u$ ).

Позначення біполярних транзисторів складаються з шести або семи елементів.

Перший елемент – літера, що вказує вихідний матеріал: Г – германій, К – кремній, А – арсенід галію.

Другий елемент – літера Т.

Третій елемент – число, яке присвоюється залежно від призначення транзистора (див.табл.1.4).

Четвертий, п'ятий і шостий елементи – цифри, які означають порядковий номер розробки.

Сьомий елемент – літера, яка вказує різновид типу із певної групи приладів, наприклад: ГТ108А, 2Т144, КТ602А, КТ3102А тощо.

## Таблиця 1.4

| Позначення<br>транзистора | Потужність,<br>яка<br>розсіюється<br>транзистором | Гранична частота коефіцієнта передачі струму,<br>МГц |       |           |          |               |
|---------------------------|---------------------------------------------------|------------------------------------------------------|-------|-----------|----------|---------------|
|                           |                                                   | до 3                                                 | до 30 | більше 30 | 30 - 300 | більше<br>300 |
| шестизначне               | мала                                              | 1                                                    | 2     | 3         |          |               |
|                           | середня                                           | 4                                                    | 5     | 6         |          |               |
|                           | велика                                            | 7                                                    | 8     | 9         |          |               |
| семизначне                | до 1 <i>Вт</i>                                    |                                                      | 1     |           | 2        | 4             |
|                           | більше 1 Вт                                       |                                                      | 7     |           | 8        | 9             |

### Класифікація біполярних транзисторів

## 1.5. Польові транзистори

**Польовий транзистор** – напівпровідниковий прилад, підсилюючі властивості якого зумовлені потоком головних носіїв, що протікають через провідний канал, керований поперечним електричним полем.

Польовий транзистор на відміну від біполярного іноді називають уніполярним, оскільки протікання в них струму зумовлено дрейфом головних носіїв заряду (або електронів, або дірок). Тому у польових транзисторів відсутні процеси зміни (накопичення і розсмоктування) об'ємного заряду неголовних носіїв, які сильно впливають на швидкодію біполярних транзисторів. Провідний шар, в якому утворюється робочий струм польового транзистора, називають каналом.

Польовий транзистор – напівпровідниковий підсилювальний прилад, яким керує не струм (як у біполярному транзисторі), а напруга ( електричне поле, звідси і назва – польовий), здійснюючи зміну площини поперечного перерізу провідного каналу, що призводить до зміни вихідного струму транзистора. Керування електричним полем припускає відсутність статичного вхідного струму, що дозволяє зменшити потужність, потрібну для керування транзистором.

Струмопровідні канали можуть бути приповерхневими (транзистори з ізольованим затвором) і об'ємними (транзистори з керуючим *p-n*-переходом). Приповерхневий канал являє собою або збагачений шар, який створений за рахунок донорних домішок у напівпровіднику, або інверсний шар, який виникає під впливом зовнішнього поля. Такий польовий транзистор має класичну структуру метал-діелектрик-напівпровідник (МДН – структуру), в якій роль діелектрика, як правило, відіграє оксид (наприклад, двооксид кремнію *SiO*<sub>2</sub>). Тому польовий транзистор з такою структурою називають МОН-транзистором (метал–оксид–напівпровідник). Металевий електрод, який утворює ефект поля, називають затвором (3), два інших електроди – витоком (B) і стоком (C). Напруга джерела живлення має таку полярність, щоб потік головних носіїв заряду (в каналі *n*-типу електронів, в каналі *p*-типу дірок) переміщувався від витоку до стоку. Виток і стік, у принципі, взаємообернені. Витоком є той з них, з якого за відповідної полярності напруги між витоком і стоком у канал надходять головні носії заряду, а стоком – той, через який ці носії виходять із каналу. Залежно від того, який з виведень є спільним для входу і виходу, розрізняють три схеми вмикання польового транзистора: із спільним витоком (*CB*), із спільним затвором (*C3*) і спільним стоком (*CC*). Найбільшого поширення на практиці знайшла схема з *CB*.

**Принцип роботи польового транзистора.** У польовому транзисторі з об'ємним каналом площа поперечного перерізу каналу змінюється за рахунок зміни площі збідненого шару зворотно ввімкненого *p*-*n*-переходу. На рис. 1.27 зображено польовий транзистор з керуючим *p*-*n*-переходом, ввімкнений за схемою з *CB*.



Рис. 1.27. Структурна схема польового транзистора з керуючим *p-n*-переходом, ввімкненого за схемою з *CB* 

На *p*-*n*-перехід (затвор–витік) подається зворотна напруга  $U_{3B}$ . За її збільшення глибина *d* збідненого шару (заштрихована область на рис.1.27 – область об'ємного заряду) збільшується, а струмопровідний переріз *b* каналу зменшується. При цьому збільшується опір каналу, а отже, зменшується вихідний струм  $I_{\rm C}$  транзистора. Оскільки напруга  $U_{3B}$  прикладена до *p*-*n*-переходу у зворотному напрямку, струм  $I_{3}$  дуже малий і практично не залежить від керуючої напруги.

Напругу між затвором і витоком, за якої струм стоку  $I_{\rm C} = 0$ , називають напругою відсічки польового транзистора  $U_{\rm 3B~{\it sid}}$ .

Для польових транзисторів вхідна характеристика (рис. 1.28а) (залежність  $I_3 = f(U_{3B})_{U_{CB}=const}$  – ВАХ *р-п*-переходу) не має практичного застосування і під час розрахунків використовують передавальні (стокозатворні) і вихідні ВАХ. На рис. 1.28*б, в* показано вихідні і передавальні характеристики польового транзистора з керуючим *p-n*-переходом для схеми вмикання з *CB*. Ці характеристики подібно характеристикам біполярного транзистора мають нелінійний характер, а, отже, польовий транзистор, як і біполярний, є керованим нелінійним елементом кола. Проте за порівняння їх вихідних характеристик очевидні істотні розбіжності.



Рис. 1.28. ВАХ польового транзистора: а – вхідна, б – вихідні, в – передавальна

За малих значень напруги  $U_{CB}$  крутість його BAX із зміною вхідного сигналу не залишається постійною, як у випадку біполярного транзистора (див. рис. 1.18б). Як бачимо з рис. 1.28б із зменшенням  $U_{3B}$ крутість BAX зменшується, а, отже, зростає вихідний опір транзистора. Це свідчить про залежність вихідного опору польового транзистора від керуючої напруги на цій ділянці BAX.

Ширина *p*-*n*-переходу залежить також від струму, що протікає через канал. Якщо  $U_{\rm CB} \neq 0$ , наприклад,  $U_{\rm CB} > 0$  (рис.1.27), то струм  $I_{\rm C}$ , протікаючи через канал, створить уздовж останнього спад напруги, яка виявляється запірною для переходу затвор–канал. Це призводить до збільшення ширини *p*-*n*-переходу і відповідно до зменшення перерізу і провідності каналу, причому ширина *p*-*n*-переходу збільшується в міру наближення до області стоку (див. рис. 1.27), де буде мати місце найбільший спад напруги, викликаний струмом  $I_C$  на опорі каналу  $R_{\rm CB}$ . Отже, якщо вважати, що опір транзистора визначається тільки опором каналу, то біля краю *p*-*n*-переходу, зверненого до витоку, буде діяти

напруга  $U_{3B}$ , а біля краю, зверненого до стоку, – напруга  $|U_{3B}| + U_{CB}$ . За малих значень U<sub>CB</sub> і малого I<sub>C</sub> транзистор поводить себе як лінійний опір. Збільшення U<sub>CB</sub> призводить до майже лінійного збільшення I<sub>C</sub>. У міру зростання  $U_{CB}$  характеристика  $I_C = f(U_{CB})$  все сильніше відхиляється від лінійної, що пов'язано із звуженням каналу у стокового краю (область І на рис. 1.28б). За визначеного значення струму настає так званий режим насичення (область II на рис. 1.28б), який характеризується тим, що із збільшенням U<sub>CB</sub> струм I<sub>C</sub> змінюється слабо. Це відбувається тому, що за великої напруги U<sub>св</sub> канал біля стоку стягується у вузьку горловину. Настає своєрідна динамічна рівновага, за якої зростання U<sub>CB</sub> і збільшення *I*<sub>C</sub> викликають подальше звуження каналу і відносне зменшення струму I<sub>с</sub>. У підсумку останній залишається майже незмінним. Напруга, за якої настає режим насичення, називається напругою насичення. Вона, як бачимо з рис. 1.28б, змінюється за зміни напруги U<sub>зв</sub>.Через те, що вплив U<sub>3В</sub> і U<sub>СВ</sub> на ширину каналу біля стокового виводу практично однаковий, TO:

Отже, напруга відсічки, визначена за малої напруги  $U_{\rm CB} < U_{\rm CB\, Hac}$ , чисельно дорівнює напрузі насичення за  $U_{\rm 3B} = 0$ , а напруга насичення за визначеної напруги на затворі  $U_{\rm 3B}$  дорівнює різниці напруги відсічки і напруги затвор-витік.

У разі подальшого зростання вихідної напруги струм  $I_{\rm C}$  залишається майже незмінним аж до пробивної напруги  $U_{\rm CB npo6}$  (область III на рис.1.286).

У вихідних характеристиках польового транзистора можна виділити дві робочі області: *ОА* і *АВ*. Область *ОА* називають крутою областю характеристики; область *АВ* – пологою або областю насичення. У крутій області транзистор може бути використаний як омічний керований опір. У підсилювальних каскадах використовують пологі ділянки вихідних характеристик. За точкою *В* виникає пробій *p-n*-переходу.

Як бачимо з рис. 1.28б із збільшенням  $|U_{3B}|$  пробивна напруга транзистора  $U_{CB \text{ проб}}$  зменшується. При цьому завжди виконується рівність  $U_{CB \text{ проб}} = U_{CB \text{ проб}}$  (при  $U_{3B} = 0$ ) +  $U_{3B}$ .

Передавальну (стокозатворну) характеристику  $I_{\rm C} = f(U_{\rm 3B})_{U_{\rm CB}=const}$ наведено на рис. 1.28в.

Якщо $U_{3B} = U_{3Beilo}$ , транзистор закритий (режим відсічки) і  $I_C = 0$ . У випадку відкритого транзистора для будь-якого значення вихідного струму  $I_C$  буде виконуватися рівність  $U_{3B} - U_{CB \ nac} = U_{3Beilo} = -U_{C3 \ nac}$ , де  $U_{C3 \ nac}$  – напруга між стоком і затвором у режимі насичення транзистора.



Рис. 1.29. Реальна структура МОН-транзистора з каналом *и*-типу

З порівняння наведених на рис. 1.28 ВАХ бачимо, що полярності керуючої і вихідної напруг польового транзистора з керуючим *p-n*-переходом не збігаються.

Реальна структура МОН-транзистора з каналом *n*-типу показана на рис. 1.29. Металевий затвор ізольований від напівпровідникової підкладки шаром діелектрика (звідси еквівалентна назва МОН-транзистора – польовий транзистор з ізольованим затвором ). Якщо напруга на затворі відсутня, тобто  $U_{3B} = 0$ . Якщо між стоком і витоком підвести напругу зазначеної на рис. 1.29 полярності, то за нульового потенціалу на затворі на шляху від витоку до стоку виявляються два зустрічно ввімкнених *p-n*-переходи, тому струмопровідний переріз каналу *b* матиме великий опір, а вихідний струм І буде дуже малим (приблизно дорівнюватиме зворотному струму *p-n*-переходів). Якщо подати на затвор негативну напругу U<sub>3в</sub>, то поверхневий шар підкладки *р*-типу, який примикає до металізованої пластини затвору, збагатиться дірками і значення струму І практично не зміниться. Якщо ж прикласти до затвору невелику позитивну напругу U<sub>зв</sub> і поступово її збільшувати, то дірки під впливом поля, створюваного позитивною напругою затвору, будуть уходити з поверхневого шару в глибину підкладки, а електрони – притягуватися, створюючи збагачений електронами поверхневий шар підкладки, який примикає до площини затвору. Кількість цих електронів значно менша, ніж в областях підкладки  $n^+$ -типу, що примикає до витоку і стоку (якщо концентрація головних носіїв заряду в контактованих напівпровідникових областях відрізняється, на два порядки більше, то область з більшою концентрацією позначається символом "+"). Проте цієї кількості електронів відносно головних носіїв заряду для *p*-області стає достатньо (з ростом позитивної напруги на затворі) для утворення шару протилежної провідності відносно підкладки *p*-типу – інверсного шару (шару *n*-типу). Цей інверсний шар і є струмопровідним каналом *n*-типу, який замикає дві інші *n*<sup>+</sup>-області підкладки і який примикає до витоку і стоку. Такий канал називають *індукованим (наведеним)*, тобто наведеним полем затвору. Таким чином, наведені канали відсутні у рівноважному стані і утворюються під впливом зовнішньої напруги певної полярності і певного значення. Напруга на затворі, за якої виникає струмопровідний канал, називається пороговою. Якщо вибрати підкладку *n*-типу, а області витоку і стоку зробити *p*<sup>+</sup>-типу, то одержимо МОН-транзистор з наведеним *p*-каналом.

Передавальні і вихідні ВАХ для МДН-транзистора під час вмикання з *CB* наведені на рис. 1.30. При цьому вихідні характеристики наведені тільки для наведеного каналу *n*-типу. Вихідні характеристики МОН-транзистора з наведеним каналом *p*-типу будуть розташовані у ІІІ квадранті, симетрично наведеним на рис. 1.306. З вихідних характеристик на рис. 1.30а видно, що, по-перше, полярності вхідної і вихідної напруг завжди співпадають і, по-друге, збільшення  $U_{3B}$  веде до збільшення  $I_C$ . Виняток становить тільки вихідна крива, що відповідає  $U_{3B1}$ , тому що  $U_{3B1} \le U_{3Bnop}$ .



Рис. 1.30. ВАХ МДН-транзистора за вмикання з *CB*: *a* – передавальні, б – вихідні

У МОН-транзисторах із вбудованим каналом у поверхні напівпровідника під затвором (за нульової напруги на затворі відносно витоку) існує інверсний шар – провідний (вбудований) канал. Цей канал на практиці створюють у вигляді тонкого приповерхневого шару за допомогою іонного легування. Тип провідності каналу збігається з типом провідності витоку і стоку. МОН-транзистори з вбудованим каналом можуть працювати за обох полярностей напруг на затворі. Передавальні і вихідні ВАХ такого транзистора, ввімкненого за схемою *CB*, наведено на рис. 1.31.



Рис. 1.31. ВАХ МОН -транзистора за вмикання з *CB*: *а* – передавальні, б – вихідні

З аналізу цих характеристик бачимо, що за відсутності керуючої напруги, коли  $U_{3B} = 0$ , значення вихідного струму транзистора  $I_C$  відрізняється від нуля і дорівнює значенню, яке називають початковим струмом стоку –  $I_{C nov}$  (див. рис. 1.31а).

Якщо до затвору відносно витоку і підкладки прикласти негативну напругу, то дірки із підкладки втягуватимуться в канал, а електрони виштовхуватимуться. Провідність каналу, що позбавлений частини головних носіїв, зменшується, як результат знижується струм стоку (режим збіднення). За  $U_{3B} = U_{3Beid}$  природний канал зникає, і струм стоку дорівнює нулю (див. рис. 1.31а). Позитивне зміщення на затворі ( $U_{3B} > 0$ ) викликає приток у канал головних носіїв заряду (електронів), як результат зростає струм стоку. Такий режим МОН-транзистора називається режимом збагачення. За збільшення вхідної напруги струм стоку  $I_C$ досягає свого найбільшого значення (границю режиму насичення показано на рис. 1.306 та 1.316 штриховою лінією *ОА*) за вихідної напруги:

$$U_{\rm CB\ hac} = U_{\rm 3B} - U_{\rm 3B\ nop} \,.$$

Отже, МОН-транзистор з вбудованим каналом за своїми властивостями та характеристиками подібний до польового транзистора з керуючим *p-n*-переходом і відрізняється лише тим, що для його закриття потрібне негативне зміщення у випадку каналу з провідністю *n*-типу і позитивне зміщення – у випадку провідності *p*-типу. **Головними параметрами**, якими характеризується польовий транзистор як нелінійний елемент, є :

1. Крутість характеристики (визначається за передавальною характеристикою):

 $S = \Delta I_C / \Delta U_{3B}$  3a  $U_{CB} = const$ ,

що відображає ступінь впливу вхідної напруги на вхідний струм, тобто ефективність керуючої дії затвору, і становить 0,1...500 *мА/В*.

2. Диференціальний вихідний (внутрішній) опір транзистора:  $R_{\rm BHX} = R_i = \Delta U_{\rm CB} / \Delta I_C$  за  $U_{\rm 3B} = const$ .

Оскільки на пологих ділянках вихідних характеристик (ділянка насичення) струм стоку змінюється дуже мало, то цей параметр має значення сотень кілоом – одиниць мегом).

3. Вхідний опір:

 $R_{\rm\scriptscriptstyle BX}=R_{\rm\scriptscriptstyle 3B}=\Delta U_{\rm\scriptscriptstyle 3B}/\Delta I_{\rm\scriptscriptstyle 3}\,$  3a  $U_{\rm\scriptscriptstyle CB}=const$  .

Він являє собою диференціальний опір *p-n*-переходу, зміщеного в зворотному напрямку. Оскільки струм затвора  $I_3$  визначається зворотним струмом переходу, то вхідний опір польових транзисторів дуже великий :  $10^6...10^9 O_{M}$ .

4. Коефіцієнт підсилення за напругою:

 $\mu = 5R_i = \Delta U_{\rm CB} \, \big/ \Delta U_{\rm 3B}$  3a  $I_{\rm C} = const$  .

5. Диференціальний опір ділянки затвор-стік:

 $R_{\rm 3C} = \Delta U_{\rm 3C} / \Delta I_C \; .$ 

Цей опір враховує зворотний зв'язок між виходом та входом польового транзистора.

6. Початковий струм стоку  $I_{C \text{ поч}}$  – струм стоку за нульової напруги  $U_{3B}$ ; у транзисторів з керуючим *p-n*-переходом  $I_{C \text{ поч}} = 0,2...600$  *мА*; з вбудованим каналом  $I_{C \text{ поч}} = 0,1...100$  *мА*; з наведеним каналом  $I_{C \text{ поч}} = 0,01...05$  *мкА*.

7. Напруга відсічки  $U_{3B_{eid}}$  ( $U_{3B_{eid}} = 0,2...10 B$ ).

8. Порогова напруга  $U_{3B \text{ пор}}$  ( $U_{3B \text{ пор}} = 1...6 B$ ).

9. Опір стік-витік у відкритому стані  $R_{CB \ eid}$  ( $R_{CB \ eid}$  = 0,06...300 *Ом*).

10. Максимальний струм стоку  $I_{C \max}$  ( $I_{C \max} = 10 \text{ мA...50}$ ) A.

11. Максимальна частота підсилення  $f_p$  – частота, на якій коефіцієнт підсилення за потужності  $K_{np}$  дорівнює одиниці ( $f_p$  – десятки-сотні  $M\Gamma q$ ).

Температурна залежність характеристик польових транзисторів. Раніше було відзначено, що підсилюючі властивості польових транзисторів (ПТ), пов'язані з процесом переміщення головних для напівпровідника носіїв заряду, тобто струм ПТ визначається концентрацією головних носіїв. Проте відомо, що концентрація головних носіїв у напівпровіднику практично не залежить від температури. Тому і властивості ПТ мало змінюються зі зміною температури.

Головними параметри ПТ, залежними від температури, є: напруга відсічки та порогова напруга.

На рис. 1.32 наведено перехідні характеристики ПТ з керуючим *p-n*-переходом і ізольованим затвором. З наведених характеристик можна зробити висновок, що для будь-якого типу ПТ існує таке значення струму стоку (відповідне точці *H* на рис. 1.32), за якого його величина не залежить від температури.



# Рис. 1.32. Перехідні характеристики ПТ з керуючим *p-n*-переходом і ізольованим затвором та наведеним каналом

Це пояснюється дією у цьому приладі двох протилежних механізмів. Так, для польового транзистора з керуючим *p-n*-переходом у разі підвищення температури навколишнього середовища зростає власний напівпровідникового матеріалу, призводить опір що як ло безпосереднього зменшення струму стоку, так і до додаткового збільшення зворотної напруги на *p-n*-переході через наявність складової спаду напруги на каналі. Зазначені причини в разі збільшення температури призводять до зменшення струму стоку. Проте збільшення температури призводить до зменшення товщини *p-n*-переходу, що розширює канал. Останнє викликає збільшення струму стоку, що особливо помітно за малих його значень. Тому за деяких значень струму стоку обидва фактори компенсують один одного і величина струму стоку не залежить від зміни температури.

Для МОН-транзистора з підвищенням температури також характерно зменшення струму стоку, що пояснюється ростом власного опору напівпровідника. Водночас збільшення температури веде до збільшення числа пар електрон-дірка в каналі, тобто до збільшення концентрації носіїв заряду. Природно, це викликає зростання струму стоку, особливо за невеликих його власних значень. Отже, і в МОН-транзисторі існують дві протилежні тенденції, ступінь прояви яких залежить від абсолютного значення струму стоку. Наслідком цього є наявність на передавальній характеристиці приладу точки *H*, для якої струм стоку не залежить від зміни температури навколишнього середовища.

Важливо зазначити ще одну особливість ПТ. У режимі великих струмів стоку підвищення температури навколишнього середовища призводить до зменшення струму  $I_c$ , тобто у приладі відсутній позитивний зворотний зв'язок за температурою, притаманний біполярним транзисторам. Збільшення температури автоматично призводить до зменшення потужності, яка розсіюється в ПТ. Таким чином, ПТ менш схильні до теплового пробою, ніж біполярні.

Еквівалентні схеми польових транзисторів. На рис. 1.33 наведено найбільш розповсюджені схеми заміщення для визначення частотних властивостей польових транзисторів (a – з керуючим p-n-переходом ;  $\delta$  – з ізольованим затвором). У цих схемах прийнято, що вивід підкладки електрично з'єднаний з витоком. Таке вмикання найбільш часто використовується під час розробки схем на ПТ.



**Рис. 1.33 Схеми заміщення:** *а* – з керуючим *p-n*-переходом, *б* – з ізольованим затвором

Підсилюючі властивості транзистора, який має крутість *S*, відображені ідеальним джерелом струму  $SU_{3B}$ . Опір  $R_i$  характеризує вихідний (внутрішній) опір транзистора. У транзисторі з керуючим *p*-*n*-переходом ємність  $C_{CB}$  зазвичай визначається ємністю між електродами стоку і витоку, а в МОН-транзисторі ємність  $C_{CB}$  визначається ще й ємністю *p*-*n*-переходу між підкладкою і областями витоку і стоку. Тому в МОН-транзисторах ємність  $C_{CB}$  значно більша, ніж у транзисторах з керуючим *p*-*n*-переходом. Оскільки польовий транзистор працює зі зворотно зміщеним *p*-*n*-переходом, то ємності  $C_{3B}$  і  $C_{3C}$  є бар'єрними. Для МОН-транзистора відносно областей витоку і стоку. Орієнтовно для малопотужних транзисторів різного типу  $C_{3B} = 2...15 \ n\Phi$ ,  $C_{3C} = 0,3...10 \ n\Phi$ ; для МОН-транзисторів  $C_{CB}$  як правило, не перевищує 1  $n\Phi$ . Ці схеми справедливі для частоти , яка дорівнює приблизно  $0,7f_n$ .

Слід зазначити, що вихідний і вхідний опори ПТ мають ємнісний характер. Активна складова вхідного струму для ПТ з керуючим *p-n*-переходом зумовлена струмом зворотно зміщеного *p-n*-переходу і дуже мала.

Відмінні особливості польового транзистора. З принципу дії польового транзистора витікають дві головні його особливості: в усталеному режимі роботи вхідний струм польового транзистора прямує до нуля ( $R_{ax} = R_{3B} \rightarrow \infty$ ); інерційність польового транзистора на відміну від біполярного зумовлена тільки процесами перезарядки його вхідної і вихідної ємності.

Здавалось би, що відсутність процесів зміни об'ємного заряду неголовних носіїв дає перевагу польовому транзистору у швидкодії перед біполярним транзистором. Проте, слід зазначити, що конструкція польового транзистора припускає одержання великих значень його вхідних і вихідних ємностей. Останнє із збільшенням частоти вхідного сигналу призводить до фактичного зменшення коефіцієнта підсилення каскаду на польовому транзисторі. Дійсно, постійним струмом коефіцієнт підсилення польових транзисторів прямує до нескінченності (вхідний струм прямує до нуля). За збільшення частоти вхідного сигналу вхідний струм польового транзистора, який визначається його вхідною ємністю, зростає, що еквівалентно зменшенню значення коефіцієнта підсилення. Тому прийнято вважати, що у загальному випадку за швидкодією, підсиленням і частотними властивостями польовий транзистор, як правило, не має переваг перед біполярним транзистором.

Проте розробка польового транзистора з так званим коротким каналом дозволила створити напівпровідниковий високочастотний транзистор порівняно великої потужності (50...100 *Bm*), нездійснений зараз у біполярному транзисторі.

Польові транзистори мають переваги перед біполярними транзисторами в більшій температурній стабільності їх характеристик. Це пояснюється тим, що головна температурна нестабільність характеристик біполярного транзистора зумовлена сильною залежністю кількості неголовних носіїв заряду в напівпровіднику. Враховуючи, що польовий транзистор працює з використанням тільки головних носіїв заряду, які в меншому ступені підлягають температурному впливу, в ньому відсутній позитивний зворотний зв'язок за температурою, притаманний біполярним транзисторам.

Головними перевагами польового транзистора є його великий вхідний опір постійним струмом і високою технологічністю. Останнє зумовлює широке використання польових транзисторів під час розробки цифрових інтегральних схем.

Дискретні польові транзистори класифікують за потужністю і частотою аналогічно біполярним.

На рис. 1.34 показано умовні графічні позначення польових транзисторів: a - 3 керуючим переходом та каналом *n*-типу;  $\delta - 3$  керуючим переходом та каналом *p*-типу; e - 3 ізольованим затвором та вбудованим каналом *p*-типу; e - 3 ізольованим затвором та вбудованим каналом *p*-типу; d - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу; e - 3 ізольованим затвором та наведеним каналом *p*-типу.



Рис. 1.34. Умовні графічні позначення польових транзисторів: *a* – з керуючим переходом та каналом *n*-типу; *б* – з керуючим переходом та каналом *p*-типу; *в* – з ізольованим затвором та вбудованим каналом *p*-типу; *г* – з ізольованим затвором та вбудованим каналом *n*-типу; *д* – з ізольованим затвором та наведеним каналом *p*-типу; *e* – з ізольованим затвором та наведеним каналом *n*-типу

Позначення польових транзисторів аналогічні позначенням біполярних транзисторів, тільки замість літери Т ставиться літера П, наприклад, КП103А, КП105Б та ін.

Полярність робочих напруг на електродах для різних типів польових транзисторів наведено в табл. 1.5.

Таблиця 1.5

| Тип<br>транзистора                            | Тип<br>каналу | Тип<br>підкладки | Режим<br>роботи         | $U_{\rm 3B}$ | $U_{\rm CB}$ | $U_{{\rm 3B}{\it 6}i\partial}$ |
|-----------------------------------------------|---------------|------------------|-------------------------|--------------|--------------|--------------------------------|
| 3 керуючим<br><i>p-n-</i>                     | р             | Ν                | збіднення               | > 0          | < 0          | > 0                            |
| переходом                                     | п             | Р                |                         | < 0          | > 0          | < 0                            |
| МОН -<br>структура з<br>вбудованим<br>каналом | p N           | збіднення        | > 0                     | < 0          | > 0          |                                |
|                                               |               |                  | збагачення              | < 0          |              |                                |
|                                               | п             | Р                | збіднення<br>збагачення | < 0<br>> 0   | > 0          | < 0                            |
| МОН-струк-<br>тура з                          | р             | Ν                |                         | < 0          | < 0          | < 0                            |
| наведеним<br>каналом                          | m n P         | зоагачення       | > 0                     | > 0          | > 0          |                                |

# Дані полярності робочих напруг на електродах для різних типів польових транзисторів

### 1.6. Одноперехідні транзистори

Одноперехідний транзистор (ОПТ), або двобазовий діод, являє собою напівпровідниковий прилад з одним переходом, який має ділянку ВАХ з негативним диференціальним опором. Головні відмінні властивості цього приладу – простота конструкції, стабільність параметрів, порівняно велика вихідна потужність – забезпечують йому широку сферу застосування.

Конструктивно прилад виконаний у вигляді монокристалічної пластинки напівпровідникового матеріалу (кремнію або германію) *n*-типу, на кінцях якої розташовані омічні (невипрямні) контакти баз  $E_1$  та  $E_2$ , а на боковій поверхні один *p*-*n*-перехід (рис. 1.35*a*, *б*). Вивід з області *p* називають емітером.

Зазвичай довжина  $l_2$  бази  $E_2$  значно менше довжини  $l_1$  бази  $E_1$ .

До виводів *Б*<sub>1</sub>, *Б*<sub>2</sub> підводиться зовнішня напруга *U*<sub>ББ</sub>, під дією якої через ОПТ протікає міжбазовий струм І ББ. Цей струм викликає в кристалі спади напруг, які розподіляються пропорційно довжинам ділянок  $l_1$  та  $l_2$ ,  $l_1 >> l_2$ . Спад напруги  $\Delta U$  в області бази  $B_1$  прикладений "плюсом" до *п*-області, що примикає до емітера, *а* – "мінусом" через внутрішній опір джерела сигналу до емітера, тобто *р-п*-перехід емітер-база зміщений у зворотному напрямку і через нього протікає невеликий зворотний струм I<sub>E0</sub> (рис. 1.35*в*). У разі збільшення напруги U<sub>E</sub> зворотний струм I<sub>E0</sub> зменшується і стає рівним нулю, коли  $U_{\rm E} = U_{\rm E0} = U_{\rm B1}$ . Цей момент відповідає точці А на ВАХ ОПТ. У разі подальшого збільшення позитивної напруги  $U_{\rm E}$ , за якого виконується умова  $U_{\rm E} > U_{\rm F0}$ , перехід зміщується у прямому напрямку і через нього протікає прямий струм, зростаючий з ростом U<sub>F</sub> (ділянка AB рис. 1.356). Під час протікання прямого струму відбувається накопичення носіїв заряду в надемітерному шарі бази  $E_1$ , що знижує її опір, а отже, напругу  $U_{51}$ . Зменшення  $U_{51}$ рівнозначне збільшенню позитивної напруги U<sub>E</sub> відносно бази Б<sub>1</sub>. Потенціальний бар'єр знижується, створюючи умови для інжекції додаткових носіїв з емітера в базу  $E_1$  та подальшого зростання струму емітера. Відбувається подальше зниження опору бази Б<sub>1</sub> (електрична модуляції бази). Такий процес розвивається лавиноподібно за певного значення  $U_{\rm F} \ge U_{\rm F, BM}$ . Різке зростання струму емітера супроводжується зниженням напруги на емітері, що призводить до появи ділянки з негативнимим диференціальним опором (ділянка BC) ВАХ ОТ.

Коли шар бази *Б*<sub>1</sub> насичується зарядами і його опір припиняє зменшуватися, зростання струму емітера пов'язано з підвищенням напруги на емітері. При цьому має місце перехід від ділянки

характеристики з негативним диференціальним опором до позитивного (ділянка СД).



а, б – структурні схеми ОПТ, в – ВАХ ОПТ

У разі збільшення напруги  $U_{\rm EE}$  ВАХ зміщується праворуч без зміни форми, а в разі зниження – ліворуч. За  $U_{\rm EE}$  ВАХ набуває вид характеристики звичайного діода. До головних параметрів ОТ відносять струм вмикання –  $I_{\rm E BM}$ ; струм вимикання –  $I_{\rm E BHM}$ ; напруга вмикання –  $U_{\rm E BM}$ ; міжбазовий опір –  $R_{\rm EE}$ ; коефіцієнт внутрішнього відношення напруг (коефіцієнт передачі )  $\eta$ ; струм витоку –  $I_{\rm E0}$ ; потужність розсіяння – P; залишкова напруга на ОТ в провідному стані –  $U_{3}$ ; час вимикання –  $t_{\rm BM}$ .

Одноперехідні транзистори застосовуються як ключові елементи в генераторах релаксаційних коливань, подільниках частоти, для керування тиристорами, в різних перемикальних пристроях, порогових пристроях тощо.

#### 1.7. Тиристори

Тиристорами називаються напівпровідникові прилади з трьома (і більше) *p-n*-переходами, які мають два стійких стани і можуть перемикатися із закритого стану у відкритий і навпаки. Розрізняють діодні (некеровані) і тріодні (керовані) тиристори. Діодний тиристор називають діністором.

Діністор являє собою двополюсну чотиришарову  $p_1$ - $n_1$ - $p_2$ - $n_2$ -структуру (рис. 1.36). Крайні шари  $p_1$ ,  $n_2$  з металевими контактами A та K (анод і катод) є емітерними. Якщо між анодом і катодом під'єднана зовнішня постійна напруга вказаної на рис. 1.36 полярності, то переходи 1 та 3 зміщуються у прямому напрямі, а перехід 2 – у зворотному і на ньому

падає практично вся напруга зовнішнього джерела  $U_d$ . Структуру діністора можна уявити складеною з двох транзисторів  $p_1$ - $n_1$ - $p_2$  і  $n_1$ - $p_2$ - $n_2$ , у яких області  $n_1$  та  $p_2$  умовно поділені (рис. 1.36). Перехід 1 є емітерним переходом першого транзистора, через який дірки інжектують з області  $p_1$ в область  $n_1$ , яка виконує роль бази для цього транзистора. Частина з них, уникнувши рекомбінації, досягає зворотно зміщеного колекторного переходу 2 і перекидається його полем у колектор  $p_2$  першого транзистора, який в той же час є базою другого транзистора.

Цей струм визначається виразом  $I_p = I_{pK0} + \alpha_1 I_a$ , де  $I_{pK0}$  – зворотний дірковий струм колекторного переходу;  $\alpha_1$  – коефіцієнт передачі струму емітера першого транзистора.



Рис. 1.36. Структурна схема діністора

Поява дірок у базі р<sub>2</sub> другого транзистора (n<sub>1</sub>-p<sub>2</sub>-n<sub>2</sub>) призводить до утворення нескомпенсованого заряду. Цей заряд, зменшуючи висоту потенціального бар'єру емітерного переходу 3 другого транзистора, викликає зустрічну інжекцію електронів з емітерної області n<sub>2</sub> другого транзистора в область p<sub>2</sub>, яка є базою для другого транзистора і колектором для першого. Інжектовані електрони, продифундувавши через базу p<sub>2</sub>, досягають переходу 2 і переводяться його полем у колектор n<sub>1</sub> другого транзистора, який є одночасно базою першого транзистора (p<sub>1</sub>-n<sub>1</sub>-p<sub>2</sub>). Значення електронного струму дорівнює  $I_n = I_{nK0} + \alpha_2 I_a$ , де  $I_{nK0}$  – зворотний електронний струм колекторного переходу ;  $\alpha_2$  – коефіцієнт передачі струму емітера другого транзистора.

Враховуючи, що дірки і електрони рухаються назустріч один одному, сумарний струм розглядуваної структури:

 $I_{a} = I_{p} + I_{n} = I_{pK0} + I_{nK0} + (\alpha_{1} + \alpha_{2})I_{a} = I_{KF0} + \alpha_{\Sigma}I_{a},$ 

де  $I_{\rm KE0}$  – зворотний струм тиристора, а  $\alpha_{\Sigma}$  – сумарний коефіцієнт струму емітера.

Вирішуючи одержаний вираз відносно І<sub>а</sub>, одержуємо:

$$I_a = \frac{I_{K \to 0}}{(1 - \alpha_{\Sigma})}.$$
 (1.52)

Як видно з (1.52) за  $\alpha_{\Sigma} \rightarrow 1$   $I_a \rightarrow \infty$ . Така умова є умовою перемикання діністора. Фізично це означає, що за  $\alpha_{\Sigma} = 1$  інжекція електронів у області  $n_1$  призводить до появи нескомпенсованого об'ємного заряду, який, понижуючи висоту потенціального бар'єру переходу 1, викликає зустрічну повторну інжекцію дірок з області  $p_1$  в область  $n_1$  і т. інше. Таким чином, у структурі розвивається лавиноподібний процес збільшення струму (ділянка *OA*, рис.1.37), що аналогічно наявності позитивного зворотного зв'язку за струмом.



Рис. 1.37. ВАХ діністора

Коли зовнішня напруга  $U_d$  досягне  $U_{\rm вм}$ , внутрішній позитивний зв'язок викличе лавиноподібний процес інжекції головних носіїв заряду з емітерних областей у бази. Різке збільшення концентрації електронів у базі  $n_1$  та дірок у базі  $p_2$  призводить до швидкого (сумірного з тривалістю лавиноподібного процесу) зниження напруги на зворотно-зміщеному переході 2, а отже, до зменшення напруги на тиристорі.

Описані процеси визначають ВАХ діністора, показану на рис.1.37, на прямій вітці якої можна виділити дві стійкі зони: область III з малими значеннями струму  $I_a$  за великих значень напруги  $U_a$  і область відмикання I з великими значеннями струму  $I_a$  за малих значень напруги  $U_a$ . Точки A та B відповідають умові  $\alpha_{\Sigma} = 1$  і називаються відповідно точками вмикання і утримування діністора, а відповідні їм струми називають струмом перемикання ( $I_{\rm BM}$ ) та струмом утримування ( $I_{\rm yT}$ ). Між точками A та B лежить зона II, в якій діністор володіє негативним диференціальним опором.

Згідно з другим законом Кірхгофа для схеми рис. 1.36 маємо  $U_d = U_a + R_{\mu}I_a$ . Рішенням цього рівняння буде точка перетину лінії навантаження  $R_{\mu}$  та ВАХ діністора (робоча точка). Якщо напруга на діністорі (рис.1.37) досягне напруги перемикання  $U_{\mu}$ , то робоча точка

стрибком переходить зі стану A в A'. У разі зменшення напруги робоча точка із B стрибком переходить у B'. Робочою ділянкою ВАХ є ділянка BA. При цьому спад напруги між анодом і катодом діністора невеликий, оскільки всі переходи зміщені в прямому напрямі.

Для вимикання діністора потрібно зменшити прямий струм  $I_a$  до значення, що не перевищує значення струму утримування  $I_{yr}$  (точка *B* на рис. 1.37), або подати на діністор напругу зворотної полярності. Після зміни полярності зовнішньої напруги переходи 1 і 3 зміщуються у зворотному напрямі, а перехід 2 залишається прямо зміщеним. ВАХ така сама, як і у звичайного діода для зворотного вмикання.

Зворотна вітка ВАХ діністора може бути поділена на дві області: 4 – область зворотного зміщення та 5 – область пробою структури.

Таким чином, керуванням струмом  $I_a$  діністора можливо або за рахунок зміни значення і напряму напруги зовнішнього джерела, прикладеної між анодом і катодом пристрою за незмінного опору навантаження ( $R_u = const$ ), або зміною опору навантаження за незмінної напруги зовнішнього джерела ( $U_d = const$ ).

**Триодний тиристор** (далі будемо його називати просто тиристор) – являє собою чотиришарову  $p_1$ - $n_1$ - $p_2$ - $n_2$  структуру, в якій одна з базових областей зроблена керуючою (рис. 1.38). Залежно від того, база якого умовного транзистора зроблена керуючою, розрізняють тиристори з анодним та катодним керуванням. Базовий вивід дає можливість керувати струмом близько лежачого емітера. Для цього на керуючий електрод (*KE*) слід подати напругу такої полярності, яка б забезпечила вмикання відповідного емітерного переходу. У такому випадку процеси вмикання та вимикання тиристора, тобто керування його струмом  $I_a$  здійснюються не за рахунок прикладеної між анодом та катодом напруги зовнішнього джерела (як у діністора), а за рахунок зміни струму керуючого електрода  $I_{кер}$ , який є, як це бачимо з рис. 1.38, вхідним електродом, увімкненим в електричне коло тиристора.



Рис. 1.38. Структурна схема тиристора
Як вже було зазначено раніше для переведення діністора, а також тиристора, у вимкнений стан слід забезпечити зменшення прямого струму через нього до нуля (нижче струму утримування І<sub>ут</sub>, який для тиристорів набагато нижчий за анодний струм I<sub>a</sub>. Наприклад, для тиристора з  $I_a = 10A$  струм утримування  $I_{yr} = 70$  мA). При цьому починається процес розсмоктування накопичених у напівпровідниковій структурі зарядів (дірок та електронів). Як результат процесу рекомбінації дірок з електронами, що займає кінцевий відрізок часу, через тиристор тече зворотний струм, який після розсмоктування зарядів спадає практично до нуля, і зворотна напруга на тиристорі зростає до значення, яке визначається напругою зовнішнього джерела живлення U<sub>d</sub>. Проте, для того щоб тиристор зміг знову витримувати без вмикання пряму напругу, потрібен деякий час. Цей час називається часом вимикання тиристора. За цей час тиристор відновлює свої запірні властивості. Це зумовлено процесом рекомбінації носіїв у області середнього переходу і мало залежить від зовнішньої напруги.

ВАХ тиристора за різних струмів керування наведено на рис. 1.39*a*. За зворотної напруги ця характеристика така сама, як і у діода. Як бачимо з рис. 1.39*a*, зі збільшенням  $I_{\text{кер}}$  зменшується напруга перемикання  $U_{\text{вм}}$  тиристора, і за достатньо великого значення  $I_{\text{кер}}$  вид прямої вітки ВАХ тиристора аналогічний прямій вітці ВАХ діода, при цьому струм керування дорівнює струму спрямлення ( $I_{\text{кер}} = I_{\text{спр}}$ ). За  $I_{\text{кер}} = 0$  ВАХ тиристора аналогічна ВАХ діністора, тобто тиристор ввімкнеться тільки тоді, коли пряма напруга перевищить визначене для такого типу тиристора значення ( $U_{\text{вм0}}$ ). Ввімкнення тиристора прямою напругою зазвичай відповідає аварійним режимам.



**Рис. 1.39. Наведені:** а – ВАХ тиристора, б – діаграма ВАХ керуючого електрода

Оскільки вмикання тиристора залежить від керуючого струму, то в довідкових матеріалах зазвичай приводять також діаграму ВАХ керуючого електрода (вхідну)  $u_{\text{кер}} = f(I_{\text{кер}})$  (рис. 1.39б). На ній приводяться

граничні характеристики (криві 1 та 2). Крива 1 відповідає приладу з максимальним вхідним опором за мінімально допустимої температури, а крива 2 – приладу з мінімальним вхідним опором за максимально допустимої температури. Зверху і праворуч діаграма обмежується прямими, які відповідають максимально допустимим значенням струму керування І керуючому електроді U кер мах (залежно від температури). У нижній частині діаграми також указують область (на рис. 1.396 ця область заштрихована), яка обмежена мінімальними значеннями постійного струму та напруги, необхідними для вмикання будь-якого тиристора такого типу. Лінія навантаження джерела керування *Е*<sub>кер</sub> не має проходити нижче області гарантованої зони вмикання тиристора на постійному струмі (заштрихована область) і може торкатися цієї області (точка В). З іншого боку, лінія навантаження R<sub>вн тіп</sub> не має проходити вище лінії допустимої потужності втрат у колі керування для такої тривалості імпульсу керування (на рис. 1.396 наведено криві 3 та 3' допустимої потужності на керуючому електроді для різних значень тривалості керуючих імпульсів, тому що на практиці тиристор керується не постійним струмом, а імпульсним, який забезпечує ввімкнення тиристора у потрібний момент часу) – точка С. Таким чином, лінією навантаження може бути лінія R<sub>ви</sub>, положення якої на діаграмі визначає напруга  $E_{\text{кер}}$  та струм  $E_{\text{кер}}/R_{\text{вн}}$  генератора.

Тому що звичайний тиристор можна тільки ввімкнути за допомогою керуючого електрода, його іноді називають одноопераційним.

Більшість типів тиристорів вмикаються струмами із значеннями декілька сотень міліампер за напруг на керуючому електроді, що не перевищують 10 В. Тривалість керуючого імпульсу має бути більше декількох мікросекунд (залежно від типу тиристора). Для чіткого та швидкого вмикання тиристора керуючі імпульси повинні мати крутий фронт (близько 1 *мкс*).

Треба зазначити, що на відміну від транзистора, тиристор після того, як ввімкнувся, залишається у ввімкненому стані. Таким чином, сигнал керування потрібний тільки під час переходу тиристора з вимкненого стану в ввімкнений. Тривалість імпульсу керування має бути більшою за час вмикання тиристора  $t_{imn} > t_{em}$ .

Отже, на відміну від транзистора, тиристор – це напівкерований ключ, що вмикається за допомогою коротких імпульсів струму, які подаються на керуючий електрод, але не може бути вимкненим за його допомогою.

У схемах багатьох типів перетворювачів до тиристорів під'єднують зустрічно-паралельні діоди, які шунтують тиристор за появи на ньому зворотної напруги. У таких випадках зворотна напруга на тиристорі стає малою і не перевищує значень прямого спаду напруги на діодах (як правило, часткою вольта). Це зумовило розробку інших типів тиристорів – асиметричних (АТ) і тиристорів зі зворотною провідністю (ТП) (тиристори, які проводять у зворотному напрямі). Для тиристорів, які проводять у зворотному напрямі). Для тиристорів, які проводять у зворотному напрямі та допускають роботу у зворотному напрямі як діод, запроваджено позначення ТД (тиристодіод).

Асиметричні тиристори одержують введенням у структуру тиристора допоміжного шару з провідністю n-типу. Як результат значення зворотної напруги, що витримується тиристором без його вмикання, значно зменшується (до декількох десятків вольт). Проте при цьому суттєво (у 2 – 3 рази) зменшується час вимикання тиристора. Такими самими властивостями володіє і тиристор зі зворотною провідністю, який має подібно AT п'ятишарову структуру і додаткове діодне кільце. Швидкодія тиристорів AT та TII дозволяє використовувати їх у схемах з підвищеними частотами.

Для електричних кіл змінного струму розроблений спеціальний прилад – симетричний тиристор (симістор), який може бути у провідному стані в обох напрямках (тобто незалежно від полярності прикладеної до нього напруги). Керування симетричним тиристором здійснюється так само, як і тиристором. Симетричний тиристор, на відміну від тиристора, має п'ятишарову структуру напівпровідника з різного виду провідностями *p*- та *n*- типу. На рис. 1.40*a* наведено ВАХ симістора. Симістор може комутувати струм будь-якого напрямку, тому він замінює собою коло з двох звичайних тиристорів, ввімкнених зустрічно–паралельно (рис. 1.40*б*).



Рис. 1.40. Наведені: а – ВАХ симістора, б – схема, зустрічно–паралельного вмикання двох тиристорів

Тиристор має принциповий недолік – неповну керованість. Для його вимикання слід забезпечити зменшення анодного струму до нуля, що досягається у значної кількості електронних пристроїв введенням додаткових вузлів примусової (штучної) комутації. Останні виконуються на основі енергонагромаджуючих пристроїв (звичайно, конденсаторів), підключення яких у відповідній полярності до ввімкненого тиристора створює умови для зниження до нуля анодного струму тиристора. Ці додаткові комутуючі вузли збільшують масу тиристорного пристрою та значно погіршують його техніко-економічні характеристики. Тому паралельно з розробкою тиристорів проводилися дослідження можливості і їх вимикання за керуючим електродом шляхом подачі на нього негативного керуючого імпульсу. Завдяки досягненням в області технології силових напівпровідникових приладів були створені і постійно удосконалюються потужні запірні (двоопераційні) тиристори (ЗТ – GTO– Gate Turn Off Thyristor).

Високі технічні характеристики ЗТ досягаються головним чином за рахунок зміни структури ЗТ порівняно зі структурою тиристорів. Зокрема, в структурах ЗТ забезпечується висока провідність зони керуючого елемента, що дозволяє більш інтенсивно блокувати протікання прямого струму під час подачі на керуючий електрод негативного відносно катода імпульсу.

Для вмикання і вимикання ЗТ зазвичай використовують два окремих джерела напруги (рис. 1.41). За вимикання ЗТ слід прагнути забезпечити оптимальну (за часом вимикання та комутаційним втратам потужності) швидкість зростання струму керування. Це може бути досягнуто введенням відповідного значення індуктивності в коло керування за вимикання. Схема керування ЗТ має забезпечувати: потужні імпульси струмів вмикання і вимикання, тривалий струм керування за малих навантажень тиристора, тривалу негативну запірну напругу для надійного вимикання тиристора.

Коефіцієнт запирання (відношення анодного струму, що вимикається, до запірного струму керування  $K_{\text{зап}} = I_a/I_{\text{кер}}$ ) зазвичай не перевищує 5. Слід зазначити, що 3T більш критичні до швидкості зростання прямої напруги, ніж тиристори, і тому рекомендується, як правило, шунтувати 3T колом, яке складається з конденсатора *C*, резистора *R* та діода *VD*, а для обмеження значення анодного струму за вмикання послідовно з 3T ввімкнути дросель насичення *L* (рис. 1.41).



Рис. 1.41. Схема вмикання і вимикання запірного (двоопераційного) тиристора

В останній час ЗТ були модернізовані і з'явився новий клас приладів – тиристор, що комутується за затвором (GCT Gate Commutated Thyristor або Integrated Gate Commutated Thyristor). У цих приладах повний струм вмикання комутується через керуючий електрод. Для досягнення високих швидкостей комутації анодного струму в GCT слід керувати струмом, рівним або більшим за анодний  $(K_v \le 1)$  за швидкості зміни керуючого струму 1000 - 3000 А/мкс. Як результат майже на порядок зменшується (порівняно з GTO) час комутації, знижуються комутаційні втрати. GCT можуть працювати без снаберного конденсатора.

Для забезпечення високих швидкостей керуючого струму сконструйовано низькоіндуктивні конструкції з концентричним виводом керуючого електрода в притискній таблетковій конструкції. В ІGСТ ця конструкція об'єднана з багатошаровою плоскою схемою керування (драйвером). Крім того, в ІGСТ є інтегрований на одному кристалі з GCT зворотний швидковідновлювальний діод. Зараз отримані такі параметри IGCT: U=3,5 *кB*; I=3 *кA*; прямий спад напруги 1,9 *B* (у GTO – 3,2 *B*); швидкість наростання керуючого струму 3000 А/мкс(у GTO — 500 А/мкс); потужність керування за  $f_{ком} = 500 \Gamma µ 15 Bm$  (у GTO – 80 Bm).'

Можливість роботи без снабера, легкість послідовного з'єднання ІGCT дає перевагу їх застосуванню у високовольтних перетворювачах потужністю 1 – 100 *MBA*.

### Головними параметрами тиристора є :

1. Номінальний прямий струм  $I_{a cp}$ , що характеризує допустиме нагрівання тиристора за номінальних умов відведення тепла до номінальної температури.

2. Номінальний прямий спад напруги  $U_T$  на тиристорі під час протікання номінального струму.

3. Допустима зворотна напруга  $U_{_{3B, ДOR}}$ , яку можна тривалий час прикладати до тиристора під час його експлуатації. Ця напруга приблизно в два рази менша за пробивну напругу  $U_{\text{про}\delta}$ , яка встановлюється візуально за місцем згину зворотної вітки ВАХ на екрані осцилографа.

4. Напруга перемикання  $U_{\text{вм0}}$ , що являє собою найменшу пряму напругу, яка перемикає тиристор з закритого у відкритий стан за розімкнутого кола керування.

5. Струм у відкритому стані тиристора  $I_a$ , який є мінімальним прямим струмом, що підтримує тиристор у ввімкненому стані безпосередньо після його вмикання і зняття імпульсу керування. Струм  $I_a$ потрібно враховувати під час розрахунків мінімальних навантажень тиристорних пристроїв. Зазвичай для потужних пристроїв цей струм становить декілька сотень міліампер і залежить від температури. 6. Струм утримування *I*<sub>ут</sub>, що є мінімальним прямим струмом, який, протікаючи через тиристор за розімкненого кола керування, не вимикає його.

7. Час вмикання  $t_{\rm вм}$  — інтервал часу між початком керуючого імпульсу, що подається на керуючий електрод, та моментом, коли значення прямої напруги  $U_a$  зменшиться до 10 % свого початкового значення під час роботи тиристора на активне навантаження.

8. Час вимикання  $t_{\text{вим}}$  (іноді його називають часом відновлення вентильних властивостей тиристора) – мінімальний інтервал часу між моментом проходження прямого струму  $I_a$  через нуль та моментом проходження через нуль повторно прикладеної прямої напруги, що не викликає вмикання тиристора.

9. Критична швидкість наростання прямої напруги  $(du_a/dt)_{\text{крит}}$  у закритому стані — найбільше значення швидкості наростання напруги, яке в певних умовах не викликає перемикання тиристора із закритого стану у відкритий.

10. Критична швидкість наростання струму у відкритому стані  $(di_a/dt)_{\text{крит}}$ , яку тиристор може витримати без пошкоджень.

Коло керування тиристора характеризується мінімальними напругою та струмом, що забезпечують надійне вмикання тиристора за номінальних умов експлуатації, а також максимальними напругою та струмом, що не викликають пошкодження тиристора.

На рис. 1.42 показані умовні графічні позначення тиристорів: a - діністор (діодний тиристор);  $\delta - тиристор з керуванням за катодом;$  $<math>e - тиристор з керуванням за анодом; <math>e - запірний тиристор з керуванням за катодом; <math>\partial - запірний тиристор з керуванням за анодом; ж - симетричний тиристор.$ 



#### Рис. 1.42. Умовні графічні позначення тиристорів:

а – діністор (діодний тиристор); б – тиристор з керуванням за катодом;
 в – тиристор з керуванням за анодом; г – запірний тиристор з керуванням за катодом;
 д – запірний тиристор з керуванням за анодом;
 ж – симетричний тиристор

78

У позначенні тиристора мають уміщатися такі елементи:

- літера Т, яка означає тиристор, та літера, яка означає вид тиристора (Б – швидкодіючий, С – симетричний, Ч – частотний, або тиристор, що швидко відновлюється, П – із зворотною провідністю та ін.);

- три цифри, які характеризують типорозмірний ряд та інші конструктивні дані;

число, яке вказує середній струм в амперах;

- клас за напругою та номери груп за критичною швидкістю наростання напруги, часом вмикання та вимикання та інше.

Приклади умовних позначень:

Тиристор швидкодіючого типу ТБ133-250, восьмого класу, з критичною швидкістю наростання прямої напруги у закритому стані по групі 5, з часом вимикання по групі 2: ТБ133-250-8-52;

Тиристор типу T143–500, дванадцятого класу, з критичною швидкістю наростання прямої напруги у закритому стані по групі 4, з імпульсною напругою у відкритому стані від 1,70 до 1,80 *B*: T143–500–12–4–1,70–1,80;

Тиристор симетричного типу TC161–160, п'ятого класу, з критичною швидкістю наростання комутаційної напруги по групі 3 : TC161–160–5–3.

### 1.8. Напівпровідникові прилади для пристроїв силової електроніки

Силова електроніка охоплює методи і засоби, які забезпечують регулювання параметрів електричної енергії за допомогою електронних вентилів – комутаторів електричних кіл. Вже із визначення силової електроніки, з якого виходить, що зміна параметрів електричної енергії здійснюється без значних її втрат, витікає, що найважливішою властивістю пристрою, здійснюючого перемикання електричного кола, мають бути малі втрати в статичних та динамічних режимах. Очевидно також, що силові електронні вентилі мають володіти повною керованістю, малим часом вмикання та вимикання, керуватися малопотужними сигналами.

Розвиток силової електроніки увесь час був націлений на зменшення габаритів та маси, на підвищення надійності та ефективності за рахунок поліпшення характеристик приладів силової електроніки – силових ключів та зменшення вартості виробництва.

У силовій електроніці широке застосування знайшли силові біполярні транзистори (БТ).

Добре відомі достоїнства БТ як перемикального елемента схем: можливість вимикання під час зняття керуючого сигналу та приблизно на порядок порівняно з тиристорами менший час вимикання. Ці обставини дозволяють конструювати перетворювальні пристрої на їх основі зі збільшеним робочим діапазоном частот, суттєво зменшити масу, об'єм та кількість допоміжних елементів перетворювача, а також вирішити низку схематичних задач більш економічно ефективними шляхами.

Головний недолік БТ – нездатність витримувати великі струмові перевантаження та небезпека виникнення вторинного пробою – призводить до потреби використовувати їх за робочих напруг, значно менших зазначених у паспортних даних, і вживати додаткові засоби для забезпечення захисту транзисторів від перевантаження. Інші недоліки – неможливість паралельного з'єднання приладів без їх спеціального добору, або добору вирівнюючих опорів (це можливо за виготовлення інтегральної або гібридної збірки), мале підсилення в разі великих струмів, що призводить до потреби застосовувати великі базові струми керування для забезпечення роботи приладу у відкритому стані. Останній може бути вимкнений шляхом створення транзисторів нелолік Дарлінгтона. Проте, з'єднання приладів у транзисторі Дарлінгтона призводить до збільшення його опору у відкритому стані та зменшенню швилкодії.

За використання силових БТ як ключові елементи слід ураховувати, що на інтервалах перемикання з відкритого стану в закритий і навпаки в структурі БТ виділяється підвищена потужність. Це зумовлено кінцевими значеннями часу спаду і зростання струму та напруги на БТ (рис. 1.43). Залежності, які характеризують зміни струмів та напруг на інтервалах комутації, називаються траєкторіями перемикання. Для запобігання виходу із строю БТ через перевищення потужності, що виділяється під час перемикання, вживають спеціальних схемотехнічних заходів, які змінюють траєкторії перемикання таким чином, щоб виділена під час перемикання потужність зменшувалась. Крім того, в разі використання транзистора в імпульсному режимі особливо за підвищених частот, значення комутуючих струмів та напруг мають бути значно менше найбільш допустимих. Зазвичай вони відповідають 50...60% від найбільш допустимих значень. Загалом зазначених заходів вживають лля забезпечення роботи БТ у так званій ділянці безпечної роботи. Ця ділянка визначається експериментально для конкретного зазвичай типу транзистора з урахуванням конкретних умов його використання. Як приклад на рис. 1.44 наведено схему транзистора VT з колом, яке формує траєкторію перемикання. Конденсатор С цього кола затягує зростання напруги на транзисторі під час його вимикання, а дросель L обмежує швидкість зростання струму під час вмикання. Резистори R1 та R2 поглинають енергію, що накопичилася у конденсаторі С та дроселі L за комутації. Діод VD відокремлює коло скиду енергії дроселя L від RC-кола. Зростання тривалості фронтів, зростання напруги та струму під час вимикання та вмикання БТ призводить до зменшення миттєвих значень потужності, що виділяється за комутації. За певних параметрів кола потужність може дорівнювати нулю. Проте очевидно, що цей ефект досягається погіршенням частотних властивостей ключового елемента. Крім того, наявність *RC*-кола ускладнює ключовий елемент та призводить до виділення активної потужності в його активних елементах.



Рис. 1.43. Наведено графіки:

а – траєкторії перемикання БТ, б – потужність, що виділяється на інтервалах перемикання з відкритого стану в закритий і навпаки



Рис. 1.44. Схема БТ транзистора з колом, яке формує траєкторію перемикання

Зараз БТ (за схемою складеного транзистора), що випускаються в світі, мають характеристики, наведені в табл. 1.6, де наведено характеристики сучасних МОН-транзисторів.

Сфера застосування БТ у силовій електроніці: електропривід, агрегати безперебійного живлення (АБЖ); статичні компенсатори та активні фільтри; ключові джерела живлення. Таблиця 1.6

|                                                   | MCT         | 1000 B<br>8 0 A                                                  | напруга   | -55÷150                                          | Обме-<br>ження                                                         | $T_{j}$     | 1,1                              | Негативна                                    | <20000                | -                                      | 5000                                                | 1000                                                | (a6o RCD)     |
|---------------------------------------------------|-------------|------------------------------------------------------------------|-----------|--------------------------------------------------|------------------------------------------------------------------------|-------------|----------------------------------|----------------------------------------------|-----------------------|----------------------------------------|-----------------------------------------------------|-----------------------------------------------------|---------------|
|                                                   | SITh        | $\begin{array}{c} 1200 \ B \\ 300 \ A \end{array}$               | струм     | -40÷125                                          | Обме-<br>ження                                                         | $T_{j}$     | 4,0                              | Негативна                                    | <3000                 | 3                                      | 2000                                                | 006                                                 | RCD           |
| pib                                               | SIT         | $\begin{array}{c} 1200 \ B \\ 300 \ A \end{array}$               | напруга   | -50÷150                                          | Обме-<br>ження                                                         | $T_{j}$     | 1,8                              | Пози-<br>тивна                               | <70000                |                                        | Дуже<br>великі                                      | Дуже<br>великі                                      | (aốo RCD)     |
| традициних (SCR), симетричних та запирних тиристо | IGBT        | 3500 B<br>1200 A                                                 | напруга   | -20÷150                                          | Обме-<br>ження                                                         | $T_{j}$     | 1,2                              | Пози-<br>тивна                               | <50000                |                                        | Обмежені<br>втратами в<br>приладі                   | Дуже<br>великі                                      | (aốo RCD)     |
|                                                   | MOS-<br>FET | 50 B<br>50 A                                                     | напруга   | -40÷150                                          | Обме-<br>ження                                                         | $T_{j}$     | 3,2                              | Пози-<br>тивна                               | <100000               |                                        | Обмежені<br>ефектом<br>Мілера                       | Дуже<br>великі                                      | (aбo RCD)     |
|                                                   | BPT         | $\begin{array}{c} 1200 \ B \\ 800 \ A \end{array}$               | струм     | -40÷150                                          | Вторин-<br>ний про-<br>бій і обме-                                     | ження $T_j$ | 1,9                              | Негативна                                    | <10000                | 200                                    | Обмежені<br>втратами і<br>ОБР                       | 100                                                 | RCD           |
|                                                   | GTO         | 4500 B<br>3000 A                                                 | струм     | -40÷125                                          | Вторин-<br>ний пробій<br>під час                                       | вимикання   | 4,0                              | Негативна                                    | <2000                 | 4-5                                    | Обмежені<br>втратами в<br>приладі                   | 300                                                 | RC aбo<br>RCD |
|                                                   | Triac       | $\begin{array}{c} 800 \ B \\ 40 \ A \end{array}$                 | струм     | -40÷115                                          | -                                                                      |             | 1,4                              | Негативна                                    | <400                  |                                        | 5                                                   | 0,021                                               | RC            |
|                                                   | SCR         | $\begin{array}{c} 10000B\\ 4500A \end{array}$                    | струм     | -40÷125                                          |                                                                        |             | 1,9                              | Нега-<br>тивна                               | <400                  |                                        | 30                                                  | 2000                                                | RC            |
|                                                   | Параметр    | Найбільші значення<br>напруг та струмів<br>комутації (досягнуті) | Керування | Температурний<br>діапазон роботи, ${\mathcal C}$ | Обмеження області<br>безпечної роботи (Т <sub>1</sub> –<br>температура | nepexody)   | Прямий спад напруги,<br><i>В</i> | Залежність<br>провідності від<br>температури | Частота комутації, Гц | Коефіцієнт<br>підсилення за<br>струмом | Максимальне<br>значення <i>dU/dt</i> , <i>B/мкс</i> | Максимальні<br>значення <i>di/dt</i> , <i>A/мкс</i> | Снабер        |

Характеристики сучасних БТ (за схемою складеного транзистора), СІТ, БТІЗ та МОН-транзисторів,

Щодо низьких напруг МОН-транзистори повністю витиснули з силових пристроїв усі інші типи силових напівпровідникових приладів. Особливістю МОН-транзисторів є не тільки високий вхідний опір (що відповідає підвищеному коефіцієнту підсилення за потужністю керування), але й висока швидкодія. Час перемикання сучасних МОНтранзисторів знаходиться у діапазоні одиниць наносекунд. Така швидкість перемикання зумовлена тим, що в них практично виключні струми накопичення зарядів неголовних носіїв. Крім того, порівняно з БТ силові МОН-транзистори мають кращі вихідні характеристики для забезпечення паралельної роботи. Водночас слід зазначити більше значення вхідної ємності та підвищений опір у провідному стані МОН-транзистора.

Переваги та недоліки силових БТ та МОН-транзисторів зумовили пошук рішень щодо створення нових силових транзисторів. Створено польовий прилад – транзистор із статичною індукцією (СІТ) (SIT – Static Induction Transistor).

Статичний індукційний транзистор (СІТ) – різновид польового транзистора з керуючим *p-n*-переходом та вертикальним каналом (рис.1.45), який може працювати як за зворотного зміщення затвора (режим польового транзистора), так і прямого зміщення затвора (режим біполярного транзистора). Внаслідок цього ввімкнений транзистор керується струмом затвора, який в цьому випадку працює як база біполярного транзистора, а під час вимикання транзистора на затвор подається зворотна запірна напруга. На відміну від біполярного транзистора зворотна напруга може досягати 30 *B*, що значно прискорює процес розсмоктування неголовних носіїв, які з'являються в каналі за прямого зміщення затвора.



Рис. 1.45. Структура статичного індукційного транзистора

Нині існує два різновиди СІТ транзисторів. Перший різновид транзисторів, який називають просто СІТ, уявляє собою нормально відкритий прилад з керуючим *p-n*-переходом. У такому приладі за нульової напруги на затворі коло стік-витік знаходиться у провідному стані. Переведення транзистора у непровідний стан здійснюється за допомогою запірної напруги  $U_{3B}$  негативної полярності, яка прикладається між затвором та витоком.

На рис. 1.46а наведено сім'я вихідних характеристик СІТ-транзистора, з якої бачимо, що зі збільшенням напруги  $U_{\rm CB}$  струм  $I_{\rm C}$  збільшується без обмеження, характерного для МОН-транзисторів, вихідні характеристики яких мають пологу ділянку. За певного значення керуючої напруги  $U_{\rm 3B}$ транзистор переходить у режим відсічки. Запірна напруга  $U_{\rm 3B}$ визначається напругою  $U_{\rm CB}$ . Внаслідок зростання напруги  $U_{\rm 3B}$  вихідні характеристики зсуваються праворуч. Відсутність пологих ділянок у вихідних характеристиках свідчить про низький вихідний опір СІТтранзистора у широкому діапазоні робочих струмів.



#### Рис. 1.46. Наведені:

а – сім'я вихідних характеристик СІТ-транзистора, б – умовне позначення СІТ-транзистора, в – умовне позначення біполярного транзистора з ізольованим затвором БТІЗ

Для зменшення втрат у відкритому стані СІТ-транзистор уводять у насичений стан подачею струму затвору. Тому на етапі вимикання як і в біполярному транзисторі відбувається розсмоктування неголовних носіїв заряду, накопичених у відкритому стані.

До головних достоїнств СІТ-транзисторів можна віднести такі: можливість одержання великих допустимих напруг стік-витік (кілька кіловольт); мала напруга стік-витік у біполярному режимі (в десятки разів менша, ніж у силових біполярних); більш висока порівняно з польовими

84

транзисторами стійкість до впливу іонізуючих випромінювань та статичної електрики; більш низьке значення залишкового струму стоку порівняно з польовими транзисторами; більш високу порівняно з біполярними транзисторами швидкодію головним чином через зменшення часу вимикання.

Специфічною особливістю СІТ-транзистора, яка утруднює його застосування як ключ, є його нормально відкритий стан за відсутності керуючого сигналу. Для того щоб його закрити, потрібно подати на затвор негативну напругу зміщення, більшу за напругу відсічки.

Цього недоліку не має у БСІТ транзисторів, в яких напруга відсічки технологічними засобами зведена до нуля. Дякуючи цьому БСІТ транзистори за відсутності напруги на затворі вимкнені, оскільки і біполярні транзистори, що і відображено у назві транзистора – біполярний СІТ-транзистор.

У табл. 1.6 наведено характеристики сучасних СІТ-транзисторів.

Сфера застосування СІТ-транзисторів в електроніці: індукційний нагрів; ультразвукові генератори; широкосмугові підсилювачі. Умовне позначення СІТ-транзистора наведено на рис. 1.466.

Подальше вдосконалення транзисторів призвело до створення біполярного транзистора з ізольованим затвором БТІЗ (JGBT – Insulated Gate Bipolar Transistor) (рис. 1.46*в*). БТІЗ об'єднує у собі позитивні риси біполярних та польових транзисторів з ізольованим затвором. Як бачимо з структури приладів (рис. 1.47), МОН-транзистор з вертикальною структурою (а) відрізняється від БТІЗ (б) тільки наявністю у останнього додаткової *p*-області зі зворотного боку підкладки. Дякуючи цьому шару відбувається інжекція дірок у високоомну *n*-область і таким чином збагачення цієї області носіями. Збільшення за рахунок цього провідності *n*-області дозволяє зменшити опір відкритого транзистора. У БТІЗ додаткова *p*-область сприяє збагаченню об'єму напівпровідника носіями. Завдяки появі додаткових носіїв, інжектованих колекторним *p-n*-переходом, 1000-вольтовий БТІЗ має приблизно у 5 разів менший опір у відкритому стані порівняно з польовим транзистором з аналогічною робочою напругою та площею кристалу.

Нині існують дві різні технології реалізації БТІЗ (рис. 1.48) : однорідна (NPT – Non Punch-Through) структура (а), запропонована фірмою Siemens, та епітаксійна (PT – Punch-Through) структура (б).

Характерними для РТ-структури є епітаксійні шари, леговані  $n^+$ (буферний шар) та n, вирощені на p-підкладці. За допомогою спеціальних заходів (дифузії важких металів або високоенергетичного опромінювання) досягається зниження часу життя носіїв.



Рис. 1.47. Структури транзисторів: а – МОН-транзистор з вертикальною структурою, б – біполярний транзистор з ізольованим затвором



Рис. 1.48. Технології реалізації БТІЗ: а – однорідна (NPT – Non Punch-Through) структура, б – епітаксійна (PT – Punch-Through) структура

Основою для виробництва NPT-структури є матеріал з рівномірним n-легуванням. Під час процесу виробництва на зворотному боці підкладки створюється p-шар. Спеціальних заходів для зменшення часу життя носіїв при цьому не потрібно. В обох випадках на поверхні створюється типова для БТІЗ структура шарів.

На рис. 1.49 наведено еквівалентні схеми БТІЗ: а – РТ-структури; б, в – NPT-структури.



**Рис. 1.49. Еквівалентні схеми БТІЗ:** а – РТ-структури; б. в – NPT-структури

На рис. 1.50 представлені вихідні характеристики потужного МОН-транзистора (а) та БТІЗ (б) (обидва транзистори є 1000 *В* приладами). Як бачимо з рисунка, на відміну від звичайного силового МОН-транзистора на вихідних характеристиках БТІЗ присутня свого роду порогова напруга. Це викликано наявністю *p-n*-переходу в області колектора. Залежно від розмірів цього переходу та *n*-області можуть бути одержані різні значення порогової напруги. Проте, нелінійної залежності в низьковольтній області характеристик як правило уникнути неможливо. У зв'язку з цим говорити про опір відкритого транзистора неможливо.



**Рис. 1.50. Вихідні характеристики:** а – потужного МОН-транзистора, б – БТІЗ

Під час проектування БТІЗ для виробництва високовольтних транзисторів з великим вихідним струмом без пов'язаного з цим надмірного підвищення напруги у відкритому стані може використовуватися модуляція провідності. При цьому для діапазону великих струмів можуть бути досягнуті більш високі параметри порівняно з біполярними транзисторами. Проте щодо малих робочих струмів параметри біполярних транзисторів завжди кращі. Введення та виведення додаткових носіїв заряду потребує певного часу. Внаслідок цього відбувається збільшення загальних втрат під час перемикання. При цьому стає потрібною оптимізація конструкції приладів, яка дозволяє досягти високої провідності за збереження задовільної швидкості перемикання.

Якщо розглянути еквівалентну схему транзистора (рис. 1.49а), то в доповнення до МОН-транзистора в схемі є паразитна тиристорна структура. Для того щоб гарантувати надійну роботу БТІЗ, потрібно щоб тиристор ніколи не вмикався. За нормальних умов експлуатації в працює тільки МОН-транзистор у комбінації структурі БТІЗ 3 *p-n-p*-транзисторною структурою. Великі значення імпульсних струмів у комбінації з високими значеннями du/dt можуть призвести до вмикання *p-n-p*-транзистора через опір  $R_{\rm b}$  і таким чином призвести до виникнення тригерного ефекту. Ця небезпека, яка зазвичай виникає під час вимикання транзистора, має бути вимкнена спеціальними технологічними заходами або відповідними обмеженнями, які накладаються на режим перемикання. Базовий струм *p-n-p*-транзистора керусться МОН-транзистором. У базовому колі існує ще один *p-n*-перехід, провідність якого у ввімкненому стані збільшується (модулюється), отже через базовий вивід тече потік головних носіїв. На схемі він позначений опором R<sub>мод</sub>. Ці процеси у середині окремих елементів структури не помітні для користувача аж до затримки під час вмикання та залишкового струму під час вимикання. Стійкість до тригерного ефекту за робочого струму аж до струму короткого замикання може бути досягнута тальки за певної структури напівпровідникового елемента. Тому в еквівалентній схемі БТІЗ, виконаного за структурою NPT (фірми Siemens). паразитна напівпровідникова структура відсутня (рис. 1.496) і це усуває небезпеку виникнення тригерного ефекту. Внаслідок цього форма ділянки безпечної роботи стає прямокутною та обмежена тільки тепловими межами. Це вимогам користувачів відкриває заловольняє та нові лілянки використання транзисторів.

Для спрощення розрахунків еквівалентна схема може бути зображена МОН-транзистором з відповідними ємностями (рис. 1.49*в*).

Під час проєктування кіл керування БТІЗ треба враховувати ефект Міллера, пов'язаний із впливом напруги колектор-емітер через паразитну ємність між затвором та колектором  $C_{3K}$  (див. рис. 1.49*в*) на затвор транзистора. Це означає, що зміна напруги  $U_{KE}$  діє як деяке окреме джерело струму в колі керування затвором, причому струм через ємність  $C_{3K}$  може бути визначений як  $I_3 = C_{3K} (dU_{KE}/dt)$ . Ємність  $C_{3K}$  не постійна, а змінює своє значення із змінною напруги  $U_{KE}$ , тобто  $C_{3K} = f(U_{KE})$ . Найбільші зміни  $C_{3K}$  відбуваються за малих значень  $U_{KE}$ .

88

Під час вмикання транзистора (початковий стан:  $U_{\rm KE}$  – висока,  $U_{\rm 3E}$  – нульова або негативна) постійним струмом керування затвором спочатку відбувається приблизно лінійне збільшення напруги на затворі. Після того, як напруга на затворі досягне порогового значення, починається спад колекторної напруги  $U_{\rm KE}$ . З початком цього спаду починається перезаряд ємності  $C_{\rm 3K}$  та припиняється подальше підвищення напруги на затворі.

Пізніше, за меншого значення напруги на колектор-емітер, ємність  $C_{3K}$  починає швидко збільшуватися. Це призводить до того, що незважаючи на меншу швидкість зміни колекторної напруги повний струм, що протікає у колі керування затвором, йде на перезаряд ємності  $C_{3K}$ . І тільки, коли струм перезаряду ємності  $C_{3K}$  стане менше струму в колі керування затвором, напруга на затворі знову почне збільшуватися (рис. 1.51).



Рис. 1.51. Ефект Міллера для БТІЗ за вмикання транзистора

За вимикання транзистора (початковий стан:  $U_{\rm KE}$  – низька;  $U_{\rm 3E}$  – позитивна та більше порогової напруги) напруга на затворі спочатку (за постійного струму розряду) зменшується приблизно лінійно. Після того, як напруга на затворі знижується нижче порогового значення, колекторна напруга починає зростати. За низького значення напруги колектор-емітер  $U_{\rm KE}$  і помірного її зростання відбувається найбільш сильна зміна ємності  $C_{\rm 3K}$ , і струм затвору  $I_{\rm 3}$  перезаряджає ємність  $C_{\rm 3K}$ . Це запобігає подальшому спаду напруги на затворі. Потім напруга  $U_{\rm KE}$ зростає і струм розряду ємності забезпечує протікання складової струму, що зумовлено значенням  $dU_{\rm KE}/dt$ . Напруга на затворі при цьому продовжує залишатися постійною (рис. 1.52).



Рис. 1.52. Ефект Міллера для БТІЗ за вимикання транзистора

Завдяки ефекту Міллера під час вмикання та вимикання транзистора струм затвору спочатку використовується для перезаряду ємності колектора. Слід зазначити, що зміни  $C_{3K}$  та  $U_{KE}$  зв'язані так, що для перезаряду ємності  $C_{3K}$  завжди вистачає струму затвора. Це означає, що за більшого значення опору у колі затвору всі перехідні процеси тривають відповідно довше, тобто для процесів вмикання та вимикання потрібно більше часу.

Час досягнення вихідною напругою рівня Ек визначається процесом перезарядки ємності затвору через опір кола керування затвором  $R_3$ . Потім через швидке зниження струму колектора та наявність паразитної індуктивності монтажу та індуктивності навантаження вихідна напруга підвищується до рівня U<sub>кЕ</sub> > E<sub>к</sub>. Після цього починається фаза протікання залишкового струму, початкова амплітуда якого визначається структурою транзистора. Якщо залишковий заряд, який залежить від конструкції транзистора, визначений, то фаза протікання залишкового струму може бути охарактеризована амплітудою залишкового струму I<sub>залт</sub> і середнім часом його протікання t<sub>зал</sub>. Це проілюстровано на рис. 1.53, де наведено ідеалізовану форму залишкового струму БТІЗ. Залишковий заряд може бути або швидко розсіяний за великої амплітуди залишкового струму, або за меншого значення амплітуди струму час його протікання пропорційно збільшується. Цю характеристику можна описати рівнянням:

$$Q_{3a_{1}1} = \int_{t_{1}}^{t_{2}} I_{3a_{1}1}(t) dt \approx \int_{t_{1}}^{t_{3}} I_{3a_{1}2}(t) dt = Q_{3a_{1}2}$$

$$Q_{3a_{1}1} \leq 0.5 I_{1} = t_{1}$$

де  $Q_{3a_{7}1} \leq 0.5I_{3a_{7}m_{1}}t_{3a_{7}1}$ ;  $Q_{3a_{7}2} \leq 0.5I_{3a_{7}m_{2}}t_{3a_{7}2}$ .



Рис. 1.53. Форма (ідеалізована) залишкового струму БТІЗ

Залишковий заряд та часова залежність залишкового струму є внутрішніми властивостями пристрою і користувач не може впливати на них, керуючи характером перемикання. Через температурну залежність значення залишкового заряду ( $Q_{3an}$  збільшується за підвищення температури) сучасні БТІЗ (фірми Siemens) розроблені з низьким значенням амплітуди залишкового струму.

Залишковий струм підвищує втрати під час перемикання транзистора. Але швидке вимикання транзистора може призвести до надзвичайно високих перевантажень за напругою. Залишковий струм зменшує цей ефект, отже незважаючи на високу швидкість перемикання, як правило, можлива "м'яка" комутація навіть без використання гасильних кіл. Треба зазначити, що коли БТІЗ знову вмикається сигналом керування в час протікання залишкового струму, ніяких обмежень не виникає. Це знову призводить до переваг, тому що будь-який залишковий заряд, який є у приладі, мінімізує втрати за наступного процесу вмикання.

Швидкість вмикання транзистора та втрати під час вмикання можуть легко керуватися шляхом зміни опору в колі затвора. Проте під час вимикання транзистора за допомогою цього опору можна керувати тільки швидкістю вимикання транзистора, але не залишковим струмом. На рис. 1.54 наведено схеми керування часом вмикання та вимикання транзистора: а – спільний резистор у колах вмикання та вимикання; б – режим швидкого вмикання; в – роз'єднані опори в колах вмикання та вимикання та вимикання.

Внаслідок негативного температурного коефіцієнта БТІЗ із струму струм короткого замикання не призводить до руйнування елементів транзистора. Цей ефект дозволяє успішно вирішувати задачу паралельного з'єднання транзисторів.



Рис. 1.54. Схеми керування часом вмикання та вимикання транзистора: a – зі спільним резистором у колах вмикання та вимикання; б – режим швидкого вмикання; в – роз'єднані опори в колах вмикання та вимикання

Втрати у ключі виникають у моменти вмикання та вимикання транзистора за рахунок перекриття кривих напруги та струму ключового транзистора. Таким чином, втрати залежать від амплітуд напруги та струму.

Під час вмикання БТІЗ на короткозамкнене коло (рис.1.55) максимальний струм транзистора обмежений на рівні, визначеному параметрами транзистора. У цьому режимі напруга джерела живлення прикладена до транзистора, що призводить до розсіяння у ньому великої потужності. Тому режим короткого замикання має бути перерваний через 5...50 *мкс* шляхом вимикання транзистора. БТІЗ, зроблені за структурою NPT, мають пентодоподібні характеристики (рис. 1.56) за великих струмів. У такому БТІЗ струм короткого замикання фактично не залежить від  $U_{\rm KE}$ . Залежність амплітуди струму короткого замикання від напруги на затворі наведено на рис. 1.57.



Рис. 1.55. Схема вмикання БТІЗ на короткозамкнене коло та залежність струму короткого замикання від напруги на затворі



Рис. 1.56. Пентодоподібні характеристики БТІЗ



Рис. 1.57. Графік залежності амплітуди струму короткого замикання від напруги на затворі БТІЗ

Низькі значення  $U_{3E}$  обмежують рівень струму короткого замикання, але не призводять до великих значень напруги насичення  $U_{KE \text{ нас}}$  під час нормальної роботи. Оптимальний компроміс малого  $U_{KE \text{ нас}}$  та обмеженого  $I_{K\kappa3}$  лежить за напруги на затворі  $U_{3E} = 13...15 B$ . При цьому  $U_{KE \text{ нас}} = 2,8...3,2 B$  та  $I_{K\kappa3} = (4...8)I_{K \text{ ном}}$  за температури переходу 25 °C. Струм короткого замикання БТІЗ зменшується в разі підвищення температури. За такого температурного коефіцієнта струм короткого замикання не піддається тепловому дрейфу. Ці три позитивні характеристики БТІЗ дозволяють визначити ділянку безпечної роботи (ОБР) в режимі короткого замикання до десятикратного значення номінального струму та до напруги пробою U<sub>КЕ проб</sub> (рис. 1.58*a*, б).



Рис. 1.58. Ділянка безпечної роботи БТІЗ у режимі короткого замикання

Другий режим короткого замикання виникає, коли за ввімкненого БТІЗ раптово стається коротке замикання у колі навантаження (рис. 1.59*a*). При цьому з невеликою затримкою, яка викликана індуктивністю в колі навантаження, починається зростання струму. Проте раніше, ніж струм навантаження досягне усталеного значення, відповідного рівню напруги на затворі, відбувається зростання напруги колектор-емітер. Пов'язане з ростом напруги на колекторі значне зменшення ємності колектор-затвор  $C_{\rm K3}$  призводить до протікання внутрішнього струму, який перезаряджає ємність затвор-емітер  $C_{\rm 3E}$  (ефект Міллера). Напруга на затворі збільшується і за деяких обставин може перевищувати граничне значення.

Відповідно до зростання напруги на затворі відбувається короткочасне збільшення струму короткого замикання, який на деякий час перевищує усталене значення (рис.1.59б).

Внаслідок описаного ефекту зворотного зв'язку (ефект Міллера) зростання напруги колектор-емітер  $U_{\rm KE}$  призводить до появи струму, який викликає підвищення напруги на затворі, якщо кола керування не забезпечують достатньо швидкого перезаряду ємності затвору. Цей пік напруги особливо помітний, коли керування затвором здійснюється через активний опір. Тому для такого режиму дуже важливо передбачати кола обмеження (рис. 1.60*a*).





а – схема режиму короткого замикання за ввімкненого БТІЗ у колі навантаження,
 б – залежність струму короткого замикання від напруги на затворі



Рис. 1.60. Представлені:

 а – схема кола обмеження за керування затвором через активний опір,
 б – залежність імпульсного струму короткого замикання від активних кіл обмеження напруги на затворі

Активні кола мають низку переваг порівняно з вмиканням захисного стабілітрона між затвором та емітером. Переваги полягають у тому, що напруга захисту не залежить від розкиду напруг стабілізації стабілітрона та від швидкості зростання напруги, і у випадку використання швидкого діода може бути здійснений достатньо швидкий відвід залишкового заряду. Таким чином, імпульсний струм короткого замикання може бути значно меншим, ніж у випадку відсутності активних кіл обмеження напруги на затворі (рис. 1.60б).

У табл. 1.6 наведено характеристики сучасних БТІЗ.

Сфера застосування БТІЗ у силовій електроніці: електропривід; агрегати безперебійного живлення; статичні конденсатори та активні фільтри; ключові джерела живлення. Широке застосування в силовій електроніці знайшли традиційні тиристори (SCR), симетричні тиристори та запірні тиристори. Їх параметри наведено в табл. 1.6.

Сфера застосування традиційних пристроїв: електропривід постійного струму; потужні джерела живлення; зварювання; плавлення та нагрів; статичні компенсатори; ключі змінного струму.

Сфера застосування симісторів: побутова техніка; ключі та реле змінного струму; керування та пуск двигунів змінного струму.

Зарубіжні фірми почали випуск електростатичних тиристорів (SITh – Static Induction Thyristor), які у нормальному стані проводять електричний струм. Вимикання струму здійснюється подачею на керуючий електрод негативної відносно катода напруги. Технологія виготовлення тиристора SITh дуже складна і освоєна у світі лише кількома фірмами (рис. 1.61 – структура (а) і еквівалентна схема (б) тиристора).



**Рис. 1.61. Електростатичний тиристор:** а – структура, б – еквівалентна схема, в – умовні графічні позначення

Найбільш перспективним з групи тиристорів є тиристор, керований напругою (запірний тиристор з МОН-керуванням; МСТ – MOS – Controlled Thyristor). Тиристор об'єднує властивості біполярного приладу з властивостями, типовими для уніполярних приладів. З кількох конструкційних рішень найбільш перспективна версія, в якій вимикання приладу здійснюється шунтуванням катодного переходу емітера МОН-структурою (рис. 1.62 – структура (а) і еквівалентна схема (б) тиристора).



**Рис. 1.62. Тиристор, керований напругою:** a – структура, б – еквівалентна схема, в – умовні графічні позначення

Прилад містить МОН-структури з *n*- та *p*-каналами і чотиришарову *p*-*n*-*p*-*n*-тиристорну структуру. Вмикання МСТ можна здійснювати як звичайного тиристора, так і за затвором *n*-канального МОН-транзистора. Під час вмикання *n*-МОН починається сильна інжекція з емітерної  $p^+$ -області (анода) в дрейфову *n*-область, як результат її опір значно зменшується. У провідному стані тиристор може працювати за густини струму в 2–2,5 рази більше, ніж у БТІЗ, за збереження властивостей, близьких до властивостей традиційних тиристорів. Істотним достоїнством тиристорів МСТ, яке витікає з низького рівня потужності керування, є можливість безпосереднього керування від класичних логічних схем.

Умовні графічні позначення тиристорів SITh та MCT показані відповідно на рис. 1.61*в*, 1.62*в*.

Сфера застосування тиристорів SITh: індукційний нагрів, статичні компенсатори.

Сфера застосування тиристорів МСТ: привід; агрегати безперебійного живлення; статичні компенсатори та активні фільтри.

Сьогодні МОН-транзистори та БТІЗ, силові інтегральні схеми та модулі на їх основі (в тому числі інтелектуальні – Smart Power Integrated Circuit / Intelligent Power Modules – IPM) витісняють практично з усіх сфер застосовані раніше тиристори, біполярні транзистори, а зараз і запірні тиристори, тому що за тих самих комутованих струмів та напруг (до 3,5  $\kappa B$  та до 1200 A) вони мають значно менші потужність керування та час комутації, стійкість до перевантажень щодо струму та напруги, більш широку сферу безпечної роботи, обмежену тільки температурою кристала (у БТ вона обмежена ще й ефектом вторинного пробою). Внаслідок цього більш високі частоти комутації (до 50  $\kappa \Gamma u$ ), простота та менші потужності схем, формуючих керуючий сигнал на затворі (схем драйверів), та схем, формуючих перенапруги колектор-емітер у БТІЗ (схем

снаберів), забезпечили подальше поліпшення техніко-економічних показників перетворювального обладнання на базі БТІЗ: зменшення габаритів та маси, підвищення надійності та к.к.д. і т. інше.

За прогнозами у 2000 р. БТІЗ повністю замінять БТ та ЗТ у перетворювальному обладнанні потужністю до одиниць мегавольт-ампер. У сфері малих потужностей (і низьковольтних перетворювачів) будуть домінувати МОН-транзистори. У сфері великих потужностей (більше З *MBA*) – 3T.

На рис. 1.63. показана динаміка розвитку приладів силової електроніки.



Рис. 1.63. Графіки динаміці розвитку приладів силової електроніки

Одним з ефективних шляхів поліпшення техніко-економічних показників перетворювачів є конструктивно-технологічна інтеграція елементів. Гібридні інтегральні схеми, які складаються зі з'єднаних певним способом приладів (діодів, тиристорів, транзисторів тощо), змонтованих, як правило, у єдиному пластмасовому корпусі, називають силовими напівпровідниковими модулями. Схеми з'єднання елементів у модулях зазвичай відповідають типовим схемам перетворювання (наприклад, однофазний або трифазний міст) або їх складовим частинам (наприклад, послідовно або паралельно з'єднані елементи).

На рис. 1.64 представлено приклади типових принципових схем діодних, тиристорних, діодно-тиристорних модулів на запірних тиристорах. Поява нових силових приладів значно розширило номенклатуру модулів та сферу їх використання.

У силових транзисторних модулях найбільш широко використовується з'єднання БТ за схемою Дарлінгтона зі зустрічно-паралельно під'єднаним діодом (рис. 1.65).



Рис. 1.64. Принципові схеми силових напівпровідникових модулей: а – діодні, б – тиристорні, в, г – діодно-тиристорні.



Рис. 1.65. Схема з'єднання в силових транзисторних модулях БТ за схемою Дарлінгтона зі зустрічно-паралельно під'єднаним діодом

Корпуси силових напівпровідникових модулів, як правило, являють собою прямокутну конструкцію з пластмаси з плоскою металевою основою. Як ізоляційний матеріал між напівпровідниками та металевою основою використовуються різні керамічні матеріали з доброю теплопровідністю та великим електричним опором.

Інтелектуальні потужні прилади – новий вид інтегральних модулів, які вміщують крім силових елементів схеми керування, захисту, контролю, діагностики тощо. Їх технологія будується на монолітній інтеграції силових та слабкострумних структур. Функційно інтегральні модулі є зв'язувальною ланкою між логічною схемою зовнішнього керування та споживачем. Інтелектуальні модулі (потужні) є ідеальними з точки зору задоволення вимог щодо об'єднання функцій керування та захисту в одному приладі. У перспективі вони можуть одержати найбільш широке розповсюдження в силовій електроніці та замінити багато типів апаратів: реле, вимикачі, регулятори тощо. Треба також зазначити великі можливості зміни функційних властивостей інтелектуальних модулів за бажанням споживачів на основі єдиної технології.

## 1.9. Напівпровідникові датчики температури

Як датчики температури широке застосування знаходять напівпровідникові терморезистори, діоди і транзистори.

Напівпровідниковим терморезистором називається прилад, принцип дії якого базується на зміні опору напівпровідникового матеріалу за зміни температури.

Напівпровідникові терморезистори вигідно відрізняються від приладів, виготовлених з дроту, не тільки великими власними опорами, але й малими розмірами. На їх основі створюють пристрої, які мають підвищену точність і швидкодію.

До недоліків напівпровідникових терморезисторів слід віднести нелінійність їх характеристик R = f(T, C) та значний технологічний розкид параметрів. Характеристикою терморезистора є температурна характеристика, яка достатньо точно описується рівнянням

$$R = R(T_1)\exp(B/T - B/T_0),$$
(1.53)

де  $R(T_1)$ -номінальне значення опору за температури  $T_1$  (зазвичай  $T_1$ =293К); T-температура; B-коефіцієнт, сталий для цього екземпляра терморезистора.

Під час протікання електричного струму в терморезисторі виділяється теплота, що призводить до зміни його опору (рис. 2.1*a*). Як бачимо з рис. 2.1*a* із зростанням температури опір терморезистора зменшується.

Внаслідок нелінійності температурної характеристики ВАХ буде також нелінійною (рис.1.66б). Для кожної точки статичної ВАХ можна записати рівняння енергетичного балансу

$$UI = I^2 R_{\rm T} = U^2 / R_{\rm T} = b (T - T_0), \qquad (1.54)$$

де *b*-коефіцієнт розсіювання, який враховує розповсюдження теплоти від робочого струму в навколишнє середовище за рахунок конвекції,

теплопровідності, випромінювання; *T*<sub>0</sub> і *T* –температура навколишнього середовища та терморезистора.



Рис. 1.66. Характеристики терморезистора: а – температурна, б – ВАХ

Якщо підставити (1.53) у (1.54) та прирівняти до нуля першу похідну функції, яка характеризує зміну температури, можна показати, що форма ВАХ істотно залежить від температури навколишнього середовища  $T_0$  та умов теплообміну, який характеризується коефіцієнтом *b*. За малих струмів ВАХ практично лінійна (рис. 1.66б), а за великих – суттєво нелінійна.

Температурну чутливість терморезисторів прийнято характеризувати величиною їх температурного коефіцієнта опору:

$$TKO = \frac{\Delta R_{\rm T}}{R_{\rm I}\Delta T} 100, \qquad (1.55)$$

де  $R_{\rm T}$  –опір терморезистора за нормальної температури;  $\Delta T$  – гранична різниця між максимальною позитивною і нормальною температурами;  $\Delta R_{\rm T}$  – алгебраїчна різниця між значеннями опорів, виміряних за максимальної і нормальної температур.

Типове значення *ТКО* = -2...-8.5 %/°С

На сьогодні вже розроблені терморезистори з позитивним значенням *TKO*.

Промисловість випускає терморезистори типів СТ1-21, СТ3-21, СТ1-27, СТ3-27, СТ3-27, СТ3-31 тощо.

Під час вимірювання температури за допомогою напівпровідникових діодів використовують температурні залежності або зворотного струму *p-n*-переходу ( $I_{3B}$ ), або прямого спаду напруги на *p-n*-переході ( $U_{np}$ ). Нагадаємо, що зворотний струм реального діода має три складові: струм витоку *I*<sub>вит</sub>, струм генерації *I*<sub>ген</sub>, зумовлений регенерацією та рекомбінацією носіїв у ділянці *p-n*-переходу, та тепловий струм *I*<sub>0</sub>.

Струм витоку визначається поверхневими енергетичними станами і мало залежить від температури. Його рівень, зазвичай визначає зворотну напругу *p-n*-переходу. Струм генерації залежить як від зворотної напруги *p-n*-переходу, так і від його температури. Тепловий струм практично не залежить від зворотної напруги і майже повністю визначається температурою *p-n*-переходу. Цей струм практично для всіх діодів визначається за формулою:

$$I_0 = q V n_i^2 / (\tau N_{\rm b}), \qquad (1.56)$$

де q-заряд електрона; V-об'єм напівпровідникового кристалу, де генеровані носії беруть участь в утворенні теплового струму;  $n_i$  – власна концентрація носіїв заряду в матеріалі напівпровідника;  $\tau$  – час життя головних носіїв заряду;  $N_{\rm b}$  – концентрація головних носіїв заряду в області бази.

За великих напруг з достатньою точністю можна вважати, що:

$$I_{_{3B}} \approx I_0 \approx N \exp\left(-\frac{qE_qU_T}{kT}\right), \tag{1.57}$$

де N – стала, що не залежить від температури;  $E_q$  – ширина забороненої зони напівпровідника;  $U_T$  – константа, яка дорівнює 0.5…1; k – стала Больцмана.

Типова залежність  $I_{3B} = f(T, C)$  для різних діодів наведена на рис. 1.67 (1–германієвий сплавно-дифузійний перехід; 2–германієвий сплавний перехід; 3–кремнієвий дифузійний перехід).



Рис. 1.67. Графіки температурної залежності зворотного струму *p-n*-переходу для різних діодів

Прямий спад напруги на *p-n*-переході може бути визначений з виразу для ВАХ ідеального *p-n*-переходу:

$$U_{\rm np} = \frac{kT}{q} \ln \left( \frac{I_{\rm np}}{I_{\rm 3B}} + 1 \right), \tag{1.58}$$

де *I*<sub>пр</sub> – прямий струм *p*-*n*-переходу. Використовуючи вираз (1.57) для *TKH* діода, можна записати:

$$TKH = \frac{\partial U_{\rm np}}{\partial T} = -2\frac{MB}{\circ C} + K \ln I_{\rm np}, \qquad (1.59)$$

де *К* – стала, яка визначається типом складової струму діода (дифузійна– 0.198; рекомбінаційна: низький рівень інжекції – 0.375, високий рівень інжекції – 0.596).

Реальна величина *TKH* прямого спаду напруги на діоді лежить у діапазоні від –1 до –3.5 *мB/°C*. На рис. 1.68 наведено типові залежності  $U_{np} = f(T, {}^{0}C, I_{np})$  для германієвого сплавного діода. На практиці найчастіше для вимірювання температури використовують залежності  $U_{np} = f(T, {}^{0}C)$ , що пояснюється такими причинами. По-перше, під час виконання умови  $I_{np} = const$  залежність  $U_{np} = f(T, {}^{0}C)$  носить лінійний характер. По-друге, напруга  $U_{np}$  легко піддається безпосередньому вимірюванню. Нехтуючи спадом напруги на омічному опорі діода, можна вважати, що  $U_{d} \approx U_{np}$ . Тоді для діода, як датчика температури, можна записати:

$$U_{\rm A}(T, {}^{0}C) = U_{\rm A0} + TKH (T_{\rm A} - T_{\rm 0}),$$

де  $U_{\rm A0}$ -спад напруги на діоді за температури  $T_0$ ;  $T_{\rm A}$  – вимірювана температура.



#### Рис. 1.68. Типові залежності прямого спаду напруги на діоді від температури та прямого струму *p-n*-переходу для германієвого сплавного діода

Використання біполярних транзисторів дозволяє значно поліпшити характеристики термоперетворювачів. Досліди показали, що найкращих результатів можна досягти під час використання режиму роботи транзистора, за якого емітерний і колекторний переходи транзистора, ввімкненого за схемою з *CE*, зміщені у прямому напрямі (рис. 1.69). Для схеми з *CE п-p-n* – транзистора (рис. 1.69) за заданого струму емітера температурний коефіцієнт колекторного струму практично незмінний до температури 80...100 °C для германієвих та 120...150 °C для кремнієвих транзисторів.



# Рис. 1.69. Схема режиму роботи БП транзистора з *СБ*, за якого емітерний і колекторний переходи зміщені у прямому напрямі

Реальна похибка зміни струму не перевищує 2...3%. При цьому значення температурного коефіцієнта струму колектора практично не залежить від самого струму колектора і може плавно регулюватися зміною значень  $I_0$  та  $R_{\kappa}$ . На рис.1.70 зображені експериментальні залежності  $I_K = f(T, C)$ , одержані для транзисторів різного типу за різних значень  $R_{\kappa}$  (1 – транзистор КТ114А; 2 – транзистор ГТ109Б).



Рис. 1.70. Графіки експериментальних залежностей струму колектора від температури для транзисторів різного типу

На практиці розповсюдження одержав датчик температури на двох транзисторах, технологічно виконаних на одному кристалі (рис. 1.71). Цей датчик, хоча й має меншу чутливість, ніж датчик на одному транзисторі, але вигідно відрізняється від нього меншою нелінійністю перетворення.



Рис. 1.71. Схема датчика температури на двох транзисторах, технологічно виконаних на одному кристалі



#### Рис. 1.72. Схема датчика температури на двох транзисторах для одержання високого коефіцієнта перетворення у вузькому діапазоні зміни температури

Залежність зміни вихідної напруги від границь зміни температури для схеми на рис. 1.72 визначається за формулою:

$$\Delta U_{\text{BHX}}\left(T,{}^{0}C\right) = \Delta T \frac{2k}{q} \ln \frac{I_{\text{K2}}}{I_{\text{K1}}},\qquad(1.60)$$

де *k* – стала Больцмана; *q* – заряд електрона.

З виразу (1.60) можна зробити важливий практичний висновок: вихідна напруга датчика прямо пропорційна зміні температури і не залежить ні від властивостей напівпровідникового матеріалу, ні від технології виготовлення транзистора ( $k/q = const \approx 0,079 \, \text{мB}/^0 C$ . Такий датчик дає добрі результати під час вимірювання температури середовища у широкому діапазоні (від –25 до +100  $^0C$ ).

Для одержання високого коефіцієнта перетворення у вузькому діапазоні зміни температури може бути застосований датчик, схему якого наведено на рис. 1.72. У цій схемі транзистор *VT1* виконує роль чутливого елемента. Для цього його емітерний перехід зміщений у зворотному напрямку. Транзистор VT2 ввімкнений за схемою з CE і виконує роль підсилювача. За зміни температури змінюється спад напруги на зворотно зміщеному емітерному переході VT1, а отже, змінюється базовий струм транзистора VT2, що призводить до зміни спаду напруги на резисторі R2.

#### 1.10. Фотоелектричні прилади

Фотоелектричними називають електронні прилади. які перетворюють енергію випромінювання в електричну енергію. Такі прилади можуть будуватися на фотоефекті як у вакуумі або газі, так і напівпровіднику. найбільшого розповсюдження Зараз отримали фотоелектричні прилади, принцип дії яких заснований на внутрішньому фотоефекті в напівпровіднику. Суть його полягає у збільшенні концентрації вільних носіїв заряду під впливом зовнішнього світла, а отже, і провідності напівпровідникових матеріалів. Одержана таким чином провідність називається фотопровідністю. Вона сполучається з власною провідністю напівпровідникового матеріалу. Фотопровідність залежить від інтенсивності та спектрального вмісту зовнішнього світлового потоку.

Внутрішній фотоефект може бути реалізований у різних типах напівпровідникових приладів. Розглянемо деякі з них.



Рис. 1.73. ВАХ фоторезистора (а) та умовне позначення фоторезистора (б)

Фоторезистор – напівпровідниковий прилад, електричний опір якого змінюється залежно від інтенсивності та спектрального вмісту – зовнішнього випромінювання. На рис. 1.73 показано умовне позначення та типові ВАХ фоторезистора для кількох значень світлового потоку  $\Phi$ . За відсутності зовнішнього світлового потоку ( $\Phi = 0$ ) опір фоторезистора великий і визначається власною провідністю напівпровідникового матеріалу. Струм, зумовлений власною провідністю, називається темновим  $I_{\rm T}$ . Під впливом світлового потоку опір фоторезистора зменшується. У цьому випадку струм називається світловим  $I_{\gamma}$ . Різниця струмів  $I_{r} - I_{\tau}$  визначає фотострум  $I_{\phi}$ . Конструктивно фоторезистор виконаний у металевому або пластмасовому корпусі з прозорим вікном для проходження світлового потоку, під яким розташований напівпровідниковий матеріал.

Інтегральна чутливість фоторезисторів  $K_{\phi} = I_{\phi}/\Phi$ . Оскільки фотострум визначається не лише світловим потоком, а й прикладеною напругою, то використовують поняття питомої чутливості

$$K_{\rm dynub} = I_{\rm d} / (\Phi U)$$

Із спектральних характеристик, наведених на рис. 1.74, бачимо, що максимальне значення фотострумів для сульфідно-кадмієвих фоторезисторів відповідає видимій ділянці спектра (крива 1) та червоній і інфрачервоній ділянкам відповідно для селенідо-кадмієвих та сульфідносвинцевих (криві 2 та 3).

Сьогодні використовуються два види маркування фоторезистора: старий та новий. Старий складається з трьох символів. Перший символ – літери ФС (фотоопір). Символ – літера, яка показує тип світлочутливого матеріалу: Н – сірчистий свинець; К – сірчистий кадмій; О – селенід кадмію. Третій символ – цифра, яка визначає тип конструктивного виконання. У новому маркуванні літери ФС замінені на СФ – опір фоточутливий, а тип світлочутливого матеріалу позначають цифрою, наприклад СФ2-4.



# Рис. 1.74. Графік залежності фотоструму від прикладеної напругі (а) та спектральні характеристики для сульфідно-кадмієвих фоторезисторів (б)

Фотодіод є фотоелектричним приладом, що має один *p-n*-перехід, в якому відбувається перетворення світлової енергії в електричну. За структурою він аналогічний звичайному напівпровідниковому діоду. Різниця полягає в тому, що його корпус обладнаний додатковою лінзою, яка створює зовнішній світловий потік, спрямований, як правило, перпендикулярно площі *p-n*-переходу (рис. 1.75*a*: 1 – скляна лінза; 2 – кристал з *p-n*-переходом; 3 – кристалотримач; 4 – корпус; 5 – внутрішній вивід; 6 – герметизація корпусу). Під дією світла (випромінювання) у ділянці *p-n*-переходу відбувається іонізація атомів основної речовини та домішки, як результат генеруються пари носіїв заряду — електрон та дірка. У зовнішньому колі, під'єднаному до *p-n*-переходу, виникає струм, зумовлений рухом цих носіїв (фотострум  $I_{\phi}$ ). Фотодіоди можуть працювати у вентильному (фотозапірному) та фотодіодному (фотоперетворювальному) режимах (рис. 1.75*б*).

У режимі фотоперетворювача в коло фотодіода вмикають зовнішнє джерело живлення (рис. 1.75*в*), яке забезпечує зворотне зміщення *p-n*-переходу. Якщо перехід не освітлюється, то утворюється зворотний струм, зумовлений дрейфом через *p-n*-перехід лише власних неосновних носіїв заряду, які зумовлюють дрейфовий струм  $I_{\pi} = I_{\tau}$ . За освітлення *p-n*-переходу відбувається процес іонізації атомів кристала, генеруються додаткові пари носіїв заряду, які, дрейфуючи через *p-n*-перехід у тому самому напрямку, що й неголовні носії, зумовлюють фотострум  $I_{\phi}$ . Таким чином, через навантаження протікає струм  $I_{\pi} \approx I_{\tau} + I_{\phi}$ . Значення фотоструму діода не залежить від прикладеної напруги і пропорційне інтенсивності світлового потоку  $\Phi$  (рис. 1.75*б*).



Рис. 1.75. Наведені:

 а – структура фотодіода, б – графік режимів роботи фотодіода, в – схема фотодіода в режимі фотоперетворювача, зі зовнішнім джерелом живлення, г – схема фотодіода в режимі фотогенератора
У режимі фотогенератора фотодіод сам є джерелом фото ЕРС (рис. 1.75*г*), значення якої пропорційне інтенсивності світлового потоку. Типове значення фото ЕРС  $E = U_{xx}$  кремнієвого фотодіода становить 0,5–0,55 *B*, а значення струму короткого замикання  $I_{\kappa_3}$ . за середнього сонячного освітлення дорівнює 20...25 *мА/см<sup>2</sup>*.

Маркування фотодіода складається з літер ФД (фотодіод) і цифри (порядковий номер розробки, наприклад, ФД-3).

Фототранзистор структуру, аналогічну має ло структури біполярного транзистора (рис. 1.76а). Він має більш високу чутливість, ніж фотодіод. Світловий потік впливає перпендикулярно площині емітерного *p*-*n*-переходу, генеруючи в базі пари носіїв заряду. Неголовні для бази носії заряду притягуються колекторним переходом, збільшуючи колекторний струм. Проте цей струм є тільки частиною струму колектора, тому що відхід з бази неголовних носіїв створює в ній нескомпенсований заряд головних носіїв. Цей заряд знижує потенціальний бар'єр емітерного переходу. Як результат відбувається збільшення кількості носіїв зарядів, які інжектуються емітером у ділянці бази, а отже, і збільшення колекторного струму:  $I_{\rm K} = I_{\phi}(h_{21\rm E} + 1)$ . Таким чином у фототранзисторі відбувається підсилення фотоструму, що і пояснює більшу чутливість його порівняно з фотодіодом. Інтегральна чутливість фототранзистора К<sub>т</sub> в  $(h_{21E} + 1)$  раз більша, ніж у фотодіода.



Рис. 1.76. Наведені: а – структура фототранзистора, б – схема фототранзистора, в – вихідні характеристики фототранзистора

З принципу роботи фототранзистора випливає, що виведення бази є необов'язковим (див. рис. 1.766). ВАХ транзистора, який використовується без виведення бази, аналогічні до характеристик біполярного транзистора, ввімкненого за схемою з *СБ*. Відміна полягає в тому, що керуючим параметром є не струм бази, а світловий потік  $\Phi$  (рис. 1.766).

Фототиристор є фотоприймачем з ключовою пороговою характеристикою і застосовується для перемикання значних струмів та напруг (рис. 1.77*a*). ВАХ з відкриваючою дією світлового потоку  $\Phi$  показані на рис. 1.77*б*. Засвічення базової області тиристора зумовлює генерацію надлишкових носіїв заряду, що призводить до перемикання чотиришарової структури із закритого стану у відкритий так само, як це може бути під час перемикання керуючим струмом.



Рис. 1.77. Наведені:

а - структура фототиристора, б - ВАХ фототиристора

Слід зазначити, що широкого самостійного використання прилади з внутрішнім фотоефектом не отримали. Пояснюється це тим, що значення фотоструму залежить не тільки від інтенсивності світлового потоку, але й від його спектрального вмісту. Зміна останнього призводить до неоднозначних результатів у роботі пристроїв, які вмикають вказані прилади. Цього недоліку не мають оптоелектронні прилади (оптопари).

Оптоелектронний прилад – прилад, що має одночасно джерело світла (ДС) та приймач світлового випромінювання – фотоприймач (ФП), які конструктивно та оптично зв'язані між собою. Керуючим (вхідним) сигналом для джерела світла є напруга  $U_{\rm BX}$  або вхідний струм  $I_{\rm BX}$ , а вихідним – яскравість світіння  $B_{\rm BXX}$ . Вхідним сигналом для фотоприймача є спадний світловий потік  $B_{\rm BX}$ , а вихідним – напруга  $U_{\rm BHX}$  або струм  $I_{\rm BUX}$ , значення яких залежать від зміни інтенсивності світлового потоку  $L_{\Gamma}$ . Джерело світла та фотоприймач зв'язані між собою оптичним середовищем. Отже, головна особливість оптрону – гальванічна розв'язка вхідного та вихідного кіл і односпрямованість сигналів, що характерно для оптичних ліній зв'язку.

Розв'язка оптронів зі суто оптичним зв'язком практично ідеальна — опір ізоляції може досягати  $10^{12} ... 10^{24} O_{M}$ , а електроємність зв'язку  $-10^{-2} n \Phi$ . При цьому з'являється низка можливостей, які недосяжні для суто електронних кіл. Наприклад, через високу міцність ізоляції за допомогою низьких напруг можна керувати дуже високими напругами, що вимірюються сотнями кіловольт, зв'язувати кола з різними частотами, підвищувати шумозахищеність схем, оскільки електромагнітні перепони не діють на оптичний зв'язок.

Як джерело світла використовують інфрачервоний випромінювальний діод, світловипромінювальний діод, люмінесцентний випромінювач або напівпровідниковий лазер. Найбільшого розповсюдження отримав інфрачервоний випромінювальний діод, що пояснюється простотою його структури, керування і високим к.к.д. У ролі приймача знаходять застосування фоторезистори, фотодіоди, фототранзистори та фототиристори, опори яких змінюються із зміною освітленості.

Кероване джерело світла та фотоприймач створюють оптронну пару – основу елементарного оптрона (рис. 1.78,*a*) На рис. 1.78 наведено умовні графічні зображення оптронів (б – резистивна; в – діодна; г – транзисторна з біполярним транзистором; д – тиристорна).



Рис. 1.78. Представлені:

 а – схема оптоелектронного приладу; (б-д) – умовні графічні зображення оптронів: б – резистивна; в – діодна; г – транзисторна з біполярним транзистором; д – тиристорна

Слід зазначити, що оптопара дозволила створити аналог роздільного трансформатора, що є особливо актуальним в інтегральній мікроелектроніці.

Для підсилення і узгодження вихідного сигналу оптопари зі стандартним рівнем напруги, який використовується для передачі та перетворення цифрових сигналів, служать оптоелектронні ІС. У них застосовуються, як правило, діодна оптопара (вона має максимальну швидкодію) і імпульсний підсилювач. На рис. 1.79 наведено принципову електричну схему одного з таких пристроїв – оптоелектронного перемикача-інвертора.

Маркування оптопар складається із семи елементів. Перший позначає вихідний матеріал (зазвичай це літера А – з'єднання галію або цифра 3 – для приладів спеціального призначення). Другий елемент – літера О – оптопара. Третій елемент вказує на тип приймача оптопари: Д – діод, Т – транзистор, У – тиристор, Р – з відкритим оптичним каналом. Четвертий, п'ятий та шостий елементи вказують на номер приладу. Сьомий елемент – літера, яка позначає класифікацію за групами параметрів.



Рис. 1.79. Принципова електрична схема оптоелектронного перемикача-інвертора

Приклади маркування:

АОД130А – оптопара діод-діод на основі з'єднання галію, номер приладу 130, група параметрів А;

АОТ 110А – оптопара діод-транзистор на основі з'єднання галію, номер приладу 110, група параметрів А;

АОТ 115А – оптопара діод-тиристор на основі з'єднання галію, номер приладу 115, група параметрів А.

## 1.11. Інтегральні схеми

Інтегральну схему чи збірку можна одержати або у пластині твердого матеріалу, або на її поверхні. У першому випадку в тілі напівпровідникового матеріалу створюють шари резисторів, структури транзисторів, діодів та конденсаторів, які виконують задані електронні функції. Такі IC називають напівпровідниковими. На рис. 1.80 показано електричну схему (а) та профіль структури (б) напівпровідникової IC (виведення діода – 1, резистора – 2, транзистора – 3, 4, конденсатора – 5).



Рис. 1.80. Представлені:

а – електрична схема, б – профіль структури напівпровідникової ІС

У другому випадку усі елементи інтегральної схеми (крім активних) діелектричну пластину (підкладку) у наносять на виглялі полікристалічних чи аморфних шарів (плівок), виконуючих задані функції пасивних елементів. Одержану ІС за необхідності розташовують у корпусі зі зовнішніми виводами. Активні елементи (діоди та транзистори) "навішують" на плівкову схему і одержують змішану (плівково-дискретну IC), яку називають гібридною. Електрична схема (а) та профіль структури (б) гібридної IC показані на рис. 1.81 (1 – нижня обкладинка конденсатора; 2 – верхня обкладинка конденсатора; 3 – шар діелектрика; 4 – з'єднувальна шина; 5 – транзистор з контактами; 6 – резистор з контактами; 7 – контактна площина; 8 – діелектрична підкладка). Гібридна IC (ГІС) – це гнучкий, дешевий, оперативно проектований тип IC, добре пристосований до вирішення спеціальних окремих задач. Специфікою ГІС можуть бути або високі номінали резисторів та конденсаторів, які недосяжні у напівпровідникових IC, або прецизійність резисторів, зумовлених тим, що їх номінали можна підганяти до завершення технологічного циклу та поміщення ГІС у корпус, або підвищена функціональна складність.



**Рис. 1.81. Представлені:** а – електрична схема гібридної IC, б – профіль структури гібридної IC

Проте найбільш поширені на практиці та перспективні напівпровідникові IC, тому що вони дозволяють створювати надійні та досить складні у функціональному сенсі електронні пристрої малих розмірів за незначної їх вартості.

Характерною особливістю напівпровідникової ІС є відсутність серед її елементів котушки індуктивності та тим більше трансформатора. Це пояснюється тим, що до цього часу не вдалося використати у твердому тілі які-небудь фізичні явища, еквівалентні електромагнітній індукції. Тому під час розробки IC намагаються реалізувати необхідну функцію без використання індуктивностей або використовують навісні індуктивні елементи. Як резистори та конденсатори в напівпровідникових ІС використовують відповідно опір та зарядну ємність *p-n*-переходу, що дозволяє забезпечити єдиний технологічний цикл виготовлення транзисторів, діодів, резисторів та конденсаторів під час виробництва напівпровідникових IC (див. рис. 1.80б).

Розрізнюють два класи напівпровідникових IC: біполярні IC та МДН – IC. Головний елемент біполярних IC – *n-p-n*-транзистор, а МДН-IC – МДН-транзистор з наведеним каналом. Всі інші елементи схеми (діоди, резистори та конденсатори) виготовляють на базі головного елемента і одночасно з ним.

Функціональну складність IC прийнято характеризувати рівнем інтеграції, тобто числом елементів (частіше всього транзисторів), які знаходяться в IC. Ступінь складності характеризують коефіцієнтом K, який називають ступенем інтеграції і визначають за формулою  $K = \lg N$ , де N – число елементів, які знаходяться в IC. Якщо  $K \le 1$  (тобто  $N \le 10$ ), IC називають простою;  $1 \le K \le 2$  – середньою IC (CIC);  $2 \le K \le 3$  – великою IC (BIC); K > 3 (тобто N > 1000) – надвеликою IC (HBIC).

Наведене поділення IC залежно від рівня інтеграції є приблизним і може корегуватися залежно від типу IC та застосованого до неї класу транзисторів, як це показано у табл. 1.7. З таблиці бачимо, що застосування цифрових методів обробки інформації сприяє більш ефективному вирішенню питання мікромініатюризації електронних засобів. Проте, застосування цифрових методів не завжди можливо.

Так, під час розробки конкретного електронного пристрою до останнього можуть пред'являтися вимоги, виконання яких методами цифрової електроніки будуть неоптимальними, наприклад, з точки зору вартості чи інших показників, або взагалі недосяжними. У першу чергу це стосується вимоги швидкодії та точності електронного пристрою. Тому пошук оптимального вирішення має базуватися на використанні всього набору наявних електронних пристроїв, а саме пристроїв аналогової, імпульсної та цифрової електроніки.

|              |           | · · ·       |                     |
|--------------|-----------|-------------|---------------------|
| Найменування | Тип ІС    | Клас        | Кількість елементів |
| IC           | THIL      | транзистора | на кристалі         |
|              |           |             |                     |
| IC           | цифрова   | біполярний  | 1100                |
|              |           | уніполярний |                     |
|              | аналогова | біполярний  | 130                 |
| CIC          | цифрова   | уніполярний | 1011000             |
|              |           | біполярний  | 101500              |
|              | аналогова | уніполярний | 31100               |
|              |           | біполярний  |                     |
| BIC          | цифрова   | уніполярний | 100110000           |
|              |           | біполярний  | 5012000             |
|              | аналогова | уніполярний | 101300              |
|              |           | біполярний  |                     |
| HBIC         | цифрова   | уніполярний | більше 10000        |
|              |           | біполярний  | більше 2000         |
|              | аналогова | уніполярний | більше 300          |
|              |           | біполярний  |                     |

Поділення IC залежно від рівня інтеграції і від типу IC та застосованого до неї класу транзисторів

Слід зазначити, що застосування IC замість дискретних елементів як елементна база електронних пристроїв дає значні переваги щодо надійності, габаритів, вартості та інших показників. Це пов'язано з тим, що під час виконання IC відпадає потреба у багаточисельних паяних з'єднаннях – головному факторі зниження надійності, різко зменшуються габарити та маса електронних пристроїв (завдяки відсутності корпусів та зовнішніх виведень у кожного елемента IC), суттєво знижується їх вартість за рахунок виключення чисельних збірних та монтажних операцій.

Інтегральні схеми поділяються за функціональними ознаками на підгрупи і види (див. табл. 1.8). Кожна підгрупа і вид мають відповідне літерне позначення. Повне умовне позначення IC складається з чотирьох елементів. Перший елемент у вигляді однієї цифри відображає класифікацію IC за конструктивно-технологічними ознаками: 1, 5, 7 – напівпровідникові, 2, 4, 6, 8 – гібридні; 3 – інші. Другий елемент у вигляді двох цифр – це порядковий номер розробки, якого набуває ця серія IC. У сукупності перші два елементи у вигляді набору з трьох цифр визначають повний номер серії IC. Третій елемент складається з двох літер, які відображають підгрупу і вид IC (літерне позначення типономіналу в табл. 1.8). Четвертий елемент – цифра, яка означає порядковий номер розробки конкретної мікросхеми за функціональною ознакою в цій серії. Наприклад, мікросхема 140УД7 – інтегральний напівпровідниковий операційний підсилювач з порядковим номером розробки серії 40, з порядковим номером розробки цієї схеми у серії за функціональною ознакою 7.

Таблиця 1.8

| Підгрупа   |         | Вид                          |         |              |  |
|------------|---------|------------------------------|---------|--------------|--|
| Howward    | Літерні |                              | Літерні | Літерні      |  |
| паимену-   | позна-  | Призначення                  | позна-  | позначення   |  |
| чення      |         |                              | чення   | типономіналу |  |
| 1          | 2       | 3                            | 4       | 5            |  |
|            |         | Імпульсів прямокутної форми  | Г       | АΓ           |  |
|            |         | (чекаючі мультивібратори,    |         |              |  |
|            |         | блокінг-генератори та ін.)   |         |              |  |
|            |         | Імпульсів спеціальної форми  | Φ       | AΦ           |  |
| Формувачі  | А       | Адресних струмів (формувачі  | Α       | AA           |  |
|            |         | напруги або струмів)         |         |              |  |
|            |         | Розрядних струмів (формувачі | Р       | AP           |  |
|            |         | напруги або струмів)         |         |              |  |
|            |         | Інші                         | П       | АП           |  |
| Схеми      |         | Пасивні                      | М       | БМ           |  |
| гатримки   | Б       | Активні                      | Р       | БР           |  |
| затримки   |         | Інші                         | П       | БП           |  |
|            | Г       | Гармонічних сигналів         | С       | ГС           |  |
|            |         | Прямокутних сигналів (в тому | Г       | ГГ           |  |
|            |         | числі автоколивальні         |         |              |  |
|            |         | мультивібратори, блокінг-    |         |              |  |
| Генератори |         | генератори та ін.)           |         |              |  |
|            |         | Лінійно змінних сигналів     | Л       | ГЛ           |  |
|            |         | Сигналів спеціальної форми   | Φ       | ΓФ           |  |
|            |         | Шуму                         | М       | ГМ           |  |
|            |         | Інші                         | П       | ГП           |  |
|            |         | Амплітудні                   | Α       | ДА           |  |
|            |         | Імпульсні                    | Ι       | ДІ           |  |
| Детектори  | Д       | Частотні                     | С       | ДС           |  |
|            |         | Фазові                       | Φ       | ДФ           |  |
|            |         | Інші                         | П       | ДП           |  |
| Схеми      |         | Випрямлячі                   | Б       | ЕБ           |  |
| рторициих  |         | Перетворювачі                | М       | EM           |  |
| пусерел    | Е       | Стабілізатори напруги        | Ч       | ЕЧ           |  |
| унвления   |         | Стабілізатори струму         | Т       | ET           |  |
| миылсппя   |         | Інші                         | П       | ЕП           |  |

Поділ інтегральних схем за функціональними ознаками

| Продовження т | габл. | 1.8 |
|---------------|-------|-----|
|---------------|-------|-----|

| 1          | 2  | 2                   | 4        | -          |
|------------|----|---------------------|----------|------------|
| 1          | 2  | 3                   | 4        | 5          |
|            |    | Регістори           | Р        | IP         |
| Блементи   |    | Суматори            | М        | IM         |
| aputhyo    |    | Напівсуматори       | Л        | ІЛ         |
| тичних і І |    | Лічильники          | E        | IE         |
|            |    | Шифратори           | В        | IB         |
| дискретних |    | Лешифратори         | Л        | ΙЛ         |
| пристроїв  |    | Комбіновані         | ĸ        | К          |
|            |    | Інші                | П        | Ш          |
|            |    | Струму              | Т        | КТ         |
| Комутатори | К  | Напруги             | ч        | КН         |
| і ключі    | ĸ  | Immi                | п        | КП         |
|            |    | Emerger I III       | 11       |            |
|            |    |                     | A<br>F   | ЛА         |
|            |    | Елемент АБО—НІ      | E        | ЛЕ         |
|            |    | Елемент I           | 1        | ЛП<br>Т.Т. |
|            |    | Елемент АБО         | JI       | JIJI       |
|            |    | Елемент HI          | Н        | ЛН         |
|            |    | Елемент І—АБО       | C        | ЛС         |
| Логічні    | п  | Елемент I—HI/       | Б        | ЛБ         |
| елементи   | 51 | АБО—НІ              |          |            |
|            |    | Елемент I—АБО—НІ    | Р        | ЛР         |
|            |    | Елемент I—АБО—НІ/   | К        | ЛК         |
|            |    | І—АБО               |          |            |
|            |    | Елемент АБО—НІ/АБО  | М        | ЛМ         |
|            |    | Розширювачі         | Л        | ЛЛ         |
|            |    | Інші                | Ĥ        | лп         |
|            |    | Амплітулні          | A        | MA         |
|            |    | Частотні            | C        | MC         |
| Модуля-    | М  | Фазорі              | С<br>Ф   | МФ         |
| тори       |    |                     | Ψ<br>1   | M          |
|            |    | Імпульсні           | л<br>П   | MIT        |
|            |    |                     | <u>п</u> |            |
|            |    | Дюдів               | д        | НД         |
|            |    | Гранзисторів        | 1        | HI         |
| Набори     | Н  | Резисторів          | P        | HP         |
| елементів  |    | Конденсаторів       | E        | HE         |
|            |    | Комбіновані         | К        | НК         |
|            |    | Інші                | П        | НП         |
|            |    | Частоти             | С        | ПС         |
|            |    | Фази                | Φ        | ΠΦ         |
|            |    | Тривалості          | Д        | ПД         |
|            |    | Напруги             | Н        | ПН         |
| Перетво-   | H  | Потужності          | М        | ПМ         |
| рювачі     | 11 | Рівня (узгоджувачі) | У        | ПУ         |
| r          |    | Кол-аналог          | A        | ПА         |
|            |    | Аналог-кол          | B        | ПВ         |
|            |    | Кол-кол             | P        | ПР         |
| ]          |    | Immi                | п        | ПП         |
| 1          | 1  | 1111111             | 11       | 1111       |

Закінчення табл. 1.8

| 1                                                | 2 | 3                                                                                                                                                                                                                                                                           | 4                                         | 5                                                        |
|--------------------------------------------------|---|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|----------------------------------------------------------|
| Елементи<br>запам`ято-<br>вувальних<br>пристроїв | р | Матриці-накопичувачі:<br>ОЗП<br>ПЗП<br>ОЗП із схемами керування<br>ПЗП (маскові) із схемами<br>керування<br>ПЗП зі схемами керування з<br>одноразовим програмуванням<br>ПЗП зі схемами керування і з<br>багаторазовим<br>програмуванням<br>АЗП зі схемами керування<br>Інщі | М<br>В<br>У<br>Е<br>Т<br>Р<br>А<br>П      | РМ<br>РВ<br>РУ<br>РЕ<br>РТ<br>РР<br>РА<br>РП             |
| Схеми<br>селекції і<br>порівняння                | С | Амплітудні (рівня сигналів)<br>Часові<br>Частотні<br>Фазові<br>Інші                                                                                                                                                                                                         | А<br>В<br>С<br>Ф<br>П                     | СА<br>СВ<br>СС<br>СФ<br>СП                               |
| Тригери                                          | T | Типу <i>J-К</i><br>Типу <i>RS</i><br>Типу <i>D</i><br>Типу <i>T</i><br>Динамічні<br>Шмітта<br>Комбіновані (типів D-T, R-S-T<br>та ін.)<br>Інші                                                                                                                              | В<br>Р<br>Л<br>Д<br>Л<br>К<br>П           | ТВ<br>ТР<br>ТМ<br>ТТ<br>ТД<br>ТЛ<br>ТК<br>ТП             |
| Підсилю-<br>вачі                                 | У | Високої частоти<br>Проміжної частоти<br>Низької частоти<br>Імпульсних сигналів<br>Повторювачі<br>Зчитування і відтворення<br>Індикації<br>Постійного струму<br>Операційні і диференціальні<br>Інші                                                                          | В<br>Р<br>Н<br>Е<br>Л<br>М<br>Т<br>Д<br>П | УВ<br>УР<br>УН<br>УІ<br>УЕ<br>УЛ<br>УМ<br>УТ<br>УД<br>УП |
| Фільтри                                          | Φ | Верхніх частот<br>Нижніх частот<br>Смугові<br>Режекторні<br>Інші                                                                                                                                                                                                            | В<br>Н<br>Е<br>Р<br>П                     | ФВ<br>ФН<br>ФЕ<br>ФР<br>ФП                               |
| Багато-<br>функці-<br>ональні<br>схеми           | x | Аналогові<br>Цифрові<br>Комбіновані<br>Інші                                                                                                                                                                                                                                 | А<br>Л<br>К<br>П                          | ХА<br>ХЛ<br>ХК<br>ХП                                     |

Для урахування розкиду електричних параметрів IC в межах цього типономіналу в кінці умовного позначення може бути добавлена літера. В умовних позначеннях IC широкого застосування на початку позначення ставиться літера К. Після цієї літери може бути також приведене умовне позначення корпусу мікросхеми. Пластмасовий і керамічний корпуси позначаються відповідно літерами П та літера Б відповідає безкорпусному варіанту IC.

В умовне позначення безкорпусних IC вводиться через дефіс цифра, яка характеризує конструктивні особливості мікросхеми: 1 – з гнучкими виведеннями; 2 – з павучковими (в тому числі на поліамідній плівці); 3 – з жорсткими виведеннями; 4 – нерозділені на пластині; 5 – розроблені без втрати орієнтації (наприклад, наклеєні на плівку); 6 – без виведень. Наприклад, КБ701УД4-4.

### КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Намалюйте ВАХ напівпровідникового діода. Порівняйте її з теоретичною 2. Розкажіть про вплив температури на ВАХ діода. ВАХ *р-п*-переходу. 3. Якими параметрами характеризуються випрямні діоди? 4. Намалюйте ВАХ стабілітрона. Розкажіть про його головні параметри. 5. Намалюйте вольтфарадну характеристику варикапа, розкажіть про його головні параметри. 6. Чому діоди Шотткі володіють малим часом перемикання? 7. Як побудований біполярний транзистор? 8. Поясніть принцип дії транзистора *n-p-n*-типу. 9. Намалюйте ідеалізовану еквівалентну схему транзистора. Поясніть, для чого вона може бути використана. 10. Які можливі схеми вмикання біполярних транзисторів та їх головні параметри? 11. Поясніть статичні характеристики біполярного транзистора та їх залежність від температури. 12. Які режими роботи біполярних транзисторів вам відомі і у чому їх особливості? 13. Які еквівалентні схеми біполярного транзистора вам відомі? 14. Чим пояснюються залежності параметрів біполярного транзистора від частоти вхідного сигналу? 15. Як визначаються *h*-параметри транзистора? 16. Намалюйте формальні схеми заміщення біполярного транзистора. 17. Намалюйте фізичні еквівалентні схеми заміщення біполярного транзистора. 18. Які властивості еквівалентної схеми модулюють її елементи? 19. Які параметри транзистора наводяться у його довідкових даних? 20. Розкажіть про обмеження на вибір робочої точки на ВАХ транзистора. 21. Як визначаються у-параметри транзистора? 22. Що таке складений транзистор? 23. Розкажіть про конструкцію польового транзистора з керуючим *p-n*-переходом. 24. Який принцип керування струмом у польовому транзисторі? 25. Поясніть статичні характеристики польового транзистора з керуючим *p-n*-переходом і їх залежність від температури. 26. У чому різниця принципу дії і головних характеристик польового транзистора з керуючим *p-n*-переходом і МОН-транзистора? 27. Які схеми вмикання уніполярних транзисторів і їх головні характеристики вам відомі? 28. Якими перевагами володіють польові транзистори порівняно з біполярними? 29. Які режими роботи польового транзистора вам відомі? Які еквівалентні схеми польового транзистора вам відомі? 30. Чим пояснюються залежності параметрів польового транзистора від частоти вхідного сигналу? 31. Який принцип маркування польових транзисторів? 32. Які головні параметри польових транзисторів? 33. Поясніть фізичну суть негативного опору. 34. Поясніть принципи роботи диністора. **35.** У чому відміна роботи тиристора від диністора? **36**. Поясніть причину виникнення лавиноподібного струму через тиристор. 37. Які типи тиристорів ви знаєте? 38. Що таке запірний тиристор? 39. Які позитивні та негативні властивості силових БТ та МОН-транзисторів? 40. Які типи силових транзисторів ви знаєте? 41. За якими технологіями виготовляються БТІЗ? У чому їх відміна? **42.** Наведіть еквівалентні схеми БТІЗ? **43.** Що таке ефект Міллера? 44. Наведіть схеми керування БТІЗ. 45. Від чого залежить час вмикання та вимикання БТІЗ? 46. Які типи тиристорів ви знаєте? 47. У чому напівпровідникових інтегральних схем віл гібрилних різниця v мікромініатюризації електронних засобів? **48**. Що таке рівень інтеграції ІС? 49. Які ви знаєте класи напівпровідникових ІС? 50. Як класифікується ІС за рівнем інтеграції? **51.** Яка система умовних позначень ІС? **52.** Чим пояснюється широке застосування на практиці напівпровідникових датчиків температури? 53. Шо таке оптрон?

# РОЗДІЛ 2 ПАСИВНІ ЕЛЕМЕНТИ ЕЛЕКТРОНІКИ

#### 2.1. Резистори

Резистор (опір) – це елемент електронної схеми, за допомогою якого здійснюється регулювання та перерозподіл електричної енергії між колами та елементами схем. Резистор характеризується величиною опору *R*. У резисторі електрична енергія перетворюється в теплову та розсіюється у навколишнє середовище.

Резистори підрозділяють на постійні (R = const) та змінні ( $R = R_{\min} \dots R_{\max}$ ).

У постійних резисторів опір є фіксованим і в процесі експлуатації не регулюється.

Постійні резистори підрозділяються на: 1) загального застосування (діапазони номіналів 1 *Ом* ... 10 *МОм*, номінальні потужності розсіювання 0,062 ... 100 *Bm*, допустимі відхилення опору від номінального значення ±1; ±2; ±5; ±10; ±20%); 2) спеціального призначення, які в свою чергу підрозділяються на: а) високоомні резистори (R > 10MOM, робоча напруга 100...400 *B*); високовольтні (опори до  $10^{11}$  *Ом*, робочі напруги одиниці – десятки *кB*); в) високочастотні (мають малі власні ємності та індуктивності); г) прецизійні (підвищена точність – допуск 0,001...1%, стабільність, номінали 0,1 *Ом*...10 *МОм*, потужності розсіювання до 2 *Bm*).

Змінні резистори підрозділяються на підстроювальні та регулювальні.

Регулювальні резистори призначені для проведення багатократних регулювань. Для них характерна велика зносостійкість (понад 5000 циклів). Залежно від характеру зміни їх опору під час переміщення рухомої частини їх розподіляють на резистори з лінійною А та нелінійною функціональними характеристиками: логарифмічною Б, обернено логарифмічною В, характеристиками типу І, Е (рис. 2.1a,б).

Підстроювальні резистори розраховані на проведення підстроювання електричних режимів і мають зносостійкість (до 1000 циклів переміщення рухомої частини).

Розрізняють резистори за родом матеріалу, з якого виготовлені струмопровідні частини: дротові та недротові; останні підрозділяються на плівкові (струмопровідний елемент резистора виконаний у вигляді плівки, нанесеної на поверхню ізоляційної основи) та об'ємні. Найбільшого поширення у сучасній електроніці знайшли плівкові резистори, які мають лінійну характеристику, високу стабільність та малі габарити.



Рис. 2.1. Функціональні характеристики регулювальних резисторів: а – лінійні (А); нелінійні: Б – логрифмічна; В – обернено логарифмічна; б – характеристики типу I, Е

За конструктивним виконанням резистори виготовляють у всекліматичному (В) та тропічному (Т) варіантах. Вони можуть бути неізольованими (дотик струмопровідних частин не допускається), ізольованими (дотик струмопровідних частин допускається), герметизованими, в тому числі і вакуумними (герметично ізольованими від навколишнього середовища).

Резистори є джерелами шумів. Шумова ЕРС *E*<sub>ш</sub> складається з низки складових, які мають різну фізичну природу.

*Тепловий струм* зумовлений тепловим рухом носіїв заряду (електронів) у резистивному шарі. Спектр теплового шуму рівномірний та дуже широкий. Діюче значення шуму у смузі частот  $f_1...f_2$  дорівнює

$$U_{\rm T} = \sqrt{4kTR \Delta f}$$

де k – стала Больцмана,  $k = 1,38 \cdot 10^{-23} \ Дж / град; T$  – абсолютна температура;  $\Delta f = f_2 - f_1 -$ смуга частот,  $\Gamma u$ .

За температури T = 293 K формула набуває виду

$$U_{\rm T} = 0,127\sqrt{R\,\Delta f}$$

де R – в OM,  $\Delta f$  – в  $\kappa \Gamma \mu$ ,  $U_{\rm T}$  –  $M \kappa B$ .

ЕРС теплових шумів має випадковий характер. Тепловий шум не залежить від матеріалу резистора та від струму, який протікає вздовж нього. Він є у всіх елементів, які володіють активним опором.

Струмовий шум виникає під час прикладення до резистора електричної напруги. Діюче значення напруги цих шумів приблизно дорівнює

$$U_i = k_i I R = k_i U ,$$

де U – напруга на резисторі, B;  $k_i$  – коефіцієнт шуму, який залежить від матеріалу та конструкції резистора,  $M\kappa B/B$ : як правило  $k_i = 0,2...20 \ M\kappa B/B$ .

Рівень струмового струму оцінюють відношенням діючого значення змінної складової напруги на резисторі, виміряного у смузі частот  $\Delta f = f_2 - f_1$ , до постійної напруги на ньому  $U : D = U_i / U_{MKB} / B$ .

Головна причина появи цього шуму – часові зміни об'ємної концентрації електронів та зміна контактних опорів між зернами провідника, який має зернисту структуру.

Шуми обертання є тільки у змінних резисторів. Вони більше теплових та струмових шумів і визначаються шумами опорів контактів, термоЕРС, викликаної рухом повзунка, неоднорідністю структури в контакті.

Під час розрахунку сумарного шуму електричного поля, яке містить кілька резисторів, джерела шумів зазвичай вважають некорельованими і при цьому користуються рівнянням:

$$U_{\mathrm{III}\Sigma} = \sqrt{U_{\mathrm{T}_{1}}^{2} + \dots + U_{\mathrm{T}_{n}}^{2} + U_{i_{1}}^{2} + \dots + U_{i_{n}}^{2}},$$

де  $U_{T_1}...U_{T_n}$  – напруги теплових шумів *n*-го резистора (*i* = 1,...*n*);  $U_{i_i}, U_{i_n}$  – напруги струмових шумів *n*-го резистора.

Значення шумів у недротових резисторів знаходяться у межах 1 *мкВ/В...5 мкВ/В.* У змінних резисторів цей показник значно вищий і досягає значення 50 *мкВ/В.* Наведені цифри зазвичай приводяться для смуги частот від  $f_1 = 60\Gamma \mu$  до  $f_2 = 6 \kappa \Gamma \mu$ , тобто для двох декад. У дротових резисторів значення шумів за тих самих  $f_1$  та  $f_2$  порядку 0,1 *мкВ/В.* 

Під час розрахунків використовують одну із еквівалентних схем резистора (рис. 2.2). В еквівалентну схему крім опору R входять конденсатор C та індуктивність L. Це зумовлено тим, що кожний реальний резистор, навіть виконаний у вигляді прямолінійного бруска, має певну індуктивність. Ємність з'являється між ділянками резистора, а також між резистором та розташованими поблизу елементами.



Рис. 2.2. Еквівалентні схеми резистора (а, б)

На практиці, як правило, значення *L* та *C* невідомі. Тому у деяких резисторів у технічних умовах наводять значення узагальненої сталої часу

 $\tau_{\max} \approx \left| \tau_L^2 - \tau_C^2 + 2\tau_L \tau_C - \boldsymbol{\varpi}^2 \tau_L^2 \tau_C^2 \right|,$ 

 $(\tau_L = L/R, \tau_C = RC)$ , яка пов'язана з відносною частотною похибкою опору рівнянням  $\gamma \approx 50 \, \varpi^2 \tau_{\text{max}}^2$ , де  $\gamma = \frac{Z-R}{R} \cdot 100 \,\%$  – відносна частотна похибка резистора, Z – повний опір резистора на частоті f.

За тривалої експлуатації відбувається старіння резисторів і їх опір змінюється.

Значення опору деяких типів резисторів може змінюватися залежно від прикладеної напруги. Причиною цього явища є залежність концентрації носіїв струму та їх рухомості від напруженості електричного поля. Враховують це явище за допомогою коефіцієнта напруги

$$K_U = \frac{R_1 - R_2}{R_1} \cdot 100\%,$$

де R<sub>1</sub> та R<sub>2</sub> – опори, виміряні за напруг, які відповідають 10% та 100% номінальної потужності розсіювання резистора.

Значення К<sub>U</sub> може досягати одиниць – десятків відсотків.

Під номінальною потужністю розуміється найбільша потужність, яку резистор може розсіювати в заданих умовах упродовж гарантованого строку служби (напрацювання на відмову) за збереження параметрів в установлених межах.

Потужність *P*, яку розсіює резистор у конкретній електричній схемі, визначають через струм *I*, що ним протікає та напругу *U*, або через номінальний опір:  $P = IU = I^2 R = U^2 / R$ .

Під час експлуатації значення номінальної потужності обмежується температурою навколишнього середовища і електричним навантаженням, підвищенням яке створює додатковий перегрів. 3 температури навколишнього середовища тепловіддача погіршується і відбувається нагрів резистора понад допустимий тепловий режим, як результат з'являється потреба зниження електричного навантаження. У документах на поставку зазвичай приводять залежність потужності від температури (рис. 2.3), за якою обирають електричне навантаження для конкретних умов використання резистора. На цій залежності регламентовані три точки: нижня негативна температура t<sub>min</sub>, верхня позитивна температура t<sub>н</sub>, за якої забезпечується працездатність за номінального електричного навантаження, та гранична позитивна температура  $t_{\rm rp\, дon}$ , за якої резистор працює з меншим електричним навантаженням. У зв'язку з цим у довідкових даних указані діапазони температур для цих трьох точок.

Конкретні значення номінальних потужностей розсіювання у ватах вибираються з ряду: 0,01; 0,025; 0,05; 0,062; 0,125; 0,25; 0,5; 1; 2; 3; 4; 5; 8; 10; 16; 25; 40; 63; 80; 100; 160; 250; 300.



Рис. 2.3. Графік залежності потужності резистора від температури

Робоча напруга, за якої резистор може працювати, не має розрахованого виходячи перевищувати значення, 3 номінальної потужності та номінального опору за формулою  $U \leq \sqrt{P_u/R_u}$ . Проте під час вибору резисторів з великим номінальним опором (сотні кілоом, одиниці мегаом) ця напруга може досягати великих значень і у деяких випадках призводити до пробою. Тому для кожного типу резистора з урахуванням його конструкції встановлюється гранична робоча напруга обмежується  $U_{\rm rn}$  . Вона як правило тепловими процесами в струмопровідному елементі і електричною міцністю резистора.

Граничні робочі напруги постійних резисторів обираються з ряду: 25; 50; 100; 150; 200; 250; 500; 750; 1000; 1500; 2500; 3000;; 4000; 5000; 10000; 20000; 25000; 35000; 40000; 60000 В. Для змінних резисторів цей ряд трохи обмежений: 5; 10; 25; 50; 100; 150; 200; 250; 350; 500; 750; 1000; 1500; 3000; 8000 В.

Номінальний опір – електричний опір, значення якого позначено на резисторі або зазначено у нормативній документації і яке є вихідним для відрахування відхилень від цього значення. Діапазон номінальних опорів, встановлений для резисторів: постійних – від частки ома до одиниць тераОм; змінних дротових – від 0,47 Ом до 1 МОм; змінних недротових змінних дротових – від 1 Ом до 10 МОм.

Номінальні опори резисторів стандартизовані: для постійних резисторів установлено шість рядів: Е6; Е12; Е24; Е48; Е96; Е192, а для змінних резисторів встановлений ряд Е6. Цифра після літери Е вказує число номінальних значень у кожному десятинному інтервалі (табл. 2.1).

Наприклад, ряд Е6: номінальні опори у кожній декаді мають відповідати числам 1; 1,5; 2,2; 3,3; 4,7; 6,8 або числам, які одержані множенням або діленням цих чисел на  $10^n$ , де n – ціле позитивне або негативне число. Принцип побудови рядів Е48, Е98, та Е192 аналогічний наведеному, зростає тільки число проміжних значень.

| Таблиця | 2.1 | 1 |
|---------|-----|---|
|         |     | - |

| E6  | E12 | E24 | E6  | E12 | E24 | E6  | E12 | E24        |
|-----|-----|-----|-----|-----|-----|-----|-----|------------|
| 1.0 | 1.0 | 1.0 | 2.2 | 2.2 | 2.2 | 47  | 47  | 47         |
| 1,0 | 1,0 | 1,0 | 2,2 | 2,2 | 2,2 | 7,7 | ٦,7 | 5,1        |
|     | 1,2 | 1,2 |     | 2,7 | 2,7 |     | 5,6 | 5,6        |
| 1.5 | 1.5 | 1,3 | 2.2 | 2.2 | 3,0 | 6.0 | 6.0 | 6,2        |
| 1,5 | 1,5 | 1,5 | 3,3 | 3,3 | 3,3 | 6,8 | 6,8 | 6,8<br>7.5 |
|     | 1,8 | 1,8 |     | 3,9 | 3,9 |     | 8,2 | 8,2        |
|     |     | 2,0 |     |     | 4,3 |     |     | 9,1        |

Стандартизовані номінальні опори резисторів

Для прецизійних і надпрецизійних резисторів з допусками  $\pm$  0,01;  $\pm$  0,005;  $\pm$  0,002;  $\pm$  0,001% номінальні опори встановлюються з ряду, одержаного множенням чисел 1, 2, 3, 4, 5, 8, 9 на 10<sup>*n*</sup>, де *n* – ціле позитивне число від 1 до 6.

Ряд допустимих відхилень від номінальних опорів також стандартизований. Допуски даються у відсотках або кодових позначеннях:  $\pm 0.001(E)$ ;  $\pm 0.002(L)$ ;  $\pm 0.005(R)$ ;  $\pm 0.01(P)$ ;  $\pm 0.02(U)$ ;  $\pm 0.05(X)$ ;  $\pm 0.1(B)$ ;  $\pm 0.25(C)$ ;  $\pm 0.5(D)$ ;  $\pm 1(F)$ ;  $\pm 2(G)$ ;  $\pm 5(I)$ ;  $\pm 10(K)$ ;  $\pm 20(M)$ ;  $\pm 30\%(N)$ .

Температурним коефіцієнтом опору (ТКО) називається величина, яка характеризує відносну зміну опору на один градус Кельвіна або Цельсія. Що менший ТКО, то кращою температурною стабільністю володіє резистор.

На практиці використовують середнє значення ТКО, який визначається в інтервалі робочих температур або вимірюванням трьох значень опорів (за температури  $20^{\circ}C$ , крайній позитивній та крайній негативній температурах), і обрахуванням ТКО за формулою  $TKO = \Delta R / (R_1 \Delta t)$ , де  $\Delta R -$  алгебраїчна різниця між опором за заданих позитивній та негативних температуру і опором за нормальної температури;  $R_1$  – опір за нормальної температури;  $\Delta t$  – алгебраїчна різниця між заданою позитивною або заданою негативною температурою і нормальною температурою. Значення ТКО прецизійних резисторів лежать у межах від одиниць до  $100 \cdot 10^{-6} 1/{^{\circ}C}$ .

Система умовних позначень передбачає як повні, так і скороченні умовні позначення. Повне умовне позначення зазвичай використовується у технічній документації. Скорочене умовне позначення має складатися з таких елементів: перший елемент – літера або сполучення літер, що означають підклас резисторів (Р – резистори постійні; РП – резистори змінні; НР – набір резисторів); другий елемент – цифра, що означає групу

126

резисторів за матеріалом резистивного елемента (1 – недротові, 2 – дротові або металофольгові); третій елемент – порядковий номер конкретного типу резистора.

Між другим та третім елементом ставиться дефіс. Наприклад, постійні недротові резистори з номером 4 або змінні недротові резистори з номером 46 слід писати Р1-4 та РП1-46 відповідно.

Повне умовне позначення складається із скороченого позначення, варіанта конструктивного виконання (за потреби), значень головних параметрів та характеристик резисторів, кліматичного виконання та позначення документа на поставку.

Наприклад, постійний недротовий резистор з реєстраційним номером 4, номінальною потужністю розсіювання 0,5 *Вт*, номінальним опором 10 *кОм*, з допуском ± 10%, групою за рівнем шумів А, групи ТКО – Б, всекліматичного виконання В позначається: P1-4-0,5-10 кОм ± 1% А – Б – В ОЖО. 467.157 ТУ.

За існуючою раніше системою першим елементом позначення були літери: С – резистори постійні, СП – резистори змінні, СТ – терморезистори, ФР – фоторезистори, СН – нелінійні резистори. Другим елементом були цифри, які характеризували матеріал резистора (1 –недротові тонкошарові вуглецевий та боровуглецевий; 2 – недротові тонкошарові металодіелектричні і металооксидні; 3 – недротові композиційні плівкові; 4 – недротові композиційні об'ємні; 5 – дротові; 6 – недротові тонкошарові металізовані). Третім елементом – порядковий номер розробки.

Наприклад, C2–33 – резистори постійні недротові тонкошарові металодіелектричні, порядковий номер 33; СП3–30 – резистори змінні недротові композиційні плівкові, порядковий номер 30.

Маркування резисторів містить повне або кодоване позначення номінальних опорів та їх допустимих відхилень.

Повне позначення номінальних опорів складається зі значення номінального опору (цифра) та позначення одиниці вимірювання (Ом – оми, кОм – кілооми, МОм – мегаоми, ГОм – гігаоми, ТОм – тераоми). Наприклад, 200 Ом; 150 кОм; 2,2 МОм; 6,8 ГОм; 1 ТОм.

Кодоване позначення складається з трьох або чотирьох знаків, що містять дві або три цифри і літеру. Літера означає множник, на який помножується цифрове позначення. Літери R, K, M, G, T відповідають множникам 1,  $10^3$ ,  $10^6$ ,  $10^9$ ,  $10^{12}$ . Наприклад, 0,1 Ом – R1; 10 Ом – 10R; 100 Ом – 100R або K10; 100кОм – 100K або M10; 1 МОм – 1MO; 32.2 МОм – 33M2; 100 МОм – 100M або G10; 590 МОм – 590M або G59; 1 ГОм – 1G0; 100 ГОм – 100G або T10; 1 ТОм – 1T0.

На постійних резисторах допускається маркування кольоровим кодом. Його наносять знаками у вигляді кіл або смуг.

Для маркування кольоровим кодом номінальний опір резисторів в омах передається двома або трьома цифрами (у випадку трьох цифр остання цифра не дорівнює нулю) та множником  $10^n$ , де n – будь-яке число від –2 до +9.

Маркувальні знаки зсувають до одного з торців резистора та розташовують зліва направо у такій послідовності:

перша смуга – перша цифра друга смуга – друга цифра третя смуга – множник четверта смуга – допуск

Кольори знаків маркування номінального опору та допусків мають відповідати вказаним у табл. 2.2.

Таблиця 2.2

#### Кольори знаків маркування номінального опору та допусків

|             |                | Номіна.        | пьний опір, <i>Ом</i> |                  | Попуск       |
|-------------|----------------|----------------|-----------------------|------------------|--------------|
| Колір знака | Перша<br>цифра | Друга<br>цифра | Третя цифра           | Множник          | допуск,<br>% |
|             |                |                |                       |                  |              |
| Сріблястий  |                |                | —                     | 10 <sup>-2</sup> | $\pm 10$     |
| Золотистий  |                |                |                       | 10-1             | ± 5          |
| Чорний      |                | 0              |                       | 1                | _            |
| Коричневий  | 1              | 1              | 1                     | 10               | ±1           |
| Червоний    | 2              | 2              | 2                     | $10^{2}$         | ± 2          |
| Оранжевий   | 3              | 3              | 3                     | $10^{3}$         |              |
| Жовтий      | 4              | 4              | 4                     | $10^{4}$         |              |
| Зелений     | 5              | 5              | 5                     | 105              | $\pm 0.5$    |
| Голубий     | 6              | 6              | 6                     | 106              | ± 0.25       |
| Фіолетовий  | 7              | 7              | 7                     | 10'              | +0.1         |
| Сірий       | 8              | 8              | 8                     | 10 <sup>8</sup>  | +0.5         |
| Білий       | 9              | 9              | 9                     | 109              |              |
|             |                |                |                       |                  |              |

Приклад кольорового маркування для резистора з номінальним опором 47 кОм та допуском ± 5% наведено на рис. 2.4.

Для резисторів з номінальним опором, позначеним трьома цифрами та множником, кольорове маркування складається з п'яти знаків (смуг). Перші три смуги – три цифри, четверта та п'ята – множник та допуск. Якщо розміри не дозволяють розташувати маркування ближче до одного з торців резистора, площа першого знака (ширина першої смуги) робиться приблизно у два рази більшою ніж інших знаків. На практиці крім лінійних резисторів інколи використовуються термозалежні (терморезистори, див. розділ 7) та нелінійні резистори (варистори).



# Рис. 2.4. Приклад кольорового маркування для резистора з номінальним опором 47 кОм та допуском ± 5%

Резистори, опір яких залежить від напруженості електричного поля, називають варисторами. Як правило, їх виготовляють з карбіду кремнію. ВАХ варистора наведено на рис. 2.5. Характеристика 2 має дільницю з негативним диференціальним опором. Варисторами з такими ВАХ називають негисторами. Їх ВАХ апроксимується за допомогою рівняння

$$I = \frac{U}{R_0} e^{a\sqrt{U}} ,$$

де a – стала нелінійності;  $R_0$  – початковий статичний опір, виміряний за малої напруженості поля, значення якого залежить від температури.



Рис. 2.5. ВАХ варистора

В технічних умовах на варистори зазвичай наводяться номінальна напруга  $U_{\text{ном}}$  (напруга, за перевищення якої на 20% не спостерігається помітне розігрівання); струм  $I_{\text{ном}}$ , який протікає за  $U_{\text{ном}}$ ; коефіцієнт нелінійності  $\beta = R / r_{\text{диф}}$ , де  $R = U_{\text{ном}} / I_{\text{ном}}$  – статичний опір;  $r_{\text{диф}} = \partial U_{\text{ном}} / \partial I_{\text{ном}}$  – диференціальний опір. Графічні умовні позначення показані на рис. 2.6 (а – постійний; б – підстроювальний; в – змінний; г – терморезистор; д – варистор).



Рис. 2.6. Графічні умовні позначення варисторів

#### 2.2. Конденсатори

Конденсатори є одним з найбільш поширеними у використанні елементами електронних та електротехнічних пристроїв. Конденсатори володіють властивістю швидко накопичувати та віддавати електричну енергію. Дякуючи цієї властивості вони знайшли широке застосування в електротехнічних та електронних пристроях як нагромаджувач енергії під час роботи в імпульсному режимі (генератори імпульсів струму та напруги різного призначення, захист обладнання від перенапруг, примусова комутація струму, помножувачі частоти та ін.), а також генератора реактивної потужності під час роботи на синусоїдній напрузі [коливальні контури, батареї паралельної (поперечної) та послідовної (повздовжньої) компенсації реактивної потужності в електроенергетичних системах та підприємствах, індивідуальна компенсація реактивної потужності споживачів та ін.].

Конденсатори використовуються також для створення фазового зсуву між струмом та напругою (фазообертачі, однофазні конденсаторні електродвигуни, симетрируючі та фазорозщеплюючі пристрої та ін.).

Властивість конденсатора змінювати залежно від частоти напруги свій реактивний опір зумовило їх застосування в різних фільтрах кіл змінної та пульсуючої напруги (резонансні, широкосмугові, режекторні, смугові та ін.) для фільтрації гармонік струму та напруги, захисту від завад, розв'язки кіл тощо.

Конденсатори ділять на дві групи: силові конденсатори, які застосовуються в електротехнічних установках, і конденсатори, які застосовують в електронних та радіотехнічних пристроях.

За функціональними ознаками силові конденсатори поділяють на для підвищення коефіцієнта потужності конденсатори: в лініях електропередачі (ЛЕП), розподільних мережах, установках частотою 50 Ги та підвищених (до 10 кГи) частот, групових та індивідуальних споживачів електричної енергії; нагромаджувальні імпульсні; та фільтрові; зв`язку, служать підмикання пристроїв які для високочастотного зв'язку та автоматики до ЛЕП; відбору потужності від ЛЕП; для високовольтних подільників напруги; для вимірювання кіл; захисні для кіл тиристорних перетворювальних підстанцій ЛЕП; пускові та робочі для електродвигунів; для перетворювальних пристроїв (комутуючі, демпфірувальні, фільруючі, компенсуючі).

Електричні характеристики, конструкція та сфера застосування залежить від типу діелектрика між його обкладинками. За типом діелектрика конденсатори постійної ємності поділяють на групи: 1) з газоподібним діелектриком (повітряні, газонаповнені, вакуумні); 2) з рідинним діелектриком; 3) з твердим неорганічним діелектриком (керамічні, склокерамічні, склоемалеві, склоплівкові, тонкошарові з неорганічних плівок, слюдяні); 4) з твердим органічним діелектриком (паперові, металопаперові, фторопластмасові, поліетиленфталатні); 5) з оксидним діелектриком (електролітичні, оксидно-напівпровідникові, оксидно-металеві), які виконані з використанням алюмінію, титану, ніобію, сплавів танталу та ніобію.

У конденсаторів розрізняють номінальне  $C_{\text{ном}}$  та фактичне  $C_{\phi}$  значення ємності. Номінальна ємність вказується на його маркуванні у супровідній документації, а для конденсаторів електронної техніки відповідає одному з рядів: ЕЗ (1,0; 2,2; 4,7); Еб (1,0; 1,5; 2,2; 3,3; 4,7; 6.8); Е12 (1,0; 1,2; 1,5; 1,8; 2,2; 2,7; 3,3; 3,9; 4,7; 5,6; 6,8; 8,2) та Е24 (1,0; 1,1; 1,2; 1,3; 1,5; 1,6; 1,8; 2,0; 2,2; 2,4; 2,7; 3,0; 3,3; 3,6; 3,9; 4,3; 4,7; 5,1; 5,6; 6,2; 6,8; 7,5; 8,2; 9,1). Цифра після літери Е вказує кількість чисел у декаді певного ряду. Кратні або часткові значення одержуються множенням чисел ряду на множник 10<sup>*n*</sup>, де *n* – ціле число.

У старих розробках конденсаторів з паперовим та плівковим діелектриком у прямокутних корпусах значення номінальних ємностей (від 0,1 мкФ та вище) вибиралися з ряду: 0,1; 0,25; 0,5; 1,0; 2; 4; 6; 8; 10; 20; 40 60; 100; 200; 400; 600; 800; 1000, а для оксидно-електролітичних алюмінієвих – з ряду: 0,5; 1; 2; 5; 10; 20; 30; 50; 100; 200; 300; 500; 1000; 2000; 5000.

Фактична ємність – це ємність, виміряна за певної температури та частоти.

Головною одиницею вимірювання у системі СІ є фарад ( $1\Phi = 1K\pi/B$ =  $10^6 \ _{MK}\Phi = 10^9 \ \mu\Phi = 10^{12} \ n\Phi$ ).

Допустиме відхилення зазвичай дається у відсотках

$$\Delta C_{\text{HOM}} = \frac{C_{\phi} - C_{\text{HOM}}}{C_{\text{HOM}}} \cdot 100\%.$$

Допустимі відхилення  $\Delta C_{\text{ном}}$  у відсотках відповідають ряду: ± 0,1; ± 0,25; ± 0,5; ± 1; ± 2; ± 5; ± 10; ± 20; ± 30; 0 ÷ +50; - 10 ÷ +30; -10 ÷ +50; - 10 ÷ +100; -20 ÷ +50; -20 ÷ +80.

Допустиме відхилення ємності від номінального значення не визначає якість конденсаторів – стабільність їх параметрів, надійність і т. інше.

конденсаторів V для підвищення коефіцієнта потужності електроустановок змінного струму промислової частоти та електротермічних установок нормується не номінальна ємність, а потужність. Номінальна номінальна реактивна ємність таких конденсаторів розраховується за номінальною реактивною потужністю за номінальних напруг та частот за +20°С.

Зміна значення ємності залежно від температури характеризується температурним коефіцієнтом ємності (ТКЄ)

$$\alpha_C = TKC = \frac{\Delta C}{C\Delta t}.$$

Залежно від матеріалу діелектрика ТКЄ може бути позитивним, нульовим або негативним. Його значення, яке визначається на конкретній частоті, вказується в маркуванні конденсатора за допомогою літер та цифр або кольорового коду. За допустимим відхиленням ТКЄ від нормованого значення конденсатори розподіляються на два класи: А та Б. За потреби одержати певне значення ТКЄ застосовують послідовне, паралельне та мішане з'єднання конденсаторів з різними номіналами та різними ТКЄ. За паралельного з'єднання конденсаторів ТКЄ одержаної ємності знаходять з рівняння

$$\alpha_C = \frac{C_1}{C} \alpha_{C_1} + \frac{C_2}{C} \alpha_{C_2} + \dots + \frac{C_n}{C} \alpha_{C_n}.$$

За послідовного з'єднання – з рівняння

$$\alpha_C = \frac{C}{C_1} \alpha_{C_{11}} + \frac{C}{C_2} \alpha_{C_2} + \dots + \frac{C}{C_n} \alpha_{C_n}.$$

Підбираючи номінали та ТКЄ, а також комбінуючи послідовне та паралельне з'єднання, можна забезпечити нульовий ТКЄ, що застосовується під час створення вимірювальних конденсаторів.

Для позначення номінальної ємності, допустимого відхилення, групи за температурної стабільності застосовують кодоване позначення. Номінальна ємність характеризується цифрою та літерою, яка визначає одиницю вимірювання та уявляє собою множник.

Так, літери р, п,  $\mu$ , т, F позначають множники ( $10^{-12}$ ,  $10^{-9}$ ,  $10^{-6}$ ,  $10^{-3}$ , 1 відповідно для значення ємності, яка відбивається у фарадах (р, п,  $\mu$ , – п, н, м). Відповідні позначення номіналів мають такий вигляд: 0.1 пФ – р10; 10 пФ – 10р; 100пФ – 100р (n10); 590 пФ – 590р (n59); 1нФ – 1 н0; 100 нФ – 100n ( $\mu$ 10); 1мкФ – 1 $\mu$ 0; 100 мкФ – 100 $\mu$ (F10); 1Φ – 1F0; 10Φ – 10F.

Для більшості конденсаторів, крім електролітичних, полярність напруги не грає ролі. Електролітичні конденсатори є як неполярні (К50 – 6), так і полярні. Це особливий тип конденсаторів, у яких як діелектрик використовують тонкий шар оксиду металу. У зв'язку з тим, що шар оксиду володіє вентильними властивостями, електролітичні конденсатори полярні. Підмикання напруги до них має вестися з урахуванням вказаної на електродах полярності. Якщо це не враховується, конденсатор виходить з ладу.

За ознакою керованості значенням ємності розрізняють конденсатори постійної та змінної ємності, а за характером керування – конденсатори з механічним, електричним (варіконди, варикапи) та термічним (термоконденсатори) керуванням ємністю.

Конденсатори з механічним керуванням ємністю підрозділяють на конденсатори з плавним та дискретним (ступеневим) характером керування ємності.

За призначенням конденсатори підрозділяють на конденсатори загального застосування та спеціальні (вимірювальні, для подільників напруги, блокувальні, розподільні, дозиметричні тощо).

За значенням номінальної напруги розрізняють конденсатори високої та низької напруги. Конденсатори з діючим значенням номінальної напруги  $U_{\text{ном n}} \leq 1000B$ , також конденсатори з номінальною постійною напругою  $U_{\text{ном n}} \leq 1600B$  включно відносять до конденсаторів низької напруги. Конденсатори з більшим значенням номінальної напруги відносять до групи конденсаторів високої напруги. Для конденсаторів з оксидним діелектриком під терміном "низька" розуміють напругу в декілька десятків вольт, тому що найбільша номінальна напруга через особливості конденсаторів цього типу не перевищує 600 В.

Найважливішою характеристикою режиму роботи конденсатора є значення активних втрат на ньому. Саме ця характеристика зазвичай визначає допустимі значення напруги на конденсаторі. Тангенс кута втрат  $tg\delta$  визначається як відношення активної потужності конденсатора *P* до його реактивної потужності *Q* за синусоїдної напруги певної частоти, тобто  $tg^2\delta = P/Q$ .

Значення  $tg\delta$  конденсатора на цій частоті частіше всього визначають шляхом електричних вимірювань активних (Re <u>Z</u>; Re <u>Y</u>) та реактивних (Im <u>Z</u>; Im <u>Y</u>) складових комплексних опорів <u>Z</u> або провідностей <u>Y</u> конденсатора, тобто  $tg\delta = \text{Re} \underline{Z}/\text{Im} \underline{Z} = = \text{Re} \underline{Y}/\text{Im} \underline{Y}$ . У такому випадку конденсатор представляють спрощеними електричними схемами заміщення – послідовною (рис. 2.7а) або паралельною (рис. 2.7б). Індуктивність  $L_{e\kappa}$  залежить від конструктивного виконання конденсатора і зумовлена індуктивністю виведень, секцій, з'єднуючих шин пакета секцій. Індуктивність  $L_{e\kappa}$  є важливим параметром для конденсаторів, які працюють в імпульсному режимі та на високих частотах. Від значення  $L_{e\kappa}$ залежить верхня межа робочої частоти конденсатора, а також параметри (амплітуда, форма та тривалість) розрядного струму імпульсних конденсаторів. Опір  $r_s(\omega)$ характеризує втрати енергії та відображає той

133

факт, що напруга та струм реального конденсатора зсунуті за фазою на кут  $\phi < 90^\circ$  у діапазоні частот, де індуктивністю  $L_{e\kappa}$  можна знехтувати.



Рис. 2.7. Спрощені електричні схеми заміщення конденсатора: а – послідовна, б – паралельна

Повний опір конденсатора є важливим параметром для фільтрових, прохідних завадоподавляючих конденсаторів і обраховується для схеми рис. 2.7а за формулою

$$Z_{C} = \sqrt{r_{\rm s}^{2} + (x_{L} - x_{C})^{2}}, \qquad (2.1)$$

де  $r_{\rm s}$  – еквівалентний послідовний опір конденсатора;  $X_C = 1/\omega C_s$  та  $X_L = \omega L_{\rm ex}$  – реактивний ємнісний та індуктивний опори конденсатора;  $\omega$  – колова (кутова) частота.

3 (2.1) бачимо, що на частотах, які більші  $f_0$ , де  $f_0 = \sigma_0 / 2\pi (\sigma_0 - pesonancha частота, що визначається з рівняння <math>\sigma_0 L_{e\kappa} - \frac{1}{\sigma_0 C_3} = 0$ ),

конденсатор стає індуктивністю. Тому в електронних колах конденсатори прагнуть використовувати в тій смузі частот, в якій індуктивність  $L_{e\kappa}$  не виявляє істотного впливу. Так, у повітряних конденсаторів максимальна частота порядку 2,5...3,6 *МГ* $\mu$ ; слюдяних – 150...200 *МГ* $\mu$ ; паперових – 50...80 *МГ* $\mu$ ; керамічних дискових – 200...2000 *МГ* $\mu$ ; керамічних трубчастих – 5...200 *МГ* $\mu$ .

Слід звернути увагу на те, що значення ємності конденсатора та опір утрат, які виміряні за послідовною та паралельною схемами вмикання цих елементів, розрізнюються між собою. Це випливає з правила еквівалентного перетворення послідовного з'єднання опорів у паралельне і навпаки:

$$r_{p} = r_{s} \left[ 1 + \frac{1}{(\omega C_{s} r_{s})^{2}} \right]; \quad C_{p} = C_{s} \frac{1}{1 + (\omega C_{s} r_{s})^{2}};$$
$$r_{s} = r_{p} \frac{1}{1 + (\omega C_{p} r_{p})^{2}}; \quad C_{s} = C_{p} \left[ 1 + \frac{1}{(\omega C_{p} r_{p})^{2}} \right]$$

Відміна між значеннями більша, що більше тангенс кута втрат  $tg\delta$ .

У ділянці високих частот  $(\omega C_p r_p)^2 >> 1$  і тоді

$$r_{\rm s} \approx \frac{1}{r_{\rm p}(\omega C_{\rm p})^2}; \ C_{\rm s} \approx C_{\rm p}$$

На відміну від ємності тангенс кута втрат не залежить від схеми, за якою проводилися вимірювання:  $tg\delta = \omega C_s r_s = 1/\omega C_s r_s$ . Значення  $tg\delta$ залежать від виду діелектрика і можуть змінюватися з частотою та з плином часу, а також залежать від температури та напруженості електричного поля, що потрібно врахувати під час розрахунків утрат та визначення раціональних параметрів конденсаторів у конкретних умовах експлуатації. Наведені в технічних умовах частотні залежності tg б для конденсаторів неполярного типу (наприклад К75-10) показують практичну його незалежність від частоти у діапазоні від 50 до 1000 Ги і зростання приблизно у 10 разів за збільшення частоти з 1000 до 10000 Ги. Зміна температури меншою мірою впливає на  $tg\delta$  для цих типів конденсаторів (у середньому tg б збільшується в два рази за зміни температури від + 20°С до 100°С). Загалом чітке оцінювання втрат у конденсаторах навіть за ідеальної синусоїдної напруги є достатньо складною багатофакторною задачею.

Ще більш складною задачею є оцінювання втрат в конденсаторі за несинусоїдних струмів та напруг. Серед відомих методів такого оцінювання треба виділити найбільш загальний, але дуже приблизний метод, заснований на аналізі гармонічної кривої напруги. Під час розрахунку цим методом втрати потужності в конденсаторі від кожної гармоніки прикладеної до нього напруги підсумовуються

$$P_q = C\omega_1 \sum_{q=1}^{\infty} q U_q^2 t g \delta_q$$
(2.2)

де q – номер гармонійної складової напруги; C – ємність конденсатора на частоті основної гармоніки;  $\omega_1$  – частота 1-ої гармоніки напруги;  $U_q$  – діюче значення напруги q – ої гармоніки;  $tg\delta_q$  – тангенс кута втрат для q – ої гармоніки.

З (2.2) можна визначити допустиме діюче значення еквівалентної напруги на нормованій частоті  $\varpi_{\mu}$ , значення якої зазвичай наводиться у технічних умовах.

Під час роботи конденсатора у колі змінної синусоїдної напруги розрізнюють повну S = UI, активну  $P = UI \cos \varphi = UI \sin \delta$  та реактивну  $Q = \sqrt{S^2 - P^2} = UI \cos \delta$  потужності конденсатора, де U, I - діючі значення синусоїдних напруги та струму;  $\varphi$  — кут зсуву фаз між векторами напруги та струму конденсатора;  $\delta$  – кут втрат, який доповнює до 90° кут зсуву фаз між струмом та напругою.

Активна потужність конденсатора, як правило, суттєво менше його повної потужності, тобто  $P \ll S$ , а реактивна потужність конденсатора не суттєво відрізняється від його повної потужності. На практиці нехтують цією різницею і як реактивну потужність конденсатора беруть значення

його повної потужності, тобто  $Q \approx S = UI$ або  $Q \approx U^2 \omega C$ . Активна потужність конденсатора визначається за формулою  $P = Qtg \delta$ , де  $tg \delta$  – тангенс кута втрат конденсатора на робочій частоті  $\omega$ .

Відносна похибка визначення реактивної та активної потужностей конденсатора за прийнятого припущення Q = S не перевищує значення  $1/2tg^2\delta$ .

За несинусоїдної напруги  $P = \sum_{q=1}^{\infty} U_q^2 \omega_q C_q t g \delta_q$ , а  $Q = \sum U_q^2 \omega_q C_q$ , де  $U_q, C_q, tg \delta_q$  – діюче значення напруги, ємність і тангенс кута втрат на частоті q – ої гармоніки  $\omega_q = q \omega_1$ .

Накопичена при заряді енергія дорівнює  $W = CU^2/2$ , де  $C - \epsilon$ мність конденсатора,  $\Phi$ ; U – напруга на обкладинках, В. Одиницею вимірювання енергії конденсатора  $\epsilon$  джоуль ( $Д \cdot \omega$ ).

Важливішим параметром, який визначає питомі характеристики конденсаторів змінного струму за заданої надійності, є частота гармонійних складових прикладеної напруги. Типову залежність амплітуди синусоїдної напруги від частоти у відносних одиницях наведено на рис. 2.8.



Рис. 2.8. Графік залежності амплітуди синусоїдної напруги від частоти

Залежно від частоти та форми напруги під час вибору потрібного типу конденсатора може переважати той або інший обмежувальний фактор. Наприклад, за трапецоїдальної форми напруги на конденсаторі за низьких частот та малих тривалостей фронтів обмежувальним фактором є амплітудне значення імпульсного струму, а за підвищених частот синусоїдної напруги (більше 1  $\kappa \Gamma \mu$ ) – додаткова потужність втрат. Як обмежувальний фактор під час вибору конденсатора виступає також короткочасна електрична міцність, згідно з якою нормується значення номінальних напруг. Допустима напруга може також вибиратися з умови обмеження потужності часткового розряду, виходячи з обмеження максимальної температури за сталих втрат.

Оскільки реактивна потужність конденсатора змінного струму залежить від частоти, питомі показники конденсатора (відношення

реактивної потужності до об'єму, маси або іншого параметра) також є функціями частоти. На рис. 2.9 наведено залежності питомих об'ємів деяких типів конденсаторів змінного струму від частоти. З рис. 2.9 бачимо, що для конкретного типу конденсатора існує оптимальна частота прикладеної напруги, за якої його об'єм мінімальний.



Рис. 2.9. Залежності питомих об'ємів деяких типів конденсаторів змінного струму від частоти

Електролітичні конденсатори є головними елементами фільтрів постійного струму. У робочому режимі конденсатори перебувають під постійним впливом як постійної, так і змінної складових напруги. Зазвичай, в технічних умовах на електролітичні конденсатори як основні параметри крім значень ємності вказують номінальне значення постійної складової та допустиме значення змінної у вигляді синусоїдної напруги частотою  $f = 50 \ \Gamma \mu$ . Проте за більш високих частот слід ураховувати й інші фактори, які викликають зменшення провідності конденсатора як елемента загалом і, як наслідок, зниження його фільтрувальної здатності. Так, за синусоїдного струму фільтрувальна здатність визначається повним опором конденсатора  $Z_C$  (2.2).

Значенням  $C_s$  залежить від типу конденсатора, його параметрів та частоти, Індуктивність  $L_{e\kappa}$  є порівняно стабільною величиною. Інші параметри, наприклад  $tg\delta$ , мають частотну, часову та температурну залежності. Крім того, існують технологічні розкиди параметрів, які мають зазвичай випадковий характер. Враховуючи вплив зазначених факторів на провідність конденсаторів, оцінювання та порівняння їх питомих показників за підвищених частот слід проводити за так званим ефективним значенням ємності

$$C_{e\phi} = 1/(2\pi f Z_C)$$
.

На рис. 2.10 як приклад наведено залежність відносного значення  $Z_{C^*}$  від частоти для конденсаторів типу К50–20 за температури навколишнього середовища 25°С. Штриховою лінією показано частотну характеристику ідеального конденсатора ( $L_{ex} = r_s = 0$ ).



Рис. 2.10. Залежність відносного значення повного опору конденсатора (*Z<sub>c</sub>*) від частоти для конденсаторів типу К50–20 за температури навколишнього середовища 25°C

З наведених залежностей виходить, що фільтрувальна здатність конденсаторів К50-20 починає знижуватися за частот, більших 10  $\kappa \Gamma q$ , а за частот, більших 20  $\kappa \Gamma q$ , застосовування їх стає недоцільним. За частот більше вказаних слід застосовувати конденсатори з органічним або керамічним діелектриком.

Якщо форма змінної складової струму, що протікає через конденсатор, відмінна від синусоїди, то ефективність фільтрації конденсатора також змінюється. Наприклад, за великих значень di/dt складові змінної напруги на виводах конденсатора, зумовлені індуктивністю  $L_{e\kappa}$ , зростають і можуть значно перевищувати змінну складову напруги власно на ємності  $C_{\epsilon}$ .

У разі впливу на конденсатори пульсацій напруги несинусоїдної форми їх фільтрувальні та навантажувальні здатності змінюються від спектрального складу цих пульсацій. Тому на деякі типи оксидно– електролітичних конденсаторів крім указаних вище частотних залежностей у технічних умовах інколи приводяться номограми, які дозволяють визначити допустиму амплітуду напруги конкретної несинусоїдної форми, наприклад, трапецоїдної, у функції частоти.

Для попередніх оцінювань на етапах проектування електронної апаратури достатньо враховувати головні, переважаючі гармоніки в пульсації напруги на конденсаторі, використовуючи для розрахунків принцип накладання (суперпозиції). Одержані дані слід уточнити експериментально, зокрема, вимірюючи діюче значення струмів (за допомогою термоамперметрів), а також температуру корпусу конденсатора та навколишнього середовища.

У табл. 2.3 (змінного струму – комутуючі та фільтрові) і табл. 2.4 (постійного та пульсуючого струмів – фільтрові) наведено деякі типи конденсаторів, які використовуються у силовій електроніці.

#### Таблиця 2.3

| які використовуються у силовій електроніці |                                   |                                       |                                                          |  |  |  |  |  |
|--------------------------------------------|-----------------------------------|---------------------------------------|----------------------------------------------------------|--|--|--|--|--|
| Тип конденсатора                           | Номінальна<br>ємність, <i>мкФ</i> | Номінальна діюча<br>напруга, <i>В</i> | Питомий<br>показник,<br>М <sub>вар</sub> /м <sup>3</sup> |  |  |  |  |  |
| К75 -10                                    | 1                                 | 1000 (50 <i>Г</i> ų)                  | 1,15                                                     |  |  |  |  |  |
| К72 -11                                    | 1                                 | 500 (50 <i>Г</i> ų)                   | 1,57                                                     |  |  |  |  |  |

#### Конденсатори (змінного струму – комутуючі та фільтрові), які використовуються у силовій електроніці

#### Таблиця 2.4

#### Конденсатори (постійного та пульсуючого струмів – фільтрові), які використовуються у силовій електроніці

| Тип<br>конден-<br>сатора                 | Номінальна<br>ємність,<br><i>мкФ</i> | Номінальна<br>постійна<br>напруга, В | Допустима<br>напруга<br>пульсацій на<br>f = 50 Гц, % | Допустима<br>напруга<br>пульсацій на<br>f=1000 Гц, % | Питомий<br>показник,<br>Дж/дм <sup>3</sup> |
|------------------------------------------|--------------------------------------|--------------------------------------|------------------------------------------------------|------------------------------------------------------|--------------------------------------------|
| К50 – 20<br>К50 – 18<br>К50 – 27<br>МБГТ | 2000<br>22000<br>220<br>10           | 50<br>50<br>450<br>750               | 5<br>5<br>5<br>20                                    | 0,5<br>0,5<br>7                                      | 36<br>58,2<br>210<br>6,4                   |

У змінних конденсаторах з механічним регулюванням ємності одна група пластин або пластинка переміщується відносно інших пластин, або пластини, що становлять обкладки конденсатора. При цьому може змінюватися або "взаємне" перекриття пластин, або відстань між ними. На практиці як правило використовують зміну взаємного перекриття пластин. При цьому легко одержати лінійну (рис. 2.11а) або функціональну зміну ємності залежно від переміщення рухомої частини. Частіше всього застосовують обертальний рух і одну з обкладок конденсатора використовують у вигляді ротора, а іншу – статора (рис. 2.11б). Відомі також конструкції з лінійно пересувними пластинами обкладок.

Промисловістю випускається змінні та підстроювальні з повітряним, твердим неорганічним (керамічним, конденсатори слюдяним) та органічним (полістироловим, поліетиленовим тощо) діелектриками. Під час введення діелектриків у проміжок між рухомими та нерухомими обкладками конденсатора суттево збільшується ємність та зменшуються габаритні розміри. Проте при цьому не вдається уникнути повітряних проміжків, значення яких не залишаються стабільними. Тому при кожній новій установці ротора в одне й те саме положення значення ємності дещо відрізняються від попередніх. Конденсатори з твердим діелектриком найбільш часто використовуються як підстроювальні. Повітряні конденсатори зазвичай застосовуються в тих колах, в яких вимагається добра повторюваність значення ємності.



Рис. 2.11. Наведені: a – графік лінійної зміни ємності змінного конденсатора; б – конструкція з обертальним рухом обкладок змінного конденсатора

Змінні та підстроювальні конденсатори розрізняються як правило конструктивним використанням. Змінні конденсатори мають ручку, за допомогою якої обертається рухома частина. Їх конструкція розрахована на довготривалу роботу в режимі обертання ротора. У підстроювальних конденсаторів рухома частина, як правило, має шліц для її обертання викруткою і конструкція рухомої частини спрощена. Вона не розрахована на довготривалу роботу у режимі обертання.

Максимальні значення ємності, які можна отримати у змінних конденсаторах, як правило, не перевищують значень  $600 - 5000 n\Phi$ , при цьому повітряні проміжки між рухомими та нерухомими пластинами порядку 0,1 - 0,25 мм. Закон зміни ємності залежить від геометричної форми пластин.

Для змінних та підстроювальних конденсаторів важливі максимальна  $C_{\text{max}}$  та мінімальна  $C_{\text{min}}$  ємності, коефіцієнт перекриття за ємністю  $K_{\text{c}} = C_{\text{max}} / C_{\text{min}}$ , ТКЄ,  $tg\delta$  та закон зміни ємності.

Крім лінійних конденсаторів розповсюдження в електроніці одержали нелінійні конденсатори, в яких ємність залежить від напруженості електричного поля і відповідно статичні значення ємності C = q/U, (q - 3apag ємності, U - напруга на ній) та диференціальні значення  $C_{диф} = (dq)/(dU)$  не рівні. Нелінійні конденсатори, які виконані на основі сегнетоелектриків (керамічних діелектриків з спонтанною поляризацією), одержали назву варикондів. Нелінійні конденсатори на основі використання властивостей *p*-*n*-переходу називаються варикапами. Їх розглянуто в п. 1.3.

Для керамічних матеріалів, які називаються сегнетоелектриками (титанат барію, стронцію, кальцію тощо), характерні високі значення відносної діелектричної проникності та її сильна залежність від напруженості електричного поля (рис. 2.12) та температури. Ємність конденсатора з такими діелектриками залежить від напруги, прикладеної до них.



Рис. 2.12. Графік залежності ємністі конденсатора від напруги

Позначення силових конденсаторів та конденсаторних установок. Розрізняють повне та скорочене умовне позначення конденсаторів.

Скорочене умовне позначення силових конденсаторів складається з літер та цифр.

Перша літера позначає призначення: К – косинусний для підвищення коефіцієнта потужності електроустановок змінного струму частотою 50 та 60 Г*и*, И – імпульсний, Ф – фільтровий, С – зв'язку, Д – демпфірувальний або для подільників напруги, О – для відбору потужності, П – для напівпровідникових перетворювачів, Г – гасильний для систем тиристорного електроприводу, Э – електротермічний, Р – регулюючий, л – для люмінесцентних світильників.

Друга цифра означає вид просочення: С – синтетична речовина, М – нафтове масло, К – касторове масло; функціональне призначення (О – для відбору потужності).

Третя літера вказує на сферу конкретного застосування або режиму роботи:  $\Gamma$  – в схемах з електрогідравлічним ефектом, И – для вимірювальних цілей, H – нагромаджувальний, T – в схемах тиристорного електроприводу або на тягових підстанціях, Э – для електротермічних установок промислової частоти; конструктивну особливість: В – водяним охолодженням, K – з комбінованим діелектриком,  $\Pi$  – з плівковим діелектриком, M – в металевому корпусі, просочення маслом або малоіндуктивний конденсатор, Р – з розширювачем; Б – позначає категорію електрообладнання за довжиною шляху витоку зовнішньої ізоляції;  $\Pi$  – вказує, що конденсатор для подільників напруги суміщений з ізолюючою підставкою.

Четверта літера вказує на особливість монтажу: У – допускається установка конденсатора під кутом до 30° від вертикалі, категорію за довжиною шляху витоку зовнішньої ізоляції, вид охолодження (О – примусово-повітряне), тип діелектрика (К – комбінований) або уточнює призначення конденсатора (П – підстроювальний).

Перша цифра після літер позначає габарит конденсатора (0 – нульовий, 1 – перший, 2 – другий).

Система повного умовного позначення силових конденсаторів складається з декількох елементів. Перший елемент – скорочене умовне позначення; другий – номінальна напруга,  $\kappa B$ ; третій – значення номінальної реактивної потужності (квар) та ємності ( $H\Phi$ ,  $M\kappa\Phi$ ) або інші технічні параметри, наприклад, номінальна частота; четвертий – цифрами позначається кількість ізольованих виводів, літерами – виконання та цифрами після літер – категорія розміщення; п'ятий – номер документа, за яким здійснюється поставка.

Конденсаторні установки мають аналогічну із силовими конденсаторами структуру умовного позначення. Скорочене умовне позначення містить такі елементи: перша літера (У) – установка, друга (К) – конденсаторна, третя – вказує на конструктивну особливість (А – з автоматичним вимикачем, Б – безшафний, С – стовпова, Л – ліве виконання чарунки введення, П – праве виконання чарунки введення); четверта – вказує на спосіб регулювання (Н – за напругою, Т – за струмом); цифра – вказує на кількість конденсаторів, ввімкнених самостійно.

Структура повного умовного позначення конденсаторних установок наступна: перший елемент – це скорочене умовне позначення; другий – номінальна напруга, кВ; третій – номінальна потужність, квар; четвертий – особливості конструкції та спосіб регулювання (Л або П – ліве або праве виконання чарунки введення; Н – регулювання за напругою; Р – з командним блоком та приставкою автоматичного регулятора "Аркон"); далі літерами вказується виконання, а цифрами – категорія розміщення (для деяких установок перед літерою, яка позначає виконання, цифрами вказується кількість конденсаторів в установці); п'ятий – номер здійснюється поставка. Позначення документа, за яким деяких конденсаторних установок, що випускаються, можуть дещо відрізнятися від викладеної схеми.

Приклади позначень.

Скорочені умовну позначення:

1. Конденсатор косинусний (К) для підвищення коефіцієнта потужності електроустановок змінного струму частотою 50 та 60 Ги зі синтетичним просоченням (С) першого (1) габариту: конденсатор КС1.

2. Установка (У) конденсаторна (К) безшафна (Б) з регулюванням за напругою (Н) – УКБН, за струмом (Т) – УКБТ.

Повні умовні позначення:

1. Конденсатор косинусний (К) із синтетичним просоченням (С) першого типу (1), номінальною напругою 6,3 кВ, потужністю 30 квар, однофазного виконання з двома ізольованими виведеннями, кліматичного

виконання У, категорії 3 для верхнього значення температури навколишнього повітря 50°С, який поставляється за ГОСТ 1282-79: конденсатор КС1-6,3-30-2-УЗ, температура 50°С, ГОСТ 1282 – 79.

2. Установка (У) конденсаторна (К) на номінальну напругу 0,38 кВ потужністю 150 квар з регулюванням за напругою (Н), кліматичного виконання У, категорії 3, яка поставляється по ТУ 16-530.169-78: установка конденсаторна УКН-0,38-150-УЗ, ТУ 16-530.169-78.

#### Позначення конденсаторів для радіоелектронних пристроїв

Скорочене умовне позначення складається з таких елементів: перший елемент – літера або сполучення літер, які позначають конденсатор (К – постійної ємності; КТ – підстроювальний; КП – змінної ємності; КС – конденсаторні збірки); другий – число, яке позначає тип діелектрика; третій – порядковий номер розробки, в склад якого може входити і літерне позначення.

Повне позначення складається з елементів: перший елемент – скорочене позначення; другий – позначення та (або) значення головних параметрів та характеристик, потрібних для замовлення та запису в конструкторській документації (варіант конструкторського виконання, номінальна напруга, номінальна ємність, допустиме відхилення ємності, група та клас за температурною стабільністю, реактивна потужність, інші потрібні додаткові характеристики); третій – позначення кліматичного виконання (тільки для конденсаторів виконань В та Т). Позначення виконань У. ХЛ не вказуються; четвертий – позначення документа на поставку (номер ТУ; ГОСТ).

Приклад скороченого позначення: конденсатор (К), комбінований (75), номер розробки конденсатора певного типу двадцять дев'ятий, варіант виконання А: конденсатор К75-29А.

Приклад повного умовного позначення: конденсатор комбінований К75-10, номінальною напругою 250 В, номінальною ємністю 1,0 мкФ з допустимим відхиленням за ємністю ±5%, всекліматичного виконання В, який поставляється за ОЖО.484.865 – ТУ.

На рис. 2.13 показано графічні умовні позначення конденсаторів (а – постійної ємності; б – електролітичний полярний; в – змінної ємності; г – підстроювальний; д – вариконд; е – диференціальний; ж – багатосекційний).



Рис. 2.13. Графічні умовні позначення конденсаторів:

а – постійної ємності; б – електролітичний полярний; в – змінної ємності;
 г – підстроювальний; д – вариконд; е – диференціальний; ж – багатосекційний

### 2.3. Магнітні елементи

До магнітних елементів електронних вузлів відносять дроселі (котушки індуктивностей, реактори) і трансформатори.

На відміну від резисторів та конденсаторів стандартизація номенклатури дроселів та трансформаторів неможлива через надмірну різноманітність магнітних елементів (кількість та зв'язок обмоток, кількість витків, розміри тощо), тому стандартизовані тільки осердя, які випускаються промисловістю згідно зі стандартом на їх типорозміри. Стандартні дроселі та трансформатори виготовляють тільки для стандартної апаратури. яку випускають дуже великими серіями (наприклад, радіомовлення та вимірювальна апаратура), або для потреб силової електроніки, але і в цих областях не виключено застосування дроселів та трансформаторів індивідуального використання.

Підхід фахівця за електронними схемами до магнітних елементів зовсім інший, ніж його ставлення до інших пасивних та активних компонентів електронних вузлів. Якщо там мова йде про використання готових компонентів, то магнітний елемент, як правило, проектується та виготовляється для використання у певному електронному вузлі.

Через труднощі в мікромініатюризації, значні масогабаритні показники, погану повторюваність характеристик та параметрів, підвищену трудомісткість виготовлення сфера застосування дроселів обмежена. Проте під час створення низки пристроїв електроніки обійтися без них поки що неможливо.

Котушки індуктивності, як правило, мають циліндричну або спіральну форму витків і виконуються як одношаровими, так і багатошаровими. Характер намотування залежить від призначення котушки індуктивності. Так, для зменшення міжвиткових ємностей витки укладаються на каркас з визначеним кроком або застосовують спеціальні способи намотування, коли витки укладаються не паралельно, а під деяким кутом один до одного (універсальне намотування).

Для збільшення значень індуктивності та підвищення добротності дроселів широко застосовують магнітопроводи з постійними або Найбільш регульованими параметрами. розповсюджені форми магнітопроводів – броньова та тороїдальна (рис. 2.14а,б; 1, 2 – чашки броньового магнітопроводу; 3 – підстроювальне осердя). Регулювання параметрів магнітопроводу здійснюється за допомогою рухомого осердя 3 (рис. 2.14а), яке виконується з феромагнітного або діамагнітного матеріалу. Під час його переміщення змінюються параметри магнітопроводу та індуктивність котушки. Діамагнетики (латунь, мідь) використовують тільки на високих частотах (десятки – сотні МГи). На відміну від феромагнетика під час їх введення індуктивність котушки зменшується.


а – броньова; б – тороїдальна

За низьких частот (до 1  $\kappa\Gamma u$ ) як магнітопроводи як правило використовують пермалої (залізонікелевий сплав). При цьому магнітопровід, як правило, тороїдальний, зібраний з тонких кілець ( $h = 0.002 \div 0.1 \text{ мм}$ ) або намотаний із стрічки тих самих товщин. На більш високих частотах (до декількох  $M\Gamma u$ ) широко використовуються ферити, причому їх марка залежить від діапазону робочих частот. На частотах, більших декількох  $M\Gamma u$  використовують котушки індуктивності, які мають тільки підстроювальні осердя або зовсім не мають їх.

Циклічне перемагнічування феромагнетика характеризується втратами енергії, які називаються втратами на гістерезис. Ці втрати виявляються за середніх та сильних полей. Втрати на гістерезис характеризуються коефіцієнтом  $\delta_r$ , який є важливою характеристикою магнітного матеріалу. Опір втрат на гістерезис дорівнює

$$R_{\rm Br} = \omega L_{\rm c} (\delta_{\rm r} H),$$

де  $L_c = \mu_c L$  – індуктивність котушки з осердям; L – індуктивність котушки без осердя;  $\mu_c$  – магнітна проникність;  $\mu_c = (B/H)\mu_0$ ; B – індукція магнітного поля,  $T\pi$ ;  $\mu_0 = 4\pi 10^{-7}$   $\Gamma h/M$  – магнітна стала; H – напруженість магнітного поля, A/M;  $H = Iw/I_{cr}$ , де I – струм через обмотку;  $I_{cr}$  – довжина осердя.

Величина *R*<sub>вг</sub> залежить від площі петлі гістерезису, об'єму осердя та частоти.



Рис. 2.15. Структура котушки індуктивності (втрати феромагнетика на вихрові струми)

Втрати на вихрові струми пов'язані з тим, що у листі завтовшки h магнітне поле  $H_1$  індукує вихрові струми  $I_8$  (рис. 2.15), які створюють поле  $H_2$ . У центрі листа  $H_1$  та  $H_2$  компенсуються, тому магнітний потік  $H_1$  концентрується біля поверхні, що призводить до зменшення магнітної проникності осердя  $\mu_c$ . Вихрові струми викликають втрати, які характеризуються коефіцієнтом  $\delta_8$  і розраховуються за формулою:

$$R_{\rm BB} = \omega L_{\rm c} \,\delta_{\rm B} f = \frac{L_{\rm c} \delta_{\rm B} \omega^2}{2\pi}.$$

Для зменшення вихрових струмів можна використовувати три методи:

1. Застосування магнітних матеріалів з високим питомим опором *ρ*. Такими матеріалами є ферити.

2. Застосування магнітних матеріалів у вигляді тонких шарів і стрічок, електрично ізольованих один від одного. Таким способом виготовляють осердя із сталі та залізонікелевих сплавів.

3. Використання порошкоподібних матеріалів, які складаються з провідних зерен, роз'єднаних діелектричним наповнювачем. Такими матеріалами є магнітодіелектрики.

Втрати на вихрові струми пропорційні квадрату частоти, обернено пропорційні питомому опору *ρ*. Для матеріалів з тонкого листа вони пропорційні квадрату товщини листа.

Втрати на магнітну післядію зумовлені мікровихровими струмами, що виникають під час росту доменів у ділянці початкового намагнічення. Вони оцінюються коефіцієнтом  $\delta_{\rm sr}$ :

$$R_{\rm BCT} = \omega L_{\rm C} \delta_{\rm BT}$$

Сумарні втрати в осерді оцінюються

$$R_{\rm B\,CT} = \omega L_{\rm c} (\delta_{\rm r} H + \delta_{\rm B} f + \delta_{\rm BT}), \qquad (2.3)$$

або

$$tg\,\delta_{\rm ct} = \frac{R_{\rm B\,ct}}{\omega\,L_{\rm c}} = \delta_{\rm F}H + \delta_{\rm B}f + \delta_{\rm Bt}\,.$$

Для котушок, які працюють у слабких полях, втрати на гістерезис малі.

Опір втрат в осерді розраховується за формулою (2.3), тому що для багатьох матеріалів потрібні дані та дані про сумарні втрати наводять у довідниках. Проте такий розрахунок неточний, тому що  $tg \delta_{ct}$  дуже залежить від частоти та інших параметрів, причому зростання  $tg \delta_{ct}$  дуже помітне. На рис. 2.16 наведено залежність  $tg \delta_{ct}$  від частоти f для двох видів феритів.



Рис. 2.16. Залежність сумарних втрат в осерді котушки індуктивності від частоти для двох видів феритів

Вища частота матеріалу вказується у технічних характеристиках матеріалу зазвичай за  $tg\delta = 0,1$ . Добротність дроселя визначається як

$$Q = \frac{1}{tg\delta} = \frac{\omega L_{\rm c}}{R_{\rm g\,cr} + R_{\rm BM}},$$

де  $R_{\rm BM}$  – опір втрат в обмотках.

Під час введення осердя  $Q_c$  росте за рахунок  $\mu_c$ . Проте з ростом частоти  $\mu_c$  зменшується, а  $R_{\rm BCT}$  збільшується так, що в решті решт добротність дроселя з осердям  $Q_c$  дорівнює добротності дроселя без осердя:  $Q_c = Q$ . Це означає, що на таких частотах введення осердя не дає позитивних результатів і слід застосовувати котушки індуктивності без осердя.

Всі магнітні матеріали розділяють на магнітом'які та магнітотверді. Магнітом'які матеріали мають вузьку петлю гістерезису (рис. 2.17а); вони володіють малим запасом магнітної енергії і легко перемагнічуються, магнітна проникність  $\mu$  у слабких та середніх полях велика. З магнітом'яких матералів виготовляють осердя дроселів та трансформаторів електронних вузлів. Магнітотверді матеріали мають широку петлю гістерезису (рис. 2.17б) та великий запас магнітної енергії. Їх використовують для виготовлення сталих магнітів.

За типом матеріалу магнітні матеріали поділяють на три типи: феромагнітні (електротехнічні сталі, пермалої), магнітодіелектрики, ферити.

Електротехнічні сталі мають петлю гістерезису (рис. 2.18а) з великим значенням індукції. Трансформаторна електротехнічна сталь легується кремнієм, який знижує втрати на гістерезис, збільшує  $\mu$  у слабких і середніх полях, знижує магнітострикцію, тобто зміну розмірів осердя під впливом магнітного поля, збільшує твердість, міцність на розтягування, проте надає сталі крихкість. Велике значення індукції *В* дозволяє використовувати електротехнічні сталі в потужних магнітних елементах.



**Рис. 2.17. Петлі гістерезиса:** а – магнітом'якіх матеріалів; б – магнітотвердих матеріалів



Рис. 2.18. Петлі гістерезиса: а – електротехнічні сталі; б, в – залізонікелеві сплави

Сталі випускають у вигляді тонкого листа: сталі E31 – E34 та E41 – E48 гарячого прокату, сталі E310 – E370 – холоднокатані, вони мають більш високі значення  $\mu$ . Друга цифра в марці сталі вказує ступінь легування. Сталі застосовуються на частотах 50  $\Gamma \mu$  (марки E310 – E330 з товщиною листа 0,35 – 0,5 *мм*) та 400  $\Gamma \mu$  (марки E340 – E370 з товщиною листа 0,05 – 0,35 *мм*). На більш високих частотах сталі використовувати не можна через зростання втрат на вихрові струми. Сталі тонше за 0,1 *мм* 

дуже дорогі, вони мають великі втрати на гістерезис. Магнітна проникність сталей зазвичай  $\mu = 6000 - 8000$ , але доходить до  $\mu = 200000$ .

Головні властивості електротехнічних сталей подані в табл. 2.5.

Листи електротехнічної сталі вкриті окалиною, яка має значний опір та міцність, достатню для локалізації вихрових струмів у межах одного листа. Механічна обробка погіршує магнітні властивості, тому після неї потрібен відпал із захистом від окиснення.

Таблиця 2.5

| i onobili briactiliboeti cheki porexili illin eraiten |         |             |                   |         |  |
|-------------------------------------------------------|---------|-------------|-------------------|---------|--|
| Manka                                                 | Товщина | Магнітна    | Питомі            | Иастота |  |
| тарка                                                 | листа,  | індукція,   | втрати,           |         |  |
| Class                                                 | мм      | Тл          | $BT/\kappa\Gamma$ | ΙЦ      |  |
| E31                                                   | 0,5     | 1,72 - 1,94 | 2,0-4,4           | 50      |  |
|                                                       | 0,35    | 1,46 - 1,92 | 1,6-3,6           | 50      |  |
| E42                                                   | 0,5     | 1,29 - 1,89 | 1,4 - 3,1         | 50      |  |
|                                                       | 0,35    | 1,29 - 1,89 | 1,2-2,8           | 50      |  |
| E310                                                  | 0,5     | 1,6-1,98    | 1,1-3,2           | 50      |  |
|                                                       | 0,35    | 1,65 - 1,98 | 0,8-2,5           | 50      |  |
| E340                                                  | 0,05    | 1,47 – 1,7  | 10-21             | 400     |  |
|                                                       | 0,15    | 1,47 – 1,7  | 10 - 23           | 400     |  |
| E360                                                  | 0,05    | 1,65 - 1,82 | 7,5 – 16          | 400     |  |
|                                                       | 0,15    | 1,65 - 1,82 | 8,0-19            | 400     |  |

| <b>T</b> •  | •               | •           |        |
|-------------|-----------------|-------------|--------|
| І ОЛОВНІ ВЛ | астивості елект | ротехнічних | сталей |

Залізонікелеві сплави (пермалої) мають більшу індукцію у слабких полях (рис. 2.18б,в), тобто вузьку та круту петлю гістерезису. Їх використовують у малогабаритних трансформаторах та імпульсних пристроях. Промисловість випускає 12 видів пермалоїв, які розділяють на 2 групи:

а) високонікелевий пермалой (нікелю 80%) має велике початкове  $\mu$  та високий питомий опір  $\rho$ , тому має малі втрати на вихрові струми. Тонкий пермалой марок 79HM та 80HXC може застосовуватися до частот 10—50 к $\Gamma \mu$ . Ці сорти мають  $\mu = (10-25) \cdot 10^3$ ;

б) низьколегований пермалой (нікелю до 50%) має менше  $\mu$ , але опір ще більший. Товщина листа до 0.02 – 0.04 *мм*. Марки 50НП та 65НП мають форму петлі гістерезису, близьку до прямокутної, що дозволяє ефективно використовувати їх у низці електронних вузлів як нелінійний елемент. У цих марок початкове  $\mu = 2000 - 3000$ , максимальне  $\mu = 18000$  і більше.

Пермалої намотуються у стрічкові осердя; для ізоляції шарів пермалой покривають оксидами алюмінію, хрому або кремнію. Матеріал чутливий до механічної обробки; для відновлення його магнітних властивостей потрібний відпал за температури 1000 – 2000 градусів із захистом від окиснення.

Магнітодіелектрики виготовляються на основі феромагнетиків у вигляді дрібнозернистого порошку, змішаного із шаром діелектрика (склоемалі, полістирол, фенолформальдегідні смоли тощо). Малі розміри зерен (1 – 100 мкм у діаметрі) забезпечують малі втрати на вихрові струми. Що менші розміри зерен, то менший *tg* , проте зменшується відсоток вмісту магнітного матеріалу в осерді та значення *µ*. Як феромагнітний порошок використовують карбонільне залізо – хімічно чисте залізо, яке одержують під час хімічного розкладу пентакарбонілу заліза Fe(CO) 5. Одержані на його основі магнітодіелектрики мають дуже малі втрати у широкому діапазоні частот. Крім того, як феромагнітний порошок використовують альсифер: сплав заліза, кремнію та алюмінію. Параметри альсиферу гірші, ніж у карбонільного заліза, але залежність µ від температури негативна, що дозволяє компенсувати температурну нестабільність індуктивності. Альсифер дешевше за карбонільне залізо. Головні властивості магнітодіелектриків наведено в табл. 2.6, де їх порівнюють з властивостями феритів.

Таблиця 2.6

|                       | Магнітна              | Втрати                            |                                           |                         | <b>TTTTTTTTTTTTT</b>             |
|-----------------------|-----------------------|-----------------------------------|-------------------------------------------|-------------------------|----------------------------------|
| Матеріал              | проникність,<br>$\mu$ | $\delta_{r} \cdot 10^{9},$<br>M/A | δ <sub>в</sub> ·10 <sup>9</sup> ,<br>1/Γų | $\delta_{n} \cdot 10^3$ | $\frac{TK\mu\cdot10^{-6}}{1/K},$ |
| Карбонільне<br>залізо | 0,5–21                | 1,25–4,6                          | 0,5–6,7                                   | 0,05–0,85               | -50 - +240                       |
| Альсифер              | 6–90                  | 3,6–90                            | 2-1000                                    | 0,4–3                   | -600 - +150                      |
| Ферити                | 100-10000             | 90-37500                          | 4-1500                                    | 5-50                    | +400 - +5000                     |

Головні властивості магнітодіелектриків

Магнітодіелектрики мають невелике значення  $\mu$ , але в них мінімальні втрати серед усіх магнітних матеріалів. Це дозволяє використовувати їх у мегагерцовому діапазоні.

Ферити також є високочастотним магнітним матеріалом, але вони перевищують магнітодіелектрики великим значенням  $\mu$  і мають малі втрати на вихрові струми. Ферити можна використовувати до мегагерцового діапазону частот. Малі втрати зумовлені високим питомим опором матеріалу, який є напівпровідником:  $\rho$  феритів у 1000000 разів більше, ніж у сталі або нікелю.

Хімічна формула феритів MeO·Fe<sub>2</sub>O<sub>3</sub>, де Me – символ двовалентного металу. Зустрічаються і більш складні структури феритів. Ферити виготовляють таким чином: спочатку вихідну сировину подрібнюють, потім формують у сталевих формах і проводять випалювання у печах. Ферити являють собою кераміку. Найбільш якісні ферити виготовляють не з окислів, а із солей металів: окисли відновлюються під час випалювання. Але такий спосіб виробництва більш складний. Під час випалювання ферити змінюють свої розміри, тому феритові осердя мають великий розкид лінійних параметрів, а механічній обробці (окрім шліфування та поліровки) ферити не піддаються, тому що кераміка – матеріал крихкий.

Випускаються магнітом'які та магнітотверді ферити. Перші одержують з окислів нікелю, марганцю, цинку, літію, міді. Найбільш поширені нікелево-цинкові, марганцево-цинкові та літієво-цинкові ферити. Головні властивості феритів наведено в табл. 2.7. Високочастотні ферити мають менші значення  $\mu$ .

Таблиця 2.7

| Вид фериту         | Магнітна проникність | Гранична               | Точка Кюрі, |
|--------------------|----------------------|------------------------|-------------|
|                    | 1                    | частота, 1 ц           | °C          |
| Нікелево-цинкові   |                      |                        |             |
| І група            | Більше 10000         | $10^{5}$               | 70 - 110    |
| II група           | 2000 - 6000          | $10^{6}$               | 120 - 200   |
| III група          | 1000 - 1600          | $10^{7}$               | 300 - 400   |
| IV група           | 100 - 150            | до 2 · 10 <sup>8</sup> | _           |
| Марганцево-цинкові | 5500 - 6000          | 10 <sup>5</sup>        | _           |
| Літієво-цинкові    | 3000 - 6000          | —                      | Більше 300  |

#### Головні властивості феритів

Складність структури феритів зумовлює нестабільність їх параметрів. Залежність  $\mu$  від температури велика (див. табл. 2.7). Крім того, феритам властиві випадкові зміни проникності  $\mu$  та величини  $TK\mu$  з часом. Що більше  $\mu$ , то менша їх стабільність. За потреби створення високостабільних магнітних елементів перевагу слід віддавати магнітодіелектрикам.

Для проведення електричних розрахунків використовують одну з еквівалентних схем, наведених на рис. 2.19а,б. У них враховано активний опір проводу  $r_{np}$ , індуктивність *L*, втрати у магнітопроводі  $R_{BCT}$  та ємність *C*. За допомогою еквівалентної ємності *C* враховують наявність міжвитковох ємностей, ємності виведень котушки, ємності окремих витків відносно навколишньої його арматури. Слід зазначити, що *L* та *L*',  $R_{BCT}$  та  $R'_{BCT}$  не дорівнюють одне одному. Тому ці параметри мають бути прив'язані до певної еквівалентної схеми.

Для зниження  $r_{np}$  обмотки котушок намагаються намотувати достатньо товстим проводом, застосовувати спеціальний багатожильний провід (літцендрат). Магнітопроводи та осердя вибирають з малими втратами на вихрові струми та гістерезис.



Рис. 2.19. Еквівалентні схеми феритів (а, б)

Для зменшення ємності котушки виготовляють секціонованими, за можливості розносять витки з максимальною різницею потенціалів, зменшують об'єм діелектрика в електричному полі котушки (наприклад, використовують каркаси зі спеціальними проточками), екрани розташовують далі від обмотки.

Температурні зміни індуктивності котушок без феромагнітних осердь порівняно невеликі і залежать від стабільності геометричних розмірів. За наявності феромагнітних осердь потрібно враховувати температурний коефіцієнт магнітної проникності, який у різних матеріалів лежить у межах 0,005 – 1 %/°С.

Одним з різновидів дроселів є реактор. Його головне призначення – забезпечити великий опір для змінних струмів і малий для постійних або низькочастотних струмів.

Реактори є низької та високої частоти. Перші використовуються у випрямних пристроях під час створення фільтрів для згладжування пульсацій. Їх застосовують у тих випадках, коли джерело живлення має віддавати великий струм (ампери – сотні ампер) та потрібно одержати малі пульсації постійної напруги. У магнітному колі магнітопроводу робиться повітряний проміжок  $h = 0.05 \div 0.1 \, mm$ . Наявність його запобігає насиченню постійним струмом магнітного кола, значення якого достатньо велике, тому що реактор вмикають послідовно з опором навантаження. Індуктивність та активний опір реакторів низької частоти розраховують, виходячи з параметрів, які потрібно одержати у джерела живлення. При цьому завжди потрібно знати значення постійного струму навантаження.

Реактори також використовуються у колах з імпульсними напругами та струмами як складові елементи коливальних *LC*-контурів або елементів, які обмежують швидкість зміни імпульсних струмів у схемі. Реактори низької частоти випускаються серійно. Їх позначення: Д1 – Д274 – реактори уніфіковані, радіоапаратурні; Д, Др – реактори фільтрів для побутової радіоапаратури. У низці випадків вони мають дві обмотки: головну та компенсаційну. Компенсаційна обмотка за потреби може з'єднуватися послідовно з головною узгоджено або зустрічно. За узгодженого з'єднання (початок компенсаційної з'єднаний з кінцем головної) індуктивність реактора збільшується, за зустрічного (кінці або початки з'єднані разом) – зменшується.

Реактори високої частоти використовують у високочастотних електронних колах, де пропускають струми тільки відносно низьких частот. Вони являють собою котушки індуктивності, намотані внавал або з певним кроком на діелектричний каркас. При цьому прагнуть, щоб їх ємність була мінімально можливою, а індуктивність – не менше потрібної.

Трансформатором називають статичний електромагнітний пристрій, який забезпечує перетворення параметрів змінних напруг та струмів. Трансформатори дозволяють: змінювати рівні та фазу напруг (струмів); узгоджувати опори джерела сигналу та навантаження; забезпечувати гальванічне розв'язування окремих кіл.

Зараз переважно застосовуються електромагнітні трансформатори, принцип дії яких грунтується на перетворенні енергії електричного поля в енергію магнітного поля і зворотному перетворенні останньої. Тим самим здійснюється передача електричної енергії з одного кола в друге. Такий трансформатор складається з феромагнітного магнітопроводу та розташованих на ньому обмоток. Обмотка, яка підмикається до первинної живильної мережі (джерела сигналу), називається первинною, а обмотки, до яких підмикаються кола навантаження, – вторинними.

Розрізняють силові трансформатори та сигнальні.

Силові трансформатори електронної апаратури – це трансформатори, призначені для перетворення напруги електричної мережі в напруги, потрібні для живлення електронних пристроїв.

трансформатори трансформатори Сигнальні \_ це малої потужності, призначені для чіткої передачі та перетворення електричних сигналів. Їх розділяють на вхідні (що забезпечують узгодження вхідних опорів електронних вузлів та джерел сигналу), вихідні (що забезпечують вихідних опорів електронних пристроїв узгодження 3 опорами навантажень) та імпульсні (що забезпечують перетворення та формування імпульсних сигналів).

Магнітопроводи трансформаторів є: стрижневі, броньові та тороїдальні (рис. 2.20).



Трансформатори із стрижневими магнітопроводами (рис. 2.20а) мають нерозгалужене магнітне коло, яке володіє відносно великим значенням потоку розсіяння та кращими умовами охолодження обмоток, тому що вони розташовані на різних стрижнях. Такі конструкції менш чутливі до зовнішніх магнітних полів у зв'язку з тим, що ЕРС завади, які наводяться в обох котушках, протилежні за знаком, тому частково або цілком знищуються. Указані особливості дають перевагу під час виготовлення трансформаторів великої потужності. Їх недоліки – великі потоки розсіяння та більші, ніж у броньових трансформаторів, масогабаритні показники.

Броньові трансформатори (рис. 2.20б) мають розгалужене магнітне коло. Обмотки розташовуються на середньому стрижні. Такі трансформатори відносять до найбільш простих та дешевих у виробництві. Недоліками їх є відносно висока чутливість до наводок, великий потік розсіяння та погане охолодження обмоток.

Трансформатори на тороїдальних осердях (рис. 2.20в) найбільш складні та дорогі. Перевагами їх є дуже мала чутливість до зовнішніх магнітних полів та мале значення потоку розсіяння. Обмотки у трансформаторах тороїдальної конструкції намотуються рівномірно вздовж всього тору, що дозволяє ще більше зменшити магнітні потоки розсіяння.

Магнітопроводи для трансформаторів виготовляють декількох типів. Броньові стрічкові: ШЛ – з найнижчою масою; ШЛМ – зі зменшеними втратами міді; ШЛО – зі збільшеною шириною вікна; ШЛП – з найменшим об'ємом; ШЛР – найменшої вартості; стрижневі стрічкові ПЛ: ПЛВ – з найменшою масою; – найменшої вартості; тороїдальні стрічкові з найменшою масою – ОЛ.

Головною особливістю використання трансформаторів у силовій електроніці є те, що в багатьох типах перетворювачів напруги та струми в обмотках трансформаторів мають несинусоїдну форму.

Залежно від схеми перетворювача, режиму його роботи та потужності різні параметри трансформатора виявляють значний вплив на

електромагнітні процеси, які перебігають в окремих колах схеми. Тому розглянемо параметри, які характеризують роботу трансформатора.

рис. 2.21а зображено магнітну Ha систему однофазного двообмоткового трансформатора, первинна  $w_1$  та вторинна  $w_2$  обмотки зв'язані між собою спільним магнітним потоком Фо, який замикається магнітопроводом. Через те, що просторове розміщення первинної та вторинної обмоток зазвичай різне, а магнітна провідність магнітопроводів реальних трансформаторів має обмежене значення, крім спільного магнітного потоку у кожній обмотці виникає додатковий потік, який буде зв'язаний тільки зі своєю обмоткою. Такий потік називається потоком розсіяння  $\Phi_{e}$ . Потоки розсіяння менші, що рівномірніше уздовж осердя і ближче одна до одної розташовані обмотки, а також чим вища магнітна проникність сталі. Порівняно зі спільним потоком Фо потоки розсіяння 



Рис. 2.21. Наведені:

а – магнітна система однофазного двообмоткового трансформатора;
 б – еквівалентна схема однофазного двообмоткового трансформатора

Еквівалентну схему після приведення обмоток трансформатора до кількості витків вторинної обмотки наведено на рис. 2.216. За таких умов параметри вторинної обмотки:  $r_2$  – активний опір,  $L_{s2}$  – індуктивність,

зумовлена потоком розсіяння вторинної обмотки і  $C_2$  – міжвиткова ємність вторинної обмотки, залишаються без зміни. Без зміни залишаються електричні параметри вторинної обмотки – ЕРС та струм. Зміняться тільки параметри первинної обмотки і величина підведеної змінної напруги U'.

Активний опір, індуктивність розсіяння та міжвиткова ємність приведеної первинної обмотки однофазного трансформатора

$$r_{1}^{'} = (\frac{w_{2}}{w_{1}})^{2} r_{1} = n^{2} r_{1}; \quad L_{s1}^{'} = (\frac{w_{2}}{w_{1}})^{2} L_{s1} = n^{2} L_{s1}; \quad C_{1}^{'} = C_{1} / n^{2},$$

де  $w_1$  та  $w_2$  – кількість витків первинної і вторинної обмоток трансформатора;  $n = w_2 / w_1$  – коефіцієнт трансформації;  $r_1$ ,  $L_{s1}$ ,  $C_1$  – активний опір, індуктивність розсіяння і міжвиткова ємність реальної (неприведеної) первинної обмотки.

Напруга на вхідних клемах приведеної первинної обмотки дорівнює за холостого ходу величині ЕРС вторинної обмотки

$$u_1' = \frac{w_2}{w_1} \cdot u_1 = e_2$$
.

Індуктивність  $L_0$  враховує струм намагнічення  $I_0$ , який потрібний для створення потоку  $\Phi_0$ . Опір  $r_0$  враховує втрати у магнітопроводі на гістерезис і вихрові струми.

Параметри елементів еквівалентної схеми визначаються зазвичай з дослідів холостого ходу і короткого замикання трансформатора.

Питомі енергетичні показники перетворювачів значною мірою визначаються габаритними розмірами і масою електромагнітних елементів, зокрема трансформаторів. Тому під час їх проектування важливо точно сформулювати вихідні дані: значення та форми струмів і напруг, частоти, перевищення температури відносно навколишнього середовища і т. інше. Важливішим фактором, що визначає масогабаритні показники трансформатора, є його робоча частота.

Так, наприклад, за синусоїдної форми напруги на обмотках трансформатора (або реактора) втрати в його магнітопроводі, виготовленому зі сталі або магнітних сплавів, визначаються за формулою:

$$P_c = A f^{3/2} B_m^2, (2.4)$$

де  $P_c$ - питомі втрати,  $Bm/cM^3$ ; f – частота перемагнічування,  $\Gamma u$ ;  $B_m$  – амплітуда магнітної індукції, Tn; А – емпіричний коефіцієнт, що характеризує питомі втрати для конкретного матеріалу.

Параметр *А* для найбільш поширених матеріалів має такі значення: 580 (електротехнічні сталі завтовшки 0,05 *мм*), 360 (сплав 50Н завтовшки 0,05 *мм*), 90 (сплав 80 НХС завтовшки 0,05 *мм*). Для феритів питомі втрати визначаються значенням тангенса кута втрат за формулою

$$P_{\rm c}' = \pi \cdot B_m^2 tg \,\delta \,/\,\mu_r, \qquad (2.5)$$

де  $\mu_r$  – відносна магнітна проникність.

Формули (2.4) і (2.5) справедливі для синусоїдної напруги. За несинусоїдної напруги питомі втрати зростають, що можна врахувати введенням коефіцієнта  $\gamma_{\mu}$ 

$$P_{\rm c}^{"} = \gamma_{\rm H} P_{\rm c}^{'},$$

де  $\gamma_{\rm H}$  – коефіцієнт, який визначається за розкладання періодичної функції у ряд Фур'є.

Втрати в міді обмоток за змінного струму будь-якої форми визначаються відомим співвідношенням

$$P_{\rm M}=I^2r_{\sim},$$

де *I* – діюче значення струму обмотки; *r* обмотках – еквівалентний опір обмотки.

З підвищенням частоти зростає вплив індуктивностей розсіяння  $L'_{s1}$  і  $L_{s2}$ , а також "паразитних" ємностей  $C'_1$  і  $C_2$  (див. рис. 2.21б).

Формули (2.4) і (2.5) приблизно визначають співвідношення між габаритними розмірами і потужністю трансформатора. Більш точні співвідношення враховують вплив частоти. Залежність об'єму магнітопроводу  $V_c$  трансформатора від його потужності  $S_{\tau p}$  і частоти визначається за формулою:

$$V_{\rm c} = \sqrt{A/k_{\rm M}} \frac{S_{\rm TP}}{\Delta T f^{1/4}}, \qquad (2.6)$$

де  $\Delta T$  – перевищення температури, °C;  $k_{\rm M}$  – коефіцієнт заповнення вікна магнітопроводу провідниковим матеріалом.

З (2.6) бачимо, що вище частота, то кращі питомі показники об'єму і маси трансформатора. Проте можливості підвищення частоти щодо цього не безмежні. Завжди існує гранична (критична) частота, перевищення якої не веде до подальшого зменшення об'єму електромагнітного трансформатора. Окрім втрат енергії в магнітопроводі потрібно враховувати також вплив індуктивностей розсіяння обмоток трансформатора, суттєво впливових на коефіцієнт передачі напруги на підвищеній частоті.

Для однофазних трансформаторів середньої потужності з врахуванням взаємозв'язку їх параметрів, які містять індуктивність розсіяння, значення граничної частоти може бути визначено з такого співвідношення:

$$f_{\rm rp} = \frac{1,75 \cdot 10^6}{Ak_{\rm p}} \sqrt{\frac{\Delta T}{S_{\rm \tau p}}}, \qquad (2.7)$$

де *k*<sub>р</sub> – коефіцієнт, що враховує спосіб різки магнітного матеріалу.

Якщо прийняти об'єм трансформатора на частоті  $f_0 = 50 \ \Gamma u$  і за перегріву на 50 °C за базове значення, то з урахуванням співвідношення (2.7) можна визначити, у скільки разів зменшиться об'єм трансформатора в разі збільшення робочої частоти

$$\frac{V_0}{V_{\rm rp}} = 23 (Ak_{\rm p} \sqrt{S_{\rm Tp}})^{-1/4}, \qquad (2.8)$$

де  $V_0$  і  $V_{rp}$  – об'єми магнітопроводів за  $f_0$  і  $f_{rp}$  відповідно.

З (2.8) бачимо, що максимальне зменшення об'єму трансформатора за збільшення робочої частоти зумовлено втратами в магнітопроводі, потужністю та допустимим перегрівом.

Для прикладу в табл. 2.8 наведено значення граничних частот для стрижневих (ПЛ) магнітопроводів різних марок.

Вплив частоти на об'єм магнітопроводів стрижневого типу для трансформаторів потужністю 2 кВт, виконаних з різних матеріалів, показано на рис. 2.22 (1 – сталь ЕЗ60А, 0,08 мм; 2 – сплав 50Н, 0,05 мм; 3 - сплав 80НХС; 4 - ферит 2500НМС). Згідно з наведеними залежностями граничного зменшення об'єму магнітопроводу незначно ступінь марки застосованого матеріалу. Суттєво змінюється залежно від змінюється лише абсолютне значення самого об'єму. Слід ще раз f<sub>го</sub> визначається опором індуктивностей зазначити, що значення розсіяння. Тому для збільшення fro слід уживати спеціальних заходів, які призводять до зменшення цих індуктивностей: секціонування обмоток, поліпшення конструкції тощо. Загалом ж визначальним фактором у об'ємі трансформатора є матеріал магнітопроводу. На підвищених частотах застосовують холоднокатані сталі з малими питомими втратами на перемагнічення. Що менша товщина стрічки, з якої виготовляють магнітопровід, то менші втрати від вихрових струмів і слабша залежність магнітної проникності від частоти. На частотах більших 20 кГи раціонально використовувати ферити, які мають високий питомий електричний опір струмам підвищеної частоти.

Таблиця 2.8

|                               | різних мар | ок                                  |                         |
|-------------------------------|------------|-------------------------------------|-------------------------|
| Матеріал                      | А          | Густота,<br><i>Г/см<sup>3</sup></i> | Гранична частота,<br>Гц |
| _                             |            |                                     | ПЛ                      |
| Сталь ЕЗ60А (товщина 0,08 мм) | 580        | 7,6                                 | 7230                    |
| Сплав 50Н                     | 360        | 8,2                                 | 8735                    |
| Сплав 80НХС                   | 90         | 8,2                                 | 27960                   |
| Ферит 2500НМС                 | 120        | 4                                   | 52420                   |

Значення граничних частот для стрижневих магнітопроводів різних марок



Рис. 2.22. Графік залежності об'єму магнітопроводів стрижневого типу від частоти

Перспективними електромагнітними матеріалами для силової електроніки є металеві сплави з аморфною структурою. Вони володіють високими магнітними механічними характеристиками, та забезпечують значні переваги перед традиційними матеріалами щодо поліпшення масогабаритних показників електромагнітних елементів. Особливо слід відзначити низькі втрати окремих марок аморфних сплавів на підвищених частотах (наприклад, сплав марки 24КНСР має питомі втрати 8 *Вт/кГ* за частоти 20 *кГц* та магнітної індукції 0,2 *Тл*). Проте високий рівень магнітних властивостей аморфних сигналів досягається після спеціальної термічної обробки в магнітному полі. Велика залежність магнітних властивостей від технології виготовлення стримує широке, серійне випробування аморфних сплавів.

Вищесказане багато в чому належить не тільки до трансформаторів, а й до реакторів. Об'єм реактора на підвищених частотах також зазвичай визначається втратами в магнітопроводі. З цієї точки зору за малих значень енергоємності реактора доцільно використовувати магнітодіелектрики, наприклад альсифери або ферити. Якщо ж енергоємність реактора велика, за малої потрібної індуктивності раціональним виявляється використання повітряних конструкцій (без магнітопроводу).

Сигнальні трансформатори, які забезпечують чітку передачу аналогових інформаційних сигналів, проектують таким чином, щоб внесені ними частотні та нелінійні спотворення не перевищували заданих за коефіцієнтів трансформації, потрібних для узгодження опорів джерел сигналів та навантажень. Частотні спотворення сигналу спостерігаються як у сфері низьких, так і високих частот. У сфері низьких частот вони зумовлені малим значенням опору індуктивності  $L_0$  (рис. 2.21б), внаслідок чого певна частина електричного струму, створеного вхідним сигналом, відгалужується до неї. У сфері високих частот частотні спотворення зумовлені наявністю в обмотках індуктивностей розсіяння  $L_s$ , електромагнітними втратами у магнітопроводі  $r_0$ , а також наявністю в обмоток та між обмотками паразитних ємностей *C*. Врахувати ємності достатньо складно через те, що вони мають розподілений характер і суттєво змінюються залежно від технології виготовлення обмоток. Але їх наявність потрібно враховувати.

Якщо трансформатор працює на достатньо високій частоті (вище сотень  $\kappa \Gamma \mu$ ), активний опір проводу обмотки збільшується через поверхневий ефект та ефект близькості. Для зменшення впливу частоти на активний опір обмоток їх намотують декількома скрученими і з'єднаними разом проводами (літцендратом). При цьому суттєво збільшується сумарна поверхня, якою тече електричний струм на підвищених частотах, і зменшується зміна активного опору обмоток з частотою (на високих частотах струм тече поверхнею, практично не потрапляючи в середину провідників).

Для зменшення власної ємності використовують конструктивні заходи, за допомогою яких зводять до мінімуму значення ємності між внутрішнім шаром обмотки і магнітопроводом і ємності між шарами обмоток. Зокрема, застосовують секціонування обмоток, спеціальні типи намоток, електростатичні екрани, раціональне заземлення та з'єднання кінців, діелектрики з малою величиною діелектричної проникності.

Нелінійні спотворення зумовлені тим, що індуктивність L<sub>0</sub> і опір

втрат  $l_0'$  залежать від значення магнітної індукції у магнітопроводі трансформатора:  $L_0 = f(B)$ ,  $r_0 = f(B)$ . Як результат співвідношення між опорами еквівалентної схеми змінюються залежно від рівня вхідного сигналу, а відповідно змінюється коефіцієнт трансформації трансформатора. Це призводить до спотворення форми вихідного сигналу (нелінійними спотвореннями).

*Імпульсними трансформаторами* (IT) називаються спеціальні типи сигнальних трансформаторів, призначені для трансформації або формування імпульсів напруги (струму) різної форми. Головною величиною, яка пред'являється до IT, є вимога малих або певних спотворень форми імпульсу. На рис. 2.23 показано типові спотворення форми прямокутного імпульсу, який передається через імпульсний трансформатор.

Збільшення тривалості  $t_{\phi}$  фронту імпульсу (швидкого наростання сигналу) зумовлено дією індуктивностей розсіяння  $L'_{s1}$ ,  $L_{s2}$  і ємностями  $C'_1$ ,  $C_2$  трансформатора.



Рис. 2.23. Типові спотворення форми прямокутного імпульсу, який передається через імпульсний трансформатор

Відносний спад  $\lambda = \Delta U_2 / U_{2m}$  вершини імпульсу пояснюється кінцевим значенням індуктивності намагнічення  $L_0$ .

Важливою особливістю роботи ІТ є те, що трансформовані імпульси є однополярними і тому магнітопровід перемагнічують частковим несиметричним гістерезисним циклом (рис. 2.24). У такому випадку він характеризується імпульсною магнітною проникністю  $\mu_i = \Delta B / H_m$ . З рис. 2.24 бачимо, що величина  $\mu_i$  може бути суттєво менше величини  $\mu = B_m / H_m$  внаслідок того, що  $\Delta B < B_m$ . Для збільшення імпульсної проникності  $\mu_i$ , яка визначає величину індуктивності імпульсного намагнічення L<sub>i</sub>, потрібно використовувати в IT осердя з малою залишковою магнітною індукцією В, і великою величиною індукції насичення В. Під час розрахунку ІТ потрібно також враховувати розмагнічувальну дію вихрових струмів. Урахування цього ефекту досягається заміною µ<sub>i</sub> на позірну магнітну проникність  $\mu_{\pi} < \mu_{\mu}$ . Меншій величині д відповідає і менша величина позірної індуктивності намагнічення L<sub>п</sub>. Для зменшення розмагнічувальних вихрових струмів у магнітопроводі потрібно зменшувати товщину пластин. За коротких імпульсів необхідна товщина пластин магнітопроводу може бути дуже малою (0,05 мм і менше). Зараз для трансформації імпульсів тривалістю  $t_i < 10^{-6} c$  за високих частот їх проходження в IT використовують осердя з фериту – матеріалу з дуже великим питомим опором і, отже, з дуже малими втратами на вихрові струми. Слід зазначити, що вихрові струми зменшують величину індуктивності намагнічення і збільшують теплові втрати в осерді.



Рис. 2.24. Несиметричний гістерезисний цикл перемагнічення магнітопроводу

Матеріал, габарити магнітопроводу і кількість витків мають забезпечувати одночасне виконання таких умов:

1) 
$$L_{n} \ge \frac{t_{i}R_{1}R_{2}}{(R_{1}+R_{2})\lambda}$$
,  
2)  $\Delta B \le (B_{s}-B_{r})$ ,  
 $\mu_{n} = \frac{\mu_{0} \mu_{n}w_{1}^{2}k_{c}S_{c}}{l}$ ,  $R_{1} = r_{1} + R_{r}$ ,

 $R_2 = (r_2 + R_{\rm H})/n^2$ ,  $n = w_2 / w_1$ (r<sub>1</sub>, r<sub>2</sub>, R<sub>г</sub>, R<sub>н</sub> – активні опори первинної і вторинної обмоток, джерела сигналу та навантаження; k<sub>c</sub> – коефіцієнт заповнення сталлю площини перерізу магнітопроводу S<sub>c</sub>, який має середню довжину магнітної силової лінії l<sub>c</sub>).

Перша вимога визначає допустимий спад вершини імпульсу, а друга забезпечує відсутність насичення осердя.

Через те, що величини L<sub>п</sub> та L<sub>s</sub> пропорційні квадрату кількості витків, але величина індуктивності  $L_s$  (на відміну від величини  $L_n$ ) не залежить від магнітної проникності µ<sub>п</sub>, в ІТ прагнуть використовувати матеріали з можливо більшою величиною  $\mu_n$ . Більша величина  $\mu_n$  дозволяє одержати необхідну величину L<sub>п</sub> за меншої кількості витків і виконати обмотування одношаровими, рівномірно розподіленими вздовж магнітопроводу.

Для зменшення величини власної ємності IT потрібно початки (кінці) одношарових обмоток наближати один до одного та віддаляти високовольтні обмотки від магнітопроводу. Бажано також залишати магнітопровід незаземленим.

Зазвичай в ІТ малої потужності використовують тороїдальні магнітопроводи з дуже малим магнітним полем розсіяння. В обчислювальній техніці широко використовуються імпульсні трансформатори на магнітопроводах з прямокутною петлею гістерезиса.

Повне vмовне позначення уніфікованих трансформаторів складається з літер, що вказують на його тип, і цифр, що характеризують головні параметри. Застосовують такі літерні позначення: ТА трансформатор живлення анодних кіл; ТН – трансформатор живлення розжарювальних кіл; TAH \_ трансформатор живлення анолнорозжарювальних кіл; ТПП – трансформатор живлення пристроїв на напівпровідникових приладах; ТС – трансформатор живлення побутової апаратури: ΤT – трансформатор живлення тороїдальний; TBT трансформатор вхілний лля транзисторних пристроїв: TOT \_ трансформатор пристроїв; вихідний для транзисторних TM трансформатор узгоджуючий малопотужний; ТИ – трансформатор імпульсний; ТИМ – трансформатор імпульсний малопотужний. Так, малопотужний трансформатор наприклад. живлення електронної апаратури, який може підмикатися до напруг 127: 220 В з частотою живильної мережі 50 Ги, має позначення ТА7-127/220-50.

В окремих випадках застосовуються безобмоткові трансформатори, в яких використовуються п'єзоефект. Такі трансформатори вигідно застосовувати під час одержання великого коефіцієнта трансформації *n* =10...1000 та малої потужності сигналу, що передається.

П'єзоефектом називають властивості деяких матеріалів змінювати свої геометричні розміри під впливом електричного поля або утворювати на гранях пов'язані різнойменні заряди за їх розтягу або стиску. П'єзоефект спостерігається в таких матеріалах, як кварц, сегнетова сіль, турмалін, титаніт барію, п'єзокераміка тощо.

П'єзотрансформатори складаються з п'єзоелемента з нанесеними на нього електродами і корпусу з контактами. Простіший п'єзотрансформатор має п'єзокерамічну пластину прямокутної форми, на яку методом впікання нанесені електроди із срібла (рис. 2.25; 1 – пластина із сегнетодіелектрика; 2, 3 – електроди).



Рис. 2.25. Схема простійшого п'єзотрансформатора (1 – пластина із сегнетодіелектрика; 2, 3 – електроди)

До однієї пари електродів підмикається вхідна напруга, яка утворює електричне поле в діелектрику. Як результат в п'єзоелементі виникають

коливання і відповідні ділянки його деформуються. На деформованих ділянках з'являється ЕРС, яка може бути знята за допомогою правильно розміщених електродів. Вибором параметрів п'єзоелемента, геометрії та розташування електродів можна одержати коефіцієнт трансформації в і більше. Такі трансформатори не володіють лекілька сотень широкосмуговістю і добре працюють на визначених частотах (рис. 2.26а). Закріплюючи п'єзоелемент у корпусі, вузли кріплення розташовують у амплітуди механічних міснях мінімальної коливань. Амплітудна характеристика п'єзотрансформатора нелінійність має CVTTEBV (рис. 2.26б). Тому він не може бути ефективно використаний для чіткого перетворення сигналу.



Рис. 2.26. Характеристикі п'єзотрансформатора: а – частотна; б – амплітудна

Проте, у колах, де не потребується особливої чіткості, а важливий лише високий коефіцієнт трансформації за малої вихідної потужності (до 5 *Bm*), вони можуть успішно конкурувати з трансформаторами електромагнітного типу.

Існує гранична напруженість електричного поля, перевищення якої призводить до перегріву п'єзоелемента, що знижує надійність п'єзотрансформатора. Тому припустиму напруженість слід обирати залежно від матеріалу і допустимого перегріву п'єзотрансформатора.

### Головні параметри дроселів

1. Номінальна індуктивність.

2. Допустиме відхилення індуктивності (різниця між граничним і номінальним значеннями).

3. Температурний коефіцієнт індуктивності  $TKL = \Delta L / (L \Delta T)$ .

4. Температурна нестабільність індуктивності (відносна зміна індуктивності, яка викликана зміною температури).

5. Температурний коефіцієнт добротності  $TK\mathcal{A} = \Delta Q / (Q\Delta T)$ .

6. Власна ємність дроселя (електрична ємність), яка становить з його індуктивністю резонансний контур, і виміряна на частоті власного резонансу.

7. Робочий діапазон температур (мінімальна і максимальна).

Для реакторів, які використовують у колах живлення, важливі: 1) струм підмагнічення  $I_0$ ; 2) індуктивність L; 3) опір обмотки реактора постійному струму.

## Головні параметри трансформаторів живлення

1. Номінальна напруга первинної обмотки U<sub>1</sub>.

2. Номінальний струм первинної обмотки I<sub>1</sub>.

3. Напруга вторинної обмотки U<sub>2</sub>.

4. Струм вторинної обмотки I2.

5. Напруга холостого ходу U<sub>0</sub> (напруга на розімкненій вторинній обмотці).

6. Номінальна потужність (сума потужностей вторинних обмоток).

7. Коефіцієнт трансформації.

8. Частота живлення.

Для низькочастотних вихідних трансформаторів також важливі: 1) смуга частот (обмежується нижньою  $f_{\rm H}$  і верхньою  $f_{\rm B}$  частотами робочого діапазону); 2) опір навантаження (зазвичай задається на середній частоті); 3) номінальна вихідна потужність; 4) коефіцієнт корисної дії. У сигнальних трансформаторів параметри задаються залежно від їх призначення.

Умовне позначення трансформаторів показано на рис. 2.27 (а – магнітопровід із сталі; б – магнітопровід з феромагнетика).



**Рис. 2.27. Умовне позначення трансформаторів:** а – магнітопровід із сталі; б – магнітопровід з феромагнетика

# КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

 Як підрозділяються резистори?
 Які характеристики мають змінні резистори?
 Назвіть параметри резисторів.
 Що таке терморезистор?
 Що таке варистор?
 Як розділяють конденсатори за видом діелектрика?
 Як визначається температурний коефіцієнт ємності?
 Шо таке вариконд? 9. Які параметри мають конденсатори? 10. Які магнітні елементи Ви знаєте? 11. Які матеріали застосовують для осердь магнітних елементів? 12. Які втрати виникають під час перемагнічення феромагнетиків? 13. Що таке дросель? 14. Що таке трансформатор і для чого він призначений? 15. Які є магнітопроводи трансформаторів? 16. Від чого залежать питомі показники трансформаторів? 17. На які види розділяють трансформатори? 18. Чим зумовлені частотні і нелінійні спотворення в сигнальних трансформаторах? 19. Які параметри впливають на форму імпульсів IT? 20. Що таке п'єзотрансформаторі 21. Назвіть головні параметри дроселів і трансформаторів.

# РОЗДІЛ З АНАЛОГОВІ ПІДСИЛЮВАЛЬНІ ПРИСТРОЇ НА ТРАНЗИСТОРАХ

## 3.1. Загальні властивості, класифікація та головні характеристики підсилювача

Електронним пілсилювачем пристрій. який називають використовується для підвищення потужності вхідного електричного сигналу. При цьому підсилення малопотужного вхідного сигналу досягається за рахунок енергії зовнішнього джерела живлення значно більшого рівня потужності. Будь-який підсилювач складається з активного підсилювального едемента, джереда живлення та пасивних кіл. Підсилювач можна розглядати як активний чотириполюсник (рис. 3.1), до вхідних затискачів (1,2) якого приєднується джерело вхідного сигналу у вигляді джерела напруги (рис. 3.1а) або джерела струму (рис.3.1б). Зовнішнє навантаження R, яке споживає енергію підсиленого сигналу, під'єднується до виходу підсилювача (затискачі 3, 4). Джерело вхідного сигналу навантажується вхідним опором підсилювача R<sub>ву</sub>, на якому виділяється потужність вхідного сигналу. Цей сигнал керується енергією джерела живлення значно більшого рівня потужності. Таким чином, використання активного керуючого елемента (наприклад, транзистора) та більш потужного джерела живлення дає можливість підсилювати потужність вхідного сигналу.

Як правило, один вхідний (2) та один вихідний (4) затискачі еквіпотенціальні, тому що з'єднані із спільною шиною, яка зветься «землею» або корпусом.

Для вхідного кола підсилювача з джерелом напруги (рис. 3.1a) можна записати:

$$U_{\rm BX} = E_{\rm g} \frac{R_{\rm BX}}{R_{\rm BX} + R_{\rm g}}.$$
 (3.1)

3 (3.1) випливає, що спад напруги на внутрішньому опорі  $R_{\rm g}$  джерела вхідного сигналу буде незначним, тобто  $U_{\rm BX} \approx E_{\rm g}$ , якщо виконується умова  $R_{\rm BX} >> R_{\rm g}$ .

Для вхідного кола підсилювача (рис.3.1б) маємо:

$$I_{\rm BX} = I_{\rm A} \frac{R_{\rm A}}{R_{\rm BX} + R_{\rm A}}.$$
 (3.2)

Якщо  $R_{g} >> R_{gx}$ , то весь струм джерела вхідного сигналу відгалужується у вхідний опір підсилювача. Отже, за великого вхідного опору підсилювача керування в навантаженні здійснюється джерелом напруги, а за малого  $R_{gx}$  – джерелом струму.



**Рис. 3.1. Схема підсилювача:** a - 3 джерелом напруги, 6 - 3 джерелом струму

Вихідне коло підсилювача також може бути джерелом напруги  $KU_{\text{вх}}$ (рис. 3.1a) або джерелом струму  $KI_{\text{вх}}$  (рис. 3.1б) з внутрішнім опором  $R_{\text{вих}}$  Ці джерела відображають властивості підсилювача, які характеризуються коефіцієнтом передачі (підсилення)  $K_{\text{п}}$ , що в першому випадку є коефіцієнтом підсилення напруги, а у другому – струму.

Всі електронні підсилювачі підвищують потужність. Але у низці випадків головним показником є підсилення напруги або струму. Тому підсилювачі поділяють на підсилювачі напруги, струму та потужності. Підсилювач напруги забезпечує на навантаженні задане значення вихідної напруги. У такому режимі підсилювач працює, якщо виконуються умови  $R_{\rm BX} >> R_{\rm g}$  та  $R_{\rm s} >> R_{\rm g}$ , що забезпечує відносно великі зміни напруги на навантаженні за невеликих змін струму у вхідному та вихідному колах. У режимі підсилення струму потрібно виконання умов  $R_{\rm BX} << R_{\rm g}$  та  $R_{\rm s} << R_{\rm s}$  та  $R_{\rm s} << R_{\rm s}$ 

За характером зміни у часі підсилювального сигналу розрізняють підсилювачі постійного та змінного струму. Підсилювачі постійного струму працюють за нижньої частоти  $f_{\rm H}=0$ . А підсилювачі змінного струму поділяються на підсилювачі низької та високої частоти.

Структура підсилювача визначається смугою частот робочого діапазону. За цією ознакою підсилювачі поділяють на вузькосмугові, для яких характерно відношення  $f_{\rm B}/f_{\rm H} < 1,1$  (підсилення у дуже вузькому діапазоні частот), та широкосмугові з  $f_{\rm B}/f_{\rm H}$ , яке досягає 100 і більше.

Залежно від форми підсилюваних сигналів розрізняють підсилювачі гармонічних (синусоїдних) та імпульсних сигналів. Оскільки імпульсні сигнали, наприклад, прямокутної форми, містять у собі широкий спектр частот, імпульсні підсилювачі належать до класу широкосмугових. Якщо підсилення одного каскаду недостатньо, то як навантаження  $R_{\mu}$ 

використовується вхідне коло другого підсилювального каскаду, вихід якого під'єднується до входу третього каскаду і т. інше. Підсилювач, що має кілька ступенів підсилення, називають багатокаскадним. Так, за структурою розрізняють однокаскадні та багатокаскадні підсилювачі, а за способом зв'язку між каскадами – підсилювачі з ємнісним, трансформаторним та гальванічним зв'язком.

Трансформаторний зв'язок використовується лише у кінцевих каскадах підсилення потужності для узгодження підсилювача з навантаженням.

За типом навантаження підсилювачі можна розділити на резистивні (аперіодичні) та резонансні (вибіркові).

Дедалі більше у підсилювальній техніці використовують операційні підсилювачі в інтегральному виконанні, які одночасно задовольняють багатьом названим вище умовам. Такі підсилювачі здебільшого підсилюють напругу і використовуються для підсилення сигналів як постійного, так і змінного струму в широкому діапазоні частот.

Роботу кожного підсилювача можна характеризувати різними експлуатаційними, кількісними та якісними показниками (вихідними параметрами).

Коефіцієнт підсилення. Коефіцієнтом підсилення називається відношення вихідної (напруги, струму, потужності) величини, яка характеризує рівень сигналу, до вхідної (напруги, струму, потужності). Чисельно він показує, наскільки сигнал на виході більше, ніж на вході.

Якщо розглядати підсилювач як чотириполюсник, який має комплексний коефіцієнт підсилення, то можна записати:

$$\underline{K} = \frac{\dot{A}_{\text{BUX}}}{\dot{A}_{\text{BX}}} = \frac{A_{\text{BUX}} e^{j\phi_{\text{BUX}}}}{A_{\text{BX}} e^{j\phi_{\text{BX}}}} = \frac{A_{\text{BHX}}}{A_{\text{BX}}} e^{j(\phi_{\text{BUX}} - \phi_{\text{BX}})} = K e^{j\phi}, \qquad (3.3)$$

де  $K = \frac{A_{BHX}}{A_{BX}}$  – модуль коефіцієнта підсилення ;  $\varphi = \varphi_{BHX} - \varphi_{BX}$  – фазовий зсув між вхідною та вихідною напругою або між вхідним та вихідним струмом.

Згідно з призначенням підсилювача розрізняють коефіцієнти підсилення за напругою  $\underline{K}_U$ , за струмом  $\underline{K}_I$  і за потужністю  $K_P$ :

$$\underline{K}_{U} = \frac{U_{\text{BHX}}}{U_{\text{BX}}}; \quad \underline{K} = \frac{I_{\text{BHX}}}{I_{\text{BX}}}; \quad K_{P} = \frac{P_{\text{BX}}}{P_{\text{BHX}}}.$$
(3.4)

Загальний коефіцієнт багатокаскадного підсилювача дорівнює добутку коефіцієнтів підсилення окремих каскадів:

$$\underline{K} = \underline{K}_1 \cdot \underline{K}_2 \cdot \dots \cdot \underline{K}_n = \prod_{i=1}^n \underline{K}_i .$$
(3.5)

Часто коефіцієнт підсилення виражають не у відносних, а в логарифмічних одиницях, тобто використовують не саме відносне число *к*, а його логарифм. Доцільність такого підходу зумовлена тим, що

органи почуття людини сприймають зростання сили зовнішніх подразників не за законом прямої пропорційності, а значно повільніше.

Ріст суб'єктивного сприйняття, як виявилося, відбувається приблизно пропорційно сигналу, що фактично сприймається,

$$\frac{S}{S_0} = A \lg(\frac{U}{U_0}),\tag{3.6}$$

де s — суб'єктивне сприйняття підсиленого сигналу ;  $S_0$  — те саме початкового сигналу; U — фактична амплітуда підсиленого сигналу ;  $U_0$  — те саме, початкового сигналу; A — коефіцієнт пропорційності.

Таким чином, якщо, наприклад, сила звуку збільшується в 100 разів, то суб'єктивне сприйняття збільшується приблизно в 2 рази (1g100 = 2).

Зараз прийняті два види логарифмічних одиниць: децибели та непери.

Коефіцієнт підсилення за потужністю в децибелах визначається формулою:

$$K_{P(\mu \overline{b})} = 10 \lg(\frac{P_{\text{BKX}}}{P_{\text{BKX}}}) = 10 \lg K_P$$
(3.7)

звідки

$$K_P = 10^{0,1K_{P(ab)}}$$
(3.8)

За  $K_{P(AE)} = 1 \, \text{д} E$  маємо  $K_P = 10^{0,1} \approx 1,26$ , тобто за коефіцієнта підсилення  $K_{P(AE)} = 1 \, \text{д} E$  потужність підсилюється в 1,26 разів.

Ураховуючи, що потужність *p* пропорційна *U*<sup>2</sup> або *I*<sup>2</sup>, коефіцієнти підсилення за напругою (струмом) визначаються за формулою:

$$K_{\rm gb} = 20 \lg K = 20 \lg (U_{\rm BHX} / U_{\rm BX}).$$
(3.9)

Яким буде коефіцієнт підсилення K у відносних одиницях, якщо в децибелах він дорівнює одиниці? Поклавши в (3.9)  $K_{\rm д \bar{b}} = 1$ , одержимо  $1 = 20 \, \text{lg } K$ ; lg K = 1/20 = 0.05, звідки  $K = 10^{0.05} = 1.12$ .

Отже, якщо коефіцієнт підсилення дорівнює одному децибелу, то напруга на виході більша, ніж на вході, в 1,12 разів.

3 (3.9) виходить також, що у загальному випадку  $\lg K = K_{\mu\nu} / 20 = 0.05 K_{\mu\nu}$ , звідки

$$K = 10^{0.05 K_{\rm AB}} \,. \tag{3.10}$$

Коефіцієнт підсилення з потужності в неперах визначається за формулою:

$$K_{P(\mathrm{H\pi})} = 0.5 \ln K_P,$$
 (3.11)

звідки

$$K_P = e^{2K_P({\rm H}\pi)} . (3.12)$$

Якщо  $K_{P(\text{Hn})} = 1 \text{ Hn}$ , то  $K_P = e^2 \approx 7,4$ , тобто за коефіцієнта підсилення  $K_{P(\text{Hn})} = 1 \text{ Hn}$  потужність підсилюється у 7,4 рази.

Коефіцієнт підсилення за напругою (струмом) у неперах визначається за формулою:

$$K_{\rm Hn} = \ln K , \qquad (3.13)$$

звідки

$$K = \exp K_{\rm Hn}, \qquad (3.14)$$

де exp(e) – основа натуральних логарифмів ( $e \approx 2,72$ ).

Якщо  $K_{\text{Hn}} = 1$ , то  $K = e \approx 2,72$ . Отже, коефіцієнт підсилення  $K_{\text{Hn}} = 1 \text{ Hn}$  відповідає підсиленню напруги (струму) в 2,72 рази.

Використання логарифмічних одиниць зручно ще й тим, що при цьому загальний коефіцієнт підсилення багатокаскадного підсилювача дорівнює

$$K_{\mu b} = K_{1\mu b} + K_{2\mu b} + \dots + K_{n\mu b} = \sum_{i=1}^{n} K_{i\mu b} .$$
(3.15)

Коефіцієнти підсилення одного й того самого підсилювача в децибелах і неперах зв'язані між собою співвідношенням:

$$\frac{K_{\rm AB}}{K_{\rm Hn}} = \frac{20 \log K}{\ln K} = \frac{20 \log K}{2,3 \log K} \approx 8,7, \qquad (3.16)$$

очевидно

$$\frac{K_{\rm Hn}}{K_{\rm gb}} = \frac{1}{8,7} = 0,115.$$
(3.17)

Головним якісним показником підсилювача є точність відтворення форми сигналу, що підсилюється. В ідеальному підсилювачі крива зміни напруги на виході має чітко повторювати форму кривої зміни напруги на вході. При цьому допускається деякий зсув у часі  $\Delta t$  між вхідною ( $U_{\text{вкх}}$ ) та вихідною ( $U_{\text{вих}}$ ) напругами, який дорівнює часу проходження сигналу через підсилювач. Умова неспотвореного підсилення може бути записана у вигляді

$$U_{\rm BHX}(t) = KU_{\rm BX}(t - \Delta t).$$
 (3.18)

Відхилення форми вихідного сигналу від форми вхідного сигналу називають спотвореннями. Спотворення є лінійними та нелінійними. Обидва види спотворень змінюють форму вихідного сигналу, але причини їх появи та методи компенсації різні.

**Нелінійні спотворення.** Нелінійні спотворення виявляються в тому, що за підсилення сигналу синусоїдної форми вихідний сигнал не є суто синусоїдним. У вихідному сигналі крім головної гармоніки, яка має частоту вхідного сигналу, з'являється низка вищих гармонік. У сигналі складної форми змінюється спектральний склад. Нелінійні спотворення виникають через наявність у підсилювачі елементів з нелінійними ВАХ. Цей тип спотворень зумовлений наявністю нелінійних ділянок характеристик (вхідних та вихідних) транзисторів, а також нелінійністю кривих намагнічування осердь трансформаторів зв'язку і т. інше.

Приклад виникнення нелінійних спотворень під час роботи транзистора з СЕ на нелінійній ділянці вхідної характеристики показаний на рис. 3.2. З графіка бачимо, що в разі подачі на базу напруги синусоїдної форми вхідний струм бази відрізняється від синусоїди (крива несиметрична відносно рівня  $I_{05}$ ).



### Рис. 3.2. Графік нелінійних спотворень вхідної характеристики БТ з СЕ

Виникнення нелінійних спотворень можливо показати аналітично, записавши для спрощення  $I_{\rm E} = f(U_{\rm EE})$  квадратичною залежністю

$$i_{\rm E} = \alpha U_{\rm EE}^2 = \alpha (U_{0\,\rm EE} + U_{\rm BX})^2$$
,

де  $U_{0 \text{ БЕ}}$  – напруга зміщення на базі транзистора;  $U_{\text{вх}}$  – миттєве значення напруги вхідного сигналу. Тоді

$$i_{\rm B} = \alpha \left( U_{0\,{\rm BE}} + U_{\rm Bm} \sin \omega t \right)^2 = \alpha U_{0\,{\rm BE}}^2 + 2\alpha U_{0\,{\rm BE}} U_{\rm Bm} \sin \omega t + \alpha U_{\rm Bm}^2 \sin^2 \omega t \,.$$

Позначивши  $\alpha U_{0 \text{ БЕ}}^2 = I_{0 \text{ Б}}$  (струм спокою бази),  $2\alpha U_{0 \text{ БЕ}} U_{\text{ Бm}} \sin \omega t = I_{\text{ Б1m}} \sin \omega t$ 

(перша гармоніка струму бази), розклавши третю складову  $\alpha U_{Em}^2 \sin^2 \omega t = \frac{\alpha U_{Em}^2}{2} - \frac{\alpha U_{Em}^2}{2} \cos 2\omega t$  та позначивши  $\frac{\alpha U_{Em}^2}{2} = \Delta I_{0E}$  (приріст струму спокою бази),  $\frac{\alpha U_{Em}^2}{2} \cos 2\omega t = I_{E2m} \cos 2\omega t$  (друга гармоніка струму бази), можна записати

$$i_{\rm b} = I_{0\rm b} + \Delta I_{0\rm b} + I_{\rm b1m} \sin \omega t - I_{\rm b2m} \cos \omega t .$$
 (3.19)

З (3.19) бачимо, що за апроксимації вхідної характеристики квадратичною залежністю на виході підсилювача з'являється додаткова складова сигналу з подвійною частотою вхідного сигналу.

За наявності нелінійних спотворень напруга або струм першої гармоніки є корисним підсиленим сигналом. Усі вищі гармоніки, починаючи з другої, є наслідком нелінійних спотворень. Рівень нелінійних спотворень чисельно оцінюється коефіцієнтом гармонік  $K_r$ ,

пропорційний потужності, яка розвивається вищими гармоніками. Якщо навантаженням підсилювача є суто активний опір, то

$$K_{\rm r} = \sqrt{\sum_{n=2}^{\infty} P_n / P_1} = \sqrt{\sum_{n=2}^{\infty} I_n^2 / I_1^2} = \sqrt{\sum_{n=2}^{\infty} U_n^2 / U_1^2} , \qquad (3.20)$$

де *P*<sub>1</sub>, *I*<sub>1</sub>, *U*<sub>1</sub> – потужність, струм та напруга першої гармоніки, *n* – номер гармоніки.

Під час оцінювання нелінійних спотворень у більшості випадків ураховують тільки другу та третю гармоніки, тому що більш високі гармоніки вихідного сигналу зазвичай мають малу потужність. У багатокаскадних підсилювачах загальний коефіцієнт нелінійних спотворень

$$K_{\rm r} = K_{\rm r1} + K_{\rm r2} + K_{\rm r3} + \dots + K_{\rm rm} = \sum_{i=1}^{m} K_{\rm ri} .$$
(3.21)

Нелінійні спотворення пов'язані лише з амплітудою вхідного сигналу і не пов'язані з його частотою. У багатокаскадних підсилювачах найбільші нелінійні спотворення зазвичай виникають у кінцевих каскадах, на вхід яких надходять сигнали з великою амплітудою. Що більше потужність, яку віддає підсилювач, то вище коефіцієнт нелінійних спотворень. Про наявність нелінійних спотворень у разі підсилення сигналу будь-якої форми та відомої амплітуди можна судити за ступенем відхилення *амплітудної характеристики підсилювача* – залежності  $U_{\text{вих}} = f(U_{\text{вх}})$  на деякій сталій частоті – від прямої лінії (рис. 3.3). Амплітудна характеристика не придатна для кількісного оцінювання і дозволяє лише приблизно визначити межі лінійності підсилення. У робочому діапазоні амплітуд вхідного сигналу  $U_{\text{вх mіл}} - U_{\text{вих mах}}$  амплітудна характеристика прямолінійна (відрізок аб), а кут її нахилу задається коефіцієнтом підсилення на цій частоті.



Рис. 3.3. Амплітудна характеристика підсилювача

Якщо вхідна напруга не перевищує значення  $U_{\rm sx\,min}$ , то напруга на виході підсилювача  $U_{\rm sux\,min}$  визначається напругою його власних шумів, які глушать корисний вхідний сигнал. Шуми підсилювача залежать, як правило, від шумів його активних та пасивних елементів. Їх причиною є пульсації напруги джерела живлення, теплові процеси, а також неоднорідність структури матеріалу елементів і нестабільність електричних процесів у часі.

За великих вхідних напруг ( $U_{\rm вx} > U_{\rm вx\,max}$ ) пропорційність між  $U_{\rm вих}$  та  $U_{\rm вx}$  порушується, оскільки немає пропорційної залежності між вхідним та вихідним струмами активного елемента підсилення — транзистора (див. рис. 3.2). Таким чином, можливість підсилювати максимальну та мінімальну напруги за умови, що кожному миттєвому значенню вхідної напруги відповідає пропорційне значення вихідної напруги (відрізок аб на рис. 3.3), відображає один з важливих показників підсилювача, який називається динамічним діапазоном. Кількісно динамічний діапазон оцінюється як

$$D = \frac{U_{\text{BX max}}}{U_{\text{BUX max}}},$$
 (3.22)

де  $U_{\text{вх max}}$  і  $U_{\text{вх min}}$  – вхідні напруги, за яких спотворення підсилювального сигналу і його розрізнення на фоні шумів лежать у допустимих межах.

**Лінійні спотворення** зумовлені як правило залежністю від частоти коефіцієнта передачі струму  $h_{21E}$  (або  $h_{21b}$ ) та реактивних опорів ємностей та індуктивностей, які є в схемі підсилювача. Рівень лінійних спотворень не залежить від амплітуди сигналу, що підсилюється, а залежить тільки від його частоти. Якщо на вхід підсилювача, коефіцієнт підсилення якого без урахування реактивних елементів дорівнює  $K_0$ , подати сигнал  $U_{\rm sx\,m}\cos\omega t$ , то амплітуда вихідного сигналу не буде дорівнювати очікуваної величини  $K_0U_{\rm sx\,m}$ . Крім того, вихідний сигнал зсувається за фазою відносно вхідного. У реальному підсилювачі вихідна напруга дорівнює:

$$U_{BUX m} = KU_{BX m} \cos(\omega t + \varphi),$$

де *к* – коефіцієнт підсилення з урахуванням реактивних елементів; <sub>ф</sub> – кут зсуву фаз між вихідним та вхідним сигналами.

Сигнали зі складним спектральним складом та складові різних частот будуть підсилюватися неоднаково. Різними будуть і кути зсуву фаз. Неоднакове підсилення складових різних частот та різні їх фазові зсуви на виході підсилювача називають частотними та фазовими спотвореннями.

Відповідно до (3.3) можна побудувати *амплітудно-фазову характеристику* підсилювача. На практиці прийнято окремо розглядати залежності від частоти модуля і аргументу коефіцієнта підсилення. За пілсилення гармонічних коливань головними характеристиками підсилювача є амплітудно-частотна (АЧХ) та фазочастотна (ФЧХ) характеристики. АЧХ являє собою графік залежності модуля коефіцієнта підсилення K від частоти f[K = F(f)], за якою оцінюють частотні спотворення підсилювача. Причини виникнення частотних спотворень розглянемо на прикладі пристрою, АЧХ якого наведено на рис. 3.4а. Припустимо, що на вході підсилювального пристрою діє сигнал, рівний сумі двох гармонік однакової амплітуди, причому  $\omega_2 = 2\omega_1$  (рис. 3.46). Згідно з наведеною АЧХ (рис. 3.4a)  $K_U(\omega_1) = 2K_U(\omega_2)$ . Тоді напруга на виході підсилювача має вигляд, наведений на рис. 3.4в. Порівняння сумарного вхідного  $U_{\text{вк 5}}$  та вихідного  $U_{\text{вих 5}}$  сигналів показує, що вони суттєво різні.



Рис. 3.4. Характеристики підсилювального пристрою: a – АЧХ, б – вхідний сигнал підсилювального пристрою, в – напруга на виході підсилювача

З наведених міркувань бачимо, що ідеальною (з точки зору відсутності частотних спотворень) є АЧХ, у якій для усіх частот, що підсилюються, виконується співвідношення  $K_U(\omega) = const [K_U(f) = const]$ , тобто АЧХ є горизонтальною прямою (пунктирна лінія на рис. 3.5). АЧХ реальних підсилювачів мають загин у верхніх та нижніх частотах.

Частотні спотворення, які вносить підсилювач на частоті f, враховує коефіцієнт частотних спотворень M, що дорівнює відношенню модулів коефіцієнтів підсилення на середній  $\kappa_0$  і цій робочій частотах,  $M = K_0 / K$ 



Рис.3.5. АЧХ (а, б) реальних підсилювачів

Для багатокаскадного підсилювача

$$M = M_1 \cdot M_2 \cdot ... \cdot M_n = \prod_{i=1}^n M_i .$$
 (3.23)

Величину частотних спотворень інколи оцінюють за відхиленням підсилення від величини *к*<sub>0</sub>, яке виражене в децибелах

$$\Delta K \left[ \mathbf{\overline{\mu}} \mathbf{\overline{B}} \right] = K \left[ \mathbf{\overline{\mu}} \mathbf{\overline{B}} \right] - K_0 \left[ \mathbf{\overline{\mu}} \mathbf{\overline{B}} \right].$$

Як правило, коефіцієнт частотних спотворень знаходять на граничних частотах  $f_{\rm B \ rp}$  та  $f_{\rm H \ rp}$  умовної смуги пропускання підсилювача, яка являє собою діапазон частот  $\Delta f = f_{\rm B \ rp} - f_{\rm H \ rp}$ , в межах якого зміна модуля коефіцієнта підсилення не перевищує заданої величини  $M_{\rm H} = K_0 / K_{\rm H}$ ;  $M_{\rm B} = K_0 / K_{\rm B}$ .

У різних типів підсилювачів величини  $M_{\rm H}$  та  $M_{\rm B}$  можуть бути як більше, так і менше одиниці, тому що коефіцієнт підсилення на декотрих частотах може бути або вище, або нижче коефіцієнта підсилення на середніх частотах. Відповідно і АЧХ матиме ділянки підняття або зменшення.

Як результат досліджень сприйняття частотних спотворень звукових сигналів слуховими органами людини встановлено, що якщо значення коефіцієнта частотних спотворень *м* знаходиться в межах 0,7 - 1,4 (це відповідає зміні цього значення на  $\pm 3$  дБ), то частотні спотворення практично не відчуваються.

За АЧХ можна визначити граничні частоти підсилювача. Граничними частотами  $f_{rp}$  (або  $\omega_{rp}$ ) називають ті частоти, на яких коефіцієнт підсилення відрізняється від коефіцієнта підсилення на середній частоті на задану величину. Граничними частотами прийнято вважати ті верхні ( $_{f_{\rm s},rp}$ ) та нижні ( $f_{\rm н},rp$ ) частоти, на яких коефіцієнт підсилення зменшується до рівня 0,707 за напругою ( $M = 1/\sqrt{2}$ ) і до рівня 0,5 за потужністю, тобто в обох випадках зменшується на здб. Фазові спотворення не впливають на спектральний склад та співвідношення амплітуд гармонічних складових складного сигналу, а викликають зміну його форми як результат різних фазових зсувів, які виникають в окремих складових сигналу після проходження через підсилювач, тобто через нерівномірність ФЧХ підсилювального пристрою (рис. 3.6а). Умовою ідеальності ФЧХ є умова незалежності фази від частоти сигналу, що підсилюється (штрихова лінія на рис. 3.6а), яка відповідно описується лінійною залежністю виду  $f(\omega) = const$ .

Проте умову незалежності фази від частоти на практиці тяжко забезпечити і ФЧХ має вигляд суцільної лінії на рис. З.ба. Розглянемо на прикладі природу виникнення фазових спотворень у підсилювальному каскаді. Припустимо, що як і у випадку амплітудних спотворень сигналу, що на вході підсилювального пристрою діє сигнал, рівний сумі двох гармонік, причому частоти цих сигналів відрізняються у 2 рази, тобто  $\omega_2 = 2\omega_1$  (див. рис. З.бб). Припустимо також, що фазовий зсув  $\Delta \varphi(\omega)$ , який вносить підсилювальний пристрій між частотами  $\omega_1$  та  $\omega_2$ , дорівнює  $\pi/2$ . Вид вихідного сигналу підсилювального пристрою за зроблених припущень показаний на рис. З.бв. Очевидно, що (як і у попередньому випадку) форми вхідного та вихідного сигналів суттєво різні.



Рис.3.6. Характеристики підсилювального пристрою: а – ФЧХ, б – вхідний сигнал підсилювального пристрою, в – напруга на виході підсилювача

Слід зазначити, що оскільки на практиці в підсилювальному пристрої використовуються тільки мінімально фазові ланки, між його АЧХ та ФЧХ існує однозначний взаємозв'язок. Тому розглянуті приклади є ідеалізованими і в реальному пристрої відокремити частотні спотворення від фазових неможливо: великим частотним спотворенням відповідають великі фазові спотворення, і навпаки. Вхідний та вихідний опори – важливіші параметри підсилювальних пристроїв. Їх значення потрібно враховувати за узгодження підсилювального пристрою як з джерелом вхідного сигналу (датчиком), так і з навантаженням. У загальному вигляді значення вхідного та вихідного опорів має комплексний характер і є функцією частоти. Остання залежність особливо важлива у випадку дії на вході підсилювального пристрою неперіодичного сигналу.

Вхідний та вихідний опори визначаються виразами

$$z_{\rm BX}(\omega) = U_{\rm BX}(\omega)/I_{\rm BX}(\omega) \quad \text{3a } R_{\rm H} = const; \qquad (3.24)$$

$$z_{\text{BUX}}(\omega) = \left[ U_{\text{BUX} x}(\omega) - U_{\text{BUX}}(\omega) \right] / I_{\text{BUX}}(\omega).$$
(3.25)

Часто на практиці цікавляться тільки активними складовими вхідного та вихідного опорів. У цьому випадку для них справедливі такі вирази:

$$R_{\rm bx} = (U_{\rm bx} / I_{\rm bx}) \quad 3a \quad R_{\rm h} = const;$$
$$R_{\rm bhx} = (U_{\rm bhx x} - U_{\rm bhx}) / I_{\rm bhx} = U_{\rm bhx x} / I_{\rm bhx k}$$

де  $U_{\text{вих x}}$  – напруга холостого ходу на виході підсилювача ( $R_{\text{H}} = \infty$ );  $I_{\text{вих к}}$  – струм короткого замикання ( $R_{\text{H}} = 0$ ).

**Вихідна потужність підсилювача** – це та частина потужності, яка може бути виділена в навантажувальному пристрої. У випадку активного навантаження вона дорівнює:

$$P_{\rm BUX} = I_{\rm BUX \ H}^2 R_{\rm H} = U_{\rm BUX}^2 G_{\rm H}$$

де  $G_{\rm H} = 1/R_{\rm H}$  — провідність навантажувального пристрою.

### Коефіцієнт корисної дії

$$\eta = P_{\text{вих}} / P_{3 \text{аг}}$$

де *P*<sub>заг</sub> – потужність, що споживається всіма колами підсилювача від усіх джерел живлення; *P*<sub>вих</sub> – корисна вихідна потужність підсилювача.

Перехідні характеристики являють собою залежність миттєвого значення вихідної напруги або струму від перепаду значень відповідного електричного параметра з нульовою тривалістю фронту на вході підсилювального пристрою. Ці характеристики використовують для визначення динамічних властивостей пристрою. Типовий вид перехідної характеристики підсилювача наведено на рис. 3.7. Чисельно за цією характеристикою підсилювача визначають два параметри: тривалість фронту  $t_{\phi}$  та перерегулювання вихідної напруги  $\Delta U_{\text{вих}}$ . Обидва параметри визначаються відносно нового усталеного значення вихідної напруги  $U_{\text{вих уст}}$ .



Рис. 3.7. Перехідна характеристика підсилювача

Типові функціональні каскади напівпровідникового підсилювача. Для одержання великих коефіцієнтів підсилення потрібно каскадне вмикання декількох підсилювачів, які забезпечують послідовне підсилення сигналу до потрібного значення. Каскадну схему підсилювача можна зобразити у вигляді трьох функціонально різних каскадів підсилення (рис. 3.8): попередній підсилювач (ПрП), проміжний підсилювач (ПмП) та вихідний підсилювач (ВП).



Рис. 3.8. Каскадна схема підсилювача

Попередній підсилювач забезпечує безпосередній зв'язок джерела сигналу та підсилювального пристрою. Тому важливіша вимога, якій він має відповідати, — мінімальне ослаблення вхідного сигналу. Для цього ПрП має мати великий вхідним опір  $R_{\rm sx}$ . Цей опір має бути суттєво більше опору  $R_{\rm a}$  джерела сигналу, тобто  $R_{\rm sx} >> R_{\rm a}$ . У цьому випадку зміна вхідної напруги підсилювача буде наближатися до ЕРС джерела в його вхідному колі. Головна вимога, яка пред'являється до ПрП – забезпечення найбільшого підсилення вхідного сигналу за мінімальних його спотворень.

Проміжний підсилювач виконує роль буферного каскаду між попереднім та вихідним підсилювачами. Головна його задача – узгодження виходу ПрП з входом ВП.

Вихідний підсилювач призначений для одержання на виході підсилювального пристрою потужності, яка забезпечує працездатність навантажувального пристрою, виконуючого визначені функції. Тому на відзнаку від ПрП та ПмП, вихідна потужність яких порівняно невелика, головним параметром ВП є к.к.д.

Транзисторні підсилювачі потужності, які застосовуються на практиці, класифікують на одно- та двотактні. Однотактні підсилювачі потужності використовують для роботи з навантажувальними пристроями, потужність яких становить одиниці ват. За великих значень потужності навантажувальних пристроїв застосовують двотактні ВП.

Наявність трьох різнотипних функціональних каскадів – попереднього, проміжного та вихідного – не є обов'язковим. Відомі електронні підсилювачі, в яких попередній та проміжний підсилювачі не мають явно виявлених розмежувальних ознак і поєднані в одному підсилювальному каскаді. Теж саме відносять до проміжного та вихідного підсилювачів, які також можна об'єднати. Нарешті, можливі схеми підсилювальних пристроїв з декількома підсилювачами одного типу і т. інше.

# 3.2. Частотні характеристики підсилювальних пристроїв

Елементи, які використовуються для побудови підсилювальних пристроїв, мають нелінійні характеристики, до того ж їх параметри залежать як від часу, так і від зовнішніх умов експлуатації. Тому математичний опис підсилювальних пристроїв досить громіздкий і базується на використанні систем нелінійних диференціальних рівнянь, параметри яких залежать від часу та різних зовнішніх збурювальних дій.

Проте у більшості практичних випадків цими залежностями можна знехтувати і з точки зору математичного опису розглядати підсилювальний пристрій як безперервну лінійну стаціонарну систему із зосередженими параметрами та детермінованим законом керування.

Безперервною називається система, в якій всі сигнали її пристроїв та об'єктів регулювання є безперервними функціями часу; лінійною – система, для якої справедливий принцип накладання (суперпозиції); стаціонарною – система, параметри та характеристики якої не залежать від часу. Детермінованим зветься закон керування, який припускає однозначний зв'язок між вхідною дією та відповідним значенням вихідного параметра.

Тоді для математичного опису підсилювального пристрою можна скористатися системою диференціальних рівнянь з сталими коефіцієнтами. У зв'язку з тим, що нас, як правило, цікавить реакція підсилювального пристрою на деяку вхідну дію, задана система диференціальних рівнянь може бути зведена до одного рівняння високого порядку виду:
$$a_{n} \frac{d^{n}}{dt^{n}} U_{BHX} + a_{n-1} \frac{d^{n-1}}{dt^{n-1}} U_{BHX} + \dots + a_{0} U_{BHX} =$$

$$= b_{m} \frac{d^{m}}{dt^{m}} U_{BX1} + b_{m-1} \frac{d^{m-1}}{dt^{m-1}} U_{BX1} + \dots + b_{0} U_{BX1} +$$

$$+ c_{l} \frac{d^{l}}{dt^{l}} U_{BX2} + c_{l-1} \frac{d^{l-1}}{dt^{l-1}} U_{BX2} + \dots + c_{0} U_{BX2} , \qquad (3.26)$$

де  $U_{\text{вх 1}}$  та  $U_{\text{вх 2}}$  – миттєві значення вхідних діянь, прикладених до різних входів підсилювального пристрою;  $a_i$ ,  $b_i$ ,  $c_i$  – сталі коефіцієнти, які містять суми та добутки параметрів підсилювального пристрою (наприклад, R, L, C).

Рівняння (3.26) можна зобразити в операторному вигляді, якщо позначити  $d^i / dt^i = p^i$ 

$$(a_n p^n + a_{n-1} p^{n-1} + \dots + a_0) U_{\text{BEX}} = (b_m p^m + b_{m-1} p^{m-1} + \dots + b_0) U_{\text{BX}} =$$
  
=  $(c_l p^l + c_{l-1} p^{l-1} + \dots + c_0) U_{\text{BX}}$ . (3.27)

Рівняння (3.27) дозволяє одержати передавальну функцію підсилювального пристрою за оберненою вхідною дією, під якою розуміють вираз:

$$W_{1}(p) = \frac{U_{\text{BMX}}}{U_{\text{BX}1}} = \frac{b_{m} \ p^{m} + b_{m-1} \ p^{m-1} + \dots + b_{0}}{a_{n} \ p^{n} + a_{n-1} \ p^{n-1} + \dots + a_{0}} \quad .$$
(3.28)

Отримавши  $W_1(p)$  припускається, що  $U_{вx2} = 0$ . Таке припущення справедливе, тому що ми припустили, що наш підсилювальний пристрій є лінійною системою, для якої справедливий принцип суперпозиції, тобто реакція на суму діянь дорівнює сумі реакцій на кожне окремо взяте діяння.

Передавальна функція за вхідним діянням U<sub>вх 2</sub> має вигляд:

$$W_2(p) = \frac{U_{\text{BHX}}}{U_{\text{BX}2}} = \frac{c_l \ p^l + c_{l-1} \ p^{l-1} + \dots + c_0}{a_n \ p^n + a_{n-1} \ p^{n-1} + \dots + a_0} \quad .$$
(3.29)

Використовуючи передавальні функції (3.28) та (3.29), рівняння (3.26) можна зобразити у вигляді:

$$U_{\rm BHX} = W_1(p) U_{\rm BX\,1} + W_2(p) U_{\rm BX\,2} \quad . \tag{3.30}$$

Одержані передавальні функції називаються передавальними функціями в операторній формі.

У зв'язку з тим, що поліном будь-якого ступеня завжди може бути зображений у вигляді додатка простих множників виду  $\alpha s^2 + \beta s + \gamma$  (будь-який з коефіцієнтів  $\alpha$ ,  $\beta$ ,  $\gamma$  у загальному випадку може дорівнювати нулю), передавальна функція підсилювального пристрою матиме вигляд:

$$\frac{\alpha_1 s^2 + \beta_1 s + \gamma_1}{\alpha_2 s^2 + \beta_2 s + \gamma_2} = \frac{N_1(s)}{N_2(s)} \quad . \tag{3.31}$$

Таким чином, опис будь-якого підсилювального пристрою може бути зведений до:

$$W(p) = \frac{\prod_{i=1}^{k} N_i(p)}{\prod_{\nu=1}^{f} N_{\nu}(p)} = \prod_{q=1}^{d} N_q(p) \quad .$$
(3.32)

Індекси k, f та d виразу (3.32) зв'язані з індексами m та n заданого диференціального рівняння підсилювального пристрою співвідношеннями:  $k \le m$ ;  $d \le f \le n$ .

З виразу (3.32) випливає, що передавальну функцію будь-якого виду можна уявити у вигляді додатка декількох елементарних передавальних функції, до того ж набір цих функції згідно з (3.31) буде обмеженим, тобто функція має стандартний вигляд. Якщо тепер кожній елементарній функції поставити до відповідності типову ланку, то будь-який підсилювальний пристрій може бути зображений у вигляді каскадного вмикання декількох типових ланок.

Передавальна функція підсилювального пристрою дозволяє легко визначити його амплітудно-фазову частотну характеристику (АФЧХ). Остання отримується шляхом заміни у виразах (3.28) та (3.29) оператора p на  $j\omega$ , де  $j = \sqrt{-1}$ , а  $\omega$  – кутова частота

$$W(p)\Big|_{p=j\omega} = W(j\omega) = P(\omega) + jQ(\omega) \quad , \tag{3.33}$$

де  $P(\omega)$  та  $Q(\omega)$  – відповідно дійсна та уявна частини передавальної функції, тобто  $P(\omega) = \operatorname{Re}[W(j\omega)], Q(\omega) = \operatorname{Im}[W(j\omega)].$ 

Зазвичай амплітудно-фазову частотну характеристику, побудовану в координатах *P* та *jQ* називають годографом системи (рис. 3.9). За виглядом годографа можна робити висновок про головні властивості системи.



Рис. 3.9. Годограф підсилювального пристрою

Проте на практиці більшого поширення одержали логарифмічні АЧХ та ФЧХ, побудовані у вигляді самостійних залежностей. Логарифмічною амплітудно-частотною характеристикою (ЛАЧХ) називається залежність виду:

$$K(\omega) = 20 \lg |W(j\omega)| = 20 \lg \sqrt{P^2(\omega) + Q^2(\omega)} .$$
(3.34)

Логарифмічною фазово-частотною характеристикою (ЛФЧХ) називається залежність:

$$\varphi(\omega) = \arg |W(j\omega)| = \operatorname{arctg} \left[ Q(\omega) / P(\omega) \right] . \tag{3.35}$$

Остання рівність справедлива у випадку, якщо  $\arg |W(j\omega)| \le \pi/2$ .

Нагадаємо, що для функцій комплексних змінних справедливі вирази:

$$K(\omega) = 20 \lg |W(j\omega)| = 20 \left[ \sum_{i=1}^{k} \lg |N_i(j\omega)| - \sum_{\nu=1}^{f} \lg |N_\nu(j\omega)| \right];$$
(3.36)

$$\arg |W(j\omega)| = \sum_{i=1}^{k} \operatorname{arctg} N_i(j\omega) - \sum_{\nu=1}^{f} \operatorname{arctg} N_\nu(j\omega).$$
(3.37)

Отже, оскільки передавальна функція підсилювального пристрою може бути подана у вигляді добутку елементарних співмножників, ЛАЧХ та ЛФЧХ будь-якого підсилювального пристрою можуть бути побудовані через ЛАЧХ та ЛФЧХ елементарних ланок їх алгебраїчним підсумовуванням.

Це відкриває широкі можливості для синтезу підсилювальних пристроїв за видом частотних характеристик. При цьому на практиці за побудови ЛАЧХ як правило користуються асимптотичними характеристиками, які зображають відрізки прямих ліній з нахилом *n* · 20 дб/дек, де *n* – будь-яке ціле число.

**Приклад 3.1.** Побудувати ЛАЧХ та ЛФЧХ підсилювального пристрою, наведеного на рис. 3.10.



Рис. 3.10. Схема підсилювального пристрою

Розв'я з ання. Схема рис. 3.10 складається з аперіодичної RC – ланки, на виході якої ввімкнений безінерційний підсилювач з коефіцієнтом передачі  $\kappa_0$ . Визначимо передавальну функцію, частотну та фазову характеристики наведеного кола. Для цього запишемо систему рівнянь, які характеризують поведінку цієї схеми:

$$u_{\text{вх}} = i_{R1}K_1 + u_c; \quad u_c = (1/C) \int i_c dt;$$
  

$$u_{R2} = i_{R2}R_2; \quad u_{\text{внх}} = K_0 U_{R2}.$$
  
Тоді за першим законом Кірхгофа  $i_{R1} = i_c + i_{R2}$  або  

$$i_{R1} = C(du_{R2} / dt) + u_{R2} / R_2 = (C/K_0) \cdot (du_{\text{внх}} / dt) + u_{\text{внх}} / (R_2K_0).$$

Підставивши одержаний вираз для стуму у вираз для вхідної напруги, одержимо

$$U_{\rm bx} = (R_1 / K_0) \cdot \left[ C(du_{\rm bhx} / dt) + u_{\rm bhx} / R_2 \right] + u_{\rm bhx} / K_0 .$$

Використовуючи (3.28), одержимо передавальну функцію схеми

$$W(p) = \frac{U_{\text{BHX}}(p)}{U_{\text{BX}}(p)} = \frac{K_0 R_2}{R_1 + R_2} \left/ \left( \frac{R_1 R_2 C}{R_1 + R_2} p + 1 \right),$$

a60 W(p) = K / (Tp + 1),

де  $K = K_0 R_2 / (R_1 + R_2)$  – коефіцієнт передачі кола;  $T = R_1 R_2 C / (R_1 + R_2)$  – стала часу кола. Для одержання частотних характеристик виконаємо заміну  $p = j\omega$ 

$$W(j\omega) = \frac{K}{Tp+1} = \frac{K(1-jT\omega)}{1+(T\omega)^2} = \frac{K}{1+(T\omega)^2} - j\frac{KT\omega}{1+(T\omega)^2} = P(\omega) + jQ(\omega)$$

або

$$P(\omega) = K / \left[ 1 + (T\omega)^2 \right];$$
  
$$Q(\omega) = K T\omega / \left[ 1 + (T\omega)^2 \right].$$

Визначимо модуль та фазу одержаної частотної характеристики

$$|W(j\omega)| = \sqrt{\frac{K^2}{\left[1 + (T\omega)^2\right]^2} + \frac{(KT\omega)^2}{\left[1 + (T\omega)^2\right]^2}} = \frac{K}{\sqrt{1 + (T\omega)^2}}$$
$$K(\omega) = 20 \lg |W(j\omega)| = 20 \lg K - 20 \lg \sqrt{1 + (T\omega)^2};$$
$$\varphi(\omega) = \operatorname{arctg}(-T\omega) = -\operatorname{arctg}(T\omega).$$

Одержані вирази дозволяють побудувати ЛАЧХ та ЛФЧХ схеми.

На практиці зазвичай не користуються безпосередньо одержаними виразами для амплітудної характеристики, а будують, як вже зазначалося раніше, асимптотичні характеристики, тобто будують кусково-лінійну апроксимацію.

За спрощеної побудови ЛАЧХ вводять такі припущення: якщо  $\omega T < 1$ , то  $\omega^2 T^2 <<1$  і цим членом можна знехтувати; якщо  $\omega T > 1$ , то нехтуємо одиницею, тому що вона значно менша члена  $\omega^2 T^2$ . Відповідно в діапазоні частот, де  $\omega < 1/T$ , коефіцієнт підсилення (дБ)

$$K(\omega) = 20 \lg K$$
 ,

а в діапазоні частот, де  $\omega > 1/T$   $K(\omega) = 20 \lg K - 20 \lg(\omega T)$ .

Таким чином, спрощена ЛАЧХ може бути зображена у вигляді двох прямолінійних відрізків асимптот (*a-b*) та (*b-c*) (рис. 3.11а). Частота  $\omega = 1/T$ , за якої відбувається зміна нахилу асимптотичної характеристики, називається частотою спряжіння або спряженою частотою.

На рис.3.11а наведено реальні та асимптотичні логарифмічні амплітудно-частотні характеристики схеми.

Нахил асимптоти характеристики  $_{K(\omega)}$  зазвичай визначається зміною значення  $_{K(\omega)}$  за збільшення частоти в 10 разів, тобто на декаду.

Отже, він показує на скільки децибел зміниться  $K(\omega)$  за зміни частоти в 10 разів. Для нашого випадку він становить:  $-20 \ dE \ /dek$ 

$$| K(\omega) | - | K(10\omega) | = -20 \lg 10 = -20 \partial B$$
.

За виконання умови  $\omega T = 1$ 

 $K(\omega) = 20 \lg K - 20 \lg \sqrt{2} = 20 \lg K - 3 \partial B$ .

Аналіз одержаних виразів показує, що найбільша розбіжність між реальною та асимптотичною характеристиками за частоти  $\omega = 1/T$  і становить 3  $\partial E$ .



Рис. 3.11. Характеристики підсилювального пристрою: а – реальна та асимптотичні ЛАЧХ, б – ЛФЧХ

Для побудови ЛФЧХ (рис. 3.11б) визначимо її характерні точки:

ДЛЯ  $\omega = 0$   $T\omega = 0$   $i \quad \varphi = arctg(0) = 0;$ 

ЯКЩО  $\omega \rightarrow \infty$ , TO  $\omega = -\arctan(\infty) = -\pi/2$ ;

ЯКЩО  $\omega = 1/T$ , TO  $\omega = -\arctan(1) = -\pi/4$ ;

Як бачимо з наведених обрахувань, на частоті  $\omega = 1/T$  зміна фази в колі досягає 45°, тобто половину свого максимального значення.

**Приклад 3.2.** Побудувати ЛАЧХ та ЛФЧХ для підсилювального пристрою, наведеного на рис. 3.12.



Рис. 3.12. Схема підсилювального пристрою

Розв'я з ання. Схема являє собою комбінацію пропорційної ( $R_1$  та  $R_2$ ) та диференційної (C та  $R_2$ ) ланок, на виході якої ввімкнений безінерційний підсилювач з коефіцієнтом передачі  $K_0$ . Запишемо систему диференціальних рівнянь, які характеризують поведінку кола.

За першим законом Кірхгофа маємо:  $i_{R2} = i_{R1} + i_c$  або  $u_{\text{вих}} / (R_2 K_0) = (u_{\text{вх}} - u_{\text{вих}}) / K_0 / R_1 + C d (u_{\text{вх}} - u_{\text{вих}}) / K_0 / dt$ .

Використовуючи (3.28), одержимо передавальну функцію схеми

$$W(p) = U_{\text{BHX}}(p) / U_{\text{BX}}(p) = K(T_1p+1) / T_2p+1),$$

де  $K = K_0 R_2 / (R_1 + R_2)$  — коефіцієнт передачі кола;  $T_1 = R_1 C$  та  $T_2 = R_1 R_2 C / (R_1 + R_2)$  — сталі часу RC — кола.

Для визначення ЛАЧХ та ЛФЧХ скористаємося (3.32) та (3.36). Тоді одержану передавальну функцію можна зобразити додатком двох функцій

$$W(p) = \frac{K}{(T_2 p + 1)} (T_1 p + 1) = W_1(p) W_2(p) .$$

ЛАЧХ та ЛФЧХ, які для першої ланки були одержані в попередньому прикладі.

Розглянемо характеристики другої ланки

$$\begin{split} W_2(j\omega) &= (j T_1 \omega + 1); \\ | W_2(j\omega) | &= \sqrt{P^2(\omega) + Q^2(\omega)} = \sqrt{1 + (T_1 \omega)^2}; \\ \varphi(\omega) &= arctg[Q(\omega) / P(\omega)] = arctg(T_1 \omega). \end{split}$$

Знаходимо характерні точки

$$\begin{split} & \omega \ T << 1 , \qquad K(\omega) = 20 \lg \sqrt{1 + (T_1 \omega)^2} = 20 \lg (1) = 0 ; \\ & \omega \ T >> 1 , \qquad K(\omega) = 20 \lg (\omega \ T_1) ; \\ & \omega \ T = 1 , \qquad K(\omega) = 3 \ \partial \mathcal{E} ; \\ & \omega = 0 , \qquad \varphi(\omega) = 0 ; \\ & \omega = \infty , \qquad \varphi(\omega) = \pi \ / 2 ; \\ & \omega = 1/T_1 , \qquad \varphi(\omega) = \pi \ / 4 . \end{split}$$

На рис. 3.13 наведено відповідну цьому випадку асимптотичну ЛАЧХ та ЛФЧХ.



Рис. 3.13. Характеристики підсилювального пристрою: а – асимптотична ЛАЧХ, б – асимптотична ЛФЧХ

Ця ланка має назву форсуючої або реальної диференційної ланки першого порядку.

Використовуючи (3.36) та (3.37), побудуємо сумарні ЛАЧХ та ЛФЧХ для схеми рис. 3.12. При цьому будемо вважати, що  $T_2 < T_1$ . Це припущення випливає з одержаних вище виразів для сталих часу  $T_1$  та  $T_2$ .

Побудовані таким чином ЛАЧХ та ЛФЧХ наведено на рис. 3.14.



Рис. 3.14. Характеристики підсилювального пристрою: а – сумарна ЛАЧХ, б – сумарна ЛФЧХ

Використовуючи викладену методику, можна легко побудувати ЛАЧХ та ЛФЧХ підсилювального пристрою довільної складності.

У загальному випадку методика побудови виглядає наступним чином:

a) записують рівняння, які пов'язують зміни напруг та струмів на елементах розглядуваної схеми (рівняння стану);

б) на основі одержаних рівнянь записують диференціальне рівняння високого порядку, яке пов'язує зміну сигналу на вході та виході пристрою. Порядок цього рівняння дорівнює кількості реактивних елементів, присутніх у схемі;

в) переходять до операторної форми запису одержаного рівняння та записують передавальну функцію відносно вхідної напруги;

г) одержану передавальну функцію розбивають на множники, які відповідають передавальним функціям елементарних ланок;

д) будують частотні характеристики елементарних ланок та їх підсумовуванням знаходять ЛАЧХ та ЛФЧХ пристрою.

На практиці питання підсумованих ЛАЧХ та ЛФЧХ може бути вирішене простіше: безпосередньо на схемі пристрою виділяють окремі типові локи та будують їх характеристики, які потім підсумовують.

Розглянутий підхід до одержання математичної моделі підсилювального пристрою дозволяє вирішити і зворотну задачу, тобто за

виглядом ЛАЧХ та ЛФЧХ побудувати структурну схему підсилювального пристрою. Реальні технічні характеристики підсилювального пристрою завжди однозначно пов'язані з виглядом його частотної характеристики, що відкриває широкі можливості для синтезу підсилювальних пристроїв з заданими властивостями.

Алгоритм синтезу в загальному випадку може бути зображений у вигляді:

a) за заданими властивостям підсилювального пристрою будують його ЛАЧХ ;

б) уявляють одержану ЛАЧХ як суму характеристик елементарних ланок;

в) ставлять до відповідності кожній визначеній елементарній характеристиці реальне коло або електронний вузол та визначають їх головні параметри;

г) об'єднуючи послідовно знайдені кола та електронні вузли, одержують повну схему електронного пристрою.

Слід визначити, що розглянута методика справедлива для пристроїв з односпрямованою передачею сигналу, тобто для пристроїв, в яких зміна параметрів таких ланок не має впливати на параметри попередніх ланок.

На основі зробленого зауваження можна сформулювати дві вимоги, які регламентують практичне застосування наведеної методики:

 Якщо в структуру підсилювального пристрою входять декілька ланок, які формують у одному частотному діапазоні різні нахили його підсумованої ЛАЧХ, то між цими ланками слід вставити блоки, які забезпечують односпрямованість передачі сигналу. У транзисторних підсилювачах роль таких блоків, як правило, виконують каскади на напівпровідникових приладах.

2. Безпосереднє каскадне з'єднання декількох ланок, формуючих різні ділянки нахилу підсумованої ЛАЧХ підсилювального пристрою, допустиме лише у випадку, якщо їх сталі часу істотно різняться. На практиці це означає, що нахили ЛАЧХ, які формуються безпосередньо послідовно з'єднаними ланками, не мають підсумовуватися.

**Приклад 3.3.** Спроектувати підсилювач низької частоти із смугою пропускання від 100  $\Gamma \mu$  до 5  $\kappa \Gamma \mu$  та коефіцієнтом підсилення 100. Спад частотної характеристики поза смугою пропускання  $\pm 20 \, \partial E \, / \, \partial e \kappa$ .

Розв'я зання. 1. Згідно із завданням ЛАЧХ проектованого підсилювального пристрою має мати вигляд, показаний на рис. 3.15:

$$\omega_{\rm H} = 2\pi f_{\rm H} = 200\pi$$
;  
 $\omega_{\rm B} = 2\pi f_{\rm B} = 10000\pi$ ;  
 $20 \lg K_0 = 40 \ \partial E$ .



Рис. 3.15. ЛАЧХ проектованого підсилювального пристрою

2. Одержана ЛАЧХ може бути розбита на декілька елементарних ланок, амплітудно-частотні характеристики яких показані на рис.3.16:

$$\begin{split} W_1(p) &= K_0 = 40 \; \partial S \; ; \\ W_2(p) &= T_1 p(T_1 p + 1) \; ; \\ W_3(p) &= 1/(T_2 p + 1) \; . \end{split}$$



Рис. 3.16. ЛАЧХ спроектованого підсилювального пристрою

3. Фізичною реалізацією  $W_1(j\omega)$  є ідеальна підсилювальна ланка з коефіцієнтом передачі  $K_0 = 100$ . Фізичною реалізацією  $W_2(j\omega)$  є ланка, яку показано на рис. 3.17. Це окремий випадок ланки, розглянутої в прикладі 3.2  $(R_1 = \infty)$ . Фізичною реалізацією  $W_3(j\omega)$  є ланка, розглянута в прикладі 3.1.



Рис. 3.17. Схема диференційної ланки

4. З урахуванням умов, наведених раніше, повна схема проектованого підсилювального пристрою має вигляд, показаний на рис. 3.18.



Рис. 3.18. Повна схема проектованого підсилювального пристрою

У табл. 3.1 наведено елементарні *RC*-ланки, як і найчастіше використовуються, та відповідні їм передавальні функції та ЛАЧХ.

Таблиця 3.1

| Ланка                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | W(p)                          | Зв'язок сталої<br>часу з<br>параметрами                                                                    | лачх                                                                                         |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|
| $u_{ac} \downarrow R_1 \downarrow u_{acc}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | $\frac{T_1p}{T_1p+1}$         | <i>T</i> <sub>1</sub> = <i>R</i> <sub>1</sub> <i>C</i> <sub>1</sub>                                        | K(ω)<br>0<br>-2005/0ex <sup>ω</sup>                                                          |
| $u_{\text{sx}} = \begin{bmatrix} R_2 & C_1 \\ C_1 & C_1 \\ R_1 \end{bmatrix} = \begin{bmatrix} U_{\text{stx}} \\ C_1 & C_1 \\ C_2 & C_1 \\ C_3 & C_1 \\ C_4 & C_1 \\ C_4$ | $\frac{T_1p}{T_2p+1}$         | $T_{I} = R_{I}C_{I}$ $T_{2} = (R_{1} + R_{2})C_{I}$ $K_{m} = \frac{R_{1}}{R_{1} + R_{2}}$                  | $K(\omega)^{\dagger} \frac{1/T_2}{0} \frac{1/T_2}{\sqrt{+20\partial 5/\partial g_K}} \delta$ |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | $K_0 \frac{T_1 p}{T_2 p + 1}$ | $K_{0} = \frac{R_{1}}{R_{1} + R_{2}}$ $T_{1} = R_{2}C_{1}$ $T_{2} = \frac{R_{1}R_{2}C_{1}}{R_{1} + R_{2}}$ | $K(\omega)^{4}$ $0$ $\frac{1/T_{2}1/T_{3}}{(2 + 2005/0ex)}$                                  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | $\frac{1}{T_1 p+1}$           | $T_1 = R_1 C_1$                                                                                            | K(ω)<br>0<br>-2005.0e                                                                        |
| $u_{ex}$ $R_{2}$ $C_{1}$ $u_{exc}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | $\frac{K_0}{T_1p+1}$          | $K_{0} = \frac{R_{2}}{R_{1} + R_{2}}$ $T_{1} = \frac{R_{1}R_{2}C_{1}}{R_{1} + R_{2}}$                      | K(ω)<br>0<br>- <u>[K<sub>0</sub>]</u><br>-2005/θex                                           |
| $u_{ee} \xrightarrow{R_1} u_{eux}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | $\frac{T_1p+1}{T_2p+1}$       | $T_{1} = R_{2}C_{1}$ $T_{2} = (R_{1} + R_{2})C_{1}$ $K_{-} = \frac{R_{2}}{R_{1} + R_{2}}$                  | K(w)<br>0<br>-2005/0ex                                                                       |

Реальні кола і відповідні їм передавальні функції і ЛАЧХ

### 3.3. Зворотний зв'язок у підсилювачах

Зворотним зв'язком (33) у підсилювачах називають явище передачі сигналу з вихідного кола у вхідне. Кола, якими подається сигнал зворотного зв'язку, називають колами зворотного зв'язку. Структурну схему підсилювача із зворотним зв'язком наведено на рис. 3.19. У ньому вихідний сигнал підсилювача (у вигляді напруги  $u_{\text{вих}}$  або струму  $i_{\text{вих}}$ ) через коло зворотного зв'язку  $\beta$  частково або повністю подається до схеми порівняння. У ній відбувається віднімання (або додавання) вхідного сигналу  $u_{\text{вх}}$  або  $i_{\text{вх}}$  та сигналу ЗЗ  $u_{33}$  або  $i_{33}$ . Як результат цього на вхід підсилювача надходить сигнал, який дорівнює різниці або сумі вхідного сигналу та сигналу зворотного зв'язку.



Рис. 3.19. Структурна схема підсилювача із зворотним зв'язком

Залежно від цього відповідно розрізняють негативний та позитивний зворотні зв'язки.

Замкнутий контур, утворений під'єднанням до підсилювача кола зворотного зв'язку, називають петлею зворотного зв'язку.

Місцевим зворотним зв'язком (місцевою петлею зворотного зв'язку) прийнято називати 33, який охоплює окремі каскади або частини підсилювача, а загальним зворотним зв'язком – такий 33, який охоплює весь підсилювач.

Усі види зворотного зв'язку надто змінюють властивості підсилювального пристрою, тому вони широко використовуються для керованої зміни його параметрів.

Зворотний зв'язок називається негативним, якщо фази вхідного сигналу підсилювача і сигналу зворотного зв'язку відрізняються на кут  $\pi$ . У такому випадку для структурної схеми підсилювача з зворотним зв'язком (рис. 3.19) можна записати:

$$u_{\rm BHX} = K_0 u_{\rm BX \, CYM} ;$$

 $u_{\rm bx\, cym} = u_{\rm bx\, 0} - u_{33} = u_{\rm bx\, 0} - \beta u U_{\rm bux}$  ,

де <sub>в</sub> – коефіцієнт передачі кола зворотного зв'язку.

Тоді

$$K_{\rm H3} = U_{\rm BHX} / U_{\rm BX0} = K_0 / (1 + \beta K_0).$$
(3.38)

Введення негативного зворотного зв'язку зменшує коефіцієнт підсилення підсилювача. Це виявляється в зменшенні нахилу його передаточної характеристики (рис. 3.20).



Рис. 3.20. Передавальна характеристика підсилювача із зворотним зв'язком

Зворотний зв'язок називається позитивним, якщо фаза вхідного сигналу підсилювача і сигналу зворотного зв'язку збігаються. У такому випадку для структурної схеми (рис. 3.19) можна записати

$$u_{\text{BX CYM}} = u_{\text{BX 0}} + \beta u_{\text{BUX}}$$

Звілси

$$K_{\Pi 33} = u_{BMX} / u_{BX0} = K_0 / (1 - \beta K_0)$$
(3.39)

Одержаний вираз показує, що введення в підсилювач позитивного зворотного зв'язку збільшує коефіцієнт підсилення. Це означає збільшення нахилу передавальної характеристики підсилювача (рис. 3.20). За  $\beta = 1/K_0 K_{\Pi 33} = \infty$ . За подальшого збільшення  $\beta$ ,  $K_{\Pi 33}$  стає негативним, що означає одержання на передавальній характеристиці підсилювача ділянки з від'ємним нахилом. Передавальна характеристика при цьому припиняє бути однозначною і коливання на виході підсилювача будуть навіть за відсутності вхідного сигналу, розвиваючись від малих Пілсилювач флуктуарних шумових сигналів. самозбуджується, перетворюючись у генератор електричних коливань. Для підсилювача такий режим роботи є неприпустимим.



Введення будь-якого зворотного зв'язку призводить до обертання його передавальної характеристики відносно початку координат (див. рис. 3.20).

Залежно від способу одержання сигналу зворотного зв'язку розрізняють зворотний зв'язок за напругою, коли сигнал зворотного зв'язку пропорційний вихідній напрузі підсилювача (рис. 3.21а); зворотний зв'язок за струмом, коли сигнал зворотного зв'язку пропорційний струму вихідного кола (рис. 3.21б, сигнал знімається з датчика струму  $r_{nc}$ ).

За способом ведення у вхідне коло сигналу зворотного зв'язку розрізняють послідовну та паралельну схеми введення зворотного зв'язку.

Для одержання послідовного зворотного зв'язку сигнал з виходу підсилювача вводиться послідовно з джерелом вхідної напруги (рис. 3.22а). У такому випадку на вході підсилювача виконується алгебраїчне підсумовування напруг:

$$u_{\rm BX\,\Pi} = u_{\rm BX} + u_{33}$$
.

Для одержання паралельного зворотного зв'язку сигнал з виходу підсилювача вводиться паралельно джерелу вхідної напруги (рис. 3.226). У такому випадку на вході підсилювача виконується алгебраїчне підсумовування струмів

$$i_{\rm BX \, II} = i_{\rm BX} + i_{33}$$
.

Як ланка передачі сигналу зворотного зв'язку можуть бути використані як лінійні, так і нелінійні елементи. Це дозволяє змінювати властивості підсилювача тільки для заданих значень вхідного сигналу.

Всі перелічені особливості розкривають широкі можливості використання кіл зворотного зв'язку для спрямованої зміни властивостей підсилювального пристрою.



**Рис. 3.22. Схема підсилювача:** а – з послідовним зворотним зв'язком, б – з паралельним зворотним зв'язком

Конкретний знак вхідного сигналу підсилювача залежить від того, який (позитивний чи негативний) зворотний зв'язок вводиться в пристрій. Можливі комбіновані способи як зняття, так і введення сигналу зворотного зв'язку. Проте через протилежну дію на властивості підсилювального пристрою такі способи на практиці використовуються дуже рідко.

Відповідно до викладеного можна виділити чотири головні типи кіл зворотного зв'язку:

послідовний зворотний зв'язок за вихідною напругою;

послідовний зворотний зв'язок за вихідним струмом;

паралельний зворотний зв'язок за вихідною напругою;

паралельний зворотний зв'язок за вихідним струмом.

Кожний з указаних типів може здійснювати як позитивний, так і негативний зворотні зв'язки.

У загальному випадку значення коефіцієнта передачі кола зворотного зв'язку може як залежати, так і не залежати від частоти сигналу. Згідно з цим розрізняють частотно-залежний (інерційний) та частотно-незалежний зворотні зв'язки. Застосування частотно-залежних кіл зворотного зв'язку дозволяє змінювати властивості підсилювального пристрою тільки в потрібному діапазоні частот.

# 3.4. Вплив кола зворотного зв'язку на головні характеристики підсилювального пристрою

Коефіцієнт підсилення. У реальних підсилювальних пристроях коефіцієнт підсилення (передачі) залежить як від параметрів використаних елементів, так і від умов експлуатації: зміни температури навколишнього середовища, зміни напруги живлення, старіння елементів або їх заміни під час ремонту і т. інше.

Раніше було показано, що введення негативного зворотного зв'язку (H33) призводить до зниження коефіцієнта підсилення (див. 3.38), а введення позитивного зворотного зв'язку (П33) – збільшує  $\kappa$  (див. 3.39). Проаналізуємо, як буде змінюватися відносний коефіцієнт підсилення підсилювача з 33. Для цього продиференціюємо вираз (3.38), враховуючи, що у загальному випадку змінюється і коефіцієнт зворотного зв'язку  $\beta$ , і коефіцієнт підсилення підсилювача  $\kappa$ 

$$dK_{\rm H33} = \frac{dK(1+K\beta) - K\beta \, dK - K^2 d\beta}{(1+K\beta)^2} = \frac{1}{(1+K\beta)^2} \, dK - \frac{K^2}{(1+K\beta)^2} \, d\beta$$
(3.40)

Відносну зміну коефіцієнта підсилення одержимо, якщо поділимо обидві частини виразу (3.40) на (3.38)

$$dK_{\rm H33} = \frac{1}{(1+K\beta)^2} \frac{dK}{K} - \frac{K\beta}{(1+K\beta)} \frac{d\beta}{\beta},$$
 (3.41)

або

$$\delta K_{\rm H33} = \delta K \frac{1}{1+K\beta} - \delta \beta \frac{K\beta}{1+K\beta} , \qquad (3.42)$$

де δ*K*<sub>H33</sub> та δ*K* – відносні зміни коефіцієнта підсилення пристроїв з негативним зворотним зв'язком і без нього; δβ – відносна зміна коефіцієнта передачі кола H33.

Величину (1 + кв) називають глибиною зворотного зв'язку.

Таким чином, відносна зміна коефіцієнта підсилення підсилювача, охопленого H33, яка викликана відносною зміною коефіцієнта підсилення самого підсилювача [див. першу складову виразу (3.42)], зменшується в (1+ кβ) раз.

Нестабільність коефіцієнта підсилення пристрою з H33 залежить і від нестабільності коефіцієнта передачі самого кола H33 [див. другу складову виразу (3.42)]. Знак мінус у виразі (3.42) показує, що збільшення  $\beta$  веде до зниження  $K_{H33}$ .

Слід зазначити, що за глибоких НЗЗ, тобто під час виконання умови  $\kappa\beta >> 1$ , нестабільність коефіцієнта передачі підсилювача визначається тільки нестабільністю елементів його кола зворотного зв'язку  $\delta K_{H33} \approx -\delta\beta$ .

За аналогією для відносної зміни коефіцієнта передачі підсилювача з ПЗЗ можна одержати такий вираз

$$\delta K_{\Pi 33} = \delta K \frac{1}{1 - K\beta} + \delta \beta \frac{K\beta}{1 - K\beta} \quad . \tag{3.43}$$

Одержаний вираз показує, що відносна зміна коефіцієнта передачі підсилювача з ПЗЗ за інших рівних умов завжди більше, ніж у первинного підсилювача. При цьому знак  $\delta K_{\Pi 33}$  залежить від конкретного значення коефіцієнта передачі кола ПЗЗ.

Смуга підсилювальних частот. Введення кола H33 завжди розширює смугу підсилювальних частот підсилювача. Покажемо сказане на прикладі підсилювача, передавальна характеристика якого має вид:

$$W(p) = K / (T_1 p + 1)$$

Охопимо такий підсилювач частотнозалежним колом H33 з коефіцієнтом передачі в . Тоді передавальна функція підсилювача з H33 матиме вигляд:

$$W_{\rm H33}(p) = \left[ K / (T_1 p + 1) \right] / \left[ 1 + K\beta / K / (T_1 p + 1) \right] = K_{\rm H33} / \left\{ \left[ T_1 / (1 + K\beta) \right] p + 1 \right\}$$

За визначенням смугу пропускання підсилювача визначають за рівнем зниження його коефіцієнта передачі в  $\sqrt{2}$  разів, тобто на з<sub>д</sub>Б. Для заданої передавальної функції цьому спаду відповідала частота  $1/T_1$ . Після введення НЗЗ ця частота згідно з одержаною передавальною функцією більша в  $(1 + K\beta)$  раз, ніж до введення НЗЗ

$$f_{\rm BH33} = f_{\rm B} (1 + K\beta) \,. \tag{3.44}$$

Логарифмічну амплітудно-частотну характеристику з H33 наведено на рис. 3.23.

Припустимо, що заданий підсилювач охоплений колом H33, глибина якого(1 + *к*<sub>β</sub>) = 10. Тоді *к*<sub>нзз</sub> = *к*/10, тобто коефіцієнт підсилення

зменшився на 20 дБ. При цьому нове значення верхньої частоти смуги пропускання збільшилося в 10 разів ( $f_{вH33} = 10$ ). Отже, нова АЧХ може бути одержана зміщенням донизу горизонтальної ділянки заданої характеристики на величину 20  $lg(1 + K\beta)$ , тобто на 20 дБ. При цьому частота спряжіння (верхня частота смуги пропускання) буде знаходитися на нахиленій ділянці характеристики заданого підсилювача.



Рис. 3.23. Логарифмічна АЧХ підсилювача з НЗЗ

Фізично одержане розширення смуги пропускання можна пояснити таким чином. Як було показано раніше, зниження коефіцієнта підсилення підсилювача з колом НЗЗ пов'язано з зменшенням реального значення його вхідної напруги  $u_{\text{вх сум}} = u_{\text{вх 0}} - \beta u_{\text{внх}}$  (див. рис. 3.19). Викликане збільшенням частоти зменшення власного значення *к* призводить до зменшення вихідної напруги підсилювача. Проте при цьому знижується і абсолютне значення напруги зворотного зв'язку  $u_{33} = Ku_{\text{внх}}$ . Останнє, за сталості вхідної напруги  $u_{\text{вх 0}}$  збільшує реальне значення вхідної напруги підсилювача  $u_{\text{вх сум}}$  і, отже, збільшує його вхідну напругу. Таким чином, до якоїсь частоти зменшення *к* супроводжується збільшенням  $u_{\text{вх сум}}$ , що забезпечує як сталість вихідної напруги, так і  $K_{\text{H33}}$  підсилювача.

Такий самий висновок можна зробити і безпосередньо з виразу  $K_{H33} \approx 1/\beta$ . До того часу, поки  $\kappa\beta >> 1$ ,  $K_{H33} \approx 1/\beta$  і не залежить від абсолютного значення  $\kappa$ .

Якщо в прикладі замінити коло НЗЗ на ПЗЗ, то смуга підсилюваних частот підсилювача зменшиться:

 $W_{\Pi 33}(p) = \left[ K / (T_1 p + 1) \right] / \left[ 1 - K\beta / (T_1 p + 1) \right] = K_{\Pi 33} / \left\{ \left[ T_1 / (1 - K\beta) \right] p + 1 \right\}$ 

або

$$f_{\rm B\,II33} = f_{\rm B} \,(1 - K\beta) \,. \tag{3.45}$$

При цьому частотну характеристику підсилювача з ПЗЗ можна одержати зміщенням угору горизонтальної ділянки заданої характеристики на величину 20 lg(1 – *К*β) дБ. Нове значення верхньої частоти пропускання підсилювача *f*<sub>вПЗЗ</sub> визначиться перетинанням нової горизонтальної ділянки з продовженням асимптоти з нахилом – 20 дБ/дек (рис. 3.24). Таким

чином, за введення ПЗЗ смуга пропускання підсилювача звужується у (1-кв) разів.



Рис. 3.24. Логарифмічна АЧХ підсилювача з ПЗЗ

**Нелінійні спотворення.** Введення у підсилювальний пристрій кола НЗЗ знижує як коефіцієнт нелінійних спотворень підсилювача, так і вплив на його вихідний сигнал зовнішніх завад.

Якщо припустити, що підсилювач є лінійною системою, можна сказати, що напруга будь-якої гармоніки на його виході незалежно від природи її виникнення складається з власної напруги цієї гармоніки та напруги такої самої гармоніки, яка пройшла через коло НЗЗ і повторно через підсилювач. Отже, для будь-якої гармоніки сигналу на виході підсилювача можна записати

$$U_{im\,\text{H33}} = U_{1m} - U_{1m\,\text{H33}} K\beta$$
,

звідки

$$U_{1m\,{\rm H}33} = U_{1m} \, / (1 + K\beta \,) \, . \label{eq:U1m}$$

Отже, будь-який сигнал, який з'явився на виході підсилювача, незалежно від природи його виникнення буде зменшений у (1 + к β) разів.

Якщо підставити одержане співвідношення в (3.20), одержимо

$$K_{\rm r\,H33} = \sqrt{U_{2m}^2 / (1 + K\beta)^2 + U_{3m}^2 / (1 + K\beta)^2 + \dots} / U_{1m},$$

або

$$K_{\Gamma H33} = K_{\Gamma} / (1 + K\beta). \tag{3.46}$$

За введення в підсилювач кола ПЗЗ його нелінійні спотворення зростають

$$K_{\Gamma H33} = K_{\Gamma} / (1 - K\beta) . \tag{3.47}$$

Зростає також і вплив на вихідний сигнал підсилювача різних зовнішніх завад, таких як напруга наводження, фон змінного струму і т. інше.

**Приклад 3.4.** Підсилювач низької частоти, виконаний на основі інтегрального підсилювача постійного струму типу КР1407УД2, має

 $K_{r} = 0,1$ . Визначити значення  $K_{rH33}$  за умови, що після введення кола НЗЗ  $K_{rH33} = 100$ . Задане значення  $K = 50 \cdot 10^3$ .

Розв'язання. 1. Глибина НЗЗ підсилювача згідно з (3.38) дорівнює

$$1 + K\beta = K / K_{H33} = 50 \cdot 10^3 / 100 = 500$$
.

2. Коефіцієнт нелінійних спотворень згідно з (3.46) дорівнює

 $K_{\Gamma H33} = K_{\Gamma} / (1 + K\beta) = 0.1 / 500 = 2 \cdot 10^{-4}$ .

Вхідний опір. Зміна вхідного опору підсилювача, охопленого колом зворотного зв'язку, залежить тільки від способу його введення у вхідне коло пристрою і не залежить від того, яким чином цей сигнал одержаний.

Вхідне коло підсилювача, охопленого послідовним НЗЗ, показане на рис. 3.25. Згідно з рисунком для вхідного опору підсилювача можна записати:

$$\underline{Z}_{BX H33} = \dot{U}_{JW} / \dot{I}_{BX} = (\dot{U}_{BX} + \dot{U}_{H33}) / \dot{I}_{BX} = (\dot{U}_{BX} / \dot{I}_{BX}) (1 + \dot{U}_{H33} / \dot{U}_{BX});$$
  
$$\dot{U}_{H33} = \dot{U}_{BX} K\beta;$$
  
$$\underline{Z}_{BX H33} = \underline{Z}_{BX} (1 + K\beta), \qquad (3.48)$$

де  $\underline{Z}_{BX} = \dot{U}_{BX} / \dot{I}_{BX}$  – вхідний опір підсилювача без кола НЗЗ.

Введення у підсилювач послідовного H33 у глибину H33 разів збільшує його вхідний опір. Фізично цей факт можна пояснити таким чином. У разі введення послідовного H33 на вході підсилювача діє різниця напруг  $\dot{U}_{,\rm dx} - \dot{U}_{\rm H33}$ , що за заданих параметрів джерела вхідного сигналу призводить до фактичного зменшення його струму. Дійсно  $\dot{I}_{,\rm dx} = \dot{I}_{,\rm bx} = (\dot{E}_{,\rm dx} - \dot{U}_{,\rm dx}) / \underline{Z}_{,\rm dx}$ . За збільшення  $\dot{U}_{\rm H33}$  значення  $\dot{I}_{,\rm dx}$  зменшується, що еквівалентно збільшенню вхідного опору підсилювача  $\underline{Z}_{\rm avH33}$ .

Введення ПЗЗ докорінно змінює ситуацію. Напруга позитивного зворотного зв'язку, додаючись до напруги джерела вхідного сигналу, призводить до збільшення вхідного струму, що еквівалентно зменшенню вхідного опору

$$\underline{Z}_{\text{BX H33}} = \underline{Z}_{\text{BX}} \left( 1 - K\beta \right). \tag{3.49}$$

Очевидно, що за значення  $\beta = 1/K$  вхідний опір підсилювача стає нульовим, а за  $\beta > 1/K$  – негативним. Фізично це означає, що напруга зворотного зв'язку стає більше безпосередньо вхідної напруги підсилювача та  $U_{,\alpha\kappa}$  (напруга на виведеннях джерела вхідного сигналу) змінює знак на протилежний. Природно це супроводжується подальшим збільшенням струму  $i_{nx} = (\dot{E}_{,n\kappa} + \dot{U}_{,n\kappa}) / \underline{Z}_{,n\kappa}$ .

Розглянемо, як змінюється вхідний опір підсилювача під час введення кола паралельного НЗЗ. Для цього звернемося до рис. 3.26. Очевидно, що за паралельного ЗЗ у вхідному колі підсилювача відбувається підсумовування струмів джерела вхідного сигналу та зворотного зв'язку

$$\dot{I}_{BX} = \dot{I}_{ДW} + \dot{I}_{33}$$
.

У випадку НЗЗ до резистора кола зворотного зв'язку  $\underline{Z}_{H33}$  прикладена сума напруг  $\dot{U}_{BX} + \dot{U}_{BHX}$  і струм  $\dot{I}_{33}$  змінює знак. Отже, для вхідного опору підсилювача можна записати:

$$\underline{\underline{Z}}_{\text{BX} H33} = \underline{U}_{\text{BX}} / \underline{I}_{\text{BX}} ;$$

$$\dot{I}_{\text{JJW}} = \dot{I}_{\text{BX}} + \dot{I}_{\text{H33}} = \underline{U}_{\text{BX}} / \underline{\underline{Z}}_{\text{BX}} + (\underline{U}_{\text{BX}} + \underline{U}_{\text{BHX}}) / \underline{\underline{Z}}_{\text{H33}} =$$

$$= \underline{U}_{\text{BX}} / \underline{\underline{Z}}_{\text{BX}} + \underline{U}_{\text{BX}} (1 + K) / \underline{\underline{Z}}_{\text{H33}} = \underline{U}_{\text{BX}} [\underline{\underline{Z}}_{\text{BX}} (1 + K) + \underline{\underline{Z}}_{\text{H33}}] / \underline{\underline{Z}}_{\text{BX}} \underline{\underline{Z}}_{\text{H33}}$$



Рис. 3.25. Схема вхідного кола підсилювача, охопленого послідовним НЗЗ



Рис. 3.26. Схема вхідного коло підсилювача, охопленого паралельним НЗЗ

Тоді

$$\underline{Z}_{\text{BX H33}} = \underline{Z}_{\text{BX}} \underline{Z}_{\text{H33}} / [\underline{Z}_{\text{BX}} (1+K) + \underline{Z}_{\text{H33}}].$$
(3.50)

Отже, введення кола паралельного H33 зменшує вхідний опір підсилювального пристрою. Фізично це можна пояснити тим, що введення паралельного H33 фактично збільшує струм, який відбирається від джерела вхідної напруги за рахунок струму, який тече в колі H33.

Вхідний опір для аналогічного підсилювача з ПЗЗ

$$\underline{Z}_{\text{BX}\Pi33} = \underline{Z}_{\text{BX}} \underline{Z}_{\Pi33} / [\underline{Z}_{\text{BX}} (1-K) + \underline{Z}_{\Pi33}].$$
(3.51)

З виразу (3.51) випливає, що однозначної відповіді на питання, як впливає введення паралельного ПЗЗ на вхідний опір підсилювача, немає. Цей вплив залежить від конкретного співвідношення параметрів підсилювача в колі ПЗЗ. Так за K = 1  $\underline{Z}_{BK}\Pi_{33} = \underline{Z}_{BK}$ . При  $\underline{Z}_{BK}(1-K) \rightarrow -\underline{Z}_{\Pi_{33}}$ маємо  $\underline{Z}_{BK}\Pi_{33} \rightarrow \infty$ , а за  $\underline{Z}_{BK}(1-K) < -\underline{Z}_{\Pi_{33}}$ , вхідний опір  $\underline{Z}_{BK}\Pi_{33}$  стає негативним, до того ж збільшення K призводить до зменшення модуля  $\underline{Z}_{BK}\Pi_{33}$ .

На закінчення слід зазначити, що ПЗЗ в підсилювачах, як правило, не використовується, а використовується лише в генераторах електричних сигналів та спеціальних електричних пристроях (наприклад, у деяких типах компараторів).

Вихідний опір підсилювального пристрою, охопленого колом зворотного зв'язку, залежить тільки від способу зняття сигналу зворотного зв'язку і не залежить від того, яким чином цей сигнал введений в його вхідне коло.

Розглянемо спочатку випадок введення кола НЗЗ за напругою (рис. 3.27).

$$\underline{Z}_{\text{BHX H33}} = \Delta \dot{U}_{\text{BHX}} / \Delta \dot{I}_{\text{BHX}};$$
$$\Delta \dot{U}_{\text{BHX}} = \Delta \dot{U}_{\Pi} - \Delta \dot{I}_{\text{BHX}} \underline{Z}_{\text{BHX}};$$
$$\Delta \dot{U}_{\Pi} = K \Delta \dot{U}_{\text{BX}} = K (1 - \beta \Delta \dot{U}_{\text{BHX}})$$

або  $\Delta \dot{U}_{\text{вих}} = -\Delta \dot{I}_{\text{вих}} \underline{Z}_{\text{вих}} / (1 + K\beta)$ .



Рис. 3.27. Схема підсилювача з колом НЗЗ по напрузі



Рис. 3.28. Схема підсилювача з колом НЗЗ за вихідним струмом

Знак мінус в одержаному виразі говорить про те, що позитивні прирости струму навантаження  $\Delta I_{вих}$  викликають протилежні за знаком зміни вихідної напруги підсилювача. Іншими словами, вихідна характеристика підсилювача має спадний характер.

З урахуванням викладеного одержимо

$$\underline{Z}_{\text{BHX} H33} = \Delta \dot{U}_{\text{BHX}} / \Delta \dot{I}_{\text{BHX}} = \underline{Z}_{\text{BHX}} / (1 + K\beta).$$
(3.52)

З (3.52) бачимо, що використовуючи НЗЗ за вихідною напругою, вихідний опір зменшується в (1+ кв) разів.

Такий самий висновок легко зробити з розглядання самого принципу H33 за напругою.

Будь-який H33 прагне підтримати незмінним значення того параметра, який використовується для одержання сигналу зворотного зв'язку. Тому H33 за вихідною напругою за дії зовнішніх збурювань, зокрема, зміни вихідного струму, прагне підтримувати незмінним значення вихідної напруги підсилювача. Це еквівалентно зменшенню його вихідного опору.

Для випадку кола ПЗЗ за вихідною напругою одержимо

$$\underline{Z}_{sux\Pi33} = \underline{Z}_{sux} / (1 - K\beta).$$
(3.53)

За збільшення коефіцієнта передачі кола ПЗЗ вихідний опір спочатку збільшується, прагнучи до нескінченості, а за  $\beta > 1/K$  змінює знак і стає негативним.

Розглянемо випадок H33 за вихідним струмом (рис. 3.28). Згідно зі схемою рис. 3.28 для зміни вхідної напруги підсилювача, викликаної зміною вихідного струму, можна записати такий вираз

$$\Delta \dot{U}_{\rm\scriptscriptstyle BX} = -\Delta \dot{U}_{\rm H33} = -\Delta \dot{I}_{\rm\scriptscriptstyle BHX} \, \underline{Z}_{\rm 33} \beta \ . \label{eq:deltaLag}$$

Виконавши перетворення, аналогічні наведеним вище, одержимо

$$\Delta \dot{I}_{\rm bux} \, \underline{Z}_{\,33} \, K\beta = \Delta \dot{I}_{\rm bux} \, \underline{Z}_{\,\rm bux} \, + \Delta \dot{U}_{\,\rm bux} \; . \label{eq:discrete}$$

Звідси

$$\underline{Z}_{\text{BUX H33}} = \left| \Delta \dot{U}_{\text{BUX}} \right| / \left| \Delta \dot{I}_{\text{BUX}} \right| = \underline{Z}_{33} K\beta + \underline{Z}_{\text{BUX}}, \qquad (3.54)$$

де  $\left| \Delta \dot{U}_{\text{вих}} \right| = \left| \dot{U}_{\text{вих x}} - \dot{U}_{\text{вих}} \right|.$ 

Таким чином введення кола H33 за вихідним струмом збільшує вихідний опір підсилювача.

Виконавши аналогічні викладки для випадку ПЗЗ, одержимо

$$\underline{Z}_{\text{BHX II33}} = \underline{Z}_{\text{BHX}} - \underline{Z}_{33} K\beta, \qquad (3.55)$$

тобто вихідний опір підсилювача, охопленого ПЗЗ за струмом навантаження, зменшується. Як виходить з одержаного виразу, за певного вибору параметрів кола ПЗЗ вихідний опір підсилювача може стати негативним. Це відповідає тому, що вихідна характеристика підсилювача матиме не спадний, а наростальний характер. Збільшення вихідного струму буде супроводжуватися збільшенням вихідної напруги.

**Приклад 3.5.** Інтегральний підсилювач постійного струму типу К140УД6 має вихідний опір  $R_{\text{вих}} = 60 \text{ } O_M$ . Визначити, як зміниться вихідний опір підсилювача в разі введення НЗЗ за вихідним струмом з  $\beta = 10^{-2}$ ;  $K = 30 \cdot 10^3$ ;  $R_{33} = 1 \text{ } O_M$ .

Розв'я зання. Згідно з виразом (3.54) знайдемо

 $R_{\text{BWX}} = R_{33}K + R_{\text{BWX}} = 1.30 \cdot 10^3 + 60 = 30,06 \cdot 10^3 OM$ .

**Частотні та фазові спотворення.** Під час визначення смуги підсилювальних частот на прикладі підсилювача з передавальною функцією виду  $W(p) = K/(T_1p+1)$  було показано, що введення кола H33 фактично зменшує сталу часу підсилювача на глибину H33, тобто  $T_{1H33} = T_1/(1+K\beta)$ .

Скориставшись виразом для фазочастотної характеристики (3.35), в цьому випадку можна записати

 $f(\omega) = \operatorname{arctg} \left[ Q(\omega)/P(\omega) \right] = -\operatorname{arc} \operatorname{tg}(\omega T_{1 \text{ H33}}).$ 

Для малих значень  $\omega T_1$ , розкладаючи функцію arc tg в ряд, одержимо

$$f(\omega) = -\omega T_{1 \text{ H33}} = -\omega T_1 / [/(1 + K\beta)]. \qquad (3.55,a)$$

Вираз (3.55,а) показує, що за введення кола НЗЗ фазовий зсув, який вносить підсилювач, зменшується. При цьому байдуже, який вид НЗЗ використовується.

Слід зазначити, що оскільки введені кола НЗЗ розширюють смугу пропускання підсилювача, то згідно з визначенням коефіцієнта частотних спотворень абсолютне значення частотних спотворень також зменшується.

Введення кола ПЗЗ, звужуючи смугу пропускання підсилювача, призводить до збільшення як частотних, так і фазових спотворень підсилювача.

**Приклад 3.6.** Визначити вхідний опір підсилювача типу К174УН19, в якому для одержання  $K_{r H33} = 0.5 \%$  введено коло послідовною НЗЗ за вихідною напругою;  $K = 30 \ \partial E$ ;  $R_{nx} = 20 \ \kappa O_M$ ;  $K_r = 10\%$ .

Розв'я з ання: 1. Згідно з виразом (3.46) для зниження  $K_r$  до 0,5% у підсилювач треба ввести коло НЗЗ з  $\beta$ , яке дорінює

$$\beta = \frac{1}{K} \left( \frac{K_{\rm r}}{K_{\rm r H33}} - 1 \right) = \frac{1}{31,6} \left( \frac{0,1}{0,005} - 1 \right) = 0,6;$$
  
$$K = 30 \ \partial E = 31.6.$$

2. Глибина H33 1+ Кβ = 1 + 31,6 · 0,6 = 20.

3. Згідно з виразом (3.48) знайдемо

$$R_{\text{BX} \text{H33}} = R_{\text{BX}} (1 + K\beta) = 20 \cdot 20 = 400 \ \kappa OM$$
.

На закінчення можна зробити такі висновки:

 введення кола 33 може змінювати головні параметри підсилювального пристрою як кількісно, так і якісно;

• введення кіл НЗЗ та ПЗЗ, як правило, має протилежний вплив на параметри підсилювача;

 вибором коефіцієнта передачі кола ПЗЗ можна домогтися одержання негативних значень вхідного та вихідного опорів підсилювача; • засоби введення та зняття сигналів 33 можуть впливати на характер зміни параметрів підсилювача.

Додатково слід зазначити, що якщо як елементи кола 33 використовують частотно-залежні чотириполюсники, можна одержати потрібний вплив на параметри підсилювача тільки у потрібному діапазоні зміни вхідного сигналу.

Все викладене показує, що введенням різних кіл 33 можна значно змінювати властивості підсилювального пристрою, що відчиняє широкі можливості для спрямованого синтезу пристроїв із заданими характеристиками.

# 3.5. Стійкість лінійних кіл із зворотним зв'язком

Фізична суть поняття "стійка робота активного кола" полягає в тому, що стійке коло після припинення дії зовнішніх збурень повертається в початковий стан. У протилежному випадку будь-яке зовнішнє збурення призводить до розвинення у часі коливальних процесів аж до генерації. Отже в стійкому активному колі перехідні процеси мають бути згасальними.

Таким чином, виникає два можливих шляхи аналізу стійкості: дослідження перехідного процесу замкненого кола і АФЧХ розімкненого контуру кола зворотнього зв'язку. Перший шлях призводить до так званого алгебраїчного критерію стійкості, другий – до частотного (або геометричного) критерію стійкості. Між ними, зрозуміло, існує глибокий внутрішній зв'язок.

З теорії електричних кіл відомо, що напруга (або струм) на вході та виході довільного лінійного кола зв'язані між собою диференціальним рівнянням (3.26).

Проблема стійкості зводиться до аналізу залежності вихідної напруги від часу за  $u_{\text{вх}} = 0$ . Дійсно, в цьому випадку аналізуються власні коливання, тобто ті коливання, які принципово можуть існувати в колі. Це, звичайно, не означає, що вони обов'язково виникають у реальних умовах, коли  $u_{\text{вх}} \neq 0$ .

Вважаючи в (3.26)  $u_{\text{вх}} = 0$ , одержуємо однорідне диференціальне рівняння, розв'язанням якого є власні коливання кола

$$a_n \frac{d^n u_{\text{BMX}}}{dt^n} + a_{n-1} \frac{d^{n-1} u_{\text{BMX}}}{dt^{n-1}} + \dots + a_1 \frac{d u_{\text{BMX}}}{dt} + a_0 u_{\text{BMX}} = 0$$
(3.56)

Відомо, що розв'язанням цього рівняння є функції виду  $e^{p_i t}$ , де  $p_i$  – корні характеристичного рівняння

$$a_n p^n + a_{n-1} p^{n-1} + \dots + a_1 p + a_0 - 0$$
(3.57)

Тому загальне розв'язання однорідного рівняння (3.56) є лінійною комбінацією експоненціальних функцій

$$u_{\text{BMX}}\left(t\right) = \sum_{i=1}^{n} c_{i} e^{p_{i}t} .$$

Корні характеристичного рівняння можуть бути комплексними, дійсними або уявними. Умові стійкості задовольняють тільки дійсні корні або комплексні корні з негативною дійсною частиною. Перші описують аперіодичні зміни напруги, другі – згасальні коливання. Отже, ці корні відповідають фізичному критерію стійкості – власні коливання кола мають бути згасальними. Таким чином, для стійкої роботи кола необхідно, щоб корні характеристичного рівняння замкненого кола знаходились у лівій півплощині комплексної змінної *p*, що, в свою чергу, відповідає негативній дійсній частині усіх коренів характеристичного рівняння.

Тепер розглянемо рівняння (3.26) з іншої позиції. Коливанням у співвілнести зображення за Лапласом. Запишемо можна колах відповідність між оригіналом i зображенням:  $u_{\mathrm{px}}(t) = U_{\mathrm{px}}(p),$  $u_{\text{вих}}(t) = U_{\text{вих}}(p)$  (нагадаємо, що *р* – комплексна частота  $n = \delta + i\omega$ ). Обрахувавши перетворення Лапласа для обох частин рівняння (3.26), одержимо (3.27), звідки коефіцієнт передачі в операторній формі (3.28).

Знаменник дробу (3.28) збігається з характеристиками рівняння (3.57). Тому корні рівняння *p<sub>i</sub>* можна розуміти як полюси операторного коефіцієнта передачі. Тоді критерій стійкості замкненого кола можна сформулювати таким чином: всі полюси коефіцієнта передачі замкненого кола мають знаходитись у лівій півплощині комплексної частоти *p*.

Слід зазначити. шо властивість стійкості належить ЛО підсилювального пристрою, який містить у собі коло зворотного зв'язку. Це може бути або внутрішній зв'язок, зумовлений фізичними властивостями і виконанням елементів пристрою або паразитним зв'язком (ємнісний або індуктивний). зумовленим конструктивними особливостями його виготовленням, або зовнішній зворотний зв'язок, виконаний шляхом введення в пристрій спеціальних кіл. Якщо такий зв'язок відсутній, підсилювальний пристрій є розімкненим і уявлення стійкості до нього не застосовується.

Використання такого підходу завжди дозволяє однозначно відповісти на питання стійкості досліджуваного пристрою. Проте на практиці безпосереднє відшукання точних розв'язань рівняння (3.26) є трудомісткою задачею. Тому для вирішення питання стійкості підсилювального пристрою зручніше користуватися деякими непрямими опінками, які дозволяють відповісти на поставлене питання без розв'язання диференціальних рівнянь.

Такі оцінки, які звуться критеріями стійкості, можуть бути одержані на основі розглядання амплітудно-фазових частотних характеристик пристрою (3.33). Найбільш відомим з них є критерій стійкості Найквіста,

який дозволяє робити висновок про стійкість за виглядом амплітуднофазових частотних характеристик розімкненого контуру регулювання системи. Він формулюється таким чином.

Якщо розімкнений (у сенсі кола зовнішнього 33) підсилювальний пристрій стійкий і його амплітудно-фазова частотна характеристика (годограф) за зміни частоти від 0 до ∞ не охоплює точку з координатами (-1; j0), то після замикання кола НЗЗ пристрій буде також стійкий.

Проходження годографа через точку з координатами (-1; *j*0) означає знаходження підсилювача на границі стійкості.

На рис. 3.29 наведено приклади амплітудно-фазових частотних характеристик, які задовольняють сформульованій вище умові. Характеристика  $W_1(j\omega)$  відповідає абсолютно стійкій системі. Вивести її зі стійкого режиму роботи можна тільки шляхом збільшення коефіцієнта підсилення. Характеристика  $W_2(j\omega)$  відповідає умовно стійкій системі. У такому випадку втрата стійкості можлива як за збільшення, так і за зменшення коефіцієнта підсилення.

Вважають, що підсилювач володіє запасом стійкості, якщо він задовольняє умовам стійкості за значень модуля  $|W(j\omega)|$ , які відрізняються від 1 не менше, ніж на деяку наперед задану величину  $\pm H_m$ , названу запасом стійкості за модулем, та має фазовий кут, відмінний від  $\pi$  не менш, ніж на величину  $\pm \gamma_m$ , названу запасом стійкості за фазою. Згідно з цим визначенням (для забезпечення заданого запасу стійкості) амплітудно-фазова частотна характеристика підсилювача не має потрапляти у ділянку, заштриховану на рис. 3.29.



Рис. 3.29. АФЧХ (приклади), які задовольняють критерію стійкості Найквіста

Раніше, в п. 3.2, було показано, що під час проектування підсилювачів зручніше користуватися не амплітудно-фазовими, а його логарифмічними амплітудною та фазовою характеристиками. Сформульовані вище умови легко можна розповсюдити і на ці характеристики. Логарифмічна амплітудна та фазова частотні характеристики, які відповідають амплітудно-фазовій частотній характеристиці  $W_2(j\omega)$  (рис. 3.29), показані на рис. 3.30.

Легко показати, що точка перетину ЛАЧХ з віссю частот відповідає точці перетину годографа  $W_2(j\omega)$  з колом одиничного радіуса, тобто відповідає значенню  $|W(j\omega)| = 1$ . Тоді значення фазового кута  $\pi - \varphi(\omega_3)$ , яке відповідає частоті  $\omega_3$ , є запасом поза фазою, і значення  $20lgK(\omega_1)$  та  $20lg K(\omega_2)$ , відповідні перетину фазової характеристики з рівнем  $\varphi = -\pi$ , є відповідними запасами за модулем. Для одержання потрібних запасів стійкості за модулем та фазою для логарифмічних характеристик необхідно виконання таких умов

$$20 \lg K(\omega_1) > +H_m;$$
  

$$20 \lg K(\omega_2) < -H_m;$$
  

$$\phi(\omega) > \gamma_m.$$
  
(3.58)

Отже, за заданих запасів стійкості за модулем та фазою на логарифмічній амплітудній та фазовій частотних характеристиках завжди можна визначити ділянки, в які ці характеристики не мають заходити. Отже питання стійкості вирішується без знаходження точного розв'язання вхідної системи диференціальних рівнянь шляхом відповідного вибору виду логарифмічних характеристик.



Рис. 3.30. Логарифмічна амплітудна та фазова частотні характеристики, які відповідають АФЧХ умовно стійкої системи

**Приклад 3.7.** Підсилювальний пристрій описується передавальною функцією виду

$$W(p) = \frac{K}{(15,9\cdot10^{-3} p+1)(1,59\cdot10^{-3} p+1)(0,159\cdot10^{-3} p+1)}.$$

Визначити значення  $\kappa$  з умови одержання запасу стійкості за модулем, рівним <sub>10 дБ</sub>, і відповідним цьому випадку запас стійкості за фазою.

Розв'я зання. 1. Визначимо значення частоти  $\omega_0$ , для якого сумарний фазовий зсув дорівнює 180°. Для цього випадку, згідно з виразом (3.37), запишемо рівняння

$$-180^{\circ} = -\arctan \omega_0 T_1 - \arctan \omega_0 T_2 - \arctan \omega_0 T_3 =$$
  
= -arctg (\omega\_0 \cdot 15.9 \cdot 10^{-3}) - arctg (\omega\_0 \cdot 1.59 \cdot 10^{-3}) - arctg (\omega\_0 \cdot 0.159 \cdot 10^{-3}).

Числове розв'язання цього рівняння дає значення  $\omega_0 = 670\pi$ .

2. Знайдемо значення  $\kappa$ , яке відповідає  $\omega_3 = \omega_0$ . Для цього, згідно з виразом (3.36), можна записати

$$0 = 20 \lg K - 20 \lg \sqrt{1 + (T_1 \omega_0)^2} - 20 \lg \sqrt{1 + (T_2 \omega_0)^2} - 20 \lg \sqrt{1 + (T_3 \omega_0)^2}$$

або

 $20 \lg K \approx 20 \lg (T_1 \omega_0) + 20 \lg (T_2 \omega_0).$ 

Тут було враховано, що  $T_1\omega_0 >> 1$ ,  $T_2\omega_0 >> 1$ ,  $T_3\omega_0 << 1$ ;

 $20 \lg K = 20 \lg (15.9 \cdot 10^{-3} \cdot 670 \cdot \pi) + 20 \lg (1.59 \cdot 10^{-3} \cdot 670 \cdot \pi) = 41 \ \partial E \ .$ 

- 3. Шукане значення  $K_{rp}$  дорівнює  $K_{rp} = K H_m = 41 10 = 31 \, \partial E$ .
- 4. ЛАЧХ, відповідну розглядуваному випадку, наведено на рис. 3.31.



Рис. 3.31. ЛАЧХ підсилювача, відповідна розглядуваному випадку

5. Тому що частота зрізу  $\omega_3$ , для якої |W(p)|=1, лежить на ділянці з нахилом  $-40 \ \partial E / \partial e \kappa$ , значення  $\omega_3$  можна визначити з виразу

$$H_m = 40 \lg \frac{\omega_0}{\omega_3};$$
  
$$10 = 40 \lg \frac{670\pi}{\omega_3}.$$

Звідси  $\omega_3 = 380\pi$ .

Значення  $\omega_3 < 2000 \pi$ , тобто дійсно лежить на асимптоті з нахилом – 40 *дБ/дек*.

6. Запас за фазою відповідно до (3.37) дорівнює

$$\gamma_{m} = \pi - \varphi(\omega_{3}) = \pi - \arctan(\omega_{3}T_{1}) - \arctan(\omega_{3}T_{2}) - \arctan(\omega_{3}T_{3}) = \\ = 180^{\circ} - \arctan(15.9 \cdot 10^{-3} \cdot 380 \pi) - \arctan(1.59 \cdot 10^{-3} \cdot 380 \pi) - \arctan(0.159 \cdot 10^{-3} \cdot 380 \pi) = \\ = 180^{\circ} - 86.98^{\circ} - 62.22^{\circ} - 10.75^{\circ} \approx 20^{\circ}.$$

Методика проектування підсилювального пристрою із заданими параметрами з використанням ЛАЧХ:

1. За заданою смугою пропускання знаходять положення горизонтальної асимптоти ЛАЧХ підсилювача.

2. За заданим коефіцієнтом підсилення визначають рівень горизонтальної асимптоти ЛАЧХ.

3. Якщо заданий коефіцієнт подавлення частот, які не входять у смугу пропускання підсилювача, визначають потрібні нахили асимптот, які знаходяться поза смугою пропускання підсилювача.

4. З умови стійкості та вимог до якості перехідних процесів, формують вигляд ЛАЧХ у діапазоні частоти зрізу, тобто частоти, для якої  $\kappa(\omega)$  перетинає вісь частоти.

5. Обирають елементну базу (операційний підсилювач, напівпровідникові елементи і т. інше) та схемотехнічні рішення, які спрямовані на одержання заданих енергетичних показників підсилювача.

6. Для обраної елементної бази і схемотехнічних рішень визначають головні параметри підсилювача (вхідний та вихідний опори, коефіцієнти нелінійних та інших спотворень, смугу підсилювальних частот, коефіцієнт підсилення і т. інше).

7. Якщо деякі параметри підсилювача не відповідають заданим, визначають потрібний тип та глибину зворотного зв'язку, потрібного для одержання якості вихідного параметра пристрою.

8. Згідно з одержаним значенням глибини 33 коректують вид частотної характеристики підсилювача і здійснюють корекцію обраної елементної бази і схемотехнічних рішень окремих його вузлів.

9. Визначають відмінність між потрібною для забезпечення заданих властивостей і одержаною частотними характеристиками, а потім знаходять потрібні кола корекції.

Наведена методика є головною під час проектування підсилювального пристрою за заданими характеристиками.

#### 3.6. Підсилювальний каскад за схемою із спільним емітером

### 3.6.1. Біполярний транзистор у динамічному режимі та класи підсилення підсилювальних каскадів

Усе схемотехнічне розмаїття каскадів, які використовують схему вмикання біполярного транзистора зі спільним емітером, може бути призведено до однієї схеми, наведеної на рис. 3.32. Навантаження в схемі підмикається двома способами: як навантажувальний елемент використовується резистор  $R_{\rm K}$  (рис. 3.32а,б), ввімкнений у колекторне коло транзистора; використовується додатковий навантажувальний елемент (резистор  $R_{\rm H}$  рис. 3.32в), який вмикається паралельно виведенням колектора та емітера транзистора VT.



Рис. 3.32. Схема вмикання БТзі спільним емітером:

а,б – навантажувальний елемент увімкнений у колекторне коло транзистора,
 в – додатковий навантажувальний елемент, який вмикається паралельно
 виведенням колектора та емітера транзистора

Резистор  $R_{\rm b}$  є баластним і призначений для лінеаризації вхідної характеристики каскаду. Відомо, що вхідний опір транзистора, особливо в початковій частині його ВАХ, має суттєво нелінійний характер, тому однакові прирости вхідної напруги спричиняють різні прирости вхідного  $i_{\rm K}$  струмів

$$i_{\rm K} = i_{\rm B} h_{21\rm E} = h_{21\rm E} \, u_{\rm BX} \, / R_{\rm BX} \, , \tag{3.59}$$

де  $h_{21E}$  – коефіцієнт передачі струму в схемі зі спільним емітером;  $R_{BX}$  – вхідний опір транзистора, значення якого залежить від  $u_{BX}$ ;  $u_{BX} = u_c + U_{3M}$  – сумарна вхідна напруга каскаду;  $u_C$  – керуюча (сигнал керування) складова вхідної напруги;  $U_{3M}$  – стала складова вхідної напруги.

Вихідна напруга для схеми рис. 3.32а, б визначається як

$$u_{\rm BHX} = i_{\rm K} R_{\rm K} , \qquad (3.60)$$

а для схеми рис. 3.32в

$$u_{\rm BHX} = \frac{E_{\rm K} - i_{\rm K} R_{\rm K}}{1 + R_{\rm K} / R_{\rm H}}.$$
 (3.61)

Слід зазначити, що якщо нас цікавить тільки змінна складова вихідного сигналу, тому для обох випадків можна скористатись виразом (3.60). При цьому для випадку використання додаткового навантажувального резистора в виразі (3.60) замість  $R_{\rm K}$  потрібно підставлення  $R'_{\rm K} = R_{\rm K} R_{\rm H} / (R_{\rm K} + R_{\rm H})$  (за побудови лінії навантаження за змінним струмом вважають опір конденсатора  $x_{\rm C} = 1/(\omega C) = 0$ ).

Якщо вираз (3.59) підставити в (3.60) або (3.61), то стає очевидним, що непостійність  $R_{\rm BX}$ , зумовлена зміною вхідної напруги і, отже, режиму роботи транзистора, що призводить до зміни коефіцієнта пропорційності між вхідною та вихідною напругами каскаду. Передавальна характеристика каскаду за напругою здобуває суттєво нелінійний характер, що ускладнює його практичне використання.

Для лінеаризації передавальної характеристики послідовно з емітерним переходом транзистора вмикають баластний резистор  $R_{\rm b}$ , опір якого обирається з умови  $R_{\rm b} >> R_{\rm bx}$ . При цьому вираз (3.59) приймає вигляд

$$i_{\rm K} = i_{\rm B} h_{21\rm E} = h_{21\rm E} \, u_{\rm BX} \, / (R_{\rm B} + R_{\rm BX}) \approx h_{21\rm E} \, u_{\rm BX} \, / R_{\rm B} \, .$$
 (3.62)

Слід зазначити, що введення в схему підсилювача резистора  $R_{\rm b}$  зменшує коефіцієнт підсилення каскаду і це зменшення що більше, то точніше виконується нерівність  $R_{\rm b} >> R_{\rm ax}$ . Причина цього в тому, що зі збільшенням  $R_{\rm b}$  менша частина вхідної напруги прикладається безпосередньо до емітерного переходу транзистора.

У вхідному колі каскаду діє два джерела напруги: *u*<sub>c</sub> – безпосередньо сигнал, який треба підсилити, та *U*<sub>зм</sub> – стала напруга, яка забезпечує потрібний режим роботи каскаду за постійним струмом.

У схемах рис. 3.32 зміни колекторного струму транзистора залежать не лише від змін базового струму, а й від змін напруги на колекторі

$$U_{\rm KE} = E_{\rm K} - I_{\rm K} R_{\rm K} \,, \tag{3.63}$$

яка, в свою чергу, визначається змінами як базового, так і колекторного струмів. Таким чином, одночасно змінюються всі струми і напруги в транзисторі. Такий режим роботи транзистора називають динамічним, а характеристики, що визначають зв'язок між струмами і напругами транзистора за наявності опору навантаження, динамічними характеристиками.

Динамічні характеристики будують на сім'ї статичних характеристик за заданими значеннями напруги джерела живлення колекторного кола  $E_{\rm K}$  та опору навантаження  $R_{\rm K}$ . Для побудови вихідної динамічної характеристики (рис. 3.33а) використовують рівняння динамічного режиму (3.63), яке являє собою рівняння прямої, оскільки за змінної величини  $I_{\rm K}$  стоїть сталий коефіцієнт, що дорівнює чисельно  $R_{\rm K}$ . Тому достатньо знайти відрізки, що відсікають прямою на осях координатної системи (*I*<sub>K</sub>, *U*<sub>KE</sub>).



Рис. 3.33. Динамічна характеристика БТ зі спільним емітером: а – вихідна, б – вхідна

Якщо  $I_{\rm K} = 0$ , то  $U_{\rm KE} = E_{\rm K}$  і за  $U_{\rm KE} = 0$ ,  $I_{\rm K} = E_{\rm K}/R_{\rm K}$ . Відклавши на відповідних осях напругу, що дорівнює  $E_{\rm K}$ , і струм, що дорівнює  $E_{\rm K}/R_{\rm K}$ , через одержані точки проводять пряму, яку називають лінією навантаження. Вихідна динамічна характеристика є геометричним місцем точок перетину лінії навантаження зі статичними характеристиками. Використовуючи динамічну колекторну характеристику, можна для будьякого значення колекторного струму знайти відповідні значення напруги на колекторі та струму у вхідному колі  $I_{\rm E}$ . Лінію навантаження можна побудувати також, якщо з точки  $E_{\rm K}$  провести пряму лінію під кутом  $\psi = \operatorname{arctg} R_{\rm K} \frac{m_I}{m_{\rm C}}$ .

Для визначення напруги на базі транзистора  $U_{\rm EE}$  (вхідної напруги) будують вхідну динамічну характеристику простим перенесенням точок  $I_{\rm E}$ ,  $U_{\rm KE}$  з вихідної динамічної характеристики на сім'ю статичних вхідних характеристик (рис. 3.33б). Значення відповідних базових напруг визначаються абсцисами цих точок (на рис. 3.33б зображено лише ділянки вхідної с D' динамічної характеристики).

Точку перетину лінії навантаження зі статичною характеристикою за заданого струму  $I_{E2} = I_{0E}$ , що визначається джерелом зміщення  $E_{3M}$ , називають робочою точкою, а її початкове положення на лінії навантаження (за відсутності вхідного змінного сигналу) – точкою спокою p. Точка спокою визначає струм спокою вихідного кола  $I_{0KE}$  та напругу спокою  $U_{0KE}$ . При цьому рівняння динамічного режиму має вигляд:

$$U_{0 \text{ KE}} = E_{\text{K}} - I_{0 \text{K}} R_{\text{K}}$$

211

Місце знаходження точки спокою визначається призначенням схеми, в якій використовується транзистор, значенням та формою вхідного сигналу і т. інше.

Для схеми рис. 3.1в загальним опором колекторного навантаження змінному струмові буде опір  $R'_{\rm k} = R_{\rm K} R_{\rm H} / (R_{\rm K} + R_{\rm H})$ , і динамічну характеристику змінного струму слід провести через точку спокою під кутом  $\psi' = \operatorname{arc} tg R'_{\rm k} \frac{m_I}{m_{\rm ex}}$  (пунктирна лінія на рис. 3.33а).

Режим роботи транзистора, за якого робоча точка не виходить за межі ділянки *BF* лінії навантаження, називають лінійним, або підсилювальним режимом. При цьому зі зміною вхідного (базового) струму пропорційно змінюються вихідний (колекторний) струм.

Визначимо параметри підсилювача (рис. 3.32а). Коефіцієнт підсилення каскаду дорівнює відношенню приростів вихідної та вхідної напруги

$$K = \Delta U_{\text{BMX}} / \Delta U_{\text{BX}}$$
.

Використовуючи *h* параметри транзистора і припускаючи, що *h*<sub>12E</sub> = *h*<sub>22E</sub> = 0 (відсутній внутрішній зворотний зв'язок та нескінчений вихідний опір), знайдемо

$$\Delta U_{\rm BHX} = \Delta U_{\rm KE} = h_{21E} \Delta I_{\rm B} R_{\rm K};$$
  
$$\Delta U_{\rm BX} = \Delta U_{\rm EE} = \Delta I_{\rm B} R_{\rm BX}.$$

 $K = h_{21E} R_{\rm K} / R_{\rm BX} . \tag{3.64}$ 

Одержаний вираз не враховує присутність у вхідному колі каскаду баластного резистора  $R_{\rm b}$ . Цей резистор, як вже зазначалося, утворює з вхідним опором транзистора додатковий подільник напруги, який зменшує підсумковий коефіцієнт підсилення каскаду. З урахуванням цього підсумковий коефіцієнт підсилення каскаду, який представляє собою коефіцієнт підсилення каскаду за постійним струмом  $K_0$ , дорівнює

$$K_0 = K \cdot K_{\text{nog}} = h_{21\text{E}} R_K / (R_{\text{E}} + R_{\text{Bx}}), \qquad (3.65)$$

де  $K_{\text{под}} = R_{\text{вх}} / (R_{\text{Б}} + R_{\text{вх}}) -$ коефіцієнт передачі вхідного подільника напруги.

Для вхідного та вихідного опорів каскаду рис. 3.32, а можна записати такі вирази:

$$R_{\rm BX} = R_{\rm b} + R_{\rm BX} \approx R_{\rm b}; \qquad (3.66)$$

$$R_{\rm BHX} = R_{\rm BHX T} = 1/h_{22\rm E} , \qquad (3.67)$$

де *R*<sub>вих т</sub> – вихідний опір транзистора.

Отже.

Якщо зовнішнє навантаження підмикається до виходу підсилювального каскаду, як показано на рис. 3.32в, то вираз для вихідного опору каскаду зміниться. З урахуванням того, що джерело  $E_{\rm K}$  є ідеалізованим джерелом напруги,

$$R_{\rm BHX} = R_{\rm BHX T} R_{\rm K} / (R_{\rm BHX T} + R_{\rm K}) \approx R_{\rm K} . \tag{3.68}$$

Залежно від значення та знаку напруги зміщення  $U_{3M}$  і напруги сигналу  $u_c$  в схемі транзисторного каскаду, наведеного на рис. 3.32а, можливі декілька принципово різних режимів його роботи, що називаються *класами підсилення*.

Клас підсилення А. Режим роботи транзисторного каскаду, за якого струм у вихідному колі транзистора тече протягом всього періоду зміни напруги вхідного сигналу, називається режимом підсилення класу А. Характерною рисою цього режиму є виконання умови  $\Delta I_{\rm K} < I_{0\rm K}$ , для забезпечення якого напруга  $U_{\rm 3M}$  (для схеми рис. 3.32а) має бути позитивною та перевищувати максимальну амплітуду напруги  $u_{\rm c}$ .

Максимальна амплітуда вихідного сигналу в такому режимі може досягати значення близького до  $E_K/2$ . Для цього необхідно, щоб  $U_{0KK} = E_K/2$  або  $I_{0K} = E_K/(2R_K)$ .

Використовуючи характеристики каскаду, наведені на рис. 3.33, можна легко знайти напругу зміщення  $U_{3M}$  та допустимий діапазон зміни вхідного сигналу, який забезпечує одержання максимальної амплітуди вихідного сигналу за умови мінімальних його спотворень. Останнє є характерною рисою класу А. Для цього за характеристикою на рис. 3.33б знаходять струм бази, відповідний початку лінійної ділянки вхідної характеристики транзистора. За вихідними характеристиками транзистора (рис. 3.33а) або, використовуючи співвідношення (3.59), визначають колекторний струм транзистора та його напругу  $U_{KE}$ , відповідну знайденому струму  $I_{\rm E min}$  ( $I_{\rm K min}$  та  $U_{\rm KE max}$ ). За цими самими характеристиками визначають максимальний колекторний струм транзистора, що відповідає межі його активного режиму роботи та режиму насичення (точка *B* перетину навантажувальної лінії з характеристикою  $I_{\rm Em}$ , точніше з характеристикою  $U_{\rm KE} = 0$ ), тобто  $I_{\rm Kmax}$ . Шуканий струм спокою колектора дорівнюватиме напівсумі знайдених значень

$$I_{0K} = (I_{K \max} + I_{K \min})/2, \qquad (3.69)$$

а максимальна амплітуда вхідного струму – напіврізниці цих значень

$$\Delta I_{\rm K\,max} = (I_{\rm K\,max} - I_{\rm K\,min})/2 \,. \tag{3.70}$$

За знайденими значеннями  $I_{0\rm K}$  та  $\Delta I_{\rm Kmax}$  для відомого значення  $h_{21\rm E}$  знаходять  $I_{0\rm E}$ ,  $\Delta I_{\rm E max}$ ,  $U_{0\rm E\rm E}$  та  $\Delta U_{\rm E\rm E max}$ .

Таким чином, клас підсилення А має місце під час вибору точки спокою p в середній частині навантажувальної характеристики  $R_{\rm K}$ вихідного кола транзистора (рис. 3.33а). Цей режим характеризується тим, що форма вихідного сигналу  $u_{\rm вих}$  повторює форму вхідного сигналу  $u_{\rm вх}$  за рахунок роботи транзистора в активній ділянці без заходу в ділянку насичення та відсічки. При цьому транзистор, як бачимо з рисунка, працює в лінійній ділянці, що пояснює мінімальне нелінійне спотворення підсилювального сигналу. Водночає робота підсилювача в класі А характеризується низьким к.к.д., який теоретично не може перевищувати 0,5, що пояснюється постійним струмом  $I_{0K}$  в колі  $R_K$  незалежно від наявності або відсутності вхідного сигналу  $u_{BX}$ , як результат у транзисторі розсіюється потужність  $P_{0K} = I_{0K}U_{0KF}$ 

$$P_{\rm H} = \frac{U_{\rm H} \max I_{\rm K} \max}{2} \le U_{0\,{\rm KE}} I_{0{\rm K}} \approx \frac{E_{\rm K} I_{0{\rm K}}}{2} = \frac{P_{\rm crr}}{2},$$

де *P*<sub>сп</sub> – потужність, що споживається від джерела живлення.

У зв'язку з цим режим підсилення А використовують лише в малопотужних каскадах (попередніх підсилювачах), для яких, як правило, важливий малий коефіцієнт нелінійних спотворень підсилювального сигналу, а значення к.к.д. не відіграє вирішальної ролі.

Клас підсилення В. Режим роботи транзисторного каскаду, за якого струм у вихідному колі транзистора тече тільки протягом напівперіоду зміни напруги вхідного сигналу, називається режимом підсилення класу В. Такий режим відповідає вибору  $U_{3M} = 0$ . При цьому  $I_{0KE} = I_{K \min} \approx 0$  та  $U_{0KE} = E_K - I_{K \min} R_K \approx E_K$  (рис. 3.34).

Із викладеного випливає, що потужність, розсіювана в каскаді за умови  $u_c = 0$ , практично також дорівнює нулю, тому що транзистор знаходиться в режимі відсічки.

Таким чином, клас підсилення В має місце в разі зміщення точки спокою p на нижню ділянку лінії навантаження  $R_{\rm K}$ , як показано на рис. 3.34.



Рис. 3.34. Вихідна динамічна характеристика БТ зі спільним емітером

Це сприяє граничному зниженню струму *I*<sub>06</sub>, що зумовлює суттєве поліпшення енергетичних показників каскаду за рахунок значного (порівняно з режимом класу А) зниження потужності, розсіюваній у транзисторі в режимі спокою. Тому клас В переважний для використання

в підсилювачах середньої та великої потужності. У такому режимі значення к.к.д. каскаду можна довести до 0,7 і більше (за потужності, що розсіюється в транзисторі, менше 0,25 від максимума корисної потужності в навантажувальному пристрої). Разом з тим, у класі В спостерігається підсилення лише однієї позитивної (негативної) півхвилі підсилювального сигналу  $u_{вx}$ , і тому вихідний струм  $i_{K}$  має переривчастий характер.

Для підсилення як позитивної, так і негативної півхвилі вхідного сигналу застосовують двотактні підсилювачі, що працюють у класі підсилення В (рис. 3.35а). Тут за позитивної півхвилі вхідного сигналу відкритий транзистор vT1 ( n-p-n-типу), а за негативної півхвилі – транзистор *vT* 2 (*p-n-p*-типу). У навантажувальний пристрій з опором *R*<sub>н</sub> надходить підсилений сигнал обох напівперіодів. Як правило, двотактні виготовляють вигляді єдиному пілсилювачі v IC. в кристалі напівпровідника, що дозволяє забезпечувати ідентичність параметрів транзисторів VT1 та VT2.



#### Рис. 3.35. Наведено:

а – схема двотактного підсилювача, б – вхідна динамічна характеристика

Головним недоліком підсилювачів, які працюють у класі В, є значні нелінійні спотворення вихідної напруги. Припустимо, що на вхід каскаду подано напругу  $u_{\text{вх}} = U_m \sin\omega t$  (рис. 3.356). Через те, що  $U_{3M} = 0$ , струм колектора транзистора буде змінюватися тільки на інтервалі  $u_{\text{вх}} > 0$ . При цьому через суттєву нелінійність початкової ділянки вхідної характеристики транзистора коефіцієнт пропорційності між вхідною і вихідною напругами не буде залишатися сталим. На інтервалі  $0...t_1$  та  $t_2...T/2$ , де  $u_{\text{вх}} < U_{\text{БЕ пор}}$  струм колектора транзистора буде змінюватися суттєво повільніше, ніж на інтервалі  $t_1...t_2$ . Це призведе до появи на

215

виході типових спотворень, що отримали назву "східців". Великі спотворення підсиленого сигналу є причиною того, що клас підсилення В практично не використовується в підсилювачах.

Усунути вказаний недолік підсилювачів класу В можна, якщо ввести в каскад невелику напругу зміщення. Якщо  $U_{3M} = U_{EE nop}$ , то причина появи "східців" у вихідній напрузі усувається. При цьому у вихідному колі транзистора починає текти деякий струм спокою  $I_{0K} = I_{Enop} h_{21E}$ . Проте, цей струм, як правило, суттєво менший максимального струму колектора ( $I_{0K} \approx 5...10\% I_{Kmax}$ ), що дозволяє забезпечити к.к.д. каскаду.

Клас підсилення AB. Режим роботи транзисторного каскаду, за якого струм у вихідному колі транзистора тече більше половини періоду зміни напруги вхідного сигналу, називається режимом підсилення класу AB.

Таким чином, у режимі підсилення класу AB  $U_{3M} = U_{\text{БЕ пор}} > 0$ . Такий режим роботи знайшов широке застосування під час побудови вихідних каскадів підсилювачів потужності, тому що за високого к.к.д. вони забезпечують одержання невеликих спотворень вихідного сигналу.

зустрічаються Ha практиці випадки, коли навантаженням транзисторного каскаду є коливальний контур, в якому потрібно забезпечити підтримку незгасаючих коливань, наприклад, вихідні каскади передавальних пристроїв. Для підтримки коливань транзистор має забезпечувати подачу в контур енергії, що розсіюється на його активних елементах. За великих добротностей контура ця енергія може бути суттєво менше енергії власних коливань і для її відновлення достатньо підмикання зовнішнього джерела живлення на час менший половини періоду коливань. Реалізувати такий режим роботи можна, якщо на вхід каскаду (рис. 3.32а) подати напругу зміщення, що задовольняє умові  $U_{3M} < 0$  .

Клас підсилення С. Режим роботи транзисторного каскаду, за якого струм у вихідному колі транзистора тече на інтервалі, меншому половини періоду зміни напруги вхідного сигналу, називається режимом підсилення класу С.

У режимі класу С транзистор більше половини періоду знаходиться в стані відсічки (точка *F* на рис. 3.33) і його струм мало відрізняється від нуля. Цей режим відповідає розміщенню точки спокою в ділянці відсічки та знаходить широке застосування в потужних резонансних підсилювачах (наприклад, радіопередавальних пристроях).

У всіх розглянутих вище режимах роботи максимальний вхідний струм, а отже, і вхідна напруга обмежені величинами, які відповідають границі між активним режимом роботи та режимом насичення. У такому випадку  $I_{\rm BX \ max} < (E_{\rm K} - U_{0 \ \rm KE})/(R_{\rm K} h_{21 \rm E})$ , а  $U_{\rm BX \ max}$  може бути визначена з рис. 3.336 за відомим струмом  $I_{\rm BX \ max}$ , тобто у всіх розглянутих режимах

216
роботи робоча точка на вихідних характеристиках каскаду (рис. 3.33а) не заходиться праворуч точки *F* та ліворуч точки *B*.

Загальним для усіх розглянутих режимів роботи є також той факт, що підсилення вхідного сигналу супроводжується втратами потужності в транзисторі підсилювального каскаду. Абсолютна величина втрат для різних класів підсилення різна, але вони не можуть бути зведені до нуля. Це випливає з того, що сам процес підсилення пов'язаний з перерозподілом напруги (потужності) між регулюючим елементом та навантаженням.

На вихідних характеристиках каскаду (рис. 3.33а) існують тільки дві ділянки, для яких можна вважати, що потужність, яка виділяється в транзисторі, теоретично дорівнює нулю. Це точка *F*, яка відповідає режиму відсічки (коло навантаження практично розірване – вимкнене), та точка *B*, яка відповідає режиму насичення біполярного транзистора (коло навантаження безпосередньо підімкнене до джерела живлення – ввімкнене). У цих ділянках втрати, існуючі в транзисторі, визначаються виключно його власними параметрами і не пов'язані з процесом підсилення вхідного сигналу.

Клас підсилення D. Режим роботи транзисторного каскаду, за якого в усталеному режимі підсилювальний елемент (біполярний транзистор) може знаходитися тільки в стані ввімкнено (режим насичення біполярного транзистора) або вимкнено (режиму відсічки біполярного транзистора), називається ключовим режимом або режимом підсилення класу D.

Таким чином, струм у вихідному колі підсилювального каскаду, який працює в режимі підсилення класу D, може приймати тільки два значення:  $I_{\rm K\,max}$  та  $I_{\rm K\,min}$ . Тому к.к.д. підсилювального каскаду близький до одиниці.

Режим класу D широко використовується в пристроях, головною вимогою до яких є одержання максимального к.к.д. Як правило, це пристрої з автономним живленням, які розраховані на довгий режим роботи. Для реалізації такого режиму роботи вхідна напруга має приймати значення або менше порогової напруги  $U_{\rm EE\ nop}$ , або більше  $U_{\rm BX\ max}$ , що відповідає границі активного режиму роботи та режиму насичення.

Згідно з цим визначенням вихідна напруга підсилювача, який працює в режимі класу D, завжди має форму прямокутного імпульсу і підсилення вхідного сигналу супроводжується зміною того чи іншого параметра цього імпульсу, наприклад, його тривалості, фази і т. інше.

Слід зазначити, що к.к.д. каскаду, який працює в режимі класу D, тільки теоретично може дорівнювати одиниці. На практиці в таких каскадах завжди присутні три складові втрат, природа яких міститься в неідеальності елементної бази, яка використовується. Це втрати в насиченому стані, втрати в режимі відсічки та втрати на перемикання, зумовлені рухом робочої точки на вихідних характеристиках транзистора з точки *F* в точку *B* та назад. Проте, за правильного проектування ці втрати завжди менші втрат в інших класах підсилення.

Головні параметри транзисторного каскаду (рис. 3.32) для різних класів підсилення зведені в табл. 3.2.

Таблиця 3.2

| Клас<br>піден-<br>лення | Напруга<br>змішення | Струм спо-<br>кою тран-<br>зистора I <sub>ок</sub> | Залежність струму від часу | Примітки                                                                                |
|-------------------------|---------------------|----------------------------------------------------|----------------------------|-----------------------------------------------------------------------------------------|
| A                       | >0                  | I <sub>05</sub> h <sub>21E</sub>                   |                            | I <sub>K m</sub> < I₀ĸ                                                                  |
| AB                      | >0                  | I <sub>оБ</sub> h <sub>21Е</sub>                   |                            | I <sub>K m</sub> < I <sub>0K</sub><br>I <sub>K m</sub> < E <sub>K</sub> /R <sub>K</sub> |
| В                       | =0                  | I <sub>К поч</sub>                                 |                            | $I_{\mathrm{K},m} \leq E_{\mathrm{K}}/R_{\mathrm{K}}$                                   |
| С                       | <0                  | I <sub>0 К</sub>                                   |                            | $l_{\mathrm{K}m} \leq E_{\mathrm{K}}/R_{\mathrm{K}}$                                    |
| D                       | ≤0                  | I <sub>ок</sub>                                    |                            | $I_{\rm Km} = E_{\rm K}/R_{\rm K}$                                                      |

Основні параметри підсилювачів різних класів підсилення

Передавальна функція та схема заміщення є основою для розрахунку транзисторного каскаду за заданими технічними характеристиками. Згідно з класифікацією схеми на рис. 3.32a, б є підсилювачами постійного струму. У такому випадку будь-яка повільна зміна вхідної напруги безпосередньо передається на вихід пристрою. Частотні властивості цієї схеми обмежуються тільки власними частотними властивостями транзистора. Раніше було показано, що власні частотні властивості транзистора зазвичай визначаються часом дифузії неголовних носіїв через ділянку бази та бар'єрною ємністю його колекторного переходу Ск. З урахуванням цих параметрів передавальна функція каскаду на рис. 3.32а,б приблизно може бути описана виразом:

$$W(p) = K_0 / (Tp+1), \qquad (3.71)$$

 $w(p) = \kappa_0/(1p+1),$  (3.71) де  $\kappa_0$  – коефіцієнт підсилення каскаду за постійним струмом, який визначається з (3.64);  $T = \tau_{\alpha} / (1 - \alpha) + C_{\kappa} R_{\kappa}$  – стала часу каскаду. Отже, частотна характеристика каскаду в ділянці високих частот має одну асимптоту з нахилом – 20 дБ/дек.

Спрощену схему заміщення каскаду, що відповідає передавальній функції (3.71), наведено на рис. 3.36. Під час її складання не враховувався внутрішній зворотний зв'язок, існуючий у транзисторі, та вважалося, що h<sub>22E</sub> = 0. За необхідності урахування внутрішнього зворотного зв'язку може бути легко виконано з використанням головних принципів кіл зворотного зв'язку, викладених у розділі 1.



Рис. 3.36. Спрощена схема заміщення підсилювального каскаду

#### 3.6.2. Кола змішення в пілсилювальних каскалах

Режим роботи підсилювального каскаду (див. п.п. 3.6.1) визначається початковим положенням робочої точки р (точка спокою), яка задається на динамічній характеристиці транзистора (рис. 3.33) сукупністю постійних складових струмів та напруг у вихідному (I0K, U0KE) та вхідному (Іоб, UOBE) колах. За відсутності вхідного підсилювального сигналу такий режим називається режимом за постійним струмом. Величини постійних складових струмів та напруг визначаються енергією джерел *е*<sub>к</sub> та *е*<sub>Б</sub>. Слід зазначити, що якісна робота електронного підсилювача в багато чому залежить від правильно обраного режиму роботи підсилювального каскаду за постійним струмом.

Побудувавши динамічну характеристику транзистора (див. п.п. 3.6.1) та задавши відповідне значення постійного струму у вхідному колі Іоб, визначають значення струму спокою I0К та напруги спокою U0КЕ вихідного кола (рис. 3.33а). За вхідною динамічною характеристикою знаходять напругу зміщення вхідного кола U<sub>ОБЕ</sub> (рис. 3.33а), що відповідає заданому струму  $I_{06}$ . Таким чином, визначення положення точки спокою, яке відповідає поставленим вимогам, залежить від величини напруги зміщення у вхідному колі.

Задану величину напруги зміщення забезпечують за допомогою джерела зміщення *E*<sub>Б</sub> (рис. 3.37а). У цій та інших схемах під час аналізу кіл зміщення будемо вважати джерело вхідного сигналу умовно закороченим.



Рис. 3.37. Схеми підсилювального каскаду: а – з джерелом зміщення *E*Б, б – з джерелом зміщення *E*К, в – з фіксованою напругою база–емітер

Для схеми рис. 3.37а зв'язок між струмом та напругами у вхідному колі у режимі спокою описується виразом

$$E_{\rm B} = U_{0\rm BE} + I_{0\rm B}R_{\rm B} \,,$$

звідси одержимо потрібну величину опору  $R_{\rm E}$ , що забезпечує задані параметри зміщення  $I_{0\rm E}$  та  $U_{0\rm E\rm E}$ 

$$R_{\rm B} = (E_{\rm B} - U_{\rm 0EE})/I_{\rm 0E}$$
.

У практичних схемах джерело зміщення  $E_{\rm b}$  використовується рідко, а струм зміщення  $I_{0\rm b}$  та напругу зміщення  $U_{0\rm b\rm E}$  задають від джерела живлення  $E_{\rm K}$ . При цьому в схему вводять додаткові елементи зміщення (зазвичай подільники напруги або гасильні опори), які певною мірою впливають на режим роботи підсилювального каскаду і в стаціонарному режимі підсилення (за наявності вхідного сигналу). За такого зміщення емітерний перехід вмикається в прямому напрямку, а колекторний – у зворотному.

У схемі рис. 3.376 зміщення на базу транзистора подається від джерела  $E_{\rm K}$  через резистор  $R_{\rm b}$ , опір якого значно більше опору ділянки база–емітер. Вочевидь, що потрібна величина  $R_{\rm b}$  (з урахуванням  $E_{\rm K} > U_{\rm 0EE}$ ) визначається за формулою:

$$R_{\rm E} = (E_{\rm K} - U_{0\rm EE})/I_{0\rm E} \approx E_{\rm K}/I_{0\rm E},$$

з якої випливає, що початковий струм бази не залежить від параметрів транзистора та їх змін і визначається тільки зовнішніми параметрами. Тому такий метод забезпечення режиму роботи транзистора за постійним струмом називають зміщенням фіксованим струмом бази.

Схему з фіксованим базовим струмом можна використовувати для роботи в діапазоні зміни температур, що не перевищують 10...20°С, тому що вона дуже чутлива до коливань температури.

Більш термостабільною є схема з фіксованою напругою база-емітер (рис. 3.37в), в якій напруга зміщення подається на базу від загального джерела  $E_{\rm K}$  з подільника з резисторів R1 та R2.

Опори подільника за заданого початкового струму бази *I*<sub>0Б</sub> визначаються з очевидних співвідношень

$$R_1 = (E_{\rm K} - U_{0\,\rm EE})/(I_{\rm g} + I_{0\rm E})$$
 Ta  $R_2 = U_{0\,\rm EE}/I_{\rm g}$ ,

де  $I_{\pi} = (2...5)I_{05}$  –струм подільника.

# 3.6.3. Термостабілізація режимів роботи підсилювальних каскадів

Головні параметри каскаду підсилення за схемою зі спільним емітером дуже залежать від зовнішніх збурювальних впливів. До них, у слід віднести зміну температури навколишнього першу чергу, середовища, яка викликає, по-перше, зміну зворотного струму колекторного переходу I КБО, по-друге, зміну напруги емітерного переходу  $U_{\rm EE}$  транзистора, і, по-третє, зміну його коефіцієнта передачі струму  $h_{21E}$ , зміну напруги живлення, зміну опору навантаження і т. інше. Всі ці впливи призводять до зміни колекторного струму транзистора і, отже, зміни вихідної напруги підсилювального каскаду. Ці зміни прийнято характеризувати поняттям – дрейф нуля підсилювача.

*Дрейфом нуля* називається зміна вихідної напруги або струму підсилювача, не пов'язана з впливом вхідного сигналу, а зумовлена зміною режимів роботи його елементів внаслідок впливу різних дестабілізуючих факторів.

Зовнішні збурення, змінюючи струм спокою транзистора  $I_{0K}$ , виводять підсилювач із заданого режиму роботи. Вихідні характеристики в схемі з СЕ, зняті за двох значень температури навколишнього середовища, показані на рис. 3.38 (штриховими лініями показані характеристики транзистора за більш високої температури). З рисунка бачимо, що зміна температури призводить до зміни положення робочої точки (точка p') відносно її початкового положення p, а отже, до зміни режиму роботи транзистора ( $U'_{0KE}$ ,  $I'_{0K}$ ). Це особливо небезпечно для режиму класу А, тому що може вивести транзистор у нелінійну ділянку його характеристик, що викликає збільшення коефіцієнта нелінійних спотворень або взагалі призведе до появи однобічного обмеження вихідного сигналу за заходу робочої точки в режими насичення або відсічки. Через цю причину під час проектування транзисторних підсилювачів питання стабілізації точки спокою є одним з головних.



Рис. 3.38. Вихідні характеристики підсилювального каскаду БТ з СЕ

Зміщення статичних характеристик вказує на зміну колекторного (вихідного) струму транзистора  $I_{\rm K}$ , прирости якого зумовлені головним чином збільшенням зворотного струму колекторного переходу  $I_{\rm KE0}$  та коефіцієнта передачі струмом транзистора  $h_{21E}$  (або  $h_{21E}$ ) із зростанням температури. Крім того, теплове зміщення характеристик транзистора зумовлено також зміною напруги  $U_{\rm EE}$  на емітерному переході. Через те, що в цьому випадку колекторний струм є функцією трьох змінних  $I_{\rm K} = f(I_{\rm KE0}, h_{21E}, U_{\rm EE})$ , то його приріст може бути переданий повним диференціалом:

$$dI_{\rm K} = \frac{\partial I_{\rm K}}{\partial I_{\rm KB0}} dI_{\rm KB0} + \frac{\partial I_{\rm K}}{\partial h_{21\rm B}} dh_{21\rm B} + \frac{\partial I_{\rm K}}{\partial U_{\rm E\rm E}} dU_{\rm E\rm E}, \qquad (3.72)$$

причому  $\Delta U_{\rm EE} \approx 2...2, 2 \, {}_{MB}/{}_{cpa\partial.}$ , а струм  $I_{\rm KE\,0}$  подвоюється за зміни температури на 5...7 °C у германієвих і на 8...10°C у кремнієвих структурах.

Частинні похідні у рівнянні (3.72)

$$S_{I_{\rm KE0}} = \partial I_{\rm K} / \partial I_{\rm KE0} ; \ S_{h_{21\rm E}} = \partial I_{\rm K} / \partial h_{21\rm E} ; \ S_{U_{\rm EE}} = \partial I_{\rm K} / \partial U_{\rm EE} \quad (3.73)$$

характеризують швидкість зростання *di*<sub>к</sub> під впливом дестабілізуючих факторів. З урахуванням рівнянь (3.72) та (3.73) приріст колекторного струму можна приблизно записати у вигляді:

$$\Delta I_{\rm K} \approx S_{I_{\rm KE0}} \Delta I_{\rm KE0} + S_{h_{21\rm E}} \Delta h_{21\rm E} + S_{U_{\rm EE}} \Delta U_{\rm EE} \,. \tag{3.74}$$

Існують три головні методи стабілізації режиму роботи транзисторного каскаду: термокомпенсація, параметрична стабілізація, введення кіл негативного зворотного зв'язку.

Метод термокомпенсації базується на тому, що зовнішніми конструктивними та схемотехнічними рішеннями намагаються виключити вплив на транзисторний каскад небажаних збурень. Так, якщо головним збурювальним впливом є зміна температури навколишнього середовища, то найбільш чутливі до цих впливів каскади підсилювача можуть бути конструктивно виділені в деякий самостійний вузол, в якому примусово (не залежно від зовнішніх умов) підтримується незмінною температура, що і дало назву методу. У цю саму групу методів можна віднести живлення найбільш підданих впливу каскадів стабілізованою напругою або застосуванням елементів зі стабільними параметрами і т. інше. Спільним для усіх цих методів, як це вже було зазначено, є виключення дії збурень на транзисторний каскад, які викликають недопустимі зміни його параметрів.

Метод параметричної стабілізації базується на використанні в транзисторних каскадах спеціальних елементів, характеристики яких залежать від зовнішніх збурних діянь, причому зміна параметрів цих елементів має компенсувати зміни параметрів транзисторного каскаду. Як приклад на рис. 3.39а наведено схему транзисторного каскаду, в якій для ввелення початкового зміщення робочої точки використовується зовнішній подільник на резисторах *r*1 та *r*2. Вочевидь, що в цій схемі за збільшення температури навколишнього середовища буде збільшуватися струм I<sub>ок</sub>. Це зумовлено зменшенням напруги U<sub>ке</sub> внаслідок зсуву вхідної характеристики транзистора ліворуч і збільшенням h<sub>21E</sub> та I<sub>КБО</sub>. Тому за збільшення температури зберігання 10к на незмінному рівні потребує зменшення початкового зміщення U<sub>зм</sub>. Для цього потрібно або збільшити опір *к*і, або зменшити опір *к*2. Можлива і одночасна зміна опорів обох резисторів. Якщо параметри зміни опорів погоджені з зміною параметрів транзистора, таке рішення дозволяє одержати добру температурну стабільність каскаду.

У вхідному подільнику можуть бути використані різні елементи – або терморезистори, або інші напівпровідникові прилади. На рис. 3.396 показано використання емітерного переходу додаткового транзистора VT2 як такого елемента. Якщо параметри транзисторів VT2 та VT1 однакові, то таке рішення дозволяє повністю усунути зміну струму  $I_{0K}$ , викликану зміною напруги  $U_{\text{БЕ}}$ . Таке рішення знаходить широке застосування під час розробки аналогових інтегральних схем.

223



Рис. 3.39. Схеми транзисторного каскаду: a – зі зовнішнім подільником на резисторах, б – з подільником як емітерного переходу додаткового транзистора

Спільним для обох розглянутих методів є компенсація тільки одного з дестабілізуючих факторів. Так, рішення, наведене на рис. 3.396, не дозволяє компенсувати зміну струму Іок, зумовлену зміною значення h<sub>21E</sub>, а термостабілізація режиму роботи частини каскадів не усуває збурень, викликаних зміною напруги живлення і т. інше. До того ж за використання параметричного методу важко підібрати елементи, здатні у ліапазоні зміни зовнішніх збурень широкому достатньо чітко стабілізувати параметри транзисторного каскаду, тому розглянуті вище методи застосовуються як додаткові, тобто спільно з введенням у каскад різних кіл зворотного зв'язку. Як було показано раніше, введення кіл зворотного зв'язку здатно змінити всі параметри підсилювача, причому що більший початковий коефіцієнт підсилення, то сильніше можуть бути ці зміни.

Метод введення кіл зворотного зв'язку є універсальним методом стабілізації параметрів не тільки одиничного транзисторного каскаду, а й усього підсилювача загалом. За правильного вибору він здатний компенсувати вплив усіх впливів на підсилювач зовнішніх збурень. Для каскаду, наведеного на рис. 3.32а,6, практичне застосування знайшло введення паралельного негативного зворотного зв'язку за вихідною напругою і послідовного негативного зворотного зв'язку за струмом навантаження (рис. 3.40а,6).

На рис. 3.40а показано схему з негативним зворотним зв'язком за постійної напруги (схема з колекторною температурною стабілізацією). Резистор  $R_{\rm E}$  (зворотного зв'язку) підмикається до колектора транзистора з напругою  $U_{\rm KE} = U_{0\rm KE}$ , а не до джерела живлення  $E_{\rm K}$ . Фізична суть колекторної стабілізації полягає у такому. За збільшення струму  $I_{\rm K}$  (від значення  $I_{\rm 0K}$ , рис. 3.38) спад напруги на  $R_{\rm K}$  зростає. При цьому приріст

224

негативного потенціалу на колекторі через резистор  $R_{\rm b}$  надходить на базу транзистора, зміщуючи емітерний перехід у зворотному напрямку. Як результат зменшується струм бази  $I_{\rm b}$ , а отже, струм колектора  $I_{\rm K}$ , який зменшується до свого початкового значення  $I_0$ . Як результат  $U_{0\rm KE}$  та  $I_{0\rm K}$  одержують прирости менші, ніж за відсутності негативного зворотного зв'язку.



Рис. 3.40. Схеми транзисторного каскаду: а – з колекторною температурною стабілізацією, б, в – з емітерною температурною стабілізацією, г – схема заміщення для схеми з колекторною температурною стабілізацією

Особливістю одержання кількісних співвідношень для розглядуваної схеми є те, що за паралельного способу введення сигналу НЗЗ вхідним параметром каскаду є струм. Тому його коефіцієнт передачі має розмірність опору

$$K_{\Pi} = U_{\text{BMX}} / I_{\text{BX}} = R_{\Pi 3}$$

і має назву опору передачі. Розмірним є також і коефіцієнт передачі кола 33, який вимірюється в сіменсах,

$$\beta = I_{\rm H33} / U_{\rm BMX} = g_{33}$$

З урахуванням викладеного для каскаду на рис. 3.40а справедлива схема заміщення на рис. 3.40г. У ній джерела вхідного сигналу та сигналу НЗЗ показані відповідними джерелами струму  $E_c/R_{\rm BH}$  та  $U_{\rm BHX}/R_{\rm H33}$ . Згідно з цією схемою для  $R_{\rm H3}$  та  $g_{\rm 33}$  можна записати

$$\begin{split} R_{n3} &= \frac{U_{\text{BHX}}}{I_{\text{BX}}} = \frac{I_{\text{B}} h_{21\text{E}} \left[ r_{\text{K}} R_{\text{K}} / (r_{\text{K}} + R_{\text{K}}) \right]}{I_{\text{B}}} \approx R_{\text{K}} h_{21\text{E}} \,; \\ g_{\text{H33}} &= I_{\text{H33}} / U_{\text{BHX}} = \left( U_{\text{BHX}} / R_{\text{H33}} \right) (1/U_{\text{BHX}}) = 1/R_{\text{H33}} \,. \end{split}$$

Очевидно, що незважаючи на те, що величини  $R_{n3}$  та  $g_{H33}$  розмірні, для них справедливий загальний вираз для коефіцієнта передачі підсилювача з колом H33 (3.38). Тоді для коефіцієнта передачі схеми на рис. 3.40а можна записати

$$R_{\pi H33} = R_{\pi 3} / (1 + R_{\pi 3} g_{H33}) = h_{21E} R_{K} / (1 + h_{21E} R_{K} / R_{H33}).$$

За глибоких НЗЗ, тобто під час виконання умови  $h_{21E}R_K/R_{H33} >> 1$ , одержаний вираз можна спростити

$$R_{n\,\text{H33}} \approx R_{\text{H33}}$$
. (3.75)

Цей вираз підтверджує зроблений раніше висновок, що за великої глибини НЗЗ параметри пристрою практично не залежать від власних властивостей підсилювача і визначаються характеристиками кола зворотного зв'язку.

За необхідності за опором передачі каскаду можна легко знайти коефіцієнт підсилення за напругою. Для цього в початковому виразі для *R*<sub>n</sub> вхідний струм потрібно замінити струмом еквівалентного генератора вхідного сигналу (див. рис. 3.40г)

$$R_{\rm m} = U_{\rm BMX} / I_{\rm BX} = U_{\rm BMX} / (E_{\rm c} / R_{\rm BH}) = K_{\rm K} R_{\rm BH} , \qquad (3.76)$$

де  $K_{\kappa} = U_{BHX} / E_{c}$  – загальний коефіцієнт підсилення каскаду за напругою.

Одержаний вираз показує, що коефіцієнт підсилення конкретного каскаду за напругою не залишається сталим і залежить від параметрів джерела вхідного сигналу. Тому для опису властивостей каскаду зручніше користуватися не коефіцієнтом  $K_U$ , а його опором  $R_n$ .

Використовуючи схему заміщення каскаду (див. рис. 3.9), можна легко одержати вираз для його вхідного опору

$$R_{\rm BX\,H33} = \frac{U_{\rm BX}}{I_{\rm BX}} = \frac{R_{\rm BX}R_{\rm H33}}{R_{\rm BX} + R_{\rm H33} + R_{\rm \kappa}h_{21\rm E}} \,.$$
(3.77)

Аналогічний вираз можна одержати, якщо скористатися загальним виразом для вхідного опору підсилювача з колом паралельного H33 (вираз 3.50).

Враховуючи, що згідно зі схемою заміщення транзистора, ввімкненого за схемою спільний емітер, власний вхідний опір транзистора  $R_{\text{вх}} = h_{11\text{E}} \approx r_{\text{E}} + r_{\text{E}}(h_{21\text{E}} + 1) \approx r_{\text{E}}h_{21\text{E}}$ , і вважаючи  $R_{\text{к}}h_{21\text{E}} >> R_{\text{H33}}$ , що слушно для глибоких H33, з виразу (3.19) одержимо

$$R_{\rm BX\,H33} \approx r_{\rm E} \left( R_{\rm H33} / R_{\rm K} \right).$$

Використовуючи вираз (3.52) для вихідного опору каскаду, можна записати:

$$R_{\rm BHX H33} = \frac{R_{\rm BHX}}{1 + R_{\rm m \, 3} \, g_{\rm H33}} = \frac{R_{\rm BHX}}{1 + h_{21\rm E} \left( R_{\rm K} \, / R_{\rm H33} \, \right)} \,. \tag{3.78}$$

Згідно зі схемою заміщення рис. З.40г  $R_{\text{вих}} = r_{\text{K}} R_{\text{K}} / (r_{\text{K}} + R_{\text{K}}) \approx R_{\text{K}}$ . Тоді, вважаючи коло НЗЗ глибоким ( $h_{21E} R_{\text{K}} / R_{\text{H33}} >> 1$ ), з (3.78) одержимо

$$R_{\rm BMX\,H33} \approx R_{\rm H33} / h_{21\rm E}$$

Для схеми рис. 3.40а справедливе рівняння

$$U_{\rm BE} = E_{\rm K} - R_{\rm K} (I_{\rm K} + I_{\rm E}) - I_{\rm E} R_{\rm E}.$$
 (3.79)

Враховуючи, що  $I_{\rm b} = -I_{\rm Kb0} + I_{\rm E}(1 - h_{21\rm b})$ , рівняння (3.79) після розв'язання його відносно  $I_{\rm K}$  набуває вигляду

$$I_{\rm K} = \frac{h_{21\rm B} \left( E_{\rm K} - U_{\rm BE} \right) + I_{\rm KB0} \left( R_{\rm K} + R_{\rm B} \right)}{R_{\rm K} + (1 - h_{21\rm B}) R_{\rm B}}.$$
 (3.80)

Після диференціювання рівняння (3.80) для коефіцієнта температурної нестабільності одержимо

$$S_{i} = \frac{\partial I_{K}}{\partial I_{KE0}} = \frac{R_{K} + R_{E}}{R_{K} + R_{E}(1 - h_{21E})} = \frac{1}{1 - h_{21E}R_{E}/(R_{K} + R_{E})}.$$
 (3.81)

З виразу (3.81) випливає, що величина  $S_i$  ближче до одиниці, що більше значення  $R_K$  та що менше  $R_5$ .

Більш ефективною є схема підсилювального каскаду з послідовним негативним зворотним зв'язком за постійним струмом через резистор  $R_{\rm E}$ (схема з емітерною температурною стабілізацією рис. 3.406,в), яка зберігає працездатність за зміни температури на 70...100 °*C*. Збільшення з ростом температури струму  $I_{\rm K}$  призводить до збільшення струму  $I_{\rm E} = I_{\rm K}/h_{216}$  і спаду напруги на опорі  $R_{\rm E}$  вказаної на рис. 3.406 полярності. При цьому емітер відносно бази стає більш позитивним і емітерний перехід зміщується в зворотному напрямі. Це викликає зменшення базового струму  $I_{\rm E}$ , як результат струм колектора  $I_{\rm K}$  також зменшується, намагаючись повернутися до свого первісного значення  $I_{0\rm K}$  (рис. 3.38). Для усунення негативного зворотного зв'язку за змінним струмом (у випадку наявності вхідного змінного сигналу) резистор  $R_{\rm E}$  шунтують конденсатором  $C_{\rm E}$ , опір якого на частоті сигналу має бути близьким до нуля.

Коефіцієнт передачі каскаду (рис. 3.40б), охопленого колом НЗЗ згідно з виразом (3.38) дорівнює

$$K_{\kappa H33} = K_{\kappa} / (1 + K_{\kappa} \beta)$$

Для схеми рис. 3.40б в можна визначити таким чином

$$\beta = \Delta U_{33} / \Delta U_{\rm BHX} = R_{\rm E} \Delta I_{\rm E} / (R_{\rm K} \Delta I_{\rm K}).$$

Отже, через велике значення  $h_{21E}$  можна з достатньою точністю вважати, що  $\Delta I_E = \Delta I_K$ . Тоді вираз для коефіцієнта передачі кола H33 матиме вигляд:

$$\beta = R_{\rm E}/R_{\rm K} \ .$$
227

Для транзисторного каскаду з урахуванням (3.64) одержимо

$$K_{\rm \kappa H33} = \frac{h_{21\rm E}R_{\rm K}/R_{\rm BX}}{1+R_{\rm E}h_{21\rm E}R_{\rm K}/(R_{\rm K}R_{\rm BX})} = h_{21\rm E}R_{\rm K}/(R_{\rm BX}+R_{\rm E}h_{21\rm E}).$$
(3.82)

Вхідний опір каскаду згідно з виразом (3.48) дорівнює

$$R_{\text{BX H33}} = R_{\text{BX}} \left( 1 + K_{\text{K}} \beta \right) = R_{\text{BX}} \left[ 1 + h_{21\text{E}} R_{\text{K}} R_{\text{E}} / (R_{\text{BX}} R_{\text{K}}) \right] = R_{\text{BX}} + R_{\text{E}} h_{21\text{E}} = h_{11\text{E}} + R_{\text{E}} h_{21\text{E}} .$$
(3.83)

З (3.83) випливає, що вираз (3.82) аналогічний початковому виразу для коефіцієнта передачі каскаду (3.65).

 $K_{\rm H33} = K_{\rm K\,H33} K_{\rm nog\,H33} = h_{21\rm E} R_{\rm K} / (R_{\rm BX} + R_{\rm E} h_{21\rm E} + R_{\rm E}), \quad (3.84)$ 

де  $R_{\rm E} = R_1 ||R_2 = R_1 R_2 / (R_1 + R_2)$  – еквівалентний опір подільника.

Вихідний опір каскаду згідно з виразом (3.54) дорівнює

$$R_{\text{BHX H33}} = R_{\text{K}} + R_{\text{E}}K_{\text{K}} = R_{\text{K}} + R_{\text{E}}h_{21\text{E}}R_{\text{K}}/R_{\text{BX}} =$$
$$= R_{\text{K}}(1 + R_{\text{E}}h_{21\text{E}}/R_{\text{BX}}).$$
(3.85)

Розглянемо вплив H33 на стабільність струму спокою каскаду рис. 3.406. Раніше було показано, що головною причиною нестабільності струму колектора є зміна температури навколишнього середовища, яка викликає зміну напруги емітерного переходу  $U_{\rm EE}$ , зворотного струму колектора  $I_{\rm KE0}$  та коефіцієнта передачі струму  $h_{2\rm IE}$ .

Згідно з рівнянням для транзистора  $I_{0K\tau} = h_{21E}I_{0E} + I_{KE0}$  та урахуванням того, що  $I_{KE0} = (1 + h_{21E})I_{KE0}$ , повний приріст струму колектора визначимо з виразу:

$$\Delta I_{0K_{T}} = \Delta h_{21E} I_{0E} + h_{21E} \Delta I_{0E} + (1 + h_{21E}) \Delta I_{KE 0} + \Delta h_{21E} I_{KE 0} . \qquad (3.86)$$

Для нашого випадку зміна струму бази

$$\Delta I_{0\rm b} = \frac{\Delta U_{0\rm bE}}{R_{\rm E} + R_{\rm b}} - \Delta I_{0\rm K_{\rm T}} \frac{R_{\rm E}}{R_{\rm E} + R_{\rm b}}.$$
 (3.87)

Підставивши (3.86) у (3.87), одержимо:

$$\Delta I_{0KT} = \frac{h_{21E}}{1 + h_{21E}R_E / (R_E + R_E)} \left[ \frac{\Delta I_{KE0} (h_{21E} + 1)}{h_{21E}} - \frac{\Delta U_{0EE}}{R_E + R_E} + (I_{0E} + I_{KE0}) \frac{\Delta h_{21E}}{h_{21E}} \right].$$
(3.88)

Позначивши вираз у квадратних дужках як  $\Delta I_{T}$ , маємо

$$S_{i} = \Delta I_{0K_{T}} / \Delta I_{T} = [h_{21E} (R_{E} + R_{E})] / [R_{E} + (1 + h_{21E}) R_{E}], \quad (3.89)$$

де  $S_i$  — коефіцієнт температурної нестабільності. Він показує у скільки разів приріст колекторного струму більше, ніж приріст теплового некерованого струму  $\Delta I_{\tau}$ , викликаного змінами параметрів транзистора. Як бачимо з виразу (3.88), приріст колекторного струму викликаний змінами  $U_{\text{EE}}$ ,  $h_{21\text{E}}$ ,  $I_{\text{KE0}}$ . Проте за застосування германієвих транзисторів зазвичай вважають, що  $\Delta I_{\tau} \approx \Delta I_{\text{KE0}}$  через переважний вплив цього параметра.

Для кремнієвих транзисторів вираз (3.88) може бути поданий у вигляді:

$$\Delta I_{0K\tau} = \frac{h_{21E} (R_{\rm b} + R_{\rm E})}{R_{\rm b} + (1 + h_{21E}) R_{\rm E}} \left( \frac{\Delta h_{21E}}{h_{21E}} I_{0\rm b} - \frac{\Delta U_{0\rm bE}}{R_{\rm b} + R_{\rm E}} \right) = S_i \Delta I_{\tau} \,. \tag{3.90}$$

Знайдемо допустимий діапазон варіації *s*<sub>i</sub> за зміни опору емітерного резистора *R*<sub>E</sub>. Для цього скористуємося правилом Лопіталя

$$\lim S_i \Big|_{R_{\rm E} \to \infty} = \frac{\frac{d}{dR_{\rm E}} \Big[ h_{21{\rm E}} \left( R_{\rm E} + R_{\rm E} \right) \Big]}{\frac{d}{dR_{\rm E}} \Big[ R_{\rm E} + \left( 1 + h_{21{\rm E}} \right) R_{\rm E} \Big]} = \frac{h_{21{\rm E}}}{1 + h_{21{\rm E}}} = h_{21{\rm E}} \approx 1;$$
$$\lim S_i \Big|_{R_{\rm E} \to \infty} = \frac{h_{21{\rm E}} R_{\rm E}}{R_{\rm E}} = h_{21{\rm E}}.$$

Одержані вирази показують, що мінімальний та максимальний прирости струмів транзистора визначаються виразами:

$$\Delta I_{0 \text{K min}} = \Delta h_{21\text{E}} I_{0\text{D}} / h_{21\text{E}}, \qquad \text{при } \text{R}_{\text{E}} \to \infty;$$
  
$$\Delta I_{0 \text{Kmax}} = \Delta h_{21\text{E}} I_{0\text{D}} - h_{21\text{E}} \Delta U_{\text{EE}} / R_{\text{E}} \qquad \text{при } \text{R}_{\text{E}} \to 0.$$

$$(3.91)$$

З проведеного аналізу можна зробити два практичні висновки:

введенням кола H33 нестабільність значення  $I_{0K}$  не може бути зменшена нижче величини  $\Delta h_{21E} I_{0E} / h_{21E}$ ;

знаючи початкову та необхідну нестабільність струму спокою транзистора  $\Delta I_{0K}$  і використовуючи (3.90), завжди можна знайти необхідну глибину НЗЗ (величину  $R_E$ ), необхідну для забезпечення потрібних параметрів підсилювального каскаду.

У реальних схемах  $S_i$  звичайно лежить у діапазоні 2...5. Тоді, вважаючи в (3.90)  $h_{21E} >> 1$  та  $h_{21E} >> S_i$ , можна одержати просте розрахункове співвідношення

$$R_{\rm E} = R_{\rm E} (S_i - 1). \tag{3.92}$$

Знаючи потрібні  $R_{\rm b}$  та  $E_{\rm 3M} = E_{\rm K}R_2/(R_1 + R_2)$ , від розрахункової схеми рис. 3.32а,б можна легко повернутися до вихідної схеми.

Слід зазначити, що вираз (3.91) фактично визначає мінімальне та максимальне значення дрейфу нуля каскаду рис. 3.40в.

Підсумовуючи викладене, можна зробити такі висновки: зміщення транзисторних каскадів забезпечується або шляхом завдання струму бази за допомогою великого опору, ввімкненого в коло живлення ( $R_{\rm b}$  на рис. 3.376, 3.40a), або шляхом завдання потенціалу бази за допомогою подільника напруги ( $R_1, R_2$  на рис. 3.37в) та одержання потрібного струму за рахунок вмикання в коло емітера опору  $R_{\rm E}$  (рис. 3.40б). У першому випадку температурна стабільність погана через те, що на струм колектора виявляє вплив зміна  $h_{21\rm E}$  та  $I_{\rm KE0}$ . У другому температурна стабільність значно краща, але для одержання кращих результатів (з У багатокаскадних підсилювачах дуже добрі результати щодо стабілізації робочих точок каскадів одержують за використання загального негативного зворотного зв'язку за постійним струмом, який охоплює весь підсилювач. При цьому місцеві зворотні зв'язки, аналогічні розглянутим, застосовувати недоцільно, тому що вони завжди зменшують коефіцієнти підсилення окремих каскадів та знижують ефективність загального 33.

Суттєвим недоліком розглянутого вище способу стабілізації параметрів транзисторного каскаду (рис. 3.40а) є зменшення його коефіцієнта підсилення. За заданого підсилення це призводить до суттєвого ускладнення схеми підсилювача.

Розглянемо схемотехнічні заходи, які у низці випадків дозволяють компенсувати цей недолік. Для цього ще раз повернемося до самого ставлення задачі стабілізації режиму спокою підсилювального каскаду. Кола стабілізації режиму спокою призначені забезпечувати довгострокову стабільність струму I<sub>0к</sub> або напруги U<sub>0к</sub>, тобто вони мають компенсувати тільки повільні зміни цих параметрів. Природно, що процес зміни температури навколишнього середовища не може відбуватися швидко. При цьому не потребується стабілізація струму, зміна якого є наслідком дії на вході достатньо швидких відхилень корисного вхідного сигналу. Отже, коло НЗЗ має бути замкненим за постійним струмом та повільно змінюваного сигналу і розімкнене за його змінної складової. Цього можна досягти, якщо коефіцієнт передачі кола НЗЗ в зробити частотнозалежним. Коло НЗЗ має пропускати тільки повільно змінювані сигнали і не пропускати високочастотні, тобто зі збільшенням частоти сигналу коефіцієнт в має зменшуватися. Цією властивістю володіє аперіодична ланка з передавальною функцією вигляду

$$\beta(p) = \beta_0 / (Tp+1).$$

Вочевидь, що за  $\omega = 0$   $\beta = \beta_0$ , а за  $\omega \to \infty$   $|\beta| \to 0$ . Якщо підставити наведене вище значення  $\beta$  у вираз для коефіцієнта передачі підсилювача з колом НЗЗ, одержимо передавальну функцію підсилювального каскаду

$$W(p) = K / \left[ 1 + K\beta_0 / (Tp+1) \right] = \frac{K}{1 + K\beta_0} \cdot \frac{Tp+1}{\left[ Tp / (1 + K\beta_0) \right] + 1} \,.$$

Цій передавальній функції відповідає ЛАЧХ, що наведено на рис.3.41.



Рис. 3.41. ЛАЧХ транзисторного каскаду з паралельним НЗЗ за напругою

Схемна реалізація цього технічного рішення для транзисторних каскадів з послідовним НЗЗ за струмом та паралельним НЗЗ за напругою наведено на рис. 3.406 та 3.42.



Рис. 3.42. Схема транзисторного каскаду з паралельним НЗЗ за напругою

У схемі рис. 3.406 зі збільшенням частоти підсумковий опір паралельно ввімкнених  $R_{\rm E}$  та  $C_{\rm E}$  зменшується. За постійного струму колектора це призводить до зменшення зворотного зв'язку і, отже, збільшення коефіцієнта підсилення каскаду.

У схемі рис. 3.42 зі збільшенням частоти коефіцієнт передачі подільника, утвореного резистором  $R_{133}$  та конденсатором  $C_{33}$ , зменшується. Це призводить до спаду частини напруги, яка передається з колекторного кола транзистора в його базове коло, що, в свою чергу, призводить до зменшення коефіцієнта передачі кола НЗЗ та збільшенню власного підсилення каскаду. Частотна характеристика такого каскаду аналогічна розглянутій раніше (див. рис. 3.41).

Через те, що зі збільшенням частоти сигналу опір конденсатора  $C_{33}$  зменшується, для запобігання шунтуванню цим конденсатором вхідного кола підсилювача (це призвело б до спаду коефіцієнта підсилення каскаду) в нього введено додатковий резистор  $R_{233}$ .

Розглянуті раніше підсилювачі можуть підсилювати вхідні сигнали як постійного, так і змінного струму. Якщо треба підсилювати тільки сигнал змінного струму, то в схему підсилювача треба вводити роздільні конденсатори. На рис. 3.43а наведено схему підсилювача змінної напруги за схемою з СЕ з урахуванням кіл зміщення та термостабілізації. Підсилювач, в якому навантаженням є суто активний опір (резистор), називають аперіодичним. До аперіодичних відносять також підсилювачі, які як навантаження крім активного опору містять реактивні елементи, що вмикаються в схему для коригування АЧХ.



Рис. 3.43. Наведені: а – схема підсилювача змінної напруги з СЕ, б – часові діаграми струмів та напруг транзистора в усталеному режимі підсилення для синусоїдного вхідного сигналу

Вхідна змінна напруга  $U_{\rm sx}$ , яка визначається джерелом вхідного сигналу з діючим значенням ЕРС  $e_{\rm c}$  та внутрішнім опором  $R_{\rm sst}$ , підводиться до входу підсилювача через роздільний конденсатор вхідного кола  $C_{\rm p}1$ . Цей конденсатор перешкоджає передачі сталої складової напруги вхідного сигналу на вхід підсилювача, яка може викликати порушення режиму роботи підсилювача. Підсилена змінна напруга з колектора транзистора надходить до навантаження  $R_{\rm st}$  через роздільний конденсатор  $C_{\rm p}2$ , який передбачений для розділення вихідного кола підсилювача від зовнішнього навантаження  $R_{\rm st}$  (частіше всього вхідного опору наступного каскаду підсилення) за сталої складової колекторного струму  $I_{0\rm K}$ . Величини ємностей  $C_{\rm p}1$  та  $C_{\rm p}2$  обирають таким чином, щоб їх опір на частотах підсилювального сигналу був багато меншим вхідного опору підсилювального каскаду та опору навантаження відповідно. Призначення інших елементів схеми було викладено раніше. Проаналізуємо роботу підсилювального каскаду в області середніх частот, вважаючи, що на цих частотах опори роздільних конденсаторів незначні. В цьому випадку опір навантаження змінній складовій колекторного струму  $I_{\rm K}$  визначається рівністю (для змінної складової колекторного струму транзистора джерело живлення  $E_{\rm K}$  володіє нульовим опором, тобто для змінної складової струму він закорочений)

$$R'_{\rm K} = R_{\rm K} R_{\rm H} / (R_{\rm K} + R_{\rm H}), \qquad (3.93)$$

 $\mathbf{a} U_{\mathbf{B}\mathbf{X}} = U_{\mathbf{E}\mathbf{E}} \, .$ 

На рис. 3.43б наведено часові діаграми струмів та напруг транзистора в усталеному режимі підсилення для синусоїдного вхідного сигналу  $U_{\text{вх}} = U_{\text{БE}} = U_{\text{Бm}} \sin \omega t$ . Якщо на вхід підсилювача надходить позитивна півхвиля вхідного сигналу, то емітерний перехід транзистора зміщується в прямому напрямку, що викликає збільшення базового, а отже, і колекторного струмів. При цьому спад напруги на опорі  $R'_{\text{K}}$  за рахунок колекторного струму  $I_{\text{K}}$ , що збільшується, збільшується, а напруга на колекторі  $U_{\text{KE}}$  за абсолютною величиною зменшується. За надходження негативної півхвилі вхідного сигналу картина змінюється на протилежну. З цього випливає, що підсилювальний каскад за схемою з СЕ поряд з підсиленням вхідного сигналу змінює його фазу на 180° (вхідний та вихідний сигнали знаходяться у протифазі).

Динамічні (реальні) параметри підсилювального каскаду можна розрахувати графічно або аналітично. Оскільки обидва методи значно доповнюють один одного, як правило застосовують комплексний графоаналітичний метод розрахунку.

Графічний розрахунок виконують, використовуючи статичні вхідні та вихідні характеристики за схемою з СЕ. Побудувавши навантажувальні прямі за постійним та змінним струмами, визначають параметри точки спокою з урахуванням потрібного режиму роботи (п.п. 3.6.1). Використовуючи динамічну вхідну характеристику для відомого значення амплітуди напруги (струму) вхідного сигналу  $U_{\rm 5m}(I_{\rm 5m})$ , знаходять амплітудні значення напруги (струму) на виході підсилювального каскаду  $U_{\rm Km}(I_{\rm Km})$ . Такі побудови для підсилювального каскаду за схемою з СЕ були наведені в п.п. 3.6.1 (див. рис. 3.33). За результатами графічних побудов можна визначити головні параметри підсилювального каскаду:

вхідний опір

$$R_{\rm BX} = U_{\rm BX \ m} / I_{\rm BX \ m} = U_{\rm Em} / I_{\rm Em} , \qquad (3.94)$$

коефіцієнт підсилення за напругою

$$K_{u} = U_{\text{BMX }m} / U_{\text{BX}m} = U_{\text{K}m} / U_{\text{B}m} , \qquad (3.95)$$

коефіцієнт підсилення за струмом

$$K_{i} = I_{\text{BHX } m} / I_{\text{BX } m} = I_{\text{K} m} / I_{\text{B} m} , \qquad (3.96)$$

коефіцієнт підсилення за потужністю

$$K_{p} = (U_{\text{BHX }m}I_{\text{BHX }m})/(U_{\text{BX }m}I_{\text{BX }m}) = K_{u}K_{i}, \qquad (3.97)$$



Рис. 3.44. Еквівалентна схема підсилювального каскаду з СЕ

У режимі підсилення малих сигналів розрахунок головних динамічних параметрів частіше проводять аналітично, як це було проведено вище під час розгляду НЗЗ, або за допомогою еквівалентної схеми підсилювального каскаду за змінним струмом, враховуючи, що у ділянці середніх частот ємності конденсаторів  $C_p1$ ,  $C_p2$  і  $C_E$  є нескінченно великими, а опір навантаження змінного струму визначається формулою (3.93). Якщо скористуватися Т-подібною схемою заміщення транзистора з СЕ, одержують еквівалентну схему підсилювального каскаду (рис. 3.44). Опір  $R_E$  у ній, показаний штриховою лінією, є паралельним з'єднанням опорів подільника R1, R2, за змінним струмом, тобто  $R_E = R_1 R_2/(R_1 + R_2)$ .

Величина колекторного струму  $I_{\rm K}$  може бути визначена, якщо врахувати, що струм, який надходить від генератора  $h_{21E}I_{\rm b}$ , розгалужується в паралельні вітки  $r'_{\rm K}$  та  $R'_{\rm K} + r_{\rm E}$ . Через те, що зазвичай  $R'_{\rm K} > r_{\rm E}$ , останнім можна знехтувати і для колекторного струму одержимо

$$I_{\rm K} = h_{21\rm E} I_{\rm E} [r_{\rm K}' / (r_{\rm K}' + R_{\rm K}')]. \tag{3.98}$$

Вхідний опір підсилювача визначається відношенням  $U_{\text{BX}}/I_{\text{BX}} = U_{\text{EE}}/I_{\text{E}}$ . Тому що через опір бази тече струм  $I_{\text{E}}$ , а через  $r_{\text{E}}$  – сума струмів  $I_{\text{E}}$  та  $I_{\text{K}} = h_{21\text{E}}I_{\text{E}}[r_{\text{K}}'/(r_{\text{K}}' + R_{\text{K}}')]$ , то вхідний опір може бути знайдений з рівняння:

$$R_{\rm BX} = r_{\rm B} + r_{\rm E} \left[ 1 + h_{21\rm E} r_{\rm K}' / (r_{\rm K}' + R_{\rm K}') \right]. \tag{3.99}$$

У багатьох випадках, коли  $r'_{K} >> R'_{K}$ , вхідний опір підсилювального каскаду дорівнює вхідному опору транзистора, тобто

$$R_{\rm BX} = h_{11\rm E} = r_{\rm E} + r_{\rm E} (h_{21\rm E} + 1). \tag{3.100}$$

Через те, що напруга на дільниці база-емітер залежить від теплового потенціалу  $\phi_T$ , тому

$$R_{\rm BX} = h_{11\rm E} = U_{\rm EE} / I_{\rm E} \approx \varphi_{\rm T} / I_{\rm E} = (h_{21\rm E} + 1)\varphi_{\rm T} / I_{\rm E} .$$
(3.101)

У режимі мікроамперних струмів, який характерний для каскадів підсилення в інтегральному виконанні, виміряний вхідний опір

виявляється в 1,5...2 рази більшим, ніж розрахований за формулою (3.101). Тому в останню формулу вводиться множник m = (1...2), який враховує спад  $h_{21E}$  у режимі мікрострумів. При цьому маємо

$$R_{\rm BX} = h_{11\rm E} = (h_{21\rm E} + 1)(m\,\phi_{\rm T}/I_{\rm E}). \tag{3.102}$$
  
3 урахуванням виразу (3.100) одержимо

 $R_{\rm BX} = h_{11\rm E} = r_{\rm E} + r_{\rm E} (h_{21\rm E} + 1) = (h_{21\rm E} + 1)(m\phi_{\rm T}/I_{\rm E}).$  (3.103) Якщо резистор  $R_{\rm E}$  в схемі (рис. 3.43а) не зашунтований конденсатором  $C_{\rm E}$ , то послідовно з опором  $r_{\rm E}$  в еквівалентній схемі підсилювача має бути включений опір  $R_{\rm E}$ . Вхідний опір у такому випадку визначається формулою:

$$R_{\rm BX} = r_{\rm E} + (r_{\rm E} + R_{\rm E})(h_{21\rm E} + 1). \tag{3.104}$$

Якщо, наприклад,  $r_{\rm E} = 100 \ Om$ ,  $r_{\rm E} = 20 \ Om$ ,  $R_{\rm E} = 300 \ Om$  і  $h_{21\rm E} = 100$ , то значення  $R_{\rm Bx}$ , розраховане за формулами (3.100) та (3.84), дорівнюють відповідно 2120 та 32420 Om. Таким чином, введення негативного зворотного зв'язку за змінним струмом призводить до значного збільшення вхідного опору підсилювального каскаду.

Повне значення вхідного опору підсилювача з урахуванням паралельно під'єднаного опору подільника зміщення визначається виразом:

$$R_{\rm BX \ \Pi} = R_{\rm BX} R_{\rm B} / (R_{\rm BX} + R_{\rm B}). \tag{3.105}$$

З рівняння (3.105) виходить, що за низькоомного подільника зміщення *R*1, *R*2, який поліпшує температурну стабілізацію підсилювача, вхідний опір значно зменшується.

Коефіцієнт підсилення напруги з урахуванням виразів (3.98) та (3.99) визначається рівністю

$$K_{u} = \frac{U_{BUX}}{U_{BX}} = \frac{I_{K} R'_{K}}{I_{B} R_{BX}} = \frac{h_{21E} R'_{K} [r'_{K} / (r'_{K} + R'_{K})]}{r_{B} + r_{E} [1 + h_{21E} r'_{K} / (r'_{K} + R'_{K})]}.$$
(3.106)

У тих випадках, коли  $r'_{K} >> R'_{K}$ , та з урахуванням виразу (3.102), а також  $h_{21E} >> 1$ , одержимо

$$\begin{split} K_{u} &= h_{21E} R'_{K} / [r_{\rm F} + r_{\rm E} (h_{21E} + 1)] \approx \\ \approx h_{21E} R'_{K} / h_{11E} \approx h_{21E} R'_{K} / [(h_{21E} + 1)(m\phi_{\rm T} / I_{\rm E})] \approx R'_{K} I_{\rm E} / (m\phi_{\rm T}). \end{split}$$
(3.107)

Коефіцієнт підсилення струму з урахуванням виразу (3.98)

$$K_{i} = I_{K} / I_{E} = h_{21E} r_{K}' / (r_{K}' + R_{K}').$$
(3.108)

Вихідний опір  $R_{\text{вих}}$  визначається (3.68), як зазвичай, за вимкнутого навантаження та нульового вхідного сигналу, і якщо врахувати, що  $r'_{\rm K} >> R_{\rm K}$ .

**Приклад 3.15.** Визначити параметри транзисторного каскаду (рис. 3.40а), що забезпечує одержання на резисторі  $R_{\rm K} = 5,1 \ \kappa O_M$  максимально можливої амплітуди вихідної напруги. Транзистор КТЗ12А;  $E_{\rm K} = 20$  В;  $R_{\rm BH} = 3,6 \ \kappa O_M$ .

Розв'я зання. 1. Визначаємо параметри режиму спокою каскаду  $U_{0 \text{ KE}} = (U_{\text{KE max}} - U_{\text{KE min}})/2$ .

Для розглядуваної схеми  $U_{\text{KE max}} = E_{\text{K}}$ ,  $U_{\text{KE min}} = U_{\text{KE Hac}} \approx 0,8 B$ .  $\Pi p \ u \ m \ i \ m \ \kappa \ a$ .  $U_{\text{KE Hac}}$  визначається з умови  $U_{\text{KE Hac}} = U_{\text{EE Hac}}$  за вхідною характеристикою або її апроксимацією для  $I_{\text{EF Hac}} \approx E_K / (h_{21E} R_K)$ :

$$U_{0 \text{ KE}} = (20 + 0.8)/2 = 10.4 B;$$
  

$$I_{0 \text{K}} = \left(E_{\text{K}} - U_{0 \text{K} \text{ E}}\right)/R_{\text{K}} = (20 - 10.4)/(5.1 \cdot 10^{3}) = 1.86 \text{ MA};$$
  

$$I_{0 \text{K}} = I_{0 \text{K}} / h_{21 \text{E}} = 1.86/30 = 0.062 \text{ MA}.$$

2. Знаходимо опір резистора *R*<sub>33</sub>, який забезпечує заданий режим спокою каскаду. Для цього для виведення бази записуємо рівняння за першим законом Кірхгофа

$$I_{0E} = U_{0EE} / R_{BH} = (U_{0KE} - U_{0EE}) / R_{33}$$
,

звідки

$$R_{33} = \left(U_{0\,\mathrm{KE}} - U_{0\,\mathrm{EE}}\right) / \left(I_{0\mathrm{E}} + U_{0\,\mathrm{EE}} / R_{\mathrm{BH}}\right) = (10, 4 - 0, 7) / (0,062 + 0,7/3,6) = 37,8 \ \kappa O_{M} \ .$$

Приймаємо  $R_{33} = 39 \ \kappa O_M$ .

 $\prod p \, u \, m \, i \, m \, \kappa \, a$ .  $U_{0 \, \text{EE}}$  визначається або за вхідною характеристикою, або її апроксимацією.

3. Знаходимо опір передачі каскаду. Згідно з виразом (3.75) маємо

$$R_{\pi 33} = h_{21E} R_{K} / (1 + h_{21E} R_{K} / R_{33}) = 30 \cdot 5.1 / (1 + 30 \cdot 5.1 / 39) = 31.1 \ \kappa Om$$

4. Знайдемо коефіцієнт підсилення каскаду за напругою

$$K_{\rm K\,H33} = R_{\rm \pi\,33} / R_{\rm BH} = 31,1/3,6 = 8,6$$
.

5. Визначимо вихідний опір каскаду згідно з (3.78)

$$R_{\text{BHX 33}} = R_{\text{BHX}} / (1 + h_{21E} R_K / R_{33}) = 5.1 / (1 + 30.5.1 / 31.1) = 0.86 \text{ } \kappa OM$$
.

6. Знайдемо вхідний опір каскаду. Згідно з (3.77)

$$R_{\rm BX\,33} = R_{\rm BX}R_{33}/(R_{\rm BX}+R_{33}+R_{\rm K}h_{21\rm E}).$$

Опір  $R_{\text{вх}}$  можна визначити безпосередньо за вхідною характеристикою транзистора за струму бази  $i_{\text{Б}} = I_{0\text{Б}}$ . У розглядуваному випадку, оскільки  $i_{\text{Б}}$  малий і, отже, вхідна характеристика транзистора мало відрізняється від ВАХ діода, опір  $R_{\text{вх}}$  можна знайти аналітично. Згідно з виразом  $I = I_0 [\exp(U_{\mu}/\phi_{\text{T}}) - 1]$  ВАХ *р-п*-переходу описується виразом

$$u_{p-n} = \phi_{\mathrm{T}} \ln(i_{p-n}/I_0 + 1).$$

Тоді диференціальний опір переходу дорівнює

$$\partial u_{p-n} / \partial i_{p-n} = \varphi_{\mathrm{T}} / (i_{p-n} + I_0) \approx \varphi_{\mathrm{T}} / i_{p-n} = R_{\mathrm{BX}},$$

де  $\varphi_T$ -температурний потенціал, який для T = 300 к можна вважати рівним 25 *мB* ( $\varphi_T = T/11, 6 \cdot 10^3$ ).

Використовуючи одержаний вираз для  $i_{\rm b} = I_{\rm 0b}$ , знайдемо

$$R_{\rm BX} = 25 \cdot 10^{-3} / 0,062 \cdot 10^{-3} = 403 \ O_{\rm M}$$
.

У такому випадку

$$R_{\text{BX} 33} = 0.4 \cdot 39 / (0.4 + 39 + 30 \cdot 5.1) = 80 \ Om$$
.

### 3.7. Підсилювальний каскад за схемою із спільним витоком

Схемотехнічні рішення, які застосовуються під час побудови каскадів на польових транзисторах, багато в чому подібні з рішеннями для біполярних транзисторів. Існуючі особливості пов'язані з відміною власних властивостей цих приборів.

Як зазначалося раніше, під час побудови аналогових підсилювачів на польових транзисторах найбільше розповсюдження одержала схема каскаду з спільним витоком. При цьому в ній, як правило, застосовуються або польові транзистори з керуючим p-n-переходом, або МДНтранзистори з вбудованим каналом.

На рис. 3.45 наведено типову схему каскаду на польовому транзисторі з керуючим p-n-переходом та каналом n-типу.



Рис. 3.45. Схема каскаду на польовому транзисторі з керуючим p-n-переходом та каналом n-типу

У цій схемі, змінюючи напругу джерела зміщення *E*<sub>зм</sub>, можна забезпечити роботу в будь-якому з описаних у п.п. 3.6.1 класів підсилення. Проте найбільш часто ця схема використовується в режимі класу А під час побудови вихідних каскадів підсилювачів. Пояснюється це такими перевагами польового транзистора перед біполярним:

 більший вхідний опір, що спрощує його погоджування з високоомним джерелом сигналу;

 як правило, менший коефіцієнт шуму, що робить його більш переважним за підсилення малих сигналів;

більша власна температурна стабільність режимів спокою.

Разом з тим каскади на польових транзисторах зазвичай забезпечують одержання меншого коефіцієнта підсилення за напругою. Через подібності вихідних ВАХ графічний аналіз роботи підсилювального каскаду на польовому транзисторі ідентичний розглянутим раніше випадкам підсилювача на біполярному транзисторі.

З цієї самої причини, як вже зазначалося, схожі і використані схемотехнічні рішення. Як вже було показано під час розгляду польових транзисторів, у польовому транзисторі з керуючим переходом полярності напруг, які прикладені до його стоку та затвору, мають бути протилежними. Тому для завдання режиму за постійним струмом на практиці широко використовується введення в каскад послідовного H33 за струмом навантаження. Схему такого каскаду наведено на рис. 3.46. Її особливістю, крім резистора  $R_{\rm B}$ , є підмикання паралельно вхідним виведенням каскаду додаткового резистора  $R_3$ . Цей резистор забезпечує гальванічний зв'язок затвору з спільною шиною, що необхідно для замикання кола зміщення. Крім цього він стабілізує вхідний опір каскаду. Опір резистора  $R_3 \le 1MO_M$ .



Рис. 3.46. Схеми каскаду:

 а – на польовому транзисторі з керуючим p-n-переходом та каналом n-типу з послідовним НЗЗ за струмом навантаження, б – на польових МОН-транзисторах зі зміщенням у вигляді резистивного подільника

Слід зазначити, через те що власний вхідний постійний струм польового транзистора наближається до нуля, то спад напруги на  $R_3$  від протікання струму зміщення теж наближається до нуля і напруга зміщення практично дорівнює спаду напруги на резисторі  $R_{\rm B}$ .

У схемі, що розглядається, резистор  $R_B$  виконує подвійну роль. Поперше, як було вказано вище, він забезпечує початкове зміщення робочої точки каскаду і, по-друге, вводить в нього послідовний НЗЗ за струмом навантаження, що призводить до зменшення коефіцієнта підсилення каскаду та стабілізує положення його робочої точки.

Питання стабілізації положення робочої точки каскаду заслуговує особливого розгляду. Як було показано під час розглядання польових

транзисторів, за зміни температури навколишнього середовища на струм стоку  $I_{0C}$ діють два протилежних фактори: збільшення опору напівпровідникового матеріалу, що зменшує величину Іос, та зменшення товщини p-n-переходу, що збільшує значення 100. Як результат дії цих двох протилежних факторів на передавальній характеристиці транзистора можна знайти точку, в якій струм стоку не залежить від температури навколишнього середовища. Якщо напругу U<sub>зм</sub> обрати так, щоб транзистор працював у цій точці, то температурна стабілізація каскаду не потрібна. На жаль, такий вибір з точки зору вимог до каскаду не завжди можливий і польовий транзистор працює, як правило, за великих струмів стоку.

Для сучасних приладів температурний дрейф струму стоку становить порядку 0.6%/°С. До того ж він негативний, що виключає в каскадах позитивний ЗЗ за температурою, властивий біполярним транзисторам. Тому за роботи в малих діапазонах зміни температури навколишнього середовища можна цілком обійтися без кіл термостабілізації.

Автоматичне зміщення в підсилювальних каскадах на польових МОН-транзисторах, в яких полярність напруги на стоку та затворі однакова, здійснити неможливо. У такому випадку напруга зміщення на затвор  $U_{03B}$  подається від джерела стокового живлення  $E_{\rm C}$  через резистивний подільник R1, R2 (рис. 3.46б), як і в підсилювальних каскадах на біполярних транзисторах. При цьому подільник має бути дуже високоомним, щоб не зменшувати суттєво величину вхідного опору підсилювального каскаду.



Рис. 3.47. Схеми заміщення (а, б) каскаду на польових МОН-транзисторах зі зміщенням у вигляді резистивного подільника

Для визначення головних параметрів каскаду звернемося до його схеми заміщення, наведеної на рис. 3.47а.

Ця схема не враховує частотних властивостей каскаду і справедлива для ділянки низьких та середніх частот, де впливом власних ємностей транзистора можна знехтувати.

Визначимо коефіцієнт підсилення каскаду за напругою. Згідно з наведеною наступною схемою для струму стоку можна записати такий вираз

239

 $I_{\rm C} = s U_3 + U_{\rm\scriptscriptstyle BHX} \left/ R_i \right. , \label{eq:IC}$ 

де *R<sub>i</sub>* – внутрішній (диференціальний вихідний) опір транзистора.

Для розрахунку *R<sub>i</sub>* під час роботи транзистора на пологій частині його передавальної характеристики можна скористатися виразом:

$$R_i = dU_{\rm CB}/dI_{\rm C} = R_{i1}I_{\rm C1}/I_{\rm C},$$

де R<sub>i1</sub> – диференціальний опір для струму I<sub>C1</sub>.

У такому випадку для вихідної напруги каскаду можна записати вираз

$$U_{\text{BMX}} = I_{\text{C}} R_{\text{C}} = R_{\text{C}} \left( s U_3 + U_{\text{BMX}} / R_i \right).$$

Враховуючи, що каскад є інвертуючим, тобто збільшення струму стоку призводить до зменшення вихідної напруги, для модуля коефіцієнта підсилення каскаду можна записати

$$K_U = U_{\text{BHX}} / U_3 = R_i R_C \, s \, U_3 / (R_i + R_C) U_3 = R_i R_C \, s / (R_i + R_C).$$
(3.109)

Звичайно в каскадах виконується умова  $R_i >> R_C$ . Тоді (3.109) прийме більш простий вигляд

$$K_U = sR_C \tag{3.110}$$

Використовуючи наведені вище припущення, для вхідного та вихідного опорів каскаду можна записати такі вирази

$$R_{\rm BXK} = R_3 R_{\rm BX} / (R_{\rm BX} + R_3) \approx R_3; \qquad (3.111)$$

$$R_{\rm BHX\,K} = R_{\rm C} R_i / (R_{\rm C} + R_{\rm i}) \approx R_{\rm C} \,. \tag{3.112}$$

Як зазначалося, завдання зміщення робочої точки введенням резистора *R*<sub>в</sub> зменшує коефіцієнт підсилення каскаду. За аналогією зі схемою на біполярному транзисторі, для коефіцієнта передачі кола НЗЗ можна записати

$$\beta = U_{33} / U_{\text{BMX}} = I_{\text{C}} R_{\text{B}} / I_{\text{C}} R_{\text{C}} = R_{\text{B}} / R_{\text{C}}$$
.

Тоді, використовуючи основний вираз для підсилювача з колом H33, одержимо

$$K_{U H33} = K_U / (1 + K_U B) = sR_C / (1 + sR_C R_B / R_C) = R_C / (1 + sR_B)$$
(3.113)

З виразу (3.113) випливає, що глибина негативного зворотного зв'язку в каскаді дорівнює (1+*s* R<sub>B</sub>). Тому абсолютні температурні зміни струму спокою каскаду з колом НЗЗ та без нього пов'язані співвідношенням

$$\Delta I_{0CH33} = \Delta I_{0C} / (1 + s R_{B})$$
(3.114)

При розрахунку каскаду потрібний опір  $R_{\rm B}$  легко знайти за заданим струмом  $I_{0\rm C}$ . Для цього на передавальній характеристиці транзистора (див. рис. 3.48) за  $I_{\rm C} = I_{0\rm C}$  знаходять потрібну напругу  $U_{03\rm B}$ . Тому що струм затвору практично дорівнює нулю, то спад напруги на резисторі  $R_3$  відсутній і потрібний опір резистора  $R_{\rm B}$  можна знайти з виразу

$$R_{\rm B} = U_{03\rm B} / I_{\rm 0C} \tag{3.115}$$

Можна використовувати і графічне розв'язання. Для цього через точку передавальної характеристики, яка відповідає значенню  $I_{0C}$ , і початок координат проводять пряму лінію. Кут нахилу цієї прямої і визначає потрібний опір  $R_{\rm B}$  (див. рис. 3.48)



Рис. 3.48. Графік передавальної характеристики транзистора

Для одержання максимального значення вихідної змінної струм  $I_{\rm OC}$  бажано обирати близьким до половини максимального струму стоку  $I_{\rm Cmax}$ . При цьому опір  $R_{\rm B}$ , який розрахований з цієї умови, може виявитися меншим, ніж розрахований, наприклад, з умови потрібної стабільності параметрів каскаду або заданих спотворень. У такому випадку для реалізації потрібного режиму роботи можна використовувати введення додаткового подільника напруги, як це показано на рис. 3.49.

Частотні властивості каскаду (як і у випадку біполярного транзистора) повністю визначаються власними властивостями приладу. При цьому головну роль в їх формуванні відіграє вхідна ємність транзистора  $C_{\rm sx}$ . У такому випадку заступна схема вхідного кола каскаду, яка одержана з наступної схеми транзистора, має вигляд показаний на рис. 3.476.



Рис. 3.49. Схема каскаду на польовому транзисторі з керуючим p-n-переходом та каналом n-типу з додатковим подільником напруги З врахуванням знайденого вище коефіцієнта підсилення передавальна функція всього каскаду матиме вигляд

$$K_U(p) = K_{as} R_C / (Tp+1),$$
 (3.117)

де  $K_{\rm g} = R_3 / (R_{\rm B} + R_3)$  — коефіцієнт передачі вхідного подільника за постійним струмом;  $T = C_{\rm gx} R_{\rm B} R_3 / (R_B + R_3)$  — стала часу вхідного кола;  $C_{\rm gx} = C_{\rm 3B} (1 + K_U)$  — еквівалентна вхідна ємність транзистора.

Введення резистора  $R_{\rm B}$  (як було показано раніше) зменшує загальний коефіцієнт підсилення каскаду. Якщо каскад призначений для підсилення напруги тільки змінного струму, це зменшення підсилення можна скомпенсувати виконанням кола НЗЗ частотно-залежним. Для цього (як і у випадку каскаду на біполярному транзисторі) резистор  $R_{\rm B}$  потрібно шунтувати конденсатором  $C_{\rm B}$ , як це показано на рис. 3.46.

Ємність цього конденсатора за заданої мінімальної частоти вхідного сигналу може бути розрахована з умови  $1/(C_{B}\omega_{H}) << R_{B}$ .

Все викладене залишається слушним і під час побудови каскаду з використанням МОН-транзистора з вбудованим каналом. У такому випадку можуть бути тільки кількісні відміни, зумовлені тим, що передавальна характеристика транзистора має продовження в першому квадранті. При цьому можуть змінитися частки напруг зміщення, які створюються резистором  $R_{\rm B}$  і подільником на резисторах  $R_{\rm I}$  та  $R_2$  (див. рис. 3.46б).

**Приклад 3.20.** Використовуючи транзистор КП303В, розрахувати параметри каскаду на рис. 3.46а за коефіцієнта підсилення за напругою  $K_U = 10$ , на частотах більших 50  $\Gamma_H$  та  $E_C = 15 B$ .

Р о з в'я з а н н я. Згідно з виразом (3.113) збільшення коефіцієнта підсилення каскаду на польовому транзисторі заданого типу потребує збільшення опору  $R_{\rm C}$ . Це, в свою чергу, зменшує максимальний струм стоку  $I_{\rm Cmax}$  і, отже, зменшує *s* транзистора. Тому під час розрахунку каскаду слід ураховувати залежність  $s = f(I_{\rm C})$ .

1. Апроксимуємо залежність  $s = f(I_{\rm C})$  (рис. 3.50a) для заданого транзистора прямою лінією. Для цього оберемо дві її точки  $s_1 = 1$ ,  $I_{\rm C1} = 0.6 \, \text{мA}$  та  $s_2 = 3$ ,  $I_{\rm C2} = 2 \, \text{мA}$ ;  $s = s_0 + KI_{\rm C}$   $K = \Delta s / \Delta I_{\rm C} = (3-1)/(2-0,6) \approx 1.43 \, B^{-1}$ ;  $s_0 = s_2 - K I_{\rm C2} = 3 - 1.43 \cdot 2 = 0.14 \, \text{мA} / B$ ;  $s = 0.14 + 1.43 \, I_{\rm C}$ .

2. Тому що задано коефіцієнт підсилення на змінному струмі, то для визначення коефіцієнта підсилення можна скористатися виразом (3.110). Тому

$$R_{\rm C} = K_U / s = K_U / (0.14 + 1.43 I_{\rm C})$$



Рис. 3.50. Графіки:

а – залежність крутості характеристики транзистора КП303В від струму стоку, б – передавальна характеристика транзистора КП303В

3. Визначимо напругу спокою стоку

 $U_{0CB} = (U_{BH \ xmax} + U_{BH \ min})/2$ Припустимо  $U_{BH \ xmax} = E_C$ ;  $U_{BH \ min} \approx U_{CB \ Hac} \approx U_{3B \ nop} - U_{3B} \approx U_{3B \ nop}$ . Тоді

$$U_{0CB} = (E_{C} + U_{3B \text{ nop}})/2 = (15 + 1,5)/2 = 8,25 B$$

4. Визначимо струм спокою стоку I<sub>0C</sub>

$$I_{0C} = (E_{C} - U_{0CB})/R_{C}$$
 abo  
 $R_{C} = (E_{C} - U_{0CB})/I_{0C}$ .

Дорівнюючи це значення *к*<sub>с</sub>, одержаному у п.2, знаходимо

$$K_U / (0,14 + 1,43 I_{0C}) = (0,14 + 1,43 I_{0C}) / I_{0C}$$
.

Звідки

$$I_{OC} = \frac{0.14 \left( E_{\rm C} - U_{0\,\rm CB} \right)}{K_U - 1.43 \left( E_{\rm C} - U_{0\,\rm CB} \right)} = \frac{0.14 \left( 15 - 8.25 \right)}{10 - 1.43 \left( 15 - 8.25 \right)} = 2.7 \, \text{MA} \, .$$

5. Знаходимо опір резистора  $R_{\rm C}$ 

$$R_{\rm C} = (E_{\rm C} - U_{0\,\rm CB})/I_{0\rm C} = (15 - 8,25)/2,7 = 2,5 \ \kappa O_{\rm M}$$

Обираємо 
$$R_{\rm C} = 2,7 \, \kappa O_M$$
, тоді  $I_{0\rm C} = (15 - 8,25)/2,7 = 2,5 \, MA$ 

6. За наведеною передавальною характеристикою (рис. 3.50б) транзистора знаходимо напругу затвора спокою  $U_{03B} = 0.7 B$ .

7.3 умови завдання режиму спокою знайдемо опір резистора зміщення

$$R_{\rm B} = U_{033} / I_{0\rm C} = 0,7/2,5 = 0,28 \ \kappa Om$$

Приймаємо  $R_{\rm B} = 0.3 \kappa O_M$ .

8. Ємність конденсатора, який шунтує резистор *R*<sub>в</sub>, знаходимо з умови

$$C_{\rm B} \ge 100/\omega R_{\rm B} = 100/(2\pi \cdot 50 \cdot 0.3 \cdot 10^3) = 1061 \ \text{MK}\Phi$$

Приймаємо  $C_{\rm B} = 1500 \ {}_{MK} \Phi$ .

### 3.8. Емітерний та витоковий повторювачі

Емітерним та витоковим повторювачами називаються каскади, які охоплені 100%-им послідовним НЗЗ. Тому головні властивості цих каскадів достатньо близькі, а існуючі відмінності зумовлені незбігом характеристик транзисторів, що використовуються.

Типові схеми емітерного та витокових повторювачів наведені відповідно на рис. 3.51а,б.





Нижче розглянемо схему емітерного повторювача, зазначаючи для витокового повторювача тільки його характерні особливості.

Навантаження в підсилювачі вмикається в емітерне коло транзистора. Така схема має підвищений вхідний опір і знижений вихідний опір, що дозволяє використовувати її для узгодження або розділення високоомного джерела вхідного сигналу і низькоомного навантаження.

Резистор  $R_{\rm E}$  є опором навантаження, що визначає динамічний режим роботи транзистора. Зовнішнє навантаження під'єднується у вигляді опору  $R_{\rm H}$  паралельно резистору  $R_{\rm E}$ . Загальний опір навантаження за струмом корисного сигналу

$$R_{H}^{'}=R_{E}R_{H}/(R_{E}+R_{H})$$

Вхідна і вихідна напруги емітерного повторювача за такого вмикання навантаження збігаються за фазою, оскільки в разі надходження вхідної напруги позитивної полярності базовий струм підвищується, зумовлюючи підвищення емітерного струму. Це призводить до підвищення спаду напруги на опорі  $R_{\mu}$  і зростання позитивного потенціалу емітера, з якого знімається вихідний сигнал.

Зі схеми бачимо, що  $U_{\text{вк}} = U_{\text{БЕ}} + U_{\text{внк}}$ . Оскільки значення  $R'_{\text{н}}$ , на якому виділяється напруга  $U_{\text{внк}}$ , як правило, значно перевищує опір емітерного переходу, до якого прикладено напругу  $U_{\text{БЕ}}$ , то  $U_{\text{внк}} >> U_{\text{БЕ}}$  і  $U_{\text{внк}} \approx U_{\text{вк}}$ .

244

Зважаючи на те, що  $U_{\text{вих}} = U_{\text{вх}} - U_{\text{БЕ}}$ ,  $K_U = U_{\text{вих}} / U_{\text{вх}}$  близький до одиниці, але менший за неї. Цей самий результат може бути одержаний, якщо скористатися головним виразом для коефіцієнта передачі підсилювача з колом НЗЗ. Тоді, зважаючи на те, що  $\beta = 1$ , одержимо

$$K_{U \text{H33}} = K_U / (1 + \beta K_U) = K_U / (1 + K_U) < 1$$
(3.118)

Таким чином, підсилювальний каскад лише повторює вхідну напругу за рівнем напруги і фазою, звідки і назва – емітерний повторювач. Але така схема дає підсилення за струмом і потужністю.

Порівнюючи схеми на рис. 3.43а і 3.51а, можна зробити висновок, що емітерний повторювач подібний до підсилювального каскаду за схемою СЕ, у якого  $R_{\rm K} = 0$ , з резистором  $R_{\rm E}$  в емітерному колі. У такому разі вся напруга вихідного сигналу на резисторі  $R'_{\rm H}$  послідовно вводиться у вхідне коло підсилювача. Але через те, що  $U_{\rm BX}$  і  $U_{\rm BHX}$  синфазні, то  $U_{\rm BHX}$ віднімається від  $U_{\rm BX}$ , знижуючи її. Тому в схемі існує 100 % -ний послідовний негативний зворотний зв'язок, що підвищує вхідний і зменшує вихідний опори емітерного повторювача. Вхідний опір схеми із СК визначається рівнянням (3.83).

Зазвичай у реальних схемах виконується умова  $h_{11E} \ll R_E$ , тоді для вхідного опору каскаду можна використовувати більш простий вираз

$$R_{\rm BX} = h_{21\rm E} \cdot R_{\rm E} \tag{3.119}$$

Вираз (3.119) свідчить про те, що в емітерному повторювачі можна одержати дуже великі значення вхідного опору. Це є однією з головних переваг цього каскаду. Вхідний опір каскаду можна також легко одержати з його схеми заміщення, наведеної на рис. 3.52, або з рівняння (3.100), якщо врахувати, що послідовно в колі емітера ввімкнений резистор  $R_E$ , який збільшує вхідний опір

$$R_{\rm BX} = r_{\rm b} + (r_{\rm E} + R_{\rm E})(h_{21\rm E} + 1) \approx h_{21\rm E}R_{\rm E}. \qquad (3.120)$$



Рис. 3.52. Схема заміщення емітерного повторювача

Вихідний опір емітерного повторювача

$$R_{\rm BMX} = r_{\rm E} + (r_{\rm E} + R_{\rm BX})/(h_{\rm 21E} + 1) \approx r_{\rm E} . \qquad (3.121)$$

Під час виведення рівняння для  $R_{\text{вих}}$  вважалося, що опір  $r_{\text{K}}$  та  $R_{\text{Б}}$  дуже великі і їх впливом можна знехтувати.

Частотні властивості емітерного повторювача ( як і каскаду зі спільним емітером) цілком визначаються частотними властивостями використаного транзистора. Проте на практиці цей каскад є більш високочастотним, що є наслідком 100%-го НЗЗ.

Коефіцієнт підсилення за струмом

$$K_I = I_E / I_E = 1 + h_{21E} r'_K / (r'_K + R'_H).$$
  
Під час виконання нерівності  $r'_K > R'_H$   
 $K_I = (h_{21E} + 1) > 1$  (3.122)

 $K_I = (h_{21E} + 1) >> 1.$  (5.) Наслідком цього є значення підсилення за потужністю ( $K_P = K_I$ ).

Як вже було викладено вище, каскад емітерного повторювача зручний для узгодження високоомних джерел сигналу з низькоомним навантаженням ( *R*<sub>вх</sub> – великий, *R*<sub>вих</sub> – малий, *K*<sub>1</sub> – великий).

Малий вихідний опір каскаду робить його ідеальним за узгодження підсилювача з ємнісним навантаженням.

Головні властивості витокового повторювача аналогічні властивостям емітерного повторювача, тобто

$$R_{U\,{
m H33}} < 1;$$
  
 $R_{_{
m BX}} \approx R_3$  — Великий;  
 $R_{_{
m BHX}} \approx 1/s$  — Малий.

Частотні властивості витокового повторювача суттєво кращі частотних властивостей каскаду зі спільним стоком. Причина цього та сама, що і в схемі емітерного повторювача – 100%-й НЗЗ.

**Приклад 3.21.** Узгодити датчик освітленості, виконаний на фоторезисторі СФ2-2, з підсилювачем, вхідний опір якого дорівнює  $1 \kappa O_M$ . Параметри фоторезистора: темновий опір  $R_{\tau} = 2 M O_M$ ; кратність зміни опору  $K = R_{\tau}/R_{cB} = 3000$ ;  $E_{K} = 15 B$ .

Розв'я зання. 1. Знайдемо мінімальний опір фоторезистора

 $R_{\rm cb} == R_{\rm t} / K = 2 \cdot 10^6 / 3000 = 0,66 \ \kappa Om$ .

2. Зміна напруги на вході підсилювача за безпосереднього підмикання фоторезистора до входу підсилювача

$$U_{\rm BX\,max} = E_{\rm K} R_{\rm BX} / (R_{\rm BX} + R_{\rm CB}) = 15 \cdot 1 / (1 + 0.66) = 9.03 B;$$

$$U_{\text{BX min}} = E_{\text{K}} R_{\text{BX}} / (R_{\text{BX}} + R_{\text{T}}) = 15 \cdot 1 / (1 + 3000) = 5 \cdot 10^{-3} B$$
.

3. Підмикаємо вихід датчика до входу підсилювача через схему емітерного повторювача (див. рис. 3.51в). Для збільшення вхідного опору використаємо в емітерному повторювачі транзистор КТЗ102Г з  $h_{21E\min} = 400$ .

У такому випадку для вхідної напруги емітерного повторювача  $U_{\text{вх ЕП}}$  справедливий вираз

$$U_{\rm bx\,EII} = \frac{\frac{R_{\rm b} \cdot R_{\rm bx\,\pi} h_{21\rm E}}{R_{\rm b} + R_{\rm bx\,\pi} h_{21\rm E}} E_{\rm K}}{R_{\rm \varphi} + \frac{R_{\rm b} R_{\rm bx\,\pi} h_{21\rm E}}{R_{\rm \varphi} + R_{\rm bx\,\pi} h_{21\rm E}}},$$

звідки для R<sub>Б</sub> знайдемо

$$R_{\rm b} = \frac{U_{\rm bxE\Pi} R_{\rm bx\pi} h_{21E} R_{\rm b}}{R_{\rm bx\pi} h_{21E} E_{\rm K} - U_{\rm bx\pi} \left( R_{\rm \phi} + R_{\rm bx\pi} h_{21E} \right)},$$

де  $R_{\Phi}$  – поточне значення опору резистора.

4. Задавши мінімальну вхідну напругу емітерного повторювача, визначимо опір баластного резистора  $R_{\rm F}$ . Припустимо  $U_{\rm sx \, EII}$  = 1 *B* . Тоді

$$R_{\rm b} = \frac{1 \cdot 1 \cdot 400 \cdot 3000}{1 \cdot 400 \cdot 15 - 1 \cdot (3000 + 1 \cdot 400)} = 461 \ \kappa O_{\rm M}.$$

Приймаємо  $R_{\rm E} = 470 \, \kappa O_M$ .

5. Уточнюємо діапазон зміни вхідної напруги емітерного повторювача

$$R_{\text{BXEII}} = \frac{R_{\text{B}}R_{\text{BX}\text{B}}h_{21\text{E}}}{R_{\text{B}} + R_{\text{BX}\text{B}}h_{21\text{E}}} = \frac{470 \cdot 1 \cdot 400}{470 + 1 \cdot 400} = 216 \text{ kOM};$$

$$U_{\text{BX}\text{EII}\text{min}} = \frac{E_{\text{K}}R_{\text{BX}\text{EII}}}{R_{\text{T}} + R_{\text{BX}\text{EII}}} = \frac{15 \cdot 216}{3000 + 216} = 1 \text{ B};$$

$$U_{\text{BX}\text{EII}\text{max}} = \frac{E_{\text{K}}R_{\text{BX}\text{EII}}}{R_{\text{CB}} + R_{\text{BX}\text{EII}}} = \frac{15 \cdot 216}{0.66 + 216} = 14.95 \text{ B};$$

$$\Delta U_{\text{BX}} = U_{\text{BX}\text{EII}\text{max}} - U_{\text{BX}\text{EII}\text{min}} = 14.95 - 1 = 13.95 \text{ B}.$$

Без емітерного повторювача  $\Delta U_{BHX} = 9,025 B$ . Застосування схеми емітерного повторювача збільшило діапазон зміни вхідної напруги у 13,95/9,025 = 1,54 рази.

## 3.9. Складений транзистор

Аналізуючи вирази для коефіцієнтів підсилення каскадів, виконаних на біполярних транзисторах, можна зробити висновок, що максимальне значення їх коефіцієнта підсилення як правило визначається коефіцієнтом передачі струму транзистора в схемі з спільним емітером h<sub>21E</sub>. Реальне визначається типом та технологією виготовлення значення  $h_{21E}$ транзистора і зазвичай не перевищує кілька сотень. Збільшення *h*<sub>21</sub> вище цього значення в низці випадків дозволяє суттєво спростити схемотехніку пристроїв. проектованих підсилювальних Так, під час побудови багатокаскадних підсилювачів можна обійтись меншою кількістю каскадів або під час керування потужним навантаженням відмовитися від проміжних підсилювачів потужності і керувати значною потужністю безпосередньо від малопотужного джерела.

Вирішити проблему збільшення *h*<sub>21E</sub> можна суто схемотехнічним шляхом за рахунок каскадного ввімкнення декількох транзисторів. Стосовно транзисторів одного типу провідності такі схеми були вперше запропоновані Дарлінгтоном і тому часто називаються схемами Дарлінгтона або складеними транзисторами.

Складений транзистор являє собою комбінацію з двох транзисторів, з'єднаних відповідним чином (рис. 3.53). Схема має два транзистори, з'єднані колектори яких являють собою загальний колектор складеного транзистора, а до бази транзистора vT2 під'єднаний емітер транзистора vT1. При цьому база транзистора vT1 і емітер транзистора vT2 являють собою відповідно загальну базу і загальний емітер складеного транзистора. Для кожного транзистора можна записати

$$\begin{split} I_{\rm K1} &= I_{\rm 51} h_{\rm 21E1} + I_{\rm K501}; \\ I_{\rm K2} &= I_{\rm 52} h_{\rm 21E2} + I_{\rm K502}; \end{split}$$



Рис. 3.53. Схема складеного транзистора

Для схеми виконується умова  $I_{\rm E2} = I_{\rm E1}$  Тоді, використовуючи наведені вирази визначимо струм колектора транзистора  $v_{T2}$  через базовий струм транзистора  $v_{T1}$ . При цьому для спрощення будемо вважати, що для обох транзисторів  $I_{\rm KE0} = 0$ 

 $I_{\text{K2}} = I_{\text{E1}}h_{21\text{E2}} = (I_{\text{K1}} + I_{\text{E1}})h_{21\text{E2}} = (I_{\text{E1}}h_{21\text{E1}} + I_{\text{E1}})h_{21\text{E2}} = I_{\text{E1}}(h_{21\text{E1}} + 1)h_{21\text{E2}}.$ Сумарний вихідний струм складеного транзистора  $I_{\text{вих}\Sigma}$  дорівнює

$$I_{\text{виху}} = I_{\text{K1}} + I_{\text{K2}} = I_{\text{Б1}}h_{21\text{E1}} + I_{\text{Б1}}(h_{21\text{E1}} + 1)h_{21\text{E2}} = I_{\text{Б1}}(h_{21\text{E1}} + h_{21\text{E2}} + h_{21\text{E1}}h_{21\text{E2}})$$
.  
Зважаючи на те, що  $h_{21\text{E1}} + h_{21\text{E2}} << h_{21\text{E1}}h_{21\text{E2}}$  остаточно запишемо  
 $I_{\text{вих y}} \approx I_{\text{Б1}}h_{21\text{E1}}h_{21\text{E2}}$ . (3.123)

Таким чином, у складеному транзисторі сумарний коефіцієнт передачі струму дорівнює добутку коефіцієнтів передачі окремих транзисторів. Працездатність наведеної схеми не порушується, якщо виконується умова  $I_{E1} > I_{KE0 2}$ . У супротивному випадку через розрив кола протікання струму  $I_{KE0 2}$  пропорційність між вхідним та вихідним струмами порушується. Отже, за малих вихідних струмів схема складеного транзистора, наведена на рис. 3.53, може виявитися недієздатною. Для усунення цього недоліку емітерний перехід транзистора VT2 зазвичай шунтують резистором зміщення  $R_3$ . Максимально допустимий опір цього резистора визначається з умови, що спад напруги на ньому під час перебігу струму  $I_{KE0}$  недостатній для відкриття транзистора і зазвичай находиться в довідкових даних на транзистор.

Розглянута схема не є єдино можливою. Складені транзистори будуються і на приладах різного типу провідності. Такі структури називають складеними транзисторами з додатковою симетрією. Приклад побудови такої схеми наведено на рис. 3.54. У такому випадку як вхідний використовується транзистор структури *p-n-p*, а вихідного – структури *n-p-n*.



Рис. 3.54. Схема складеного транзистора з додатковою симетрією

Слід зазначити, що введення в структуру складеного транзистора резистора зміщення дещо зменшує його сумарний коефіцієнт передачі. Тому, якщо заздалегідь відомо, що в схемі у всіх режимах роботи буде виконуватися умова  $I_{E1} > I_{KE0}$ , резистори зміщення можуть бути відсутні.

З використанням цих принципів можуть бути побудовані складені структури з довільною кількістю транзисторів. Як приклад на рис. 3.55 наведено дві схеми складених транзисторів, виконаних на трьох приладах.



Рис. 3.55. Схеми (а, б) складених транзисторів, виконаних на трьох приладах

Принципово структура складеного транзистора може бути побудована з використанням як польових, так і біполярних транзисторів. Приклад такої схеми, виконаної на польовому транзисторі з керуючим *p*-*n*-переходом і каналом *n*-типу та біполярному транзисторі структури *п-р-п*, наведено на рис. 3.56. Ця схема вдало поєднує властивості польового та біполярного транзисторів – це великий вхідний опір, теоретично нескінченний статичний коефіцієнт підсилення за струмом забезпечує можливість (потужності), керування потужним що навантаженням безпосередньо від малопотужного джерела сигналу. У цій схемі як транзистор *VT1* можуть використовуватися і МОН -транзистори.



Рис. 3.56. Схема складеного транзистора виконана на польовому транзисторі з керуючим *p-n*-переходом і каналом *n*-типу та біполярному транзисторі структури *n-p-n* 

**Приклад 3.23.** Визначити максимальний струм колектора в схемі на рис. 3.56 на транзисторах: *VTI* КПЗ02Б;  $I_{C \text{ поч}} = 18...43 \text{ MA}$ ; *VT2* КТ817А;  $h_{21E} = 25$ ;  $R_{3M} = 1 \kappa O_M$ ;  $r_{E} = 10 \kappa O_M$ ;  $U_{0EE} = 0.75 B$ .

Розв'я зання. 1. Можливий діапазон зміни базового струму транзистора *VT2* 

$$\begin{split} I_{\rm B} &= I_{\rm C\,nov} - U_{\rm EE} / R_{\rm 3M} \ ; \\ U_{\rm EE} &= U_{\rm 066} + r_{\rm B} I_{\rm E} \ ; \\ I_{\rm B} &= \left( I_{\rm C\,nov} R_{\rm 3M} - U_{\rm 066} \right) / \left( R_{\rm 3M} + r_{\rm B} \right) ; \\ I_{\rm 5max} &= \left( 43 \cdot 1 - 0.75 \right) / (1 + 0.01) = 41.83 \ MA \ ; \\ I_{\rm 5min} &= \left( 18 \cdot 1 - 0.75 \right) / (1 + 0.01) = 17.08 \ MA \ . \end{split}$$

2. Можливий діапазон зміни максимального струму колектора транзистора *v*<sub>72</sub>

$$I_{\rm K min} = I_{\rm E min} \ h_{21\rm E} = 17,08 \cdot 25 = 427 \ {}_{M}A;$$
  
$$I_{\rm K max} = I_{\rm E max} \ h_{21\rm E} = 41,83 \cdot 25 = 1,046 \ A.$$

## 3.10. Джерела постійного струму і напруги

Під час розробки підсилювальних пристроїв часто виникає необхідність використання пристроїв, властивості яких близькі до властивостей ідеальних джерел постійного струму і напруги. Слід зазначити, що створення пристроїв, які є ідеальними джерелами струму і напруги, неможливе. Проте для деякого обмеженого діапазону зміни параметрів створення пристроїв, імітуючих такі джерела, цілком можливе. При цьому можуть використовуватися як біполярні, так і польові транзистори.

Найбільш просто на напівпровідникових приладах будуються джерела постійного струму. Принцип побудови таких пристроїв розглянемо на прикладі біполярних транзисторів. Для цього звернемося до вихідних характеристик біполярного транзистора, ввімкненого за схемою зі СЕ (рис.3.57а). Якщо біполярний транзистор працює в активному режимі за постійного значення базового струму, то його вихідний струм мало залежить від напруги між емітером і колектором. Аналогічною властивістю володіє польовий транзистор, який працює в режимі насичення за постійної напруги на затворі. Саме на цьому принципі і будуються усі транзисторні схеми джерел струму.

Припустимо, що в базу біполярного транзистора від декотрого зовнішнього джерела задано постійний струм  $I_{06} = const$  і транзистор працює в активному режимі (рис. 3.576). Тоді за цього значення напруги живлення  $E_{\rm K}$  точка перетину навантажувальної прямої, що відповідає значенню  $R_{\rm H}$ , має знаходитися на відрізку *ab* його вихідної

характеристики. Це означає, що опір навантаження має задовольняти нерівності

$$R_{\rm H \,max} = \left[ E_{\rm K} - U_{\rm bE} \left( I_{\rm 0B} \right) \right] \left( h_{\rm 21E} I_{\rm 0B} \right) \ge R_{\rm H} \ge R_{\rm H \,min} = 0, \qquad (3.124)$$

де  $U_{\rm EE}\left(I_{\rm 0B}\right)$  – напруга  $U_{\rm EE}$ , яка відповідає базовому струму  $I_{\rm 0B}$ .



Рис. 3.57. Наведені:

а – схема джерела постійного струму на БТ ввімкненому за схемою з СЕ,
 б – вихідні характеристикі

Отже, за заданих напруги живлення і струму бази з використанням виразу (3.124) завжди можна визначити допустимі зміни опору навантаження, за якого транзистор можна розглядати як джерело струму.

Нахил вихідної характеристики транзистора за сталості його базового струму визначається вихідною провідністю транзистора  $h_{22E}$ . Вважаючи, що на дільниці *ab* вихідної характеристики величина  $h_{22E}$ стала для заданого нерівністю (3.124) діапазону зміни опору навантаження максимальна зміна вихідного струму визначається виразом

$$\Delta I_{\rm K} = h_{22\rm E} \left[ E_{\rm K} - U_{\rm EE} \left( I_{\rm 0E} \right) \right] \tag{3.125}$$

Цю схему можна розглядати як ідеальне джерело струму, тому що величина  $h_{22E}$  дуже мала (зазвичай  $r_{\rm k} >> R_{\rm H}$ ) і відхилення вихідного струму для всього діапазону зміни опору навантаження не перевищує декілька відсотків.

Таким чином, проблема виконання джерела струму на біполярному транзисторі зводиться до проблеми завдання його сталого базового струму  $I_{0E}$ . З вхідної характеристики транзистора, випливає, що стабілізація базового струму означає стабілізацію напруги  $U_{EE}$ . Отже, якщо емітерний перехід біполярного транзистора шунтувати елементом, напруга якого не залежить від зміни зовнішніх умов, базовий і, отже, колекторний струми будуть залишатися практично сталими. Як ці елементи доцільно використовувати *p*-*n*-переходи, які працюють на ділянках прямого зміщення або зворотного пробою.
На рис. 3.58а наведено схему простійного джерела струму, в якій для стабілізації емітерної напруги транзистора  $v_T$  використаний діод  $v_D$ , який зміщений у прямому напрямку. Струм діода задається резистором  $R_{\rm b}$ . Зважаючи на те, що ВАХ діода і вхідна характеристика транзистора одинакові, напруга на діоді і, отже, на емітерному переході транзистора можуть бути визначені з використанням кусково-лінійної апроксимації його ВАХ.

$$U_{\rm g} = U_{\rm bE} = U_{0\rm g} + (E_{\rm K} - U_{0\rm g})r_{\rm g}/2(R_{\rm b} + r_{\rm g}/2). \tag{3.126}$$

Колекторний струм транзистора

 $I_{\rm K} = h_{21\rm E} \left( E_{\rm K} - U_{0\,\rm g} \right) / \left( R_{\rm E} + r_{\rm g} / 2 \right).$ 



Рис. 3.58. Схеми:

а – джерела струму, б – схема джерела струму з колом послідовного НЗЗ

Схема забезпечує одержання достатньо доброї температурної стабільності, що пояснюється компенсацією температурних змін напруги емітерного переходу відповідними змінами напруги діода.

Підвищити стабільність вихідного струму в схемі можна введенням кола послідовного H33 (рис. 3.58б). Слід зазначити, що введення емітерного резистора *R* с потребує збільшення напруги на базі транзистора. Тому в такому випадку як джерело постійної напруги зручніше використовувати стабілітрон.

Вихідний струм джерела визначається виразом

$$I_{\rm K} = I_{\rm BHX} = (U_{\rm g} - U_{\rm bE}) h_{21\rm E} / (h_{21\rm E} + 1) R_{\rm E} . \qquad (3.127)$$

Оцінити стабільність струму схеми за зміни зовнішніх умов експлуатації (наприклад, температури) можна за допомогою методики, наведеної в п.п. 3.6.3. При цьому додатково слід урахувати температурну залежність напруги стабілітрона.

Для одержання доброї температурної стабільності необхідно, щоб ТКН стабілітрона компенсував температурні зміни параметрів транзистора або в схему ввести додаткові елементи термокомпенсації, як це було показано в п.п. 3.6.3.

253

Якщо як елемент, який задає емітерну напругу транзистора, використати джерело змінної напруги, то на тих самих принципах можлива розробка керованих джерел струму.

За використання польових транзисторів стабілізація струму стоку в деякому діапазоні зміни опору навантаження можлива під час роботи транзистора в насиченому режимі.

Аналіз передавальних характеристик різних типів польових транзисторів показує, що за використання МОН-транзисторів джерела струму можливо виконувати за схемами, аналогічними наведеним на рис. 3.58.

За використання польових транзисторів з керуючим *p-n*-переходом схеми джерел струму можуть бути спрощені. Пов'язано це з тим, що цей тип транзистора працює за полярності напруги затвору, протилежної полярності напруги стоку. Тому простіше джерело струму на цьому типі транзистора може бути одержано за закорочування затвора та витоку (рис. 3.59а). При цьому, оскільки напруга між затвором та витоком буде зафіксована на нульовому рівні, струм стоку буде дорівнювати максимальному значенню  $I_{Cmax}$  (рис. 3.59б).



Рис. 3.59. Наведені:

а – схема джерела струму на польовому транзисторі з керуючим *p-п*-переходом,
 б – стокзатворна характерістика ПТ

Зменшити вихідний струм такого джерела можна введенням у витокове коло транзистора додаткового резистора *R*<sub>в</sub> (на рис. 3.58а показано штриховою лінією).

За заданого вихідного струму опір резистора  $R_{\rm B}$  визначається за такою методикою: а) за передавальною характеристикою польового транзистора для заданого вихідного струму  $I_{\rm C_{3a,l}}$  визначають напругу затвор-витік  $U_{\rm 3B}$ ; б) потрібний визначають або графічно за нахилом навантажувальної прямої, яка проведена через початок координат і точку передавальної характеристики транзистора з координатами  $U_{\rm 3B}$  і  $I_{\rm C_{3a,l}}$ , або з використанням виразу  $R_{\rm B} = U_{\rm 3B}/I_{\rm C_{sa,l}}$ .

254

Стабільність параметрів схеми вище, ніж у схемі без резистора  $R_{\rm B}$ , тому що резистор  $R_{\rm B}$  вводить у схему НЗЗ вихідним струмом.

Аналогічно може бути побудовано і джерело струму на MOH-транзисторі з вбудованим каналом. Для цього необхідно, щоб вітка його передавальної характеристики для потрібного вихідного струму була розташована у другому квадранті осей координат, тобто на такому принципі можливо створення джерел малих струмів.

Якщо в схемі на рис. 3.59а резистор *R*<sub>в</sub> зробити змінним, то одержимо регульоване джерело струму.

Діапазон зміни опору навантаження, за якого схема на рис. 3.59а зберігає властивості джерела струму, може бути визначено з умови

$$(E_{\rm K} - U_{\rm CB\, hac})/I_{\rm C\, sag} \ge R_{\rm H} \ge 0$$
.

Кероване струмом джерело струму, яке має коефіцієнт передачі рівний одиниці, може бути одержано за допомогою електронного пристрою, який називають "струмовим дзеркалом". "Струмове дзеркало" – електронний пристрій з одним входом та одним або декількома виходами, вихідний струм (або струми) якого повторюють як за величиною, так і напрямком.

Найпростішу схему "струмового дзеркала" наведено на рис. 3.60. Для нормальної роботи пристрою необхідно, щоб параметри транзисторів *VT1* і *VT2* були повністю ідентичні. Транзистор *VT1* використовується у діодному вмиканні. Тому що його напруга  $U_{KE} = 0$ , то він працює на границі активного режиму та режиму насичення. При цьому його колекторний та базовий струми зв'язані співвідношенням  $I_{KVT1} = h_{21E} I_{EVT1}$ .

Тому що параметри транзисторів ідентичні, то з очевидної умови  $U_{5EVT1} = U_{5EVT2}$  випливає, що  $I_{5VT1} = I_{5VT2}$  і  $I_{KVT1} = I_{KVT2}$ .

Для вхідного струму пристрою справедливо співвідношення  $I_{\text{вх}} = I_{\text{KVT1}} + I_{\text{БVT1}} + I_{\text{БVT2}}$ . За ідентичності параметрів транзисторів його можна зобразити у вигляді  $I_{\text{вх}} = I_{\text{KVT1}} / (1 + 2/h_{21\text{E}})$ , звідки  $I_{\text{KVT1}} = I_{\text{вх}} / (1 + 2/h_{21\text{E}})$ .

Типовий коефіцієнт передачі струму в схемі зі спільним емітером  $h_{21E}$  для сучасних транзисторів задовольняє умові  $h_{21E} >> 1$ . Тому з достатньою з інженерної точки зору точністю можна записати

$$I_{\rm BX} \approx I_{\rm KVT1} = I_{\rm KVT2} \tag{3.128}$$

Похибка, яку при цьому отримують, повністю визначається конкретним значенням  $h_{21E}$ . Отже, якщо обидва транзистори мають  $h_{21E} = 50$ , то одержана похибка не перевищує 4%, що цілком допустимо. На практиці значення  $h_{21E}$  зазвичай більше. Отже, в схемі вихідний струм буде повторювати вхідний струм як за величино, так і напрямком.

Якщо точність повторення (відбиття) струму, яка забезпечується в схемі рис. 3.60, недостатня, то застосовують більш складні структури "струмового дзеркала" (рис. 3.61). Струми в схемі зв'язані рівняннями



Рис. 3.60. Найпростіша схема "струмового дзеркала"



Рис. 3.61. Схема "струмового дзеркала"

З одержаних виразів знаходимо зв'язок між вихідним струмом схеми *I*<sub>КVT3</sub> і колекторними струмами транзисторів *VT1* та *VT2*.

$$I_{\rm BHX} = I_{\rm KVT3} = I_{\rm EVT3} - I_{\rm EVT3} = I_{\rm KVT1} + 2I_{\rm E} - I_{\rm EVT3} \,.$$
Тому що  $h_{\rm 21E}$  транзисторів великий, і  $I_{\rm KVT3} \approx I_{\rm KVT1}$ , струм  $I_{\rm EVT3} = I_{\rm E}$ ;

$$I_{\rm BHX} = I_{\rm KVT1} + I_{\rm b} = I_{\rm KVT2} + I_{\rm b} = I_{\rm BX}$$
(3.129)

Якщо вхідний струм у схемах рис. 3.60, 3.61 буде підтримуватися незмінним, то вони перетворюються в джерела сталого струму. Для цього входи обох схем достатньо підімкнути через обмежувальні резистори до джерела вхідної напруги. У такому випадку схема "струмового дзеркала" рис. 3.60 повторює схему джерела струму рис. 3.58а. Стабільність струму в схемі рис. 3.61 значно вища, ніж у схемі рис. 3.60, що пояснюється тим, що транзистор *VT2* виконує роль підсилювача, який ввімкнено в коло H33 транзистора *VT3*.

З аналізу характеристик напівпровідникових приладів можна зробити висновок, що як джерело сталої напруги можна використовувати або пряму вітку ВАХ *p-n-* переходу, або його зворотну вітку у ділянці електричного пробою переходу. Зараз зупинимося на іншій можливості побудови джерела напруги. Джерело сталої напруги може бути легко побудоване на основі джерела сталого струму. Для цього достатньо вихідний струм джерела пропустити через резистор з постійним опором. На рис. 3.62а наведено схеми такого джерела сталої напруги. Як джерело сталого струму ( $I_{\rm ac}$ ) використовується польовий транзистор vT з витоковим резистором  $R_{\rm B}$ , а як перетворювач струм–напруга – еталонний резистор  $R_I$ . Вихідна напруга  $U_{\rm вих}$  і його відносна зміна за зміни струму навантаження визначаються виразами:

$$U_{\text{BHX}} = I_{\text{Ac}} R_I$$
  
$$\delta U_{\text{BHX}} = \delta I_{\text{Ac}} \qquad (3.130)$$

Наведені вирази є граничними і справедливі у випадку, коли опір навантаження  $R_{\mu}$  прямує до нескінченності. У противному випадку параметри пристрою мають визначатися з урахуванням як самого опору  $R_{\mu}$ , так і його відносної зміни

$$U_{\text{BHX}} = I_{\text{AC}} \frac{R_I R_{\text{H}}}{R_I + R_{\text{H}}};$$
  
$$\delta U_{\text{BHX}} = \frac{R_I \delta R_{\text{H}} / (R_I + R_{\text{H}}) + \delta I_{\text{AC}} \delta R_{\text{H}}}{1 + \delta R_{\text{H}} R_{\text{H}} / (R_I + R_{\text{H}})}.$$
 (3.131)

З (3.131) випливає, що більші значення  $R_1$  та  $R_{\rm H}$  і менше  $R_{\rm H}$ , то менш стабільною буде вихідна напруга.

Для конкретних умов значення  $R_I$  та  $\delta R_{\rm H}$ , як правило, задані. Тому єдиним шляхом підвищення стабільності вихідної напруги є зменшення  $R_I$ . Проте зменшення  $R_I$  за заданої напруги  $U_{\rm BMX}$  потребує збільшення струму  $I_{\rm ac}$ , що в більшості випадків неприйнятно.

Поліпшити параметри пристрою можна використовуючи для узгодження опорів  $R_I$  та  $R_{\rm H}$  емітерного або стокового повторювачів (рис. 3.626). Вважаючи, що  $R_{\rm BX EII} = h_{21E} R_{\rm H} >> R_I$ , для відносної зміни вихідної напруги, яка викликана зміною опору навантаження, можна записати

$$\delta U_{\rm BHX} = \frac{R_I \, \delta R_{\rm H}}{R_I + R_{\rm H} h_{21\rm E} \left(1 + \delta R_{\rm H}\right)}.$$

За умови  $R_{\rm I} >> R_{\rm H}$  можна сказати, що введення емітерного повторювача в  $h_{\rm 21E}$  разів зменшує відносну зміну  $U_{\rm BHX}$ , пов'язану із зміною  $R_{\rm H}$ .

Значно поліпшити параметри схеми рис. 3.62а можна використовуючи як резистор *R*<sub>1</sub> елемента з малим диференціальним опором, наприклад діода або стабілітрона.



#### Рис. 3.62. Схеми:

 а – джерела сталої напруги, б – джерела сталої напруги з емітерним або стоковим повторювачем

**Приклад 3.24.** Визначити границі зміни опору навантаження і максимальну відносну зміну вихідного струму джерела струму, яке виконане на транзисторі 2T201A і для якого  $h_{22E} = 3 \cdot 10^{-6} C_M$ ;  $E_K = 15 B$ ;  $h_{21E} = 20$ ;  $I_{BMX} = 5 MA$ .

Розв'я зання. 1. Визначимо потрібний струм бази транзистора (рис. 3.57а)

$$I_{\rm E} = I_{\rm K} / h_{21\rm E} = 5/20 = 0.25 \,\text{MA}$$
.

2. Допустимий діапазон зміни напруги навантаження

$$0 \le U_{\rm H} \le E_{\rm K} - U_{\rm EE}$$
,

де  $U_{\rm EE}$  – напруга емітерного переходу транзистора, яка відповідає струму  $I_{\rm E} = 0.25 A$ .

Приймаємо  $U_{\text{БЕ}} = 0,7 B$ , тоді

$$0 \le U_{\rm H} \le 15 - 0,7 = 14,3 B$$

3. Знайдемо допустимий діапазон зміни опору навантаження

$$R_{\text{H max}} = U_{\text{H max}} / I_{\text{BUX}} = 14,3/5 = 2,86 \,\kappa O_M;$$
  
 $0 \le R_{\text{H}} \le 2.86 \,\kappa O_M$ 

4. Визначимо зміни вихідного струму транзистора в знайденому діапазоні зміни опору навантаження

$$\Delta I_{\text{BHX}} = \Delta U_{\text{BHX}} h_{22E} = 14,3 \cdot 3 \cdot 10^{-6} = 42,9 \cdot 10^{-6} A .$$

5. Повна відносна зміна вихідного струму транзистора

$$\delta I_{\text{BHX}} = (\Delta I_{\text{BHX}} / I_{\text{BHX}}) 100\% = 42.9 \cdot 10^{-6} / 5 \cdot 10^{-3} \cdot 100 = 0.858\%$$

#### 3.11. Підсилювальні каскади з динамічним навантаженням

Коефіцієнт підсилення каскаду рис. 3.32а, б згідно з виразом (3.64) дорівнює

$$K_U = h_{21\mathrm{E}} R_\mathrm{K} / R_\mathrm{BX} \ .$$

Введення додаткового резистора у колекторне коло транзистора (рис. 3.32в) зменшує коефіцієнт підсилення каскаду. Так, для підсилювача рис. 3.32в він дорівнює

$$K_U = h_{21E} R_{\rm K} R_{\rm H} / R_{\rm BX} \left( R_{\rm K} + R_{\rm H} \right).$$

Одержане зменшення коефіцієнта підсилення можна пояснити зменшенням частки зміни колекторного струму, яка протікає безпосередньо через опір резистора навантаження *R*<sub>4</sub>

$$\Delta I_{R_{\rm H}} = \Delta U_{\rm BX} h_{21\rm E} R_{\rm K} / R_{\rm BX} (R_{\rm K} + R_{\rm H})) \tag{3.132}$$

Максимальне значення  $\Delta I_{R_{\rm H}}$  може бути одержано у випадку, якщо вся зміна колекторного струму транзистора буде протікати через резистор  $R_{\rm H}$ . Останнє можливо якщо опір  $R_{\rm H}$  наближається до нескінченності. Тоді

$$\lim \Delta I_{R_{\rm H}}\Big|_{R_{\rm LL} \to \pi} = \Delta U_{\rm BX} h_{21\rm E} / R_{\rm BX}$$
(3.133)

Проте на практиці таке рішення неможливе. Збільшення опору  $R_{\rm K}$  за заданого струму спокою транзистора призводить до збільшення спаду напруги на цьому резисторі. Відповідно зменшується спад напруги між колектором та емітером транзистора. Останнє призводить до зменшення максимальної амплітуди сигналу, яка може бути одержана на виході каскаду. Намагання зберегти амплітуду вихідного сигналу на незмінному рівні потребує збільшення напруги живлення. Проте це збільшення не може бути нескінченним, тому що воно обмежується гранично-допустимими параметрами застосованої елементної бази. До того ж збільшення напруги живлення супроводжується збільшенням розсіюваної в каскаді потужності. Це, в свою чергу, перешкоджає застосуванню методів гібридної та напівпровідникової технологій під час розробки потрібних пристроїв.

Таким чином, у каскадах подібних зображеному на рис. 3.32в коефіцієнт підсилення завжди менший максимально можливого значення.

Вирішити проблему збільшення коефіцієнта підсилення каскаду рис. 3.32в можна, якщо як резистор  $R_{\rm K}$  використати нелінійний елемент, статичний опір якого значно менший його диференціального опору. У такому випадку спад напруги на цьому елементі від протікання струму спокою буде визначатися його статичним опором, а відхилення вихідної напруги, яке викликано зміною струму колектора – його диференціальним опором. Роль нелінійного елемента у каскаді рис. 3.32в може виконувати джерело постійного струму. Для нормальної роботи такого каскаду необхідно, щоб номінальний струм джерела струму дорівнював сумі струмів спокою транзистора та навантаження. На рис. 3.63а наведено схему каскаду на *n-p-n*-транзисторі, ввімкненому за схемою зі спільним емітером, у якого як опір  $R_{\rm K}$  використано джерело сталого струму на транзисторі  $v_{T 2}$  *p-n-p*- – типу.

У режимі спокою виконується умова:

 $I_{KVT2} = I_{\pi c} = I_{0KVT1} + I_{0H}$ 



**Рис. 3.63. Схеми:** а – підсилювального каскаду на БТ *п-р-п* – типу, ввімкненому за схемою з СЕ, б, в – підсилювального каскаду на польових транзисторах

Якщо під дією зовнішнього сигналу струм колектора транзистора *v*т1 одержав приріст  $\Delta I_{K}$ , згідно з наведеним вище виразом

$$I_{\rm K VT2} = I_{\rm Ac} = I_{\rm 0K VT1} + \Delta I_{\rm K VT2} + I_{\rm 0H} + \Delta I_{\rm H}$$

Віднімаючи другий вираз з першого, одержимо

$$\Delta I_{\rm K VT2} = -\Delta I_{\rm H} \,. \tag{3.134}$$

Отже, весь приріст колекторного струму буде текти через зовнішнє навантаження, що відповідає одержанню максимально можливого у цьому каскаді підсилення. Конкретне значення коефіцієнта підсилення визначається виразом (3.64), в якому под  $R_{\rm K}$  необхідно розуміти  $R_{\rm H}$ .

Аналогічно можуть бути побудовані підсилювачі і на польових транзисторах рис. 3.636, в. Коефіцієнти підсилення цих каскадів мають максимально можливе значення, яке дорівнює згідно з виразом (3.110)  $K_U = sR_{\rm H}$ .

У схемотехніці сучасних інтегральних схем широко використовують введення додаткових транзисторів, які виконують роль динамічного навантаження.

### 3.12. Диференціальні підсилювачі

Диференціальні каскади відносять до балансних (мостових) схем підсилювачів постійного стуму. Їх застосовують для зниження дрейфу нуля, який викликається зміною напруги живлення і температури навколишнього середовища. Диференціальні каскади мають два входи і підсилюють різницю напруг, яка прикладена між ними.

Важливою обставиною під час проектування балансних схем є можливість побудови багатокаскадних підсилювачів без застосування роздільних реактивних елементів (конденсаторів, трансформаторів). Це зумовило широке використання балансних схем під час створення інтегральних підсилювачів різного призначення, в тому числі і операційних, які застосовуються для підсилення сигналів широкого діапазону частот, аж до частоти f = 0.

За структурою такий каскад, по суті, складається з двох каскадів, в яких використовується один спільний емітерний резистор (рис. 3.64а). Елементи схеми утворюють міст (рис. 3.64б), двома плечами якого є внутрішні опори транзисторів  $VT1(R_{VT1})$ і  $VT2(R_{VT2})$ , а двома іншими – резистори  $R_{K1}$  і  $R_{K2}$ . До однієї діагоналі моста підімкнута напруга джерела живлення  $E_{K}$ , а до другої – опір зовнішнього навантаження  $R_{H}$ .



а – диференціального каскаду, б – диференціального місту

Умова балансу моста, тобто умова, за якої його вихідна напруга дорівнюватиме нулю

$$U_{a} = E_{K}R_{VT1}/(R_{VT1} + R_{K1}) = U_{e} = E_{K}R_{VT2}/(R_{VT2} + R_{K2}),$$

або

$$R_{VT1}R_{K2} = R_{VT2}R_{K1}. ag{3.135}$$

Порушення умови (3.135) призводить до розбалансу моста і появи вихідної напруги, пропорційної з'явленому розбалансу. Такий розбаланс може бути викликаний, наприклад, зміною внутрішніх опорів транзисторів  $R_{VT1}$  і  $R_{VT2}$ , які, в свою чергу, залежать від вхідних напруг  $U_{rev1}$  і  $U_{Rv2}$ .

Якщо елементи схеми рис. 3.64, будуть повністю ідентичними, вихідна напруга за дії будь-яких дестабілізуючих факторів буде залишатися постійною. Отже, для вихідної напруги каскаду справедливий вираз

$$U_{\text{BHX}} = f_a - f_b = E_K \left( \frac{R_{VT1}}{R_{VT1} + R_{K1}} - \frac{R_{VT2}}{R_{VT2} + R_{K2}} \right)$$
(3.136)

Якщо міст збалансований, тобто виконується умова (3.135), то будьякі зміни напруги живлення не викличуть зміни вихідної напруги.

Вихідна напруга може бути визначена і через колекторні струми транзисторів

$$U_{\scriptscriptstyle\rm BMX} = \Delta I_{\rm K1} \, R_{\rm K1} - \Delta I_{\rm K2} \, R_{\rm K2} \; . \label{eq:mass_share}$$

Якщо параметри транзисторів ідентичні, то зміна температури навколишнього середовища призведе до однакових змін струмів обох транзисторів. Як результат абсолютне значення вихідної напруги залишається незмінним.

Слід звернути увагу, що диференціальний підсилювач (ДП) має по два входи і виходи, тобто на нього можна подавати і знімати симетричні прирости сигналів. Тому для вихідної напруги можна записати

$$U_{\rm BMX} = U_{\rm BMX1} - U_{\rm BMX2} = -K_1 U_{\rm BX1} - (-K_2 U_{\rm BX2}),$$

де  $\kappa_1$ ;  $\kappa_2$  – коефіциєнти підсилення каскаду відповідно на транзисторі  $v_{T1}$  і  $v_{T2}$ .

У загальному випадку  $U_{\text{вх 1}} = -U_{\text{вх 2}}$ ;  $U_{\text{вх }} = U_{\text{вх 1}} - U_{\text{вх 2}} = 2U_{\text{вх 1}}$ .

Використовуючи останній вираз, одержуємо

$$U_{\rm BMX} = -U_{\rm BX} (K_1 + K_2)/2 = -U_{\rm BX} K_{\rm AH} , \qquad (3.137)$$

де  $K_{\text{дп}} = (K_1 + K_2)/2$  – коефіцієнт підсилення ДП.

Якщо ДП розглядати як два каскади, виконані за схемою зі спільним емітером, то для кожного з них відповідно до (3.82) можна записати

$$K_U = (U_{\rm BHX}/2)/(U_{\rm BX}/2) = R_{\rm K} h_{21\rm E}/(h_{11\rm E} + h_{21\rm E} R_{\rm E}).$$

Вплив послідовного H33 за струмом на коефіцієнт підсилення за напругою відображає  $h_{21E}R_E$ . Для ДП прирости напруги на його входах мають протилежні знаки. Тому прирости як колекторного, так і емітерного струмів також мають протилежні знаки. Зміни колекторних потенціалів обох транзисторів, викликані протилежними за знаком приростами колекторних струмів, які протікають через різні резистори, призводять до появи вихідної напруги

$$\Delta U_{\rm BMX} = \Delta I_{\rm K1} R_{\rm K1} - (-\Delta I_{\rm K2} R_{\rm K2}) = R_{\rm K} (\Delta I_{\rm K1} + \Delta I_{\rm K2}).$$

На спільному емітерному резисторі зміна емітерних струмів викликає приріст

$$\Delta U_{\rm E} = R_{\rm E} \left( \Delta I_{\rm E1} - \Delta I_{\rm E2} \right). \label{eq:deltaUE}$$

Якщо параметри обох половин ДП однакові, то  $|\Delta I_{E1}| = |\Delta I_{E2}|$  і  $\Delta U_E = 0$ . Таким чином, відсутність приросту напруги на емітерному резисторі свідчить про те, що у повністю симетричному диференціальному каскаді як за постійним, так і змінним струмами дія НЗЗ відсутня. Тому для коефіцієнта підсилення за напругою справедливий раніше одержаний для каскаду зі спільним емітером без зворотного зв'язку вираз

$$K_{\rm gm} = h_{\rm 21E} R_{\rm K} / h_{\rm 11E} . \tag{3.138}$$

Таким чином, коефіцієнт підсилення за напругою ДП за однакової температурної стабільності завжди більше, ніж у каскаді на одному транзисторі.

Вихідний опір ДП, якщо знехтувати опором колекторного переходу, в два рази вище, ніж у відповідного каскаду з СЕ (при  $R_K \ll r_K^*$ )

$$R_{\rm BHX} \approx 2R_{\rm K} \tag{3.139}$$

Вхідний опір для різнистного сигналу (диференціальний вхідний опір каскаду) також у два рази більше, ніж у каскаді з СЕ

$$R_{\rm BX \ J} = \Delta U_{\rm BX} / I_{\rm BX} \approx 2h_{11\rm E} \ . \tag{3.140}$$

За підмикання опору навантаження  $R_{\rm H}$  коефіцієнт підсилення зменшується. Оцінити вплив навантаження можна, зобразивши вихідне коло джерелом напруги  $K_{\rm gn}\Delta U_{\rm bx}$  з внутрішнім опором  $R_{\rm bux}$ . За підмикання опору навантаження на ньому буде спад напруги

$$U_{\rm H} = K_{\rm dH} \Delta U_{\rm BX} R_{\rm H} / (2R_{\rm K} + R_{\rm H}),$$

і якщо коефіцієнт підсилення за напругою оцінити як

$$K_{\rm dfi} = U_{\rm H} / \Delta U_{\rm BX}$$
,

то він приймає значення

$$K_{\rm gn} = \frac{h_{21E} R_{\rm K} R_{\rm H}}{\left(R_{\rm BH} + h_{11E}\right) \left(2R_{\rm K} + R_{\rm H}\right)} = \frac{1}{2} \frac{h_{21E} \left(2R_{\rm K} / / R_{\rm H}\right)}{R_{\rm BH} + h_{11E}}$$
(3.141)

На відміну від корисного сигналу, напруги, як викликані дією різних збурюючих факторів, таких як зміна температури, напруги живлення і т.ін., діють на обидва входи ДП у фазі. Такі напруги прийнято називати синфазними  $U_{1_{\text{BX сф}}} = U_{2_{\text{BX сф}}} = U_{\text{вх сф}}$ .

Для синфазних сигналів можна записати

 $U_{\text{вих сф}} = -U_{\text{вх сф}}K_1 - (-U_{\text{вх сф}}K_2) = -U_{\text{вх сф}}(K_1 - K_2) = -U_{\text{вх сф}}K_{\text{сф}}$ , (3.142) де  $K_{\text{сф}}$  – коефіцієнт підсилення синфазних вхідних напруг. З одержаного виразу випливає, що за однакових параметрів обох половин схеми вихідна напруга ДП не залежить від зовнішніх дестабілізуючих факторів. У реальному підсилювачі через неминучу асиметрію схеми  $K_1 \neq K_2$  і тому відбувається тільки часткова компенсація змін вихідної напруги, які викликані дією зовнішніх дестабілізуючих факторів.

Ступінь компенсації дрейфу нуля прийнято характеризувати коефіцієнтом придушення синфазних вхідних напруг ДП. Під коефіцієнтом придушення вхідних синфазних напруг розуміють відношення приростів синфазної і диференціальної вхідних напруг, які викликали однакові зміни вихідної напруги ДП. Згідно з данним визначенням

$$U_{\text{BHX}} = U_{\text{BX}} K_U = U_{\text{BX} \ c\varphi} K_{c\varphi};$$
  
$$K_{\pi \ c\varphi} = U_{\text{BX} \ c\varphi} / U_{\text{BX}} = K_U / K_{c\varphi}; \qquad (3.143)$$

Величина  $K_{n c\phi}$  у сучасних ДП досягає 10000...100000, тобто 80...100 дБ.

Для зменшення дрейфу a, отже, i впливу синфазної складової вхідної напруги необхідно прагнути до виконання умови

$$R_{\rm E} >> R_{\rm BX \ CE} , \qquad (3.144)$$

де  $R_{\text{вх CE}} = r_{\text{E}} + r_{\text{E}} / (h_{21\text{E}} + 1)$  – вхідний опір другого транзистора.

За сталого значення  $R_{\text{вх CE}}$ , виконання нерівності (3.144) може бути досягнуто тільки за рахунок збільшення  $R_{\text{E}}$ . Таким чином, з умови (3.144) випливають два напрямки зниження дрейфу нуля ДП: підбір транзисторів з однаковими параметрами; збільшення  $R_{\text{E}}$ .

Реалізація першого напрямку досягається суто технологічним шляхом за рахунок одночасного виготовлення обох транзисторів ДП на спільному кристалі, тобто використанням методів інтегральної технології.

Другий напрямок не може бути вирішений технологічним шляхом. Збільшення  $R_E$  наштовхується на обмеження, пов'язані з максимально допустимою напругою живлення підсилювача. Отже, збільшення  $R_E$ призводить до того, що зменшується напруга між виведеннями емітера і колектора транзисторів диференціального каскаду. Отже, при цьому знижується амплітуда вихідного сигналу підсилювача. З тієї ж причини збільшення  $R_E$  обмежує збільшення  $R_K$ , що, згідно з (3.138), знижує коефіцієнт підсилення каскаду.

Вирішити це протиріччя можна за використання в емітерному колі ДП непасивного резистора  $R_E$ , а нелінійного двополюсника, наприклад, транзисторного джерела струму на біполярному або польовому транзисторі. Як було показано раніше, ці схеми за невеликого статичного опору володіють великим диференціальним опором, тобто за невеликого спаду напруги мають великий внутрішній опір для змінних складових. На рис. 3.65 наведено схему ДП, в якому як емітерний резистор використаний біполярний транзистор у режимі джерела струму. Для збільшення коефіцієнта підсилення в ДП замість резисторів  $R_{\rm K}$  використовують динамічне навантаження, виконане на біполярних або польових транзисторах (рис. 3.66). У наведеному ДП як навантаження використано схему "струмового дзеркала".



Рис. 3.65. Схема ДП із транзисторним джерелом струму на БТ в емітерному колі



Рис. 3.66. Схема ДП із схемою "струмового дзеркала" як навантаження

Навантажувальне "струмове дзеркало" утворено *p-n-p*-транзисторами *vT* 3 i *vT* 4. Припустимо, що в усталеному режимі виконується умова  $i_1 = i_2 = i_3 = i_4 = I_{0K}$ . Отже, вихідний струм каскаду, який дорівнює різниці струмів транзисторів *vT* 4 i *vT* 2, i дорівнює нулю  $i_{\text{вих}} = i_4 - i_2 = 0$ .

Припустимо, що в деякий момент часу на вході ДП подані напруги, які викликали зміни колекторних струмів транзисторів  $v_{T1}$  і  $v_{T2}$  на  $\Delta i_K$ . Тоді

$$\begin{split} i_1 &= I_{0\,\mathrm{K}} + \Delta i_\kappa = i_3 = i_4\,;\\ i_2 &= I_{0\,\mathrm{K}} + \Delta i_\mathrm{K}\,;\\ \end{split} \\ \\ \mathbf{E}_{\mathrm{BHX}} &= i_4 - i_2 = I_{0\,\mathrm{K}} + \Delta i_\mathrm{K} - I_{0\,\mathrm{K}} + \Delta i_\mathrm{K} = 2\Delta i_\mathrm{K} \end{split}$$

Таким чином, всі зміни струмів колекторів транзисторів vT1 i vT2 будуть текти через зовнішнє навантаження ДП, що зумовлює одержання максимального коефіцієєнта підсилення, який можливо досягнути в каскаді. Абсолютне значення коефіцієнта підсилення визначається тільки опором зовнішнього навантаження. Схема "струмового дзеркала" на рис. 3.66 використана двічі. Друге "струмове дзеркало", виконано на vT 5 i vT 6, використано як емітерний опір. Значення сумарного емітерного струму задано резистором *г*і.

Перевагою схеми є можливість її використання з диференціальними та реверсивними навантаженнями, які потребують для своєї нормальної роботи зміни не тільки величини, але й полярності прикладеної напруги.

Напруга вихідного сигналу знімається або між колекторами транзисторів (симетричний вихід) або з колектора одного з транзисторів відносно заземленого провідника (несиметричний вихід). Схема з несиметричним виходом застосовується, як правило, для узгодження ДП з каскадами, виконаними на одному транзисторі. При цьому резистор у колі транзистора, не зв'язаного з виходом підсилювача, в загальному випадку може бути відсутнім.

Якщо до ДП необхідно підімкнути каскад з несиметричним виходом, напругу невикористаного входу, як правило, фіксують на незмінному рівні. Для цієї мети може бути використаний додатковий подільник напруги (рис. 3.67).



Рис. 3.67. Схема ДП з додатковим подільником напруги

Слід зазначити, що відсутність другого колекторного резистора призводить до зменшення сумарного коефіцієнта підсилення каскаду, а використання несиметричних входів і виходів підсилювача — до збільшення величини його дрейфу.

Вхідний опір ДП може бути суттєво збільшений за використання в каскаді польових транзисторів. Під час побудовиі таких схем перевага віддається польовим транзисторам з керуючим *p-n*-переходом. Це зумовлено такими причинами: більш високою стабілльністю їх характеристик; великою електричною міцністю затвору (більш стійкий до пробою статичною електрикою); більшою допустимою різницею вхідних напруг (до 20...30В) (рис. 3.68). Особливістю цієї схеми є використання як витоковий струмозаданого елемента джерела струму на польовому транзисторі з керуючим *p-n*-переходом і каналом *n*-типу *v* з і резисторі

 $R_{\rm B}$ . Резистори  $R_{31}$  і  $R_{32}$  призначені для завдання початкового зміщення на затворах транзисторів  $v_{T1}$  і  $v_{T2}$ .



Рис. 3.68. Схема ДП на ПТ із керуючим р-п-переходом

Вхідний опір ДП, виконаного на біполярних транзисторах, також може бути значно збільшений у разі використання в каскаді складених транзисторів. Наслідком цього є зменшення вхідного струму підсилювача, що надзвичайно важливо за його використання у вигляді інтегральної схеми (рис. 3.69). Застосування складених транзисторів (окрім збільшення вхідного опору) дозволяє значно збільшити підсилення каскаду.



Рис. 3.69. Схема ДП на складених транзисторах

Іноді для збільшення вхідного опору диференціального каскаду в ньому використовують комбіновані складені транзистори, аналогічні наведеному на рис. 3.66.

**Приклад 3.28.** Розрахувати диференціальний підсилювач (рис. 3.70.), якщо допустима величина дрейфу у навантаженні  $\Delta I_{ap} = 30 \text{ мкA}$ ; опір навантаження  $R_{\mu} = 5 \text{ кOm}$ ; напруга джерела живлення  $E_{K} = 24 B$ .

Розв'я зання. Тому що основною причиною дрейфу струму в навантаженні ДП є температурний дрейф колекторного струму обох транзисторів, необхідно вибрати пару транзисторів, які мають мінімальний відносний дрейф у діапазоні температур. З цієї точки зору найбільш доцільно застосувати кремневі транзистори.



Рис. 3.70. Схема ДП

Нехай відносний дрейф транзисторів  $VT_1$  і  $VT_2 \Delta I_{K01} - \Delta I_{K02} = 20 \ McA$  у заданому діапазоні температур. На сім'ї вихідних характеристик транзистора обираємо робочу точку з координатами  $U_{0KE} = 8B$ ;  $I_{0E} = 1 \ MA$ . Опори  $R_{K1} = R_{K2} = R_K$  приймаємо рівними  $10 \ \kappa OM$ . Визначаємо коефіцієнт стабілізації дрейфу

$$S = \left(2 + \frac{R_{\rm H}}{R_{\rm K}}\right) \frac{\Delta I_{\rm Ap}}{\Delta I_{\rm K01} - \Delta I_{\rm K02}} = \left(2 + \frac{5}{10}\right) \frac{30}{20} = 3,7$$

Значення опорів  $R'_2 = R''_2 = R_2$  визначаємо за формулою, прийнявши  $h_{215} = 0.98$ ,

$$R_2 = \frac{SE_{\rm K} - U_{0\rm KE}}{h_{21\rm E}I_{0\rm E}} \approx \frac{3.7 \cdot 24 - 8}{0.98 \cdot 1} \approx 91.8 \,\kappa O_{\rm M} \,, \, \text{(CTAHJ. 91 } \kappa O_{\rm M} \,\text{)}.$$

Взявши з довідника для обраних транзисторів значення *I*<sub>ко</sub>, (наприклад, 10 *мкА*), визначаємо струми

$$\begin{split} I_1 &= \left( U_{0\,\mathrm{KE}} \left/ R_2 \right) - I_{0\mathrm{E}} \left( 1 - h_{21\mathrm{E}} \right) + I_{\mathrm{K0}} = (8/91) - 0.02 + 0.01 = 0.117 \ \textit{MA} \\ I_{0\mathrm{K}} &= I_{\mathrm{K0}} + h_{21\mathrm{E}} I_{0\mathrm{E}} + \left( U_{0\,\mathrm{KE}} \left/ R_2 \right) = 0.01 + 0.98 \cdot 1 + (8/91) = 1.077 \ \textit{MA} \ . \end{split}$$

Визначаємо опори в колі зміщення  $R'_1 = R'_2 = R_1$  та в колах емітарів  $R'_E = R''_E = R_E$ 

$$R_{1} = \frac{E_{\rm K} - U_{0\,\rm KE} - I_{0\rm K}R_{\rm K}}{I_{1}} = \frac{24 - 8 - 10 \cdot 1,077}{0,117} = 51\,\kappa O_{M} \text{ (станд. 51}\,\kappa O_{M} \text{ )}.$$
$$R_{\rm E} = R_{1}I_{1}/I_{0\rm E} = 51 \cdot 0.117 \cdot 10^{-3}/10^{-3} = 6\,\kappa O_{M} \text{ (станд. 6.2}\,\kappa O_{M} \text{ )}.$$

Опір резистора  $R_0$  зазвичай оберається рівним  $10 r_E = 10.30 = 300 O_M$ . Знаходимо вхідний опір каскаду

$$R_{\rm BX} = 2R_1 R'_{\rm BX} / (2R_1 + R'_{\rm BX}),$$

Де 
$$R'_{\text{вх}} = R_0 \frac{2R_2 + R_{\text{HE}}}{2R_2(1 - h_{21\text{Б}}) + R_0 + R_{\text{HE}}};$$
  
 $R_{\text{HE}} = 2R_K R_{\text{H}} / (2R_K + R_{\text{H}}) = 2 \cdot 10 \cdot 5 / (2 \cdot 10 + 5) = 4 \kappa O M.$   
Визначиивши

$$R'_{\rm BX} = \frac{0,3 \cdot 2 \cdot 91 + 4}{2 \cdot 91 \cdot 0,02 + 0,3 + 4} = 7,4 \,\kappa OM \,,$$

одержимо

$$R_{\rm BX} = \frac{2 \cdot 51 \cdot 7,4}{2 \cdot 51 + 7,4} = 6,9 \, \kappa O M \, .$$

Знаходимо коефіцієнт підсилення за напругою

$$K_U = \frac{h_{215} R_{\rm HE}}{R_0 \left[1 + R_{\rm HE} / (2R_2)\right]} = \frac{0.98 \cdot 4}{0.3 \left[1 + 4/(2 \cdot 91)\right]} = 13$$

і за струмом

$$K_{I} = \frac{h_{21\mathrm{E}}}{(1 - h_{21\mathrm{E}}) + R_{\mathrm{HE}} / (2R_{2}) + R_{0} / R_{\mathrm{H}}} \cdot \frac{R_{\mathrm{HE}}}{R_{\mathrm{H}}} = \frac{0.98}{(1 - 0.98) + 4 / (2 \cdot 91) + 0.3 / 4} \cdot \frac{4}{5} = 6.8.$$

## 3.13. Багатокаскадні підсилювачі

# 3.13.1. Особливості побудови і основні параметри багатокаскадних підсилювачів

Для підсилення малих електричних сигналів, які надходять на вхід підсилювача, до потрібного рівня цих сигналів у навантаженні, одного каскаду підсилення часто виявляється недостатньо. У таких випадках застосовують ланцюг з декількох каскадів підсилення, ввімкнених один за іншим.

У багатокаскадних підсилювачах зв'язок між каскадами здійснюється за допомогою спеціальних схем міжкаскадного зв'язку, які повині мати достотньо стабільний коефіцієнт передачі в робочому діапазоні частот і мінімальну нелінійність. На рис. 3.71. наведені головні схеми чотириполюсників міжкаскадного зв'язку: резистивно-ємнісного (а), безпосереднього (гальванічного (в), трансформаторного (б). Трансформаторний зв'язок часто використовують, і для узгодження вихідного опору кінцевого каскаду, який є зазвичай підсилювачем потужності із зовнішнім навантаженням.



Рис. 3.71. Схеми чотириполюсників міжкаскадного зв'язку: а – резистивно-ємнісного, б – трансформаторного, в – гальванічного

За видом міжкаскадних зв'язків можна виділити дві групи підсилювачів: підсилювачі змінного струму (з трансформаторними та *RC*зв'язками); підсилювачі постійного струму (з гальванічним зв'язком).

Особливістю підсилювачів першої групи є відсутність між окремими каскадами зв'язку щодо постійного струму. У зв'язку з цим у кожному окремому каскаді можна встановити оптимальний режим роботи щодо постійного струму, наприклад, з точки зору коефіцієнта підсилення або внесених спотворень. Проте, якщо в цих підсилювачах вхідний сигнал окрім зміної вміщує і постійну складову, то після підсилювача інформація про постійну складову буде втрачена.

У підсилювачах з гальванічними зв'язками необхідно турбуватися про узгодження сигналів як щодо постйного, так і змінного струму. Це накладає певні обмеження на вибір режимів роботи транзисторів і у більшості випадків суттєво ускладнює проектування підсилювача.



Рис. 3.72. Структурна схема багатокаскадного підсилювача

Структурну схему багатокаскадного підсилювача, який складається з *n* каскадів, наведено на рис. 3.72. Головними параметрами такого підсилювача є коефіцієнт підсилення за напругою  $\dot{K}_U = \dot{U}_{\rm H}/\dot{E}_{\rm c}$ , струмом  $\dot{K}_I = \dot{I}_{\rm H}/\dot{I}_{\rm c}$  і потужністю  $K_P = P_{\rm H}/P_{\rm BX}$ , а також вхідний  $R_{\rm BX 6}$  і вихідний опір  $R_{\rm BIX 6}$  опори.

Коефіцієнт підсилення багатокаскадного підсилювача за всіма трьома електричними параметрами визначають загальними виразами (3.5), (3.15). При цьому для визначення коефіцієнта підсилення окремого каскаду за формулою (3.107) як опір навантаження приймають вхідний опір наступного каскаду підсилення (лише для кінцевого каскаду навантаженням є опір зовнішнього навантаження  $R_{\rm H}$ ). Крім того, коефіцієнт підсилення за напругою (і за струмом) першого каскаду підсилення каскаду підсилення сли внутрішній опір джерела вхідного сигналу.

Вхідний опір багатокаскадного підсилювача  $R_{\text{вх 6}}$  являє собою вхідний опір першого каскаду підсилення, навантаженого входом другого каскаду. Тому спочатку за заданою величиною опору навантаження  $R_{\text{H}}$ визначають вхідний опір останнього *n*-го каскаду і т. інше. Останнім визначають  $R_{\text{вх 6}}$ . Вихідний опір підсилювача залежить від опору джерела сигналу. Тому визначення вихідного опору багатокаскадного підсилювача *R*<sub>вих 6</sub> слід починати з першого каскаду, для якого відомо значення *R*<sub>вн</sub>.

Частотні спотворення багатокаскадного підсилювача визначають рівнянням (3.23), коефіцієнт гармонік за рівністю коефіцієнтів гармонік окремих каскадів – формулою (3.21). Під час побудови багатокаскадного підсилювача одним з головних питань є узгодження каскадів без помітної втрати підсилення в перехідних колах.

# 3.13.2. Підсилювачі з резистивно-ємнісними зв'язками (з *RC*-зв'язками)

Для підсилення електричних сигналів змінного струму служать підсилювачі з резистивно-ємнісним зв'язком, які мають стабільні характеристики, прості в налагоджуванні, компактні і надійні. Завдяки використанню в таких підсилювачах як елементів міжкаскадного зв'язку перехідних конденсаторів режими роботи за постійним струмом окремих каскадів взаємонезалежні. Типова схема двокаскадного підсилювача на транзисторах з резистивно-ємнісним зв'язком наведена на рис. 3.73*а*. Конденсатори  $C_{p1}$  і  $C_{p2}$  призначені для розділення режимів окремих каскадів за постійним струмом і називаються розділовими. Очевидно, що для наступного каскаду вихідний розділовий конденсатор  $C_{p2}$  виконує роль вхідного. Тому для одиничного каскаду розрахунок зводиться до вибору розділового конденсатора  $C_{p1}$ .



Рис. 3.73. Наведені: а – схема двокаскадного підсилювача на транзисторах з резистивно-ємнісним зв'язком, б – еквівалентна схема двокаскадного підсилювача за змінним струмом

Підсилювальний каскад на транзисторі VT2 є навантаженням попереднього каскаду на транзисторі VT1, яке визначається в цьому випадку опором  $R_{\rm H} = R' || R_{\rm ax2}$ , де  $R' = R' R'_2 / (R'_1 + R'_2)$ . З урахуванням цього

еквівалентну схему двокаскадного підсилювача за змінним струмом, справедливу для всього діапазону частот підсилюваного сигналу, можна зобразити, як наведено на рис. 3.736. Опори *R*1 і *R*2 за змінним струмом увімкнені паралельно, тобто  $R = R_1 || R_2$ .

Частотна характеристика підсилювача має вигляд, показаний на рис. 3.74 (суцільна крива 1), з якої бачимо, що в області середніх частот коефіцієнт підсилення за напругою (а також за струмом) практично не залежить від частоти. Зниження коефіцієнта підсилення в області нижніх частот зумовлено розділовими (перехідними) конденсаторами  $C_{p1}$ ,  $C_{p2}$ , а також конденсатором  $C_E$  в колі емітера транзистора *VT*1. Так, наприклад, із зниженням частоти збільшується спад напруги на зростаючих опорах розділових конденсаторів і тим самим знижується напруга корисного сигналу, який підводиться до входів окремих каскадів. Збільшення опору конденсатора  $C_E$  зі зниженням частоти призводить до росту глибини послідовного негативного зворотного зв'язку за струмом. В обох випадках відбувається зниження підсилення, причому що більше, то нижче частота підсилюваного сигналу.



Рис. 3.74. Графік амплітудно-частотної характеристики підсилювача

Модуль коефіцієнта підсилення за напругою з урахуванням впливу тільки ємності  $C_p 2$  визначається формулою:

$$K_{2} = K_{0} / \sqrt{1 + \left( \frac{1}{\omega_{H} \tau_{p2}} \right)^{2}} , \qquad (3.145)$$

де  $\tau_{p2} = C_{p2}(R_{BHX1} || R_{K1} + R' || R_{BX2})$  — стала часу кола міжкаскадного зв'язку;  $R_{BHX1}$  — вихідний опір першого каскаду підсилення. При цьому коефіцієнт частотних спотворень:

$$M_{\rm H2} = K_0 / K_2 = \sqrt{1 + (1/\omega_{\rm H} \tau_{\rm p2})^2}$$
(3.146)

З рівняння (3.146) випливає, що збільшення ємності  $C_{p2}$ (збільшується стала часу  $\tau_{p2}$ ) за заданого коефіцієнта  $M_{\mu2}$  призводить до розширення смуги пропускання підсилювача у ділянці нижніх частот (крива 2 на рис. 3.74). Величина ємності за заданого  $M_{\mu2}$  визначається співвідношенням:

$$C_{p2} \ge 1 / \left[ \omega_{\rm H} \left( R_{\rm BHX1} \parallel R_{\rm K1} + R' \parallel R_{\rm BX2} \right) \sqrt{M_{\rm H2}^2 - 1} \right].$$
(3.147)

Дія вхідного розділового конденсатора і величина ємності  $C_{p1}$ визначається аналогічно. При цьому стала часу кола зв'язку першого каскаду підсилення з джерелом вхідного сигналу  $\tau_{p1} = C_{p1}(R_{BH} + R || R_{BX1})$ , де  $R_{BX1}$  – вхідний опір каскаду, а ємність розділового конденсатора для заданого значення  $M_{H1}$  визначається виразом:

$$C_{\rm pl} \ge 1 / \left[ \omega_{\rm H} (R_{\rm BH} + R \parallel R_{\rm BX1}) \sqrt{M_{\rm H1}^2 - 1} \right].$$
 (3.148)

Для модуля коефіцієнта частотних спотворень, зумовлених ємністю  $C_{\rm E}$ , справедливо

$$M_{\rm HE} = \sqrt{1 + (1/\omega_{\rm H} \tau_{\rm CE})^2} , \qquad (3.149)$$

де  $\tau_{CE} = C_E [r_E + r_E / (h_{21E} + 1)] \approx C_E r_E$  – стала часу емітерного кола. Величина ємності конденсатора  $C_E$  за заданого допустимого коефіцієнта частотних спотворень  $M_{uE}$  визначається за формулою:

$$C_{\rm E} \ge 1 / \left( \omega_{\rm H} r_{\rm E} \sqrt{M_{\rm HE}^2 - 1} \right).$$
 (3.150)

Сумарний коефіцієнт частотних спотворень у ділянці нижніх частот з урахуванням дії ємностей  $C_{p1}$ ,  $C_{p2}$ ,  $C_E$  визначають з рівності

$$M_{\rm H} = M_{\rm H1} M_{\rm H2} M_{\rm HE} \,. \tag{3.151}$$

Таким чином, розширення смуги пропускання підсилювача з ємнісним зв'язком у ділянці низьких частот досягається збільшенням сталих часу вхідного, перехідного і вихідного кіл  $\tau_{p1}$ ,  $\phi_{p2}$ ,  $\tau_{CE}$ . У зв'язку з тим, що величини опорів і особливо їх паралельних з'єднань, які входять у рівняння для сталих часу, зазвичай невеликі, то ємності конденсаторів, одержані згідно з виразами (3.147), (3.148), (3.150) для заданих значень  $M_{\mu1}, M_{\mu2}, M_{\muE}$  досягають десятків і сотень мікрофарад.

У ділянці високих частот потрібно враховувати ємність колекторного переходу  $C_{\rm K} = C_{\rm KE} / (h_{21\rm E} + 1)$ , опір якої зменшується із збільшенням частоти, шунтуючи навантаження і зменшуючи його опір. Крім того, коефіцієнт передачі струму бази  $h_{21\rm E}$  починає виявляти комплексний характер, зменшуючись за модулем. Обидві ці причини викликають зменшення підсилення в ділянці високих частот (рис. 3.74).

Для коефіцієнта частотних спотворень підсилювача  $M_{\rm BC}$  на деякій частоті  $\omega_{\rm B} = 2\pi f_{\rm B}$  за рахунок зміни ємності  $C_{\rm KE}$  одержимо:

$$M_{\rm BC} = \sqrt{1 + (\omega_{\rm B} \tau_{\rm BC})^2} , \qquad (3.152)$$

де  $\tau_{BC}$  – стала часу кола розряду конденсатора  $C_{KE}$ , яка визначається виразом:

$$\tau_{BC} = C_{KE} \left( R_{BHX1} \| R_{K1} \| R' \| R_{BX2} \right) = C_{KE} R_{KB}.$$
 (3.153)

Коефіцієнт частотних спотворень на тій самій частоті  $\omega_{\rm B}$ , зумовлений зменшенням  $h_{21E}$ ,

$$M_{{}_{\mathrm{B}}h_{21\mathrm{E}}} = \frac{h_{21\mathrm{E}0}}{|h_{21\mathrm{E}}|} = \sqrt{1 + (\omega_{{}_{\mathrm{B}}}/\omega_{h_{21\mathrm{E}}})^2} = \sqrt{1 + (\omega_{{}_{\mathrm{B}}}\tau_{h_{21\mathrm{E}}})^2}$$

де  $\tau_{h_{21E}} = \tau_{h_{21E}} / (1 - h_{h_{21E}})$  практично збігається зі середнім часом життя неголовних носіїв у базі.

Сумарний коефіцієнт частотних спотворень у ділянці високих частот

$$M_{\rm B} = M_{\rm BC} M_{\rm Bh21E}$$

Розрахунок підсилювача з *RC*-зв'язком можна проводити з використанням логарифмічної амплітудно-частотної характеристики. Для ії одержання вхідне коло каскаду, наведеного на рис. 3.73*a* зобразимо схемою заміщення рис. 3.75, на якій:  $R = R_1 R_2 / (R_1 + R_2)$  – еквівалентний опір вхідного подільника за змінним струмом;  $R'_E = h_{21E} R_E$  – приведений до базового кола опір резистора  $R_E$ ;  $C'_E = C_E / h_{21E}$  – приведене до базового кола значення ємності конденсатора  $C_E$ ;  $R_{\rm BH}$  – внутрішній (вихідний) опір джерела вхідного сигналу;  $R_{\rm BX} = h_{11E}$  – власний вхідний опір транзистора *VT*1. Вочевидь, що для наступного каскаду вихідним опором попереднього каскаду

$$R_{\rm BH} = R_{\rm BHX} = R_{\rm K} R_{\rm BHX} VT / (R_{\rm K} + R_{\rm BHX} VT) \approx R_{\rm K} .$$

Зведення  $R_{\rm E}$  до базового кола виконано з умови  $R'_{\rm E} = h_{21\rm E}R_{\rm E}$ , а  $C_{\rm E} - 3$ умови сталості, внесеної цими двома елементами сталої часу  $\tau = R_{\rm E}C_{\rm E} = R'_{\rm E}C'_{\rm E}$ .



Рис. 3.75. Схема заміщення вхідного кола двокаскадного підсилювача на транзисторах з резистивно-ємнісним зв'язком

Схема рис. 3.75 містить дві реактивності, отже, вона описується диференціальним рівнянням другого порядку і її передавальна функція має другий порядок.



Рис. 3.76. Схеми (а, б) заміщення вхідного кола двокаскадного підсилювача на транзисторах з резистивно-ємнісним зв'язком

Якщо виконати вказані раніше умови (п. 3.2) про дотримання властивості односпрямованості передачі сигналу та рознесення сталих часу, що характеризують вплив окремих реактивностей на сумарну частотну характеристику, схему заміщення рис. 3.75 можна поділити на два незалежних кола першого порядку. Це суттєво спрощує розрахунок підсилювача. При цьому, що більш жорстко будуть виконуватися вказані вище умови, то точнішим буде одержаний результат.

Припустимо, що вказані вище умови виконуються шляхом рознесення сталих часу. Тоді схему рис. 3.75 можна поділити на дві самостійні схеми, що наведені на рис.  $3.76a, \delta$ : опір  $R_{\text{вих}}$  (рис.  $3.76\delta$ ) є вихідним опором схеми рис. 3.76a. Під час виконання умови рознесення сталих часу для опору  $R_{\text{вих}}$  справедливий вираз:

$$R_{\rm BHX} = R_{\rm BH} R / (R_{\rm BH} + R).$$

Передавальні функції для одержаних схем заміщення мають відповідно вигляд:

$$W_1(p) = T_{11}p/(T_{12}p+1);$$
  
$$W_2(p) = K(T_{21}p+1)/(T_{22}p+1),$$

де

$$\begin{split} T_{11} &= RC_{\text{pl}} ; \ T_{12} &= (R_{\text{BH}} + R)C_{\text{pl}} ; \\ T_{21} &= R'_{\text{E}}C'_{\text{E}} ; \\ T_{22} &= (R_{\text{BHX}} + R_{\text{BX}})R'_{\text{E}}C'_{\text{E}} / (R_{\text{BHX}} + R_{\text{BX}} + R'_{\text{E}}) \\ K &= R_{\text{BX}} / (R_{\text{BHX}} + R_{\text{BX}} + R'_{\text{E}}). \end{split}$$

Слушність такого поділу дотримуватиметься за  $T_{12} \ge T_{21}$ . Проілюструємо сказане частотною характеристикою підсилювального каналу, що розглядається.

Передавальна функція *W*<sub>1</sub>(*p*) в чисельнику містить ідеальну диференціюючу ланку, асимптотична частотна характеристика якої згідно

з табл. 3.1 має нахил +20 $\partial E / \partial e \kappa$ . Цей нахил буде зберігатися від дуже низької (практично нульової) частоти до частоти, яка визначається сталою часу знаменника  $\omega_{12} = 1/T_{12}$  (рис. 3.77).



Рис. 3.77. ЛАЧХ підсилювача

Передавальна функція  $W_2(p)$  забезпечує на низьких частотах (аж до частоти  $\omega_{21} = 1/T_{21}$ ) нульовий нахил частотної характеристики, а далі для частоти  $\omega > \omega_{21}$  нахил +20 $\partial E / \partial e \kappa$ . Оскільки  $T_{22} \ge T_{21}$ , цей нахил буде продовжуватися до частоти  $\omega_{22} = 1/T_{22}$ , після якої знаменник  $W_2(p)$  дасть асимптоту з нахилом  $-20 \partial E / \partial e \kappa$ . Отже, після  $\omega = \omega_{22}$  сумарний нахил частотної характеристики другої ланки дорівнюватиме нулю. Якщо  $\omega_{12} \le \omega_{21}$ , а це необхідно для вірогідності наведених виразів, то сумарну частотну характеристику каскаду можна побудувати простим підсумовуванням обох одержаних характеристик.

Таким чином, розділові і емітерні кола підсилювального каскаду формують низькочастотну частину частотної характеристики підсилювального каскаду і легко можуть бути розраховані або за заданою низькочастотною межею смуги пропускання, або потрібною величиною частотних спотворень.

Під час розрахунку реальних частотно-залежних кіл слід пам'ятати, що: логарифмічна амплітудно-частотна характеристика підсилювача будується в масштабі кутової частоти  $\omega$ , отже, якщо нижня частота смуги пропускання задана в герцах, ії необхідно перевести в кутову частоту з урахуванням співвідношення  $\omega_{\mu} = 2\pi f_{\mu}$ ; на частоті зрізу відміна реальної і асимптотичної характеристик становить З  $\partial E$ , тому під час розрахунку багатокаскадного підсилювача розрахункове значення частот зрізу окремих ланок необхідно обирати з відповідним запасом. При цьому зручно користуватися графіком рис. 3.78, який дозволяє залежно від співвідношення частот визначити розбіжність реальної і асимптотичної характеристик.

276



Рис. 3.78. Графік ЛАЧХ підсилювача

Слід пам'ятати, що якщо в підсилювачі не передбачено формування високочастотної частини його характеристики, то верхня межа смуги пропускання буде визначатися властивостями використаних напівпровідникових приладів.

Розглянемо як приклад схему трикаскадного підсилювача змінного струму (рис. 3.79). Особливістю схеми є:

 використання в першому та другому каскадах схем підсилення із спільним емітером, причому для забезпечення температурної стабілізації режиму спокою в кожному з них використаний послідовний НЗЗ за струмом навантаження;

- виконання третього каскаду за схемою емітерного повторювача, що зменшує вихідний опір підсилювача;



Рис. 3.79. Схема трикаскадного підсилювача змінного струму

 використання для формування високочастотної частини характеристики кола загального послідовного НЗЗ за вихідною напругою, що збільшує вхідний і зменшує вихідний опори підсилювача. Для введення цього зв'язку емітерний резистор транзистора VT1 поділений на два послідовно ввімкнених. Це дозволяє в першому каскаді за бажаною стабільністю режиму спокою зберегти достатній коефіцієнт підсилення за змінним струмом.

**Приклад 3.30.** Розрахувати підсилювач за схемою рис. 3.79 для таких даних:  $E_{\rm K} = 20 B$ ;  $R_{\rm H} = 51 O_M$ ;  $f_{\rm H} = 20 \Gamma \mu$ ;  $f_{\rm B} = 2 \cdot 10^4 \Gamma \mu$ ;  $K_{U\Sigma} = 100$ ;  $U_m = 7B$ .

Розв'я зання. 1. Розрахуємо каскад на транзисторі VT3. Максимальний емітерний струм транзистора VT3 визначимо в припущенні, що на робочій частоті резистори  $R_{E3}$  і  $R_{H}$  ввімкнені паралельно,

$$I_{\rm E3\,max} = 2U_{m\,\rm BMX} \left( R_{\rm E3} + R_{\rm H} \right) / \left( R_{\rm E3} R_{\rm H} \right).$$

Мінімальний спад напруги на резисторі R<sub>K2</sub>

$$U_{R_{\rm K2}\,\rm min} = E_{\rm K} - 2U_{m\,\rm H} - U_{\rm EE3}$$
.

Опір резистора R<sub>К2</sub>

$$R_{\rm K2} = U_{R_{\rm K2}} \min (h_{21\rm E3} + 1) / I_{\rm E3} \max$$

Для забезпечення термостабільності каскаду згідно з (3.34) маємо  $R_{\rm b} = R_{\rm E}(S_i - 1)$ , де  $S_i = 2...5$  — коефіцієнт нестабільності. Тоді, тому що для каскаду на транзисторі *VT*3  $R_{\rm b} = R_{\rm K2}$ , одержимо

$$U_{R_{\text{K2}\min}}(h_{21\text{E3}}+1)/I_{\text{E3}\max} = R_{\text{E3}}(S_i-1)$$

Для вибору типу вихідного транзистора припустимо  $R_{\rm H} = R_{\rm E3}$ . Тоді транзистор має відповідати таким вимогам:

$$\begin{split} I_{\rm K\,max\,gon} &\geq 2U_{m\,\,\rm Bux}\,(2/R_{\rm H}\,) = 0.55\,A\,;\\ U_{\rm KE\,\,max\,\,gon} &\geq E_{\rm K} = 20\,B\,;\\ f_{\rm rp} &\geq f_{\rm B} = 2\cdot 10^4\,\Gamma\,\mu\,;\\ P_{\rm K} &\geq \left(E_{\rm K}\,-\,U_{m}\,\right)^2/R_{\rm H} = (20-7)^2\,/51 = 3.31\,Bm. \end{split}$$

За наведеними даними обираємо транзистор КТ815А :  $U_{\text{KE}} = 40 B$ ;  $I_{\text{Kmax}} = 1,5 A$ ;  $P_{\text{K}} = 10 Bm$ ;  $h_{21\text{E}} = 40$ ;  $f_{\text{гр}} = 5 M \Gamma u$ .

Вважаючи  $U_{R_{E2}} = 2B$ ,  $S_i = 5$ ,  $U_{EE3} = 0.8B$ , 3 урахуванням виразу для мінімальної напруги на резисторі  $R_{K2}$  знайдемо

$$R_{\rm E3} = \frac{U_{R_{\rm K2}\,\rm min}\,(h_{2\rm IE3}\,+1)}{2U_{m}(S_{i}\,-1)}R_{\rm H} = \frac{5.2(40\,+1)}{2\,\cdot\,7(5\,-1)}51 = 155,3\,O_{M}\,({\rm ctahd.}\,R_{\rm E3}\,=160\,O_{M}\,).$$

2. Розрахуємо каскад на транзисторі VT2:

 $R_{\text{K2}} = R_{\text{E3}}(S_i - 1) = 160(5 - 1) = 640 \, O_M \quad (\text{станд.} R_{\text{K2}} = 680 \, O_M).$ 

Струм спокою транзистора VT2

$$I_{0K2} = \frac{E_{K} - U_{RE2} - U_{m} - U_{EE3}}{R_{K2}} = \frac{20 - 2 - 7 - 0.8}{680} = 15 \text{ MA}.$$
  
$$R_{E2} \approx U_{RE2} / I_{0K2} = 2 / (15 \cdot 10^{-3}) \approx 133.3 \text{ Om} \quad (\text{станд. } 130 \text{ Om}).$$

Транзистор VT2 має відповідати таким вимогам:

 $I_{\rm K \ max \ gon} \ge E_{\rm K} / R_{\rm K2} = 20/680 = 29 \ M A;$ 

 $U_{\rm KE\,max\,don} \ge E_{\rm K} = 20\,B;$ 

 $f_{\rm rp} \ge 2 \cdot 10^4 \ \Gamma u$ ;  $P_{\rm K} \ge I_{0\rm K} U_{0\rm KE} = 15 \cdot 7 = 105 \ \text{MBm}$ .

Обираємо транзистор КТ503Б :  $U_{\text{KE} \max \text{доп}} = 25 B$ ;  $I_{\text{K} \max \text{доп}} = 150 \text{ мA}$ ;  $P_{\text{K} \max \text{доп}} = 350 \text{ мBm}$ ;  $h_{21\text{E}} = 80 \dots 120$ ;  $f_{\text{rp}} = 5 \text{ MF} \mu$ .

Згідно з виразом (3.34) одержимо:

$$R_{\rm E2} = R_{\rm E2} (S_i - 1) = 130 (5 - 1) = 520 \, OM$$
.

Тоді

$$(R_3R_4)/(R_3 + R_4) = R_{52};$$
  
 $(E_KR_4)/(R_3 + R_4) = U_{RE2} + U_{5E2} = U_{R4} = U_{52}$ 

З наведених виразів за умови  $U_{\text{БЕ2}} = 0,75 B$  знаходимо

$$\begin{split} R_3 &= \frac{E_K R_{52}}{U_{R4}} = \frac{20 \cdot 520}{2 + 0.75} = 3781 OM \text{ (станд. 3,9 кОм ) ;} \\ R_4 &= \frac{U_{R4} R_3}{E_K - U_{R4}} = \frac{(2 + 0.75) \cdot 3900}{20 - (2 + 0.75)} = 621 OM \text{ (станд. 620 OM ) .} \end{split}$$

Струм спокою бази транзистора VT2

$$I_{052} = I_{0K2} / h_{21E} = 15/80 = 0,19 \text{ MA}$$
.

Струм подільника на резисторах R3, R4

$$I_{\text{под}} = E_{\text{K}} / (R_3 + R_4) = 20 / (3.9 + 0.62) \approx 4.4 \text{ MA};$$

 $I_{\text{под}} \ge I_{052}$  відповідає умові незалежності вихідної напруги подільника  $U_{52}$  від струму бази *VT*2.

Опір навантаження каскаду на транзисторі VT2

$$R'_{\rm H} = R_{\rm K2} \parallel (R_{\rm E3} \parallel R_{\rm H}) h_{21\rm E3} = 472 \, Om.$$

Коефіцієнт підсилення каскаду на транзисторі VT2 без урахування дії кола місцевого НЗЗ ( $R_{\text{вх}} = h_{11\text{E}} = 0.58...4 \, \kappa O_M$ ; приймаємо  $R_{\text{вх}} = 0.58 \, \kappa O_M$ )

$$K_{U2} \approx R'_{\rm H} h_{21\rm E} / R_{\rm BX} = 472 \cdot 80/580 = 65.1.$$

Опір навантаження для каскаду на транзисторі VT1 щодо змінного струму

$$1/R_{\rm H2} = 1/R_3 + 1/R_4 + 1/R_{\rm BX} = 1/3.9 + 1/0.62 + 1/0.58$$
,  
 $R_{\rm H2} = 278OM$ .

3. Розрахуємо каскад на транзисторі VT1.

Опір резистора *R*<sub>к1</sub> визначаємо з умови

 $R_{\rm K1} \geq R_{\rm H2}$  .

Приймаємо R<sub>K1</sub> = 1 кОм.

Струм спокою транзистора VT1 в припущенні, що  $U_{\rm K1} = E_{\rm K}/2$ , дорівнює

$$I_{0K1} = (E_K - U_{K1})/R_{K1} = (20 - 10)/1 \cdot 10^3 = 10 \text{ MA.}$$

Транзистор VT1 обирають з умов:

 $I_{\rm K\,max\,gon} \ge E_{\rm K}/R_{\rm Kl} = 20\,{}_{M}A$ ;  $U_{\rm KE\,max\,gon} \ge E_{\rm K} = 20\,B$ ;  $f_{\rm p} \ge 2 \cdot 10^4 \,\Gamma \mu$ ;  $P_{\rm K\,max\,gon} \ge I_{0{\rm K}1}U_{0{\rm KE}} = 100\,{}_{M}Bm$ .

Цим вимогам задовольняє транзистор КТ315Б :

 $U_{\rm KE} = 20 B$ ;  $I_{\rm K} = 100 \ \text{mA}$ ;  $P_{\rm K} = 150 \ \text{mBm}$ ;  $h_{21E} = 50...350$ ;  $f_{\rm rp} = 250 \ \text{MFu}$ .

Струм спокою бази транзистора VT1

 $I_{0\text{E}1} = I_{0\text{K}1} / h_{21\text{E}\min} = 10/50 = 0.2 \text{ MA}.$ 

Приймаємо струм подільника на резисторах R1 і R2 рівним  $I_{nog1} = 10I_{061}$ . Тоді

$$R_1 + R_2 = E_K / I_{\text{nort}} = 20/(10 \cdot 0.2) = 10 \,\kappa O_M$$

Значення  $R_{\rm E1}=R'_{\rm E1}+R''_{\rm E1}$  знаходимо з умови, що  $U_{R\rm E1}=0.1E_{\rm K}$ ,  $U_{\rm EF1}=0.75\,B$ ,

 $E_{\rm K} R_2 / (R_1 + R_2) \approx U_{\rm EE1} + I_{0\rm K1} R_{\rm E1}$ .

Розв'язуючи наведені рівняння, одержуємо

$$R_{\rm EI} \approx \frac{U_{\rm R_{\rm EI}}}{I_{0\rm K1}} = \frac{0.1 \cdot 20}{10 \cdot 10^{-3}} = 200 \, O_{M} \, (\text{станд. } 200 \, O_{M});$$

$$R_{2} = \frac{\left(U_{\rm EE1} + I_{0\rm K1}R_{\rm E1}\right)\left(R_{1} + R_{2}\right)}{E_{\rm K}} = \frac{\left(0.75 + 10 \cdot 0.2\right) \cdot 10}{20} = 1.47 \, \kappa O_{M} \, (\text{станд. } 1.5 \, \kappa O_{M});$$

$$R_{1} = 10 - R_{2} = 10 - 1.5 = 8.5 \, \kappa O_{M} \, (\text{станд. } 8.2 \, \kappa O_{M}).$$

Для введення загального кола H33 резистор  $R_{E1}$  поділимо у співвідношенні  $R'_{E1} = 180 O_M$ ;  $R''_{E1} = 39 O_M$ . Тоді коефіцієнт підсилення каскаду на транзисторі *VT*1 за змінним струмом

$$K_{U1} \approx R_{\rm H2} \parallel R_{\rm K1} / R_{\rm E1}'' = \frac{278 \cdot 1000}{278 + 1000} / 39 \approx 5,6.$$

Вхідний опір підсилювача для змінної складової знаходимо з умови  $1/R_{\text{вх}} = 1/R_1 + 1/R_2 + 1/(h_{21\text{El}}R_{\text{El}}''),$ 

звідки R<sub>вх</sub> = 0,769 кОм.

4. Розрахуємо кола зв'язку і конденсатори кола місцевого НЗЗ.

Розрахунок конденсаторів схеми виконаємо, вважаючи, що розділові і емітерні конденсатори формують значення  $f_{\mu}$ , а конденсатор  $C_{33}$  — значення  $f_{\mu}$  підсилювача. Завдяки тому, що підсилювач трикаскадний, то для одержання потрібного значення  $\omega_{\mu}$  необхідно (згідно з рис. 3.77), щоб частота зрізу кожного каскаду дорівнювала  $\omega_{3\mu\mu} \leq \omega_{\mu}/2$ . Тоді сумарний коефіцієнт підсилення на частоті  $\omega_{\mu}$  досягне з  $\partial E$ .

Використовуючи вирази, наведені в пп. 3.13.2, для підсилювача з *RC*-зв'язками одержимо:

$$\frac{1}{\omega_{_{3}\mathrm{p}\mathrm{h}}} = \frac{(R'_2 + R_{_{B}\mathrm{x}})C_E R_E}{R'_2 + R_{_{B}\mathrm{x}} + R_E} ; R'_2 = (R_{_{\mathrm{B}}}R_{_{\mathrm{B}\mathrm{h}}})/(R_{_{\mathrm{F}}} + R_{_{\mathrm{B}\mathrm{H}}}); (R_{_{\mathrm{F}}} + R_{_{\mathrm{B}\mathrm{H}}})C_P = R_E C_E.$$

Тоді відповідно одержимо:

для каскаду на транзисторі VT1

$$\begin{split} R_2' &= R_1 R_2 \left/ \left( R_1 + R_2 \right) + h_{21\text{E1}} R_{\text{E1}}'' = 8.2 \cdot 1.5 / (8.2 + 1.5) + 50 \cdot 0.039 = 3.2 \, \kappa O \text{M} \right. ; \\ C_{\text{E1}} &= \frac{R_2' + R_{\text{E1}}' h_{21\text{E1}}}{\omega_{\text{3p}} R_2' R_{\text{E1}}'} = \frac{(3.2 + 0.18 \cdot 50) \cdot 10^3}{20 \pi \cdot 3.2 \cdot 0.18 \cdot 10^6} = 337 \, \text{MK} \Phi \right. ; \\ \omega_{\text{3p}} &= \omega_{\text{H}} / 2 = 20 \pi \, . \end{split}$$
 Приймаємо  $C_{\text{E1}} = 330 \, \text{MK} \Phi$ ;  $C_{\text{p1}} = 180 \cdot 330 \cdot 10^{-6} / 3200 = 18.6 \, \text{MK} \Phi \, . \end{split}$ 

Приймаємо  $C_{pl} = 33 \, M \kappa \Phi$ ;

для каскаду на транзисторі VT2:

$$1/R_2'' = 1/R_3 + 1/R_4 + 1/R_{K1} = 1/3,9 + 1/0,62 + 1/1 = 2,87 CM$$
.

Звідки R<sub>2</sub>" = 348 Ом.

$$C_{\rm E2} = \frac{(348 + 130 \cdot 80)}{20\pi \cdot 348 \cdot 130} = 3,78 \cdot 10^{-3} = 3780 \,\mathrm{MK}\Phi$$

Приймаємо  $C_{E2} = 4700 \, M \kappa \Phi$ .

 $C_{\rm p2} = 130 \cdot 4700 \cdot 10^{-6} / 348 = 1755,7 \, \text{MK}\Phi.$ 

Приймаємо  $C_{p2} = 2200 \, \text{мк} \Phi$ .

Конденсатор C<sub>p3</sub> обираємо в припущенні, що вихідний опір емітерного повторювача дорівнює нулю. Тоді для вихідного кола справедлива передавальна функція

$$W(p) = T_1 p / (T_1 p + 1)$$
, де  $T_1 = R_{\rm H} C_{\rm p3}$ ,

звідки

$$C_{p3} = 1/\omega_{3p}R_{\rm H} = 1/(20\pi \cdot 51) = 312 \, \text{MK}\Phi$$
.

Приймаємо  $C_{p3} = 330 \, \text{мк} \Phi$ .

5. Розрахуємо коло загального НЗЗ. Коло загального НЗЗ має передавальну функцію

$$\begin{split} W(p)_{\rm H33} &= K \big( T_1 p + 1 \big) / T_2 \, p + 1 \,, \qquad \mbox{de} \qquad K &= R_{\rm E1}' \, \big/ \big( R_{\rm E1}'' + R_{33} \, \big) \,; \qquad T_1 = R_{33} C_{33} \,; \\ T_2 &= R_{\rm E1}'' R_{33} \, C_{33} \, / \big( R_{\rm E1}'' + R_{33} \, \big) \,. \end{split}$$

Для розрахунку кола H33 визначимо частоти зрізу для кожного каскаду, які характеризуються власними частотними властивостями транзисторів:

для каскаду на VT1:  $f_{\rm 3p1} = f_{\rm rp} / h_{\rm 21E\,max} = 250 \cdot 10^6 / 350 = 714 \, \kappa \Gamma u$ ;

для каскаду на 
$$VT2$$
:  $f_{3D2} = 5 \cdot 10^6 / 120 = 41,6 \kappa \Gamma \mu$ ;

для каскаду на VT3:  $f_{3p3} = 5 \cdot 10^6 / 40 = 125 \kappa \Gamma \mu$ .

Отже, коло H33 повинне забезпечити спад частотної характеристики в діапазоні частот  $f_{\rm H} \le f \le f_{\rm 3p2}$ .

Сумарний коефіцієнт підсилення підсилювача без кола НЗЗ

$$K_{\Sigma} = K_{U1} \cdot K_{U2} = 5,6 \cdot 65,1 = 364,6$$
.

Потрібний коефіцієнт підсилення  $K_{U\Sigma} = 100$ . Тоді коефіцієнт передачі кола за постійним струмом

$$\beta = K = \frac{K_{\Sigma} - K_{U\Sigma}}{K_{\Sigma} K_{U\Sigma}} = \frac{364, 6 - 100}{364, 6 \cdot 100} = 7, 25 \cdot 10^{-3} \,.$$

Звідси  $R_{33} \approx R_{E1}''/K = 39/7,25 \cdot 10^{-3} 5379,3 O_M$  (станд. 5,6 кO<sub>M</sub>).  $C_{33} = 1/(\omega_{\rm B}R_{33}) = \frac{1}{2\pi \cdot 2 \cdot 10^4 \cdot 5.6 \cdot 10^3} = 1,42 \cdot 10^{-9} \, \Phi$ .

Приймаємо  $C_{33} = 2,2 \, n \Phi$ .

### 3.13.3. Підсилювачі з безпосереднім зв'язком

Як вже було зазначено раніше, підсилювач постійного струму здатний підсилювати вхідний сигнал без порушення співвідношення в ньому постійної та змінної складових. Це досягається вилученням з підсилювача елементів, які перешкоджають передачі дуже повільних змін вхідної напруги або струму, тобто конденсаторів або трансформаторів зв'язку. Тому для з'єднання окремих каскадів підсилення в цьому випадку застосовується гальванічний зв'язок: зв'язок за допомогою елементів, які забезпечують двосторонню передачу повільних змін сигналу (напруги або струму). В окремому випадку (за відсутності будь-яких додаткових елементів) гальванічний зв'язок перетворюється в безпосередній. При цьому вихід попереднього каскаду підсилення омічно зв'язаний з входом схемою рис. 3.71в. Частотна такого каскаду за характеристика підсилювача з безпосереднім зв'язком, яка показана на рис. 3.74 штриховою лінією, має нижню границю частоти  $f_{\rm H} = 0$ . Отже, такий підсилювач має відтворювати всі частоти, починаючи з нуля. У ділянці верхніх частот коефіцієнт підсилення буде зменшуватися з тих самих причин, що і в підсилювачі з резистивно-ємнісним зв'язком.

Проте відсутність у колах зв'язку реактивних елементів створює труднощі в забезпеченні початкових режимів роботи окремих каскадів, не розв'язаних з сталою складовою струму і взаємно впливаючих один на одного. Тому через підсилювач одночасно можуть проходити корисний підсилюваний сигнал і сигнал завади, зумовлений зміною початкового режиму роботи транзистора каскаду підсилення ( $U_{0 \, \text{KE}}$ ,  $I_{0 \, \text{K}}$ ) під впливом різних дестабілізуючих факторів, наприклад, змін напруги джерела живлення, температури.

Як корисний сигнал, так і сигнал завади можуть мати однаковий або близький характер зміни з часом. Через те, що на виході підсилювача такі сигнали підсумовуються і розрізнити їх неможливо, це створює помилкове уявлення про справжню величину підсиленого корисного сигналу. Таким чином, на виході підсилювача виникають зміни підсиленого сигналу, не пов'язані зі зміною вхідного сигналу, а зумовлені внутрішніми процесами в підсилювачі. Ці зміни звуться дрейфом нуля підсилювача. Величина дрейфу оцінюється величиною зміни рівня вихідної напруги дрейфу від мінімального до максимального  $U_{\text{др max}} - U_{\text{др min}}$  за незмінної величини корисного вхідного сигналу ( $U_{\text{вх}} = \text{const}$ ). Для якісного оцінювання різних підсилювачів за величиною дрейфу користуються поняттям дрейфу нуля, зведеного до входу підсилювача

$$d = (U_{\rm ap\,max} - U_{\rm ap\,min})/K_U \,. \tag{3.154}$$

Головними засобами зниження дрейфу нуля є: добра стабілізація джерел живлення підсилювачів; застосування негативного зворотного зв'язку; використання елементів з нелінійною залежністю параметрів від температури для компенсації температурного дрейфу; застосування підсилювачів з проміжним перетворенням і балансних.

Схема двокаскадного підсилювача з безпосереднім зв'язком колектора транзистора VT1 з базою транзистора VT2 наведена на рис. 3.80. Тому що кожний окремий каскад підсилення виконаний за схемою із СЕ, то для них справедливі всі положення аналізу початкового режиму і режиму підсилення, розглянуті раніше для однокаскадного підсилювача в п. 3.6. Проте безпосередній зв'язок між каскадами визначає особливості режиму іх узгодження, а отже, накладає деякі обмеження на параметри як окремих каскадів, так і підсилювача загалом.



Рис. 3.80. Схема двокаскадного підсилювача з безпосереднім зв'язком

Зміщення на базу транзистора VT1 подається від подільника напруги на резисторах R1, R2. За такої полярності джерела живлення  $E_{\rm K}$  на колекторі транзистора встановлюється відповідно до початкового режиму відносно високий позитивний потенціал, який прикладається до бази транзистора VT2. Рівень цього потенціалу зазвичай значно перевищує потрібну напругу зміщення на базі транзистора VT2. Тому якщо її не компенсувати, то струми  $I_{\rm 52}$  і  $I_{\rm K2}$  зростуть настільки, що транзистор VT2 може перейти в режим насичення. Компенсація колекторної напруги  $U_{\text{KEI}}$  в наведеній схемі здійснюється напругою на резисторі  $R_{\text{E2}}$ , яка має зустрічний напрямок і яка задається такої величини, щоб

$$U_{\rm E2} = U_{\rm E1} + U_{\rm KE1} - U_{\rm EE2}, \qquad (3.155)$$

де  $U_{\text{5E2}}$  – необхідна напруга зміщення на базі транзистора VT2, яка забезпечує потрібну величину базового струму  $I_{\text{52}} = U_{\text{5E2}}/R_{\text{вх2}}$ . У свою чергу, струм  $I_{\text{52}}$  забезпечує початковий режим роботи другого каскаду. При цьому в режимі узгодження величини опорів у колах колекторів визначаються співвідношеннями

$$R_{\rm K1} = \frac{E_{\rm K} - U_{\rm KE1} - U_{\rm E1}}{I_{\rm K1} + I_{\rm E2}}; R_{\rm K2} = \frac{E_{\rm K} - U_{\rm KE2} - U_{\rm E2}}{I_{\rm K2} + I_{\rm H}}.$$
 (3.156)

Рівень корисного підсилюваного сигналу на колекторі транзистора *VT2* завжди більший порівняно з рівнем на колекторі *VT*1. Тому напруга на ділянці колектор-емітер у початковому режимі  $U_{\text{KE2}}$  транзистора *VT2* має перевищувати таку саму напругу  $U_{\text{KE1}}$  транзистора *VT*1. Враховуючи, що завжди виконується нерівність  $U_{\text{EE2}} \ll U_{\text{KE1}}$ , з виразу (3.155) одержимо  $U_{\text{E2}} \approx U_{\text{E1}} + U_{\text{KE1}}$ . Якщо струми в обох транзисторів однакові, то вочевидь, що  $R_{\text{E2}} > R_{\text{E1}}$ , а з рівнянь (3.156)  $R_{\text{K2}} < R_{\text{K1}}$ . Поширюючи це положення на *n*-каскадний підсилювач, одержимо такі нерівності:

$$R_{\rm E1} < R_{\rm E2} < \dots < R_{\rm En};$$
  
$$R_{\rm K1} > R_{\rm K2} > \dots > R_{\rm Kn}.$$

Таким чином, з віддаленням від входу підсилювача від каскаду до каскаду з урахуванням того, що  $R_E >> r_E$ ,  $h_{21E}R_E >> r_E$ ,  $R_{\rm H} = R_{\rm BX}$ , вхідний опір окремих каскадів (див. вираз (3.104))

$$R_{\rm BX} = r_{\rm E} + (r_{\rm E} + R_{\rm E})(h_{21\rm E} + 1) \approx h_{21\rm E}R_{\rm E}$$
(3.157)

збільшується, опір навантаження колекторного струму за рахунок підсилювального сигналу *R*'<sub>к</sub> (вираз (3.35)) все більшою мірою визначається опором у колі колектора

$$R'_{\rm K} = R_{\rm K} R_{\rm BX} / (R_{\rm K} + R_{\rm BX}) \approx R_{\rm K},$$
 (3.158)

а коефіцієнт підсилення за напругою (вираз (3.107)) з урахуванням виразів (3.157) і (3.158)

$$K_U = h_{21\mathrm{E}} R'_{\mathrm{K}} / R_{\mathrm{ex}} \approx R_{\mathrm{K}} / R_{\mathrm{E}}$$
(3.159)

зменшується. Для останнього каскаду підсилення замість  $R_{\text{вх}}$  у вираз (3.158) слід підставити значення опору зовнішнього навантаження  $R_{\text{H}}$ .

Як правило в першому каскаді відбувається найбільше підсилення. Для задовільного підсилення сигналу в таких каскадах, як це бачимо з виразу (3.159), потрібно виконання нерівності  $R_{\rm K} > R_{\rm E}$ . Проте зменшення підсилення таких каскадів дозволяє зробити висновок про недоцільність використання у підсилювачі з безпосереднім зв'язком більше трьох каскадів підсилення.

Підвищення напруги на опорі  $R_E$  кожного такого каскаду підсилення з метою компенсації відносно високого колекторного потенціалу попереднього каскаду можна досягти пропусканням через цей опір додаткового струму  $I_0$  від джерела живлення  $E_K$  через опір  $R_0$ (показано штрихами в схемі другого каскаду (рис. 3.80)). При цьому еквівалентний опір у колі емітера

$$R'_{\rm E} = R_{\rm E2} R_0 / (R_{\rm E2} + R_0)$$

зменшується і згідно з виразом (3.158) збільшується підсилення, проте витрати потужності зростають.

Оскільки в розглядуваній схемі існують глибокі негативні зворотні зв'язки як за початковою складовою струму колектора, так і за складовою струму за рахунок підсилювального сигналу (застосування шунтуючих конденсаторів тут принципово неможливо), то основні параметри підсилювача слабо залежать від зміни параметрів транзисторів. Проте дрейф нуля в підсилювачі зазвичай великий.

Коефіцієнт підсилення двокаскадного підсилювача в розглянутому випадку визначається формулою:

$$K_U = K_{U1} K_{U2},$$

в якій коефіцієнти підсилення окремих каскадів можна знайти з рівності

$$K_{U1,2} = h_{21E} R_{\rm K} / R_{\rm BX} = R_{\rm K} I_{\rm E} / \phi_{\rm T}$$
.

При цьому для каскаду на транзисторі *VT*1  $R_{\rm K} = R_{\rm K1}$ ;  $R_{\rm Bx1} = R_{\rm E1}(h_{21\rm E} + 1) + R_1R_2/(R_1 + R_2)$ ; для другого каскаду  $R_{\rm Bx2} \approx h_{21\rm E}R_{\rm E2}$ , а опір навантаження колекторному струму  $R_{\rm K}$  визначається паралельним з'єднанням  $R_{\rm K2}$  і  $R_{\rm H}$ .

Розглянутий метод узгодження (див. вираз (3.155)) призводить до того, що глибина місцевого послідовного H33 за струмом у кожному наступному каскаді буде більшою, ніж у попередньому. Тому коефіцієнт підсилення кожного наступного каскаду буде менший, ніж попереднього. На практиці, якщо таких послідовно ввімкнених каскадів більше трьох, то коефіцієнт підсилення наступних каскадів наближається до одиниці.

Усунути такий недолік можливо, якщо використовувати в емітерних колах транзисторів нелінійні елементи, спад напруги на яких не залежить від їх опору. У ролі таких елементів у підсилювачах постійного струму часто використовують стабілітрони (рис. 3.81).

Застосування стабілітронів повністю не вирішує проблему узгодження режимів як за постійним, так і за змінним струмами. Дійсно, оскільки напруга емітерного елемента (резистора або стабілітрона) в кожному наступному каскаді має бути більшою, ніж у попередньому, відповідно зменшується можливе максимальне значення амплітуди вихідного сигналу каскаду. Проте за принципом роботи амплітуда сигналу в кожному наступному каскаді підсилювача має бути більшою, ніж у попередньому. Тому проектування на цьому принципі підсилювачів з кількістю каскадів більшим трьох, як правило, недоцільне.



 $U_{VD2} > U_{VD1}$ 

Рис. 3.81. Схема підсилювача постійного струму зі стабілітронами в емітерних колах транзисторів

Отже, підсилювачі постійного струму, в яких використаний цей метод узгодження режимів, мають цілком визначену межу щодо коефіцієнта підсилення. До того ж розглянуті підсилювачі мають такі недоліки:

1. На вході підсилювача присутня деяка постійна напруга, необхідна для завдання режиму спокою транзистора першого каскаду. Приєднування джерела вхідної напруги з кінцевим вихідним опором змінює режим роботи цього каскаду за постійним струмом. Цю зміну у випадку постійності вихідного опору джерела вхідної інформації можна компенсувати зміною резисторів *R*1 і *R*2. Проте, якщо вихідний опір джерела сигналу у процесі не залишається постійним, його зміни будуть сприйматися підсилювачем як вхідний сигнал. Крім того, існують джерела інформації (датчики), подача на які постійної напруги неприпустима.

2. За відсутністю вхідного сигналу на виході підсилювача присутня деяка постійна напруга, зумовлена режимом спокою вихідного транзистора підсилювача.

Усунути постійні складові на вході і виході підсилювача можна, використовуючи в ньому так звані схеми зсуву. Приклад такої схеми наведено на рис. 3.82. Ідея технічного рішення полягає у такому. Якщо деякий подільник напруги приєднаний до двох послідовно з'єднаних джерел живлення, то опори його резисторів завжди можна підібрати такими, що відносно середньої точки джерел живлення напруга на виході подільника дорівнювала б нулю. Стосовно підсилювача постійного струму реалізація цієї ідеї потребує введення в пристрій додаткового джерела живлення, полярність якого протилежна полярності головного джерела живлення, і використання для міжкаскадного зв'язку резистивних подільників напруги.



Рис. 3.82. Схема підсилювача постійного струму зі схемами зсуву

Припустимо, що параметри режиму спокою для базового кола транзистора *VT1* задані ( $U_{0 \text{ БЕ}}, I_{0 \text{ Б}}$ ). Тоді опори резисторів подільників зв'язку можуть бути розраховані за такими виразами:

$$R_{3M1} = U_{A0A} / KI_{0E};$$

$$R_{n0A1} = U_{0EE} / KI_{0E};$$

$$R_{E} = (E_{K} - U_{0EE}) / KI_{0E},$$
(3.160)

де *к*≥10 – коефіцієнт, який визначає перевищення струмом подільника базового струму транзистора.

Цей метод дозволяє виконати узгодження режимів каскадів підсилювача як за постійним, так і за змінним струмами. Проте введення у вхідне коло підсилювача і між його каскадами додаткових подільників напруги зменшує сумарний коефіцієнт підсилення пристрою і ускладнює схему підсилювача. Крім того, в такому підсилювачі залишається невирішеною проблема мінімізації дрейфу нуля вихідної напруги.

Величина дрейфу одиничного каскаду може бути зменшена введенням в нього кола H33 (емітерні резистори, які показані на рис. 3.82 штриховою лінією). Проте це призводить до зменшення коефіцієнта підсилення підсилювача, що не завжди бажано.

Зменшити вплив зовнішніх дестабілізуючих факторів на дрейф вихідної напруги підсилювача можна або компенсуючий виникаючий дрейф в кожному, особливо першому, каскаді підсилювача, або виключаючи шлях передачі виникаючої напруги дрейфу на вихід підсилювача.

Практичною реалізацією першого способу зменшення дрейфу підсилювача, а саме компенсації дрейфової складової в кожному каскаді,  $\epsilon$  використання під час його побудови диференціальних каскадів підсилення. Раніше було показано (див. п. 3.12), що дрейф нуля може бути суттєво меншим, ніж у каскадах на одиничних транзисторах. До того ж диференціальний каскад практично повністю позбавлений головних недоліків, властивих підсилювачу постійного струму за схемою рис. 3.80.

За вмикання джерела вхідної напруги між базами його транзисторів, а навантаження — між їх колекторами (див. рис. 3.64*a*) постійні складові вхідної і вихідної напруг підсилювача, зумовлені забезпеченням його режиму роботи, принципово відсутні. Отже, в підсилювачі автоматично виконується умова: якщо  $U_{\text{вх}} = 0$ , то  $U_{\text{вих}} = 0$ . Тому приєднання джерела вхідного сигналу і навантаження не змінює режим роботи каскаду за постійним струмом.

Вхідна і вихідна напруги диференціального каскаду можуть змінювати свою полярність.

Джерело вхідної напруги і навантаження можуть бути як симетричними, так і несиметричними (див. рис. 3.67).

Коефіцієнт підсилення диференціального каскаду за інших рівних умов завжди більший, ніж у каскаді на одному транзисторі (3.138).

Під час побудови багатокаскадного підсилювача не виникає проблеми узгодження режимів окремих каскадів за постійним струмом, до того ж в цьому випадку допускається безпосередній зв'язок між окремими каскадами. Це дозволяє будувати з використанням диференціальних каскадів багатокаскадні підсилювачі з дуже великим власним підсиленням.

На рис. 3.83 наведено схему двокаскадного підсилювача постійного струму, виконану з використанням двох диференціальних каскадів підсилення. Зі схеми бачимо, що, хоча для напруги на емітерних резисторах R<sub>E</sub> справедливий вираз (3.155), збільшення U<sub>RE</sub> не призводить коефіцієнта підсилення наступних каскадів. Тому ло зниження проектування лиференціальний підсилювач є зараз основою для багатокаскалних підсилювачів постійного струму, особливо 38 використання гібридної і напівпровідникової технології.

У підсилювачі змінного струму проблема дрейфу нуля відсутня через принцип його роботи (наявність у схемі розділових конденсаторів). Вхідна постійна складова подається на підсилювач від зовнішнього джерела, а дрейфова з'являється в самому підсилювачі. Таким чином, якщо на вході підсилювача змінного струму постійну складову вхідного сигналу перетворити в змінну, а на виході виконати зворотне
перетворення, то в вихідній напрузі дрейфові складові підсилювача будуть повністю відсутні.



Рис. 3.83. Схема двокаскадного підсилювача постійного струму, з двома диференціальними каскадами підсилення

На рис. 3.84 наведено схему (*a*) підсилювача постійного струму, яка реалізує цей принцип, і часові діаграми (*б*), які пояснюють його роботу.



Рис. 3.84. Наведені: а – схема підсилювача постійного струму, б – часові діаграми підсилювача постійного струму

Вхідний сигнал підсилювача подається на модулятор (М), призначений для перетворення постійної напруги в змінну. Модулятор являє собою два перемикачі, які змінюють полярність приєднання вихідної напруги джерела сигналу до входу підсилювача з частотою зовнішнього задавального генератора (ЗГ). Змінна напруга  $U_1$  з виходу модулятора подається на вхід підсилювача змінного струму з потрібним коефіцієнтом підсилення  $\kappa$ . Підсилена змінна напруга  $U_1$  з виходу підсилювача надходить на вхід демодулятора (ДМ). Він виконує зворотне перетворення змінного струму в постійний. Для правильного відновлення початкового сигналу ДМ має працювати синхронно і синфазно з модулятором. З виходу демодулятора підсилена напруга постійного струму подається на навантаження.

Таким чином, у розглянутій структурі дрейф, зумовлений зміною параметрів підсилювача, внаслідок дії різних дестабілізуючих факторів, повністю усунено. Похибки, виникаючі на виході, зумовлені тільки точністю перетворення постійного струму в змінний, тобто їх повністю визначають параметри модулятора.

Підсилювачі постійного струму, побудовані за цим принципом, звуться М-ДМ підсилювачами постійного струму або підсилювачами постійного струму з подвійним перетворенням.

До недоліків цієї структури можна віднести:

 наявність у вихідній напрузі підсилювача складової змінного струму, частота якої дорівнює частоті задавального генератора. Це зумовлено неідеальністю роботи модулятора і демодулятора. Усунення цієї складової потребує встановлення на виході підсилювача додаткового фільтра;

 недостатньо широка смуга пропускання підсилювача. Причина цього, по-перше, в тому, що для правильного відновлення початкового сигналу частоти роботи модулятора і демодулятора мають як мінімум у 2 рази перевищувати максимальне значення частоти вхідного сигналу, по-друге, у потребі встановлення на виході пристрою фільтра, призначеного для заглушення складової з частотою роботи задавального генератора.

# 3.14. Вихідні підсилювачі потужності

# 3.14.1. Вимоги до вихідних каскадів

Вихідні підсилювачі потужності зазвичай є вихідними каскадами багатокаскадного підсилювача і призначені для одержання, як правило, у низькоомному навантаженні потрібної потужності вихідного сигналу. Такі каскади характеризуються перш за все величиною навантаження  $R_{\rm H}$  і потужністю  $P_{\rm вих}$ , яка віддається в навантаження. Коефіцієнт підсилення потужності  $K_p$  зазвичай не задається, хоча є найважливішим параметром вихідного каскаду. Величину  $K_p$  знаходять після розрахунку вихідного каскаду, щоб визначити потужність, яку має давати передостанній каскад.

Слід зазначити, що термін "підсилювач потужності", який часто вживається стосовно вихідних каскадів, не відображає їх специфіки, оскільки підсилення потужності є необхідною властивістю кожного підсилювача. Наприклад, попередні каскади підсилення також виконують функції підсилення потужності, проте головним показником для них є коефіцієнт підсилення за напругою (для емітерного та витокового повторювачів коефіцієнт підсилення за струмом) за допустимих значень частотних, фазових і нелінійних викривлень.

Робота вихідних каскадів пов'язана з віддачею у навантаження значної вихідної потужності, а отже, з споживанням великої потужності від джерела живлення. Тому більш важливого значення набуває такий показник, як к.к.д., який характеризує економічність вихідних каскадів. Великий рівень вихідної потужності означає також роботу вихідних каскадів у режимі великого сигналу, коли змінні складові напруг і струмів порівнянні з постійними складовими. У такому випадку нелінійність вхідних та вихідних характеристик транзистора зумовлює значні нелінійні викривлення підсилювального сигналу.

Рівень та к.к.д. нелінійних спотворень суттєво залежать від початкового положення робочої точки (див. п.п. 3.6.1). Мінімально можливий рівень нелінійних спотворень може бути забезпечений у режимі класу *A*, а максимально можливий к.к.д. – в режимі класу *B* або *AB*.

Вихідні каскади поділяються на два головні типи: однотактні та двотактні. Однотактні каскади зазвичай працюють у режимі класу A, двотактні – в режимі класу B або AB. З усіх варіантів двотактна схема в режимі класу B є найбільш економічною і забезпечує відносно великі рівні вихідної потужності. Однотактна схема застосовується за відносно малих вихідних потужностей.

Транзистори у вихідних каскадах можуть працювати за будь-якою схемою вмикання – з СЕ, СБ, СК. Найпоширенішою є схема вмикання з СЕ, яка відзначається великим підсиленням потужності.

Передача з колекторного кола транзистора у навантаження максимальної потужності здійснюється за тієї умови, коли вихідний опір транзистора і опір навантаження є рівними. Через те, що навантаження підсилювачів потужності як правило низькоомне, а вихідний опір транзистора за схемами з СЕ та СБ великий, то з метою узгодження опорів вмикання навантаження у вихідне коло транзистора часто здійснюється через узгоджувальний трансформатор. Це зменшує також втрати потужності джерела живлення колекторного кола (збільшується к.к.д. підсилювача), тому що через опір навантаження не протікає постійна складова колекторного струму. За відносно невеликих рівнів вихідної потужності широко практикується безпосереднє приєднанні навантаження до вихідного кола транзистора вихідного каскаду. Такі підсилювачі називають безтрансформаторними вихідними каскадами.

## 3.14.2. Однотактні вихідні каскади

Принципова схема однотактного підсилювача потужності під час вмикання транзистора з СЕ зображена на рис. 3.85. У колекторне коло транзистора ввімкнена первинна обмотка узгоджувального трансформатора *TV*, активний опір якої є опором навантаження постійної складової колекторного струму.



Рис. 3.85. Принципова схема однотактного підсилювача потужності за вмикання транзистора з СЕ

Оскільки цей опір малий, напруга на колекторі приблизно дорівнює напрузі джерела живлення. Це дозволяє використовувати більш низьковольтні джерела живлення.

Опір навантаження змінній складовій колекторного струму в режимі узгодження каскаду підсилення із зовнішнім навантаженням визначається формулою:

$$R'_{\rm H} = R_{\rm BHX} = R_{\rm H} / n^2 \quad , \tag{3.161}$$

де  $R_{\text{вих}}$  – вихідний опір транзистора;  $R_{\text{н}}$  – опір зовнішнього навантаження (на рис. 3.86  $R'_{\text{н}}$  показаний штриховою лінією).

З виразу (3.161) одержуємо потрібне значення коефіцієнта трансформації

$$n = \sqrt{R_{\rm H}/R'}$$
. (3.162)

Велика різниця опору навантаження транзистора для постійної і змінної складових вихідного кола типова для транзисторних пілсилювачів. линамічної Шe зумовлює необхілність побудови характеристики за змінним струмом, яка, так само, як і для резисторного каскаду в режимі постійного струму, будується на сім'ї колекторних характеристик транзистора (рис. 3.86). При цьому спочатку проводять навантажувальну лінію постійного струму (НЛПС), відповідну до обраної напруги  $E_{\rm K}$ , яка практично вертикальна, тому що через малість опору навантаження постійного струму напруга на колекторі  $U_{0\rm KE}$  приблизно дорівнює  $E_{\rm K}$  і за будь-якого струму бази зберігається рівність  $U_{0\rm KE} \approx E_{\rm K}$ . Початкове положення робочої точки p знаходиться на перетині НЛПС і статичної характеристики за струму бази  $I_{0\rm E}$ , величина якого обирається відповідно до вимог за вибором робочої точки в режимі класу A(п.п. 3.6.1) і забезпечується подільником зміщення R1, R2 від джерела живлення  $E_{\rm K}$ . Проводячи через точку p пряму лінію під кутом до осі напруг  $\alpha = \operatorname{arctg} R'_{\rm H}$ , одержують динамічну характеристику змінного струму, яка відсікає на осях відрізки з координатами

$$I_{\rm K} = I_{0\rm K} + \frac{U_{0\rm KE}}{R'_{\rm H}} \, \Pi {\rm pu} \, U_{\rm KE} = 0;$$

$$U_{\rm KE} = U_{0\rm KE} + I_{0\rm K} R'_{\rm H} \, \Pi {\rm pu} \, I_{\rm K} = 0. \qquad (3.163)$$



а – вхідна, б – вихідна (колекторна)

Таким чином, динамічну характеристику змінного струму будують, задаючись наперед положенням робочої точки на НЛПС ( $I_{0K}, U_{0KE}, I_{0b}$ ) і користуючись будь-яким з рівнянь (3.163).

Для одержання максимально можливої вихідної потужності амплітуди вхідного сигналу ( $I_{\rm Em}$ ,  $U_{\rm Em}$  – рис. 3.86,*a*) збільшують до такого рівня, щоб амплітуда вихідного сигналу ( $I_{\rm Km}$ ,  $U_{\rm Km}$  – рис. 3.86*б*) займала всю робочу ділянку *MN* динамічної характеристики. У такому випадку під час вибору початкового положення робочої точки слід звертати особливу увагу на забезпечення нормального теплового режиму транзистора за мінімально можливих нелінійних викривлень підсилювального сигналу.

Початкове положення робочої точки обирають таким чином, щоб вона знаходилася поблизу гіперболи допустимої потужності  $P'_{\text{K max}}$ , розсіюваної в транзисторі за найбільшої температури навколишнього середовища  $T'_{\text{ср max}}$  (штрихова лінія – рис. 3.86б). Гіпербола потужності  $P_{\text{K max}}$ , розсіюваної транзистором за нормальної температури навколишнього середовища ( $T_{\text{ср ном}} = 25^{\circ}$ С), показана суцільною лінією. Зв'язок між координатами робочої точки ( $I_{0\text{K}}, U_{0\text{KE}}$ ),  $P_{\text{K max}}$  і  $P'_{\text{K max}}$ описується співвідношенням

$$P'_{\rm K max} = P_{\rm K max} \frac{T_{\rm K max} - T_{\rm cp max}}{T_{\rm K max} - T_{\rm cp hom}} = I_{0\rm K} U_{0\rm KE} , \qquad (3.164)$$

де  $T_{\rm K\,max}$  – максимально допустима температура колектора. Величину струму  $I_{0\rm K}$  за заданої напруги для джерела живлення з урахуванням виразу (3.164) розраховують за формулою:

$$U_{0K} = (0,8...0,9)P_{K \max} / U_{0KE}$$
 (3.165)

У свою чергу, для забезпечення мінімальних нелінійних спотворень в режимі повного збудження, початкове положення робочої точки слід обирати з точки зору симетрії напівхвиль струму, тобто

$$I_{Km} = I_{0K} - I_{K\min} \approx I_{0K}; \qquad (3.166)$$
$$U_{Km} = U_{0KE} - U_{K\min} \approx U_{0KE}. \qquad (3.167)$$

При цьому також (див. рис. 3.90б)

$$I_{Km} = (I_{Kmax} - I_{Kmin})/2;$$
  
 $U_{Km} = (U_{Kmax} - U_{Kmin})/2$ 

Оскільки за дії вхідного сигналу зі симетричною знакозмінною амплітудою струму  $I_{5m}$  гранична зміна напруги на колекторі транзистора  $2U_{Km}$  близька до подвійного значення напруги джерела живлення, то вибір напруги джерела живлення проводять за формулою:

$$E_{\rm K} \leq U_{\rm KE\,max}/2$$

При цьому максимальний розмах колекторного струму з урахуванням *R*<sup>'</sup><sub>н</sub> не має перевищувати максимально допустимий колекторний струм транзистора, тобто

$$2I_{Km} < I_{Kdon}$$
.

Величина опору *R*'<sub>н</sub> за максимального використання колекторного струму відповідає виразу

$$R'_{\rm H} = U_{\rm Km} / I_{\rm Km} ,$$

з урахуванням якого обирають коефіцієнт трансформації *n* (див. формулу (3.162)) узгоджувального трансформатора. У такому випадку

може виявитися, що умова  $R_{\text{вих}} = R'_{\text{H}}$  не виконується, що зменшує коефіцієнт підсилення вихідного каскаду за потужністю. На цю обставину, проте, слід зважати, оскільки від підсилювача потужності, як зазначалось раніше, вимагається одержання заданої потужності в навантаженні за допустимих величин коефіцієнта нелінійних викривлень і к.к.д.

Одержані раніше розрахункові співвідношення головних параметрів підсилювача на основі малосигнальних параметрів неприйнятні для розрахунку підсилювачів потужності. Зазвичай за заданих  $E_{\rm K}$  і  $R_{\rm H}$ , а також амплітуди вхідного сигналу  $U_{\rm Em}$  (або  $I_{\rm Em}$ ), скориставшись вхідними та вихідними характеристиками транзистора, роблять необхідні побудови (рис. 3.86). За такими побудовами проводять розрахунок головних показників підсилювача простим і зручним графоаналітичним методом. При цьому вважають, що для ділянки середніх частот  $C_{nl} = \infty$ .

Вхідний опір підсилювача

$$R_{\rm BX} = U_{\rm BX\,m} / I_{\rm BX\,m} = U_{\rm Bm} / I_{\rm Bm} .$$

Коефіцієнт підсилення напруги

$$K_U = U_{\text{BMX}\,m} / U_{\text{BX}\,m} = n U_{\text{K}\,m} / U_{\text{B}\,m} \,.$$

Коефіцієнт підсилення струму

$$K_I = I_{\text{BMX}\,m} / I_{\text{BX}\,m} = n U_{\text{K}m} / (R_{\text{H}} I_{\text{B}m}).$$

Коефіцієнт підсилення потужності

$$K_p = K_I K_U$$
.

Потужність, яка споживається від джерела живлення,

$$P_{\rm cm} = (I_{0\rm K} + I_{0\rm E}) E_{\rm K} \approx I_{0\rm K} U_{0\rm KE} \,,$$

дорівнює за величиною площі заштрихованого прямокутника (див. рис. 3.866).

Потужність сигналу в колекторному колі транзистора

$$P_{\rm K} = I_{\rm Km} U_{\rm Km} / 2 = I_{\rm Km}^2 R'_{\rm H} / 2 = U_{\rm Km}^2 / (2 R'_{\rm H})$$

зображується графічно площею заштрихованого трикутника. Електричний к.к.д. підсилювача

$$\eta_{\kappa} = P_{\rm K} / P_{\rm cn} = I_{\rm Km} U_{\rm Km} / (2I_{\rm 0K} U_{\rm 0KE})$$

з урахуванням рівнянь (3.166) і (3.167) наближається до 50%. Оскільки в режимі повного збудження рівень нелінійних викривлень великий, то зазвичай амплітуду вхідної напруги U<sub>Бм</sub> обирають такої величини, за якої к.к.д. однотактного підсилювача становить близько 25 – 40%.

Потужність вихідного сигналу

$$P_{\rm BHX} = I_{\rm BHX}^2 R_{\rm H} / 2 = U_{\rm BHX}^2 m / 2R_{\rm H} = n U_{\rm K}^2 / 2R_{\rm H}' = P_{\rm K} \eta_{\rm T}.$$

Зазвичай  $\eta_{\rm T} = 0.6...0,75$  для підсилювачів потужністю до 1*Bm* і  $\eta_{\rm T} = 0.7...0,85$  для підсилювачів потужністю від 1 до 10 *Bm*.

Потужність, розсіювана в колекторному колі транзистора,

$$P_{\rm po3} = P_{\rm cn} - P_{\rm K}$$

досягає найбільшої величини за відсутності вхідного сигналу (*P*<sub>K</sub> = 0).

## 3.14.3. Двотактні вихідні каскади

Для одержання більшої потужності з високим к.к.д. підсилювача застосовують двотактні вихідні каскади, що працюють у режимі класу *B*. Принципову схему двотактного підсилювача за схемою із СЕ в класі *B* наведено на рис. 3.87, а графіки, які пояснюють фізичні процеси у підсилювачі, наведені на рис. 3.88. Як бачимо зі схеми, живлення транзисторів паралельне, а вихідні сигнали через транзистори проходять послідовно. Двотактні вихідні каскади в класі В будують також за схемами з СБ та СК, але рідко.



Рис. 3.87. Принципова схема двотактного підсилювача за схемою із СЕ



Рис. 3.88. Наведені:

 а – вхідна динамічна характеристика транзистора, б – вихідна динамічна характеристика транзистора, в – форма колекторного струму У режимі спокою на бази обох транзисторів з подільника R1, R2 від джерела живлення  $E_{\rm K}$  подається невелика напруга зміщення  $U_{0\rm EE}$ , яка визначає струм бази  $I_{\rm Emin}$  (рис. 3.88*a*). При цьому початкове положення робочої точки *p* знаходиться на перетині статичної характеристики, відповідної  $I_{\rm E} = I_{\rm Emin}$ , з динамічною характеристикою (рис. 3.88*б*) і справжнього режиму класу *B* в схемі не існує. Проте суттєво зменшуються нелінійні викривлення, тому що виключається дія початкової ділянки вхідної характеристики, яка відзначається великою нелінійністю.

Схема може працювати і без початкового зміщення в чистому режимі класу *B* ( $U_{0EE} = 0$ ). У такому випадку в колекторному колі тече тільки некерований струм  $I_{KE0}$  і точка спокою знаходиться на перетині статичної характеристики за  $I_{E} = 0$  з динамічною (точка p'). При цьому к.к.д. у режимі повного збудження, коли  $U_{Km} = E_{K} - U_{KE \min} - \Delta E_{K} \approx E_{K}$ , максимальний, проте і нелінійні спотворення великі.

З вторинної обмотки трансформатора *TV*1 передприкінцевого каскаду з вихідним опором  $R_{BH}$  на бази транзисторів *VT*1 і *VT*2 надходять дві симетричні напруги  $U_{BX1} = U_{EE1}$  і  $U_{BX2} = U_{EE2}$ , зсунуті за фазою на 180<sup>0</sup>. Тому транзистори пропускають струми по черзі, по півперіодах (із зсувом

на  $180^{\circ}$ ), як це бачимо з діаграм колекторних струмів  $i_{K1}$  і  $i_{K2}$ , побудованих біля колекторних кіл транзисторів. Форму одного з колекторних струмів показано на рис. 3.88e.

Завдяки наявності магнітного зв'язку між обома половинами первинної обмотки TV2 форма напруги на колекторах транзисторів  $U_{KE1}$  і  $U_{KE2}$  і наскрізний струм обмотки  $i_1$  синусоїдні, проте колекторні струми окремих транзисторів  $i_{K1}$  і  $i_{K2}$  мають вигляд імпульсів. Дійсно, за зміни миттєвого значення колекторного струму будь-якого з транзисторів з'являються ЕРС на обох половинах первинної обмотки трансформатора, з тією лише різницею, що на одній півобмотці виникає ЕРС самоіндукції, а на іншій – ЕРС взаємоіндукції.

Розкладаючи колекторні струми транзисторів у тригонометричний ряд Фур'є, одержимо

$$\begin{split} i_{\text{K1}} &= I_{0\text{K1}} + I_{\text{K11}} \cos \omega t + I_{\text{K21}} \cos 2\omega t + I_{\text{K3}} \cos 3\omega t + ..., \\ i_{\text{K2}} &= I_{0\text{K2}} + I_{\text{K12}} \cos(\omega t + \pi) + I_{\text{K22}} \cos[2(\omega t + \pi)] + I_{\text{K32}} \cos[3(\omega t + \pi)] + ... = \\ &= I_{0\text{K2}} - I_{\text{K12}} \cos \omega t + I_{\text{K22}} \cos 2\omega t - I_{\text{K32}} \cos 3\omega t + .... \end{split}$$

За ідентичності обох пліч схеми ( $I_{0K1} = I_{0K2} = I_{0K}$ ;  $I_{K11} = I_{K12} = I_{K1}$ ;  $I_{K22} = I_{K21} = I_{K2}$ ;  $I_{K31} = I_{K32} = I_{K3}$ ) і, беручи до уваги протифазність струмів  $i_{K1}$  і  $i_{K2}$ , для загального струму маємо

$$i_1 = i_{K1} - i_{K2} = 2I_{K1} \cos \omega t + 2I_{K3} \cos 3\omega t + \dots$$
(3.168)

Оскільки у загальному струмі  $i_1$  постійні складові колекторних струмів  $I_{0K1}$  і  $I_{0K2}$  відсутні, трансформатор TV2 працює без підмагнічування. Це дозволяє зменшити його габарити порівняно з вихідним трансформатором однотактної схеми. Крім того, загальний струм не містить струмів парних гармонік, що знижує коефіцієнт гармонік, зумовлений в цьому випадку лише струмами непарних гармонік, тобто

$$K_{\Gamma} = \sqrt{I_{\rm K3}^2 + I_{\rm K5}^2 + \cdots} / I_{\rm K1}$$

Перша (корисна) гармоніка підсилювального сигналу має подвійне значення, тому вихідна потужність двотактного вихідного підсилювача в два рази більше ніж однотактного. Зрозуміло, всі ці переваги двотактного підсилювача порівняно з однотактним можуть бути реалізовані за досить високого ступеня симетрії пліч схеми.

Розрахунок головних енергетичних показників двотактного підсилювача як правило проводять для одного плеча схеми за половину періоду підсилювального сигналу. У такому випадку коефіцієнт трансформації приймають рівним  $w_2/(w_1/2)$ , а результати розрахунку правдиві для усього підсилювача за період.

Через те, що в режимі повного збудження підсилювача форма колекторного струму з максимальним значенням *I*<sub>Km</sub> (рис. 3.88*в*) відрізняється від синусоїди, амплітуду першої гармоніки і постійну складову цього струму одержимо з розкладу в ряд, тобто

$$I_{\rm Km1} = I_{\rm Km} / 2$$
;  $I_{\rm 0K} = I_{\rm Km} / \pi$ .

Потужність, яка споживається від джерела живлення,

$$P_{\rm cff} = 2E_{\rm K} (I_{0\rm K} + I_{\rm K \min}) \approx 2U_{0\rm KE} I_{0\rm K}$$

Потужність, яка віддається транзисторами у первинну обмотку трансформатора *TV*2,

$$P_{\rm K} = 2I_{\rm Kml}U_{\rm Km}/2 = I_{\rm Km}U_{\rm Km}/2.$$

к.к.д. окремого плеча і всього підсилювача

$$\eta_{\kappa} = P_{\mathrm{K}} / P_{\mathrm{c}\pi} = \pi \, \xi / 4 \,,$$

де  $\xi = U_{Km} / U_{0KE}$  — коефіцієнт використання напруги колекторного живлення.

У випадку повного використання колекторного живлення ( ξ = 1 )

$$\eta_{\kappa} = \eta_{\kappa \max} = \pi/4 = 0,785$$
.

Потужність, розсіювана в колекторному колі транзисторів,

$$P_{\rm po3} = P_{\rm cm} - P_{\rm K}$$

не має перевищувати в заданих умовах експлуатації  $P'_{K max}$ , яка визначається рівністю (3.164).

Вихідна потужність (потужність у навантаженні)

$$P_{\text{BMX}} = P_{\text{K}} \eta_{\text{T}}$$

Розвиток технології і виробництва напівпровідникових приладів призвів до створення потужних біполярних транзисторів різного типу провідності і МДН-транзисторів з каналами різного типу. Тому під час побудови вихідних підсилювачів потужності все більшого поширення набувають безтрансформаторні схеми, в яких транзистори працюють у режимах класу *B* і *AB*. Це, по-перше, дозволяє спростити схеми підсилювачів і, по-друге, виключити з них трансформатори, які мають великі габарити і погано піддаються мініатюризації методами сучасної технології. Найпростішу схему безтрансформаторного вихідного підсилювача потужності на біполярних транзисторах різного типу провідності (комплементарних транзисторах) наведено на рис. 3.89. В основі схеми два двополюсники, кожний з яких складається з послідовно з'єднаних транзистора і джерела живлення, приєднаних до загального навантаження. Ці двополюсники прийнято називати плечами двотактного підсилювача. Емітерні переходи транзисторів VT 1 і VT 2 ввімкнені паралельно і на їхні входи подається керуюча напруга U<sub>вх</sub>.



Рис. 3.89. Схема безтрансформаторного вихідного підсилювача потужності на БТ різного типу провідності

Оскільки в базових колах транзисторів відсутнє джерело зміщення, в каскаді реалізується режим підсилення класу *B*. У кожний півперіод вхідної напруги струм навантаження формується своїм плечем підсилювача, тобто полярність напруг джерел живлення пліч підсилювача різна, і в навантаженні тече змінний струм.

Припустимо, що на вході підсилювача діє синусоїдальна напруга з періодом *T* і він працює на суто активне навантаження  $R_{\rm H}$ . Амплітуда вихідної напруги  $U_{\rm Hmax}$  дорівнює  $\gamma E_{\rm K}$ ,  $\gamma$  – відносна амплітуда вихідної напруги підсилювача,  $0 \le \gamma \le 1$ . Тоді потужність, яка виділяється в навантаженні,

$$P_{\rm H} = \left( U_{\rm H} / \sqrt{2} \right) \left( I_{\rm H} / \sqrt{2} \right) = \left( \gamma E_{\rm K} \right)^2 / 2R_{\rm H} . \tag{3.169}$$

Для визначення потужності, яка споживається підсилювачем, знайдемо середнє значення споживаного струму

$$I_{\rm cp} = \frac{2}{T} \int_{0}^{T/2} I_{\rm H \, max} \, \sin \omega t dt = 2I_{\rm H \, max} \, /\pi = 2\gamma E_{\rm K} \, /\pi R_{\rm H} \, . \tag{3.170}$$

Тоді к.к.д. підсилювача дорівнюватиме

$$\eta = P_{\rm H} / P_{\rm cm} = \gamma \pi / 4 = \gamma \eta_{\rm max} .$$
 (3.171)

Максимальне значення к.к.д. відповідає випадку <sub>γ=1</sub> і дорівнює 0,785.

Використовуючи вирази (3.169) і (3.171), запишемо вирази для споживаної і розсіюваної в транзисторі потужностей як функції параметра <sup>γ</sup>

$$P_{\rm cn} = P_{\rm H} / \eta = 4\gamma P_{\rm H \, max} / \pi \,; \qquad (3.172)$$

$$P_{\rm K} = P_{\rm cfi} - P_{\rm H} = P_{\rm H\,max} \left( 4\gamma/\pi - \gamma^2 \right). \tag{3.173}$$

Залежності потужностей  $P_{\rm H}$ ,  $P_{\rm cn}$  і  $P_{\rm K}$  від параметра  $\gamma$  показані на рис. 3.94.



Рис. 3.90. Графік залежності споживаної і розсіюваної в транзисторі потужностей від відносної амплітуди вихідної напруги підсилювача

З одержаних виразів випливає, що зі збільшенням амплітуди вихідного сигналу к.к.д. підсилювача монотонно зростає. При цьому існує режим, в якому потужність, яка розсіюється в транзисторі, максимальна. Це значення відповідає відносній амплітуді вихідної напруги підсилювача  $\gamma = 0,637$ .

Слід зазначити, що в реальних підсилювачах значення відносної амплітуди вихідного сигналу завжди менше одиниці. Тому величину η<sub>max</sub> слід вважати теоретичною границею для підсилювачів розглядуваного типу.

На рис. 3.91 наведено принципові схеми безтрансформаторних каскадів на транзисторах з однаковим типом провідності. Сигнали, які

підсилюються, надходять на входи транзисторів підсилювача (рис. 3.91а) із зсувом за фазою на 180 ел.град. При цьому транзистори поперемінно відкриваються позитивними півхвилями вхідного сигналу, зумовлюючи, по черзі, протікання в навантаженні  $R_{\rm H}$  струмів  $I_{\rm H}$  назустріч один одному. Якщо транзистори та сигнали однакові, то постійний струм через  $R_{\rm H}$  не протікає. З цього бачимо, що робота схеми аналогічна розглянутій раніше звичайній двотактній схемі (рис. 3.87). Отже, аналіз і розрахунок їх також збігаються.



а, б, в – принципові схеми безтрансформаторних каскадів на транзисторах з однаковим типом провідності

Схема підсилювача спрощується під час живлення від загального джерела  $E_{\rm K}$ . Проте для того, щоб постійна складова струму не протікала через навантаження, останнє має приєднуватися через конденсатор досить великої ємності (рис. 3.916).

Вхідний трансформатор у вихідних каскадах інтегрального виконання не може бути використаний. У такому випадку для одержання двох протифазних напруг, які надходять на вихідний каскад підсилення, застосовують різні фазоінверсні резистивні каскади, один з варіантів яких на транзисторі *VT*1 наведений на рис. 3.91*в*.

Схеми вихідних каскадів на рис. 3.91 досить часто використовувалися в ранніх випусках підсилювачів в інтегральному виконанні, коли відчувалися технологічні перешкоди у виготовленні транзисторів з різним типом провідності (*p-n-p* і *n-p-n*) на одній підкладинці. Останнім часом поширюється застосування вихідних каскадів як у дискретному, так і в інтегральному виконанні, побудовані на різнотипних транзисторах (схеми з додатковою симетрією).

Раніше в пп. 3.6.1 зазначалось, що через великі власні нелінійні спотворення режим класу *B* рідко використовується під час побудови підсилювачів і перевага віддається режиму класу *AB*. У такому випадку дещо збільшується потужність, яка розсіюється в транзисторі, і зменшується к.к.д. підсилювача. Особливо це зменшення помітне за малих значень відносної амплітуди, тобто за невеликих значень вихідної потужності, що практично не має принципового значення.

На рис. 3.92 наведено схему вихідного підсилювача потужності, в якій для забезпечення режиму роботи класу *AB* використовуються додаткові кола зміщення. Кола зміщення складаються з резисторів зміщення  $R_{3M1}$  і  $R_{3M2}$ , що утворюють з діодами *VD*1 і *VD*2 нелінійні подільники напруги. Використання в подільниках діодів дозволяє додатково забезпечити параметричну стабілізацію режиму спокою підсилювача. Температурні зміні напруги на діодах компенсують температурні зміни напруги емітерних переходів транзисторів.



Рис. 3.92. Схема вихідного підсилювача потужності з додатковими колами зміщення

На рис. 3.93 наведено схему з одним джерелом живлення, в якій навантаження приєднане через розділовий конденсатор до спільного виведення схеми. Для формування напруги, яка керує вихідними транзисторами VT2 і VT3, в підсилювачі використовується додатковий каскад на транзисторі VT1, ввімкненим за схемою із спільним емітером. Резистор в емітерному колі цього транзистора створює коло послідовного НЗЗ за вихідним струмом, що стабілізує режим роботи каскаду. Резистор зміщення робочої точки R<sub>пол</sub> транзистора VT1 приєднаний безпосередньо до виходу підсилювача. Це формує коло загального паралельного НЗЗ за вихідною напругою, стабілізує режим спокою підсилювача і зменшує вихідний опір. Резистор R<sub>зм</sub> забезпечує роботу вихідних його транзисторів підсилювача в режимі класу АВ. Для параметричної стабілізації цього режиму використовується терморезистор. Резистор R<sub>к</sub> є навантажувальним для каскаду підсилення на транзисторі VT1.

Під час виконання вихідного каскаду на транзисторах за схемою із спільним колектором, для одержання повної амплітуди вихідного сигналу

попередній каскад слід живити від джерела підвищеної напруги. З цією метою в схему підсилювача введено елементи  $R_{\rm BR}$  і  $C_{\rm BR}$ , які утворюють коло позитивного зворотного зв'язку за напругою живлення. Часто це коло називають також вольтододатком, тому що воно збільшує напругу живлення попереднього каскаду підсилювача. На інтервалі провідності транзистора *VT*3 конденсатор  $C_{\rm BR}$  заряджається від джерела живлення через резистор  $R_{\rm BR}$ . На інтервалі провідності транзистора *VT*2 напруга конденсатора забезпечує протікання базового струму цього транзистора через резистор  $R_{\rm K}$ .



Рис. 3.93. Схема вихідного підсилювача потужності з одним джерелом живлення

Під час проектування вихідних підсилювачів потужності часто в ролі вихідних використовують схеми складених транзисторів. При цьому застосовують каскади на складених транзисторах різних типів провідності (рис. 3.94a,  $\delta$ , b). Таке рішення дозволяє суттєво знизити потужність, що позитивно позначається на параметрах всього пристрою.

У схемах рис. 3.94*a*, б застосовується одне джерело живлення завдяки тому, що конденсатор, ввімкнений послідовно з навантаженням, після заряджання до напруги  $E_{\rm K}$  (напруга на емітерах транзисторів VT3 і VT4) в статичному режимі працює в один з напівперіодів як джерело живлення. Ємність конденсатора *C* доводиться обирати великою через мале значення опору  $R_{\rm H}$ . Так, якщо припустимо, що на частоті  $\omega_{\rm H}$ коефіцієнт передачі зменшувався до 0,7 свого значення на середніх частотах і правдиве рівняння  $\omega_{\rm H} = 1/\tau_{\rm p}$ , де  $\tau_{\rm p} = R_{\rm H}C$ , то за  $\omega_{\rm H} = 100$ ,  $R_{\rm H} = 4.0M$ ємність конденсатора  $C = 2500 \, \text{мк} \Phi$ . У більш складних випадках значення *C*  визначають, виходячи із значення коефіцієнта частотних спотворень *M*<sub>н</sub>, яке задане для цього кола.



Рис. 3.94. Наведені схеми: а, б, в, г – каскадів вихідних підсилювачів потужності на складених транзисторах різних типів провідності

Вихідні каскади (рис. 3.94*в*, *г*) як правило встановлюють на виході операційних підсилювачів і охоплюють глибоким негативним зв'язком. Тому в них інколи відсутня напруга зміщення у першої пари транзисторів *VT*1, *VT*3. Нелінійні спотворення, що виникають, зменшуються за рахунок кола H33.

На рис. 3.94г показаний інший тип емітерного повторювача. У ньому транзистор VT1 (VT3) ввімкнений за схемою із СК, а транзистор VT2 (VT4) — за схемою із СЕ. Активні прилади, з'єднані у подібні схеми, розглядаються як один транзистор з відповідними еквівалентними параметрами і називають його композитивним транзистором з відповідною електропровідністю (в розглядуваному випадку VT1-VT2-композитивний *п-p-n*-транзистор, а VT3-VT4-p-n-p-транзистор).

У високоякісних підсилювачах доводиться вводити напругу зміщення аналогічно тому, як це було здійснено на рис. 3.92 (рис. 3.946). При цьому зменшуються спотворення, що спостерігаються за малих значень вхідного сигналу, за яких виявляється нелінійність вхідних характеристик транзисторів (викривлення типу "сходинка"). Причину її появи пояснює рис. 3.95. З нього бачимо, що вхідна напруга за відсутності зміщення створює імпульси струмів баз ( $i_{E1}$ ,  $i_{E3}$ ). Під час підсумовування

одержуємо струм, який суттєво відрізняється від синусоїдного. Під час подачі на бази транзисторів напруги зміщення  $U_{0 \text{ БЕ}}$  імпульси струму також відрізняються від половинок синусоїди. Проте під час їх підсумовування вихідний еквівалентний струм транзисторів  $i_{\text{EEK}}$  на опорі навантаження і вихідна напруга мають практично синусоїдну форму.



Рис. 3.95. Форма імпульсів струмів баз

Значення напруги зміщення  $U_{0\,\text{БE}}$  (напруга між базами транзисторів *VT*1 і *VT*3; рис. 3.94б) зазвичай визначають як напругу, більшу за ту, яка є в точці перетину з віссю абсцис дотичної, проведеної до прямолінійної ділянки вхідної ВАХ транзистора ( $U_{0\,\text{БE}1}, U_{0\,\text{БE}3}$  на рис. 3.96). При цьому їх доводиться коригувати так, щоб струми спокою емітерів  $I_{0\,\text{E}1}, I_{0\,\text{E}3}$  транзисторів були однакові (за ідентичності пліч іншої частини).



Рис. 3.96. Графіки ВАХ транзисторів

Оскільки безтрансформаторні каскади зазвичай працюють з великими струмами. v схемах сліл передбачати поліпшену термостабілізацію. Її забезпечують або за рахунок введення досить глибокого НЗЗ за постійним струмом, або за допомогою термозалежних опорів. При цьому слід звернути увагу на правильний вибір опорів у базових колах потужних вихідних транзисторів, які мають бути досить малими (орієнтовно декілька десятків – декілька сотень Ом), щоб за максимальної температури транзистора виконувалась нерівність  $U_{\text{БЕ пор}} \ge I_{\text{KE0max}} R_1$ , де  $U_{\text{БЕ пор}}$  – напруга, за якої з'являється вхідний струм у транзистора.

Значення коефіцієнта нестабільності обирається залежно від діапазону зміни температури навколишнього середовища в границях від 2 до 10.

У зв'язку з тим, що вихідні потужні транзистори є найбільш вузькосмуговими компонентами підсилювача, їх гранична частота  $f_{h_{21E}}$ має бути в 2...3 рази більше, ніж верхня робоча частота підсилювача  $f_{B}$ :  $f_{h_{21E}} \ge (2...3)f_{B}$ . За меншого запасу виникають великі фазові спотворення, погіршується к.к.д. у діапазоні високих частот та енергетичні характеристики каскаду. Граничні частоти транзисторів попереднього підсилювача рекомендовано обирати більшими (8...12) $f_{B}$ .

З урахуванням 10...20% запасу вихідні транзистори потрібно обирати так, щоб задовольнялися вимоги:

$$I_{\text{K max}} \ge (0.8...0.9)I_{\text{H}m};$$
  
 $U_{\text{KE max}} \ge 2(1.1...1.2)U_{\text{H}m};$   
 $P_{\text{K max}} \ge (2...3)P_{\text{H max}}.$ 

Через те, що в безтрансформаторних вихідних каскадах узгодження вихідного опору з навантаженням неможливе, в загальному випадку корисна потужність, яка віддається в навантаження, залежить від опору  $R_{\mu}$  (рис. 3.97).





У потужних безтрансформаторних каскадах, в яких транзистори ввімкнені з СК, може виникнути коротке замикання вихідних затискачів. Як правило, воно призводить до виходу з ладу транзисторів через перевищення колекторним струмом допустимого значення. Для захисту від коротких замикань в емітерні кола потужних вихідних транзисторів вмикають невеликі опори  $R_0$ , які обмежують струм (рис. 3.98*a*), або вводять додаткові транзистори, які відкриваються тільки за великих струмів навантаження і, шунтуючи вхідне коло, утримують значення вихідного струму на безпечному рівні.



а, б – принципові схеми безтрансформаторних каскадів, в яких транзистори ввімкнені з СК

Одна з можливих схем захисту за допомогою додаткових транзисторів VT 5, VT 6 показана на рис. 3.986. За короткого замикання вихідних затискачів струм через опір R<sub>0</sub> збільшується і викликає спад напруги  $u = i_u R_0$ , яка переводить у відповідні півперіоди транзистори VT5, VT6в режим насичення. При цьому вхідне коло потужного підсилювального каскаду шунтується. Як результат вхідна напруга як правило спадає на опорі R<sub>вих</sub>, а струми транзисторів VT2, VT4 не перевищують значень, за яких VT5, VT6 відкрилися б. Подібний захист високу швилколію і забезпечує налійну роботу потужних має підсилювальних каскадів. Під час його введення обов'язкова наявність опору *R*<sub>вих</sub>, який обирають виходячи з мінімально додаткового допустимого значення опору навантаження підсилювача, до якого вмикається вихідний каскад.

Безтрансформаторні підсилювачі потужності мають коефіцієнт підсилення близький до одиниці:  $K_u \approx 1$ . Підсилення за потужністю  $K_p = K_u K_i$  виконують за рахунок великого підсилення за струмом  $K_i$ . У тих випадках, коли потрібно забезпечити підсилення за напругою або отримати великий вихідний опір, застосовують двотактні підсилювачі потужності, виконані за схемою із СЕ (рис. 3.99). У схемі транзистори VT1, VT2 працюють у режимі класу *B* і кожний з них підсилює "власну" півхвилю вхідної напруги. На відміну від каскаду на транзисторах, увімкнених за схемою із СК, вихідний опір цього каскаду більший і визначається опором  $r'_{\rm K}$ . Коефіцієнт підсилення за напругою залежить від опору навантаження

$$K_u \approx \frac{h_{21E}R_{\rm H}}{R_{\rm BH} + R_{\rm BX}}.$$
 (3.174)

Тому що  $h_{21E}$  у транзисторів VT1 і VT2 різні, то різні півхвилі підсилюються не однаково і без введення ЗЗ нелінійні спотворення сигналу великі. Місцевий ЗЗ, введений за допомогою резистора  $R_2$ , ефективний тільки тоді, коли виконуються умови  $r_{\rm b} \ll h_{21E}R_2$ ,  $h_{21E} >> 1$ ,  $R_2 >> r_{\rm E}$ ,  $R_{\rm BH} \rightarrow 0$ . Тоді (3.174) набуває вигляду

$$K_u \approx R_{_{\rm H}}/R_2$$

і нелінійні викривлення будуть відсутні (за однакових резисторів  $R_2$ ). Каскад зсуває на 180<sup>0</sup> фазу вихідної напруги відносно фази вхідної.



Рис. 3.99. Принципова схема двотактного підсилювача потужності, виконаного за схемою із СЕ

Розглянуті принципи побудови вихідних каскадів на біполярних транзисторах використовуються і під час проектування вихідних підсилювачів потужності на польових транзисторах. На рис. 3.100, як приклад, наведено схему вихідного підсилювача потужності на МОН-транзисторах із індукованим каналом. Від пристроїв на біполярних транзисторах такі схеми відрізняються меншими нелінійними спотвореннями і більшою температурною стійкістю. Останнє пояснюється відсутністю в польовому транзисторі механізму температурного позитивного зворотного зв'язку, властивого біполярним транзисторам.



Рис. 3.100. Схема вихідного підсилювача потужності на МОН-транзисторах із індукованим каналом

#### КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Шо таке електронний підсилювач? 2. У чому полягає принцип використання керованих нелінійних елементів для підсилення електричних сигналів? 3. Які існують структурні схеми підсилювальних пристроїв? 4. Чому в електронному підсилювачі відбувається підсилення потужності? 5. За якими ознаками класифікують підсилювальні пристрої? 6. Які показники характеризують роботу підсилювача? 7. Що таке нормована амплітудно-частотна характеристика? 8. Як визначити сумарний коефіцієнт підсилення підсилювального пристрою, якщо коефіцієнти окремих каскадів виражені безрозмірними величинами або в децибелах? 9. Чим відрізняються амплітудно-частотні характеристики підсилювачів постійного та змінного струмів? 10. Які спотворення підсиленого сигналу ви знаєте і в чому причина їх появи? 11. Що таке передавальна функція підсилювального пристрою? 12. Як з передавальної функції одержати годограф підсилювального пристрою? 13. Поясніть, чому ЛАЧХ та ФЧХ підсилювального пристрою можуть бути побудовані підсумовуванням відповідних характеристик типових ланок. 14. Як за схемою підсилювального пристрою одержати його ЛАЧХ та ФЧХ? 15. Що таке зворотний зв'язок у підсилювачі? 16. Які види зворотного зв'язку ви знаєте? 17. Як впливають різні види кіл зворотного зв'язку на абсолютну та відносну величини коефіцієнта підсилення підсилювача? 18. Як зміниться смуга пропускання підсилювального пристрою під час введення різних кіл зворотного зв'язку? 19. Поясніть, яким чином введення кіл зворотного зв'язку впливає на спотворення вихідного сигналу підсилювача? 20. Вхідний опір якого підсилювача більший: охопленого послідовним колом зворотного зв'язку за вихідною напругою або струмом? 21. Які типи зворотного зв'язку впливають на вихідний опір підсилювального пристрою? 22. Що таке запас стійкості за фазою та амплітудою? 23. Від яких параметрів залежить коефіцієнт підсилення каскаду на транзисторі за схемою із СЕ? 24. На які класи поділяють режими роботи підсилювачі? Чим вони характерні? 25. Як обирають робочу точку транзистора? 26. Як визначити параметри каскаду за схемою із СЕ за його роботи в класі А? 27. Чому робота транзисторного каскалу в класі в супроводжується появою значних викривлень? 28. Чим відрізняється клас підсилення АВ від класу В? 29. Поясніть призначення елементів у схемі *RC*-підсилювача. 30. Як побудувати еквівалентну схему підсилювача? 31. Чому в RC-підсилювачі зменшується підсилення на низьких частотах? 32. Чому в RC-підсилювачі зменшується підсилення на високих частотах? Від яких елементів схеми залежить коефіцієнт підсилення к і смуга пропускання RC-підсилювача? Які методи стабілізації режиму спокою вам відомі? 33. Чому схема транзисторного каскаду з послідовним НЗЗ за струмом навантаження використовується частіше, ніж схема каскаду з паралельним НЗЗ за вихідною напругою? 34. Як залежать коефіцієнт підсилення і передавальна функція каскаду з колом послідовного НЗЗ за струмом навантаження від опору R<sub>E</sub>? 35. Що таке коефіцієнт нестабільності і як він впливає на точність підтримки режиму спокою каскаду за зміни температури навколишнього середовища? 36. Як забезпечується режим постійного струму в каскаді на польовому транзисторі, який ввімкнений за схемою із CB? 37. Чому дорівнює коефіцієнт підсилення каскаду на польовому транзисторі із спільним витоком? 38. Доведіть, що коефіцієнт підсилення емітерного повторювача за напругою завжди менше одиниці. 39. Чому дорівнює вхідний опір емітерного повторювача? 40. Яка властивість біполярного і польового транзисторів використовується під час побудови схем генераторів струму? 41. Який принцип використовується під час побудови транзисторних схем джерел напруги? 42. Як нестабільність вихідної напруги напруги зв'язана джерела еталонної 3 нестабільністю струму використовуваного генератора і параметрами навантаження? 43. Для чого призначена схема "струмового дзеркала"? 44. За яких умов вихідний струм схеми "струмового дзеркала" дорівнює його вхідному струму? 45. Чому застосування в транзисторному каскаді підсилення схеми активного навантаження підвищує коефіцієнт підсилення пристрою? 46. Доведіть, що для складеного транзистора виконується умова  $h_{21\Sigma} > h_{21E1}h_{21E2}$ . 47. Які викривлення з'являються в імпульсному сигналі на виході RC-підсилювача? 48. Як можна забезпечити корекцію АЧХ RC-підсилювача у ділянці високих частот? 49. За допомогою яких елементів здійснюється корекція низькочастотних викривлень і як обирається їх величина? 50. Що таке диференціальний підсилювач? 51. Чому коефіцієнт підсилення диференціального підсилювача за заданої стабільності струму спокою завжди більше коефіцієнта підсилення каскаду на одиночному транзисторі? 52. Які напруги звуться синфазними? 53. Чому коефіцієнт передачі диференціального підсилювача для синфазної складової набагато менший, ніж для диференціальної? 54. Доведіть, що за використання в емітерному колі транзисторів диференціального каскаду схеми генератора струму коефіцієнт підсилення синфазних складових зменшується? 55. Як залежать підсилення і спотворення від кількості каскадів у багатокаскадному підсилювачі? 56. Як введення розділових конденсаторів впливає на ЛАЧХ багатокаскадного підсилювача з *RC*-зв'язками? 57. Чому необхідне узгодження режиму за постійним струмом в багатокаскадному підсилювачі постійного струму? 58. Що таке дрейф нуля підсилювача постійного струму? 59. Як потрібно обирати параметри каскадів багатокаскадного підсилювача з точки зору зменшення його дрейфу нуля? 60. З якою метою в емітерні кола каскадів підсилення постійного струму ввімкнені стабілітрони? 61. Як будуються М-ДМ підсилювачі постійного струму? 62. Чим відрізняються принципові схеми вибіркових підсилювачів від *RC*-підсилювачів? 63. Для чого у вибірковому підсилювачі застосовується неповне приєднання контуру до транзистора? 64. Від чого залежить к.к.д. підсилювача потужності? 65. Який підсилювач зветься підсилювачем потужності? 66. Поясніть принцип дії і назвіть особливості однотактного трансформаторного каскаду. 67. Назвіть переваги двотактного трансформаторного підсилювача потужності. 68. Поясніть принцип дії безтрансформаторного підсилювача потужності. 69. Якими позитивними якостями і недоліками відзначається безтрансформаторний підсилювач потужності? 70. Поясніть, чому застосування комплементарних транзисторів дозволяє спростити схеми підсилювачів потужності? 71. Як потужність, що розсіюється в підсилювачі потужності, зв'язана з амплітудою його вихідної напруги? 72. Чому вихідні транзистори підсилювачів потужності зазвичай вмикають за схемою із спільним колектором? 73. Чому дорівнює максимально можливий к.к.д. підсилювача потужності, який працює в класі *В*? 74. Як здійснюється захист вихідних транзисторів безтрансформаторного підсилювача потужності від короткого замикання вихідного кола?

# РОЗДІЛ 4 ОПЕРАЦІЙНІ ПІДСИЛЮВАЧІ

# 4.1. Призначення та структурна схема операційного підсилювача

Схемотехніка операційних підсилювачів була відома ще до появи лінійної інтегральної схемотехніки. У класичній електроніці до класу операційних підсилювачів (ОП) відносили багатокаскадні високоякісні підсилювачі постійного струму з негативним зворотним зв'язком, які використовували в аналоговій обчислювальній техніці для виконання операцій алгебраїчного додавання, віднімання, множення, ділення, диференціювання, інтегрування, логарифмування і т. інше. Це і зумовило їх назву – операційні (розв'язувальні) підсилювачі.

Успіхи планарної технології зумовили появу серійних партій ОП у вигляді інтегральних мікросхем, що дозволило значно удосконалити їх технічні експлуатаційні показники. Такі ОП тепер використовують не лише для виконання математичних операцій, а й для підсилення, перетворення, формування і обробки електричних сигналів. Все це суттєво розширило універсальність і функціональну орієнтацію лінійних інтегральних ОП.

Інтегральні ОП будують за схемою підсилення з безпосереднім зв'язком між окремими каскадами з диференціальним входом і біполярним відносно амплітуди підсилювального сигналу виходом. Це забезпечує нульові потенціали на вході і виході ОП за відсутності керуючих сигналів на його вході. Тому такі підсилювачі легко з'єднувати послідовно за безпосереднього зв'язку між каскадами, а також досить просто охопити будь-якими колами зворотного зв'язку.

Операційний підсилювач – це аналогова інтегральна схема, яка має, як мінімум, п'ять виведень (рис. 4.1). Два виведення ОП використовуються як вхідні, одне виведення є вихідним, два інших використовуються для підмикання джерела живлення ОП.



Рис. 4.1. Аналогова інтегральна схема операційного підсилювача

В інженерній практиці здебільшого застосовують підсилювачі напруги. ОП, які випускаються промисловістю, характеризуються великим вхідним, низьким вихідним опорами і дуже високим коефіцієнтом підсилення за напругою.

Якщо уявити ОП ідеальною моделлю, то він повинен мати такі властивості:

- коефіцієнт підсилення з напруги наближається до нескінченності  $(K_0 \rightarrow \infty);$ 

- вхідний опір наближається до нескінченності ( $R_{BX0} \to \infty$ );

- вихідний опір наближається до нуля  $(R_{\text{вих}0} \rightarrow 0)$ ;

- якщо вхідна напруга дорівнює нулю, то вихідна напруга також дорівнює нулю  $(U_{\text{вк}} = 0 \rightarrow U_{\text{внк}} = 0);$ 

- нескінченна смуга частот, що підсилюються  $(f_{\rm B} \rightarrow \infty)$ .

Зазвичай досягти цього повністю не можна, бо неможливо одержати на виході підсилювача сигнал нескінченно великої потужності за досить малих розмірів структури мікросхеми. Але аналізують ці схеми, вважаючи, що через нескінченно великий вхідний опір входи ОП не споживають струми від джерела сигналу, і оскільки  $K_0 \rightarrow \infty$ , то напруга керування між входами дорівнює нулю.

З урахуванням фазових співвідношень вхідного та вихідного сигналів один з вхідних виведень (вхід 1, рис. 4.1) називається неінвертувальним, а другий (вхід 2) – інвертувальним. Вихідна напруга  $U_{\text{вих}}$  пов'язана з вхідними напругами  $U_{\text{вх1}}$  і  $U_{\text{вх2}}$  співвідношенням

$$U_{\rm BMX} = K_0 (U_{\rm BX1} - U_{\rm BX2}), \tag{4.1}$$

де К<sub>0</sub> – власний коефіцієнт підсилення ОП з напруги.

З виразу (4.1) бачимо, що ОП сприймає тільки різницю вхідних напруг, яка називається диференціальним вхідним сигналом, і нечутливий до будь-якої складової вхідної напруги, яка діє одночасно на обидва входи (синфазний вхідний сигнал).

Як було зазначено раніше,  $K_0$  в ОП має наближатися до нескінченності, проте на практиці він обмежується значенням  $10^5 \dots 10^6$  або  $100 \dots 120 \ \partial E$ .

Як джерело живлення ОП використовують двополярне джерело напруги ( $+E_{\rm K}$ ,  $-E_{\rm K}$ ). Середнє виведення цього джерела, як правило, є спільною шиною для вхідних і вихідних сигналів і в більшості випадків не підмикається до ОП. У реальних ОП напруга живлення лежить у діапазоні ±3*B*...±18*B*. Використання джерела живлення із середньою точкою передбачає зміни не тільки рівня, але й полярності як вхідної, так і вихідної напруг ОП.

Увімкнення ОП у зовнішнє коло з джерелом вхідного сигналу  $\pm U_{\text{вх}}$ , опором навантаження  $R_{\text{н}}$  і двома джерелами живлення  $E_{\text{K}}^+$  і  $E_{\text{K}}^-$  показано

на рис. 4.2*а*. Джерело живлення має три режими: позитивний, негативний і спільнозаземлений. Таке джерело називається джерелом з розщепленим живленням. Зазвичай джерела живлення  $E_{\rm K}^+$  і  $E_{\rm K}^-$  симетричні, тобто мають рівні напруги. Але існують спеціальні ОП з несиметричним живленням (наприклад,  $E_{\rm K}^+=12\,B$  і  $E_{\rm K}^-=-6\,B$ ) або однополярне живлення. Від ОП до джерела живлення струми повертаються через навісні елементи, у такому випадку через опір навантаження. Вхідна напруга диференціальна незалежно від того, який із входів підсилювача заземлений.



а – схема увімкнення ОП у зовнішнє коло;
 б – передавальні характеристики ОП

Передавальні характеристики ОП  $U_{\text{вих}} = f(U_{\text{вх}})$  (рис.4.2б), які належать до інвертувального і неінвертувального входів, зображуються у вигляді двох кривих. Як бачимо, вхідні і вихідні напруги можуть симетрично змінюватися відносно нуля (бути біполярними). За заземленого неінвертувального входу (рис. 4.2*a*) сигнал передається на вихід підсилювача з інвертуванням фази вхідного сигналу (крива 1). За заземлення інвертувального входу фаза підсилювального сигналу в процесі підсилювання не змінюється (крива 2). Вихідна напруга знімається відносно середньої точки джерела живлення. Якщо  $U_{\text{вх}} = 0$ , то  $U_{\text{внх}} = 0$ , в чому й полягає умова балансу ОП.

Нахиленим (лінійним) ділянкам передавальних характеристик відповідають пропорційні залежності вихідної напруги від вхідної. За відсутності зовнішніх кіл зворотного зв'язку нахил передавальних характеристик  $\Delta U_{\text{вих}}/\Delta U_{\text{вх}}$  визначається власним коефіцієнтом підсилення  $K_0$ . Граничне значення амплітуди вихідного сигналу близьке до  $2E_{\text{K}}$ . Але при цьому значно зростають нелінійні спотворення підсилювального сигналу. Горизонтальні ланки передавальних характеристик відповідають режиму насичення або відсічки транзистора вихідного каскаду. При цьому зміна вхідної напруги не викликає зміни вихідної напруги, яка досягає максимуму, близького до  $E_{\rm K}$ .

Реальні ОП мають як правило більшу кількість виведень, ніж п'ять. Вони використовуються для підмикання зовнішніх кіл частотного корегування, які формують потрібний вид ЛАЧХ підсилювача.

Реалізація перелічених вище вимог до електричних параметрів ОП неможлива на основі схеми однокаскадного підсилювача. Тому реальні ОП будуються на основі дво- або трикаскадних підсилювачів постійного струму.

На рис. 4.3 показано структурну схему трикаскадного ОП. Вона складається з вхідного, узгоджувального і вихідного каскадів підсилення. Аналіз електричних параметрів ОП показує, що їх практична реалізація передбачає використання як вхідного каскаду ОП диференціального підсилювального каскаду, що дозволяє максимально зменшити величину дрейфу підсилювача, одержати достатньо велике підсилення, забезпечити одержання максимально великого вхідного опору і максимально заглушити діючі на вході синфазні складові, зумовлені зміною температури навколишнього середовища, зміною напруги живлення, старінням елементів і т. інше.



Рис. 4.3 Структурна схема трикаскадного ОП

Узгоджувальний каскад служить для узгодження вихідного сигналу диференціального підсилювача з вихідним каскадом ОП, забезпечуючи необхідне підсилення сигналу за струмом та напругою, а також узгодження фаз сигналів.

Вихідний каскад, який, як правило, виконується за двотактною схемою, забезпечує потрібне підсилення сигналу за потужністю. Найчастіше вихідний каскад створюється за схемою СК (емітерний повторювач), що забезпечує необхідне навантаження всієї схеми ОП.

На рис. 4.4. показано спрощену принципову електричну схему трикаскадного ОП. Перший каскад виконаний на диференціальному підсилювачі (транзистори VT1 і VT2) з джерелом стабільного струму на транзисторах VT3 і VT4 (схема «струмового дзеркала»). Для зменшення потужності, яка розсіюється в підсилювачі, резистор зміщення  $R_{\rm зм}$  «струмового дзеркала» живиться від одного джерела живлення ОП. Резистори  $R_{\rm E1}$  і  $R'_{\rm E1}$ , забезпечуючи введення в коло кожного транзистора диференціального каскаду місцевого послідовного H33 струмом навантаження, збільшують вхідний опір підсилювача.



Рис. 4.4. Спрощена принципова електрична схема трикаскадного ОП

Узгоджувальний каскад підсилювача також виконаний за схемою диференціального каскаду (транзистори VT5 і VT6), на виході якого під'єднаний каскад за схемою зі спільним емітером (УТ7). Особливостями цього каскаду є використання в диференціальному підсилювачі транзисторів, провідність яких протилежна провідності транзисторів вхідного каскаду, і застосування несиметричного виходу. Внаслідок цього навантажувальний резистор у колекторному колі транзистора VT6 відсутній. Режим за постійним струмом в каскаді на транзисторі *VT* 7 стабілізується введенням послідовного H33 кола струмом навантаження. Резистор R<sub>к3</sub> є навантажувальним для каскаду на транзисторі VT7. В узгоджувальному каскаді двофазний сигнал перетворюється в однофазний. Із схеми бачимо, що струм другого каскаду не фіксується джерелом стабільного струму в колі емітерів транзисторів, оскільки від цього каскаду не вимагається ослаблення синфазного сигналу загального вигляду, який практично відсутній на виході першого диференціального підсилювача. Внаслідок цього другий каскад ОП працює в режимі з міліамперними струмами, забезпечуючи підсилення напруги порядку кількох сотень.

У вихідному каскаді підсилювача використано схему двотактного підсилювача потужності, який працює в класі АВ. Потрібне для цього початкове зміщення задається діодами *VD*1 і *VD*2. Ці самі діоди забезпечують температурну стабілізацію режиму спокою вихідного підсилювача. Емітерні резистори *R*<sub>E4</sub> і *R*<sub>E5</sub> забезпечують узгодження параметрів комплементарної пари транзисторів вихідного каскаду ОП і обмежують його максимальний вихідний струм.

Схема підсилювача рис. 4.4 має три виведення для підмикання двополярного джерела живлення, вихідне виведення, виведення для

підмикання зовнішнього кола корекції U<sub>кор</sub> і два вхідні виведення. Коло зовнішньої корекції дозволяє потрібним чином змінювати частотну характеристику підсилювача, що важливо за введення в нього різних кіл зворотного зв'язку. Слід зазначити, що кола корекції часто вбудовуються безпосередньо в підсилювач.

Більш простою є схема двокаскадного ОП, з якої виключено узгоджувальний каскад, тому потрібний  $K_0$  забезпечується як вхідним диференціальним, так і вихідним каскадами. Практична реалізація такого рішення наштовхується на труднощі, пов'язані з тим, що вхідний опір диференціального каскаду зворотно пропорційний сумарному емітерному струму його транзисторів, в той час як значення  $K_0$  прямо пропорційно цьому струму. Тому намагання збільшити підсилення диференціального каскаду призводить до зменшення вхідного опору підсилювача.

Розв'язанню цього протиріччя сприяє використання у першому каскаді схеми динамічного навантаження (див. п.3.11). Таке схемотехнічне рішення стало можливим після освоєння технології виготовлення на спільній підкладці ІС біполярних транзисторів різного типу провідності з ідентичними характеристиками. На рис.4.5. наведено спрощену схему двокаскадного ОП типу К544УД1. Вхідний каскад підсилювача виконаний за диференціальною схемою на *n*-канальних польових транзисторах *VT2* і *VT5* з керуючим *p-n*переходом. Як навантаження використано схему «струмового дзеркала» на транзисторах *VT1*, *VT3*, *VT4*, а струм витоків стабілізований генератором струму на транзисторах *VT6*, *VT7*.



Рис.4.5. Спрощена принципова електрична схема двокаскадного ОП типу К544УД1

Вихідний каскад утворюють підсилювач на транзисторі *VT*8, ввімкненому за схемою з CE і охопленому колом послідовного H33 струмом навантаження (*R*6), і двотактний підсилювач потужності на комплементарних транзисторах *VT*10 і *VT*11. Використання в цьому каскаді схеми динамічного навантаження на транзисторі *VT*9 дозволяє підвищити його коефіцієнт підсилення. Частотні властивості вихідного каскаду коригують внутрішнім або зовнішнім конденсатором *C*<sub>кор</sub>, який шунтує колекторний перехід транзистора *VT*8.

Зараз серійно випускаються інтегральні ОП, які виконані за двокаскадною та трикаскадною схемами.

## 4.2. Головні параметри операційного підсилювача

Операційний підсилювач є складним електронним пристроєм, правильне застосування якого залежить від розуміння його роботи та знання основних вимог, які він ставить до схем електронних систем, що розробляються. Нижче наведено головні параметри ОП, що характеризують його роботу.

*Коефіцієнт підсилення з напруги К*<sub>0</sub> характеризує здатність ОП підсилювати диференціальний сигнал, що подається на його входи:

$$K_0 = \frac{\Delta U_{\text{BMX}}}{\Delta U_{\text{BX}}}.$$

Типове значення коефіцієнта підсилення ОП становить до  $10^5 \dots 10^6$  або  $100 \dots 120 \partial E$ .

Вхідна напруга зміщення – це напруга, яка зумовлена, головним чином, неідентичністю напруг емітерних переходів транзисторів вхідного диференціального підсилювача (розбалансування підсилювача). Наявність цієї напруги призводить до порушення умови, згідно з якою  $U_{\text{вих}} = 0$  за  $U_{\text{вх}} = 0$ . За розбалансування на виході підсилювача існує деяка напруга  $+\Delta U_{\text{вих}}$  або  $-\Delta U_{\text{вих}}$  (криві 1 і 3 на рис. 4.6*a*) при  $U_{\text{вх}} = 0$ . Для усунення розбалансування (крива 2) на вхід підсилювача потрібно подати напругу зміщення  $U_{_{3M}}$  (рис. 4.6*б*) в  $K_0$  разів меншу за відхилення вихідної напруги. Типове значення цієї напруги одиниці – десятки мілівольт.

Вхідний струм I<sub>вх</sub> (вхідний струм зміщення) – струм, який протікає у вхідних виводах ОП і необхідний для забезпечення потрібного режиму роботи його транзисторів за постійним струмом. Типове значення цього струму одиниці мікроампер – сотні наноампер.

Різниця вхідних струмів  $\Delta I_{\rm вх}$  (струм зсуву). Природа цього струму складається, як правило, в неоднаковості коефіцієнтів передачі струму  $h_{21\rm E}$  транзисторів вхідного каскаду ОП. Чисельно він дорівнює модулю різниці вхідних струмів підсилювача

$$\Delta I_{\rm BX} = |I_{\rm BX1} - I_{\rm BX2}|. \tag{4.2}$$



a – передавальна характеристика ОП,  $\delta$  – схема усунення розбалансу ОП

Типове значення параметра – від одиниць мікроампер до одиниць і десятих часток наноампер.

*Вхідний опір*  $R_{\text{вхо}}$ . Розрізнюють диференціальний вхідний опір  $R_{\text{вхо лиф}}$  і синфазний вхідний опір  $R_{\text{вхо син}}$ .

 $R_{\text{входиф}}$  визначають як опір між входами підсилювача, а  $R_{\text{вхосин}}$  – як опір між об'єднаними вхідними виведеннями і нульовою шиною.

Підвищення вхідного опору диференціального підсилювача досягається зниженням базових струмів спокою транзисторів VT1 і VT2 (див. рис. 4.4) до мізерно малих значень (одиниці наноампер), але це погіршує роботу диференціального підсилювача через зменшення його динамічного діапазону, під яким розуміють виражене у децибелах відношення максимального сигналу до мінімального. Для запобігання такому фактору як VT1 i VT2 застосовують супербета транзистори, які відрізняються великими коефіцієнтами підсилення за струмом (одиниці тисяч) за рахунок використання в них гранично тонкої бази. Проте використання таких транзисторів помітно ускладнює задачу стабілізації диференціального підсилювача. Тому у деяких випадках підвищення вхідного опору ОП досягається використанням в його вхідному каналі польових транзисторів.

Типове значення вхідного опору – сотні кілоом.

*Вихідний опір R*<sub>вих о</sub> – це опір підсилювача, який розглядається як еквівалентний генератор. Типове значення вихідного опору – сотні *Ом*.

Коефіцієнт ослаблення синфазного сигналу К<sub>ос сф</sub> – визначає ступінь ослаблення (заглушення) синфазної складової вхідного сигналу. Його типове значення – 50...70 *дБ*.

Максимальна швидкість зміни вихідної напруги (V) характеризує частотні властивості підсилювача під час роботи в імпульсних схемах; вимірюється під час подачі на вхід ОП напруги східчастої форми. Типове значення швидкості зміни вихідної напруги – одиниці вольт/мікросекунд. Частота одиничного підсилення  $F_{\text{max}}$  – це частота, на якій модуль коефіцієнта підсилення ОП дорівнює одиниці. Зазвичай ця частота не перевищує декількох мегагерц.

Окрім перелічених звичайно задаються і гранично-допустимі значення головних експлуатаційних параметрів:

- максимально допустима напруга живлення;

- максимально допустимий вихідний струм;
- діапазон робочих температур;
- максимально допустима розсіювана потужність;
- максимально допустима вхідна синфазна напруга;

- максимально допустима вхідна диференціальна напруга і т. інше.

Більшість перелічених параметрів надто залежать від умов експлуатації. Ці залежності зазвичай задаються графічно.

## 4.3. Частотні властивості операційного підсилювача

Частотні властивості ОП залежно від умов його застосування характеризуються двома групами параметрів. До першої групи відносять параметри, які використовуються під час побудови аналогових схем. До них в першу чергу відносять передавальну функцію підсилювача і відповідні їй ЛАЧХ та ФЧХ.

Друга група параметрів, а саме максимальна швидкість зміни вихідного сигналу (швидкість відгуку підсилювача), яка характеризується часом установлення вихідної напруги і часом відновлення після перевантаження, застосовується для характеристики роботи ОП в імпульсних схемах.

Розглядаючи частотні властивості ОП, слід приймати до уваги наступне: ОП може як містити, так і не містити власні (внутрішні) кола корекції; ОП є багатокаскадним підсилювачем, тому його амплітудна і фазочастотна характеристики можуть бути одержані простим підсумовуванням відповідних характеристик його каскадів.

Слід зазначити, що на частотні властивості ОП окрім застосованих напівпровідникових приладів і внутрішніх кіл корекції дуже впливають паразитні ємності самої ІС. Проте в подальшому для спрощення розглядання впливом цих паразитних ємностей будемо нехтувати.

Зроблені припущення дозволяють припустити, що передавальна функція кожного каскаду ОП без урахування елементів кіл внутрішнього коригування у першому наближенні може бути описана виразом

$$W_i = \frac{K_{i \text{ H33}}}{(T_i p + 1)},$$

де  $T_i = \frac{\Phi_{\beta}}{(1 + \beta_i K_{0i})} -$ стала часу каскаду.

Цілком очевидно, що в різних каскадах через неоднаковість властивостей приладів і різної глибини місцевого НЗЗ сталі часу *T<sub>i</sub>* будуть різними. Різними будуть і відповідні їм частоти зрізу. Отже, сумарні ЛАЧХ і ФЧХ можна побудувати підсумовуванням ЛАЧХ і ФЧХ окремих каскадів. На рис. 4.7 наведено побудовані таким чином ЛАЧХ трикаскадного (а) і двокаскадного (б) ОП.



**Рис. 4.7 Наведені ЛАЧХ:** *а* – трикаскадного ОП, *б* – двокаскадного ОП.

Слід зазначити, що якщо значення  $T_i$  близькі, то підсумований нахил ЛАЧХ буде менше – 20  $\partial E / \partial e \kappa$ . Це створює певні труднощі під час використання такого ОП. Пояснюється це тим, що під час розробки конкретних схем сам ОП, як правило, охоплюють колами НЗЗ. За нахилу ЛАЧХ менше – 20  $\partial E / \partial e \kappa$  відбувається втрата стійкості (див. п.3.5). У такому випадку в ОП вводять додаткове зовнішнє або внутрішнє кола корекції, які формують нахил його ЛАЧХ – 20  $\partial E / \partial e \kappa$  у всьому діапазоні частот, доки  $K(\omega)>1$ . Таке коригування зазвичай звужує смугу пропускання підсилювача.

Якщо стала часу одного з каскадів підсилювача суттєво більша інших, то нахил – 20 *дБ/дек* у всьому діапазоні частот формується самим підсилювачем і додаткова корекція може не знадобиться.

Таким чином, у будь-якому випадку типова логарифмічна амплітудно-частотна характеристика ОП у всьому діапазоні частот має сталий нахил – 20 *дБ / дек* і його передавальна функція описується виразом

$$W_{\rm OII} = \frac{K_{\rm OII}}{(T_{\rm OII} \ p+1)},$$
 (4.3)

де  $K_{\text{OII}}$  – власний коефіцієнт підсилення ОП, який дорівнює  $K_0$ ;  $T_{\text{OII}}$  – стала часу ОП.

Формування у всіх ОП однотипної ЛАЧХ продиктовано зручністю його практичного використання. Тому зроблене вище припущення про знехтування паразитними ємностями конструкції ОП цілком виправдано. Слід зазначити, що формування ЛАЧХ, яка відповідає передавальній функції (4.3), у схемі двокаскадного ОП досягається більш простими засобами, ніж у схемі трикаскадного підсилювача. Пояснюється це тим, що максимальний нахил ЛАЧХ двокаскадного ОП становить лише  $-40 \ \partial E / \partial e \kappa$ , водночас у трикаскадного ОП він дорівнює  $-60 \ \partial E / \partial e \kappa$ . Тому для коригування двокаскадного ОП достатньо одного кола корекції, а для трикаскадного ОП таких кіл потрібно два.

Для коригування частотних властивостей двокаскадного ОП (див. рис. 4.5) використовують конденсатор  $C_{\text{кор}}$ . Стала часу вихідного каскаду визначається його ємністю  $T_2 = C_{\text{кор}}(1+K) \cdot R_{\text{вих},\text{дк}}$ , де K >> 1 - коефіцієнт підсилення каскаду з СЕ по постійному струму,  $R_{\text{вих},\text{дк}}$  – вихідний опір диференціального каскаду.

У диференціальному каскаді використано схему «струмового дзеркала», тому  $R_{\text{вих,дк}}$  великий і  $T_2 >> T_{\text{дк}}$ , де  $T_{\text{дк}}$  – стала часу диференціального каскаду. Стала часу  $T_2$  в передавальній функції ОП стає визначальною вже за малої ємності  $C_{\text{кор}}$ .

ЛАЧХ двокаскадного підсилювача (рис. 4.76) в точці перетину з віссю  $\omega$  має нахил – 20  $\partial E / \partial e\kappa$ , тобто такий ОП за охоплення його зовнішнім безінерційним колом НЗЗ є абсолютно стійкою ланкою. Таким чином внутрішня частотна корекція ОП виконується одним конденсатором  $C_{\text{кор}}$  малої ємності і легко реалізується технологічно.

Фазочастотна характеристика, що відповідає передавальній функції (4.3), має граничний фазовий кут 90°. За необхідності вона може бути легко побудована згідно з рекомендаціями п. 3.2.

## 4.4. Класифікація операційних підсилювачів і головні параметри типових схем операційних підсилювачів

Операційні підсилювачі загального призначення використовуються для побудови вузлів апаратури, які мають сумарну зведену похибку на рівні 1%. Характеризуються відносно малою вартістю та середнім рівнем параметрів (напруга зміщення  $U_{3M}$  – одиниці мілівольт, температурний дрейф  $\Delta U_{3M}/\Delta T$  – десятки мікровольт/°*C*, коефіцієнт підсилення  $K_0$  – десятки тисяч, швидкість зміни вихідної напруги  $V_{U_{BHX}max}$  – від десятих часток до одиниць вольт/мікросекунд) (див. табл. 4.1).

Схему інтегрального ОП К140УД1 показано на рис. 4.8*a*, а його схему ввімкнення – на рис. 4.8*б*. Цей ОП відповідає трикаскадній схемі, показаній на рис. 4.3.

Таблиця 4.1

| Тип ОП    | U <sub>зм</sub> ,<br>мВ | $\Delta U_{_{3M}}/\Delta T$ ,<br>mkB/ $^{0}C$ | К <sub>0</sub> ,<br>тис | I <sub>вх</sub> ,<br>нА | $f_1, M \Gamma \mu$ | V <sub>U вих тах</sub> ,<br>В/мкс |
|-----------|-------------------------|-----------------------------------------------|-------------------------|-------------------------|---------------------|-----------------------------------|
| К140УЛ1   | 7                       | 20                                            | 8                       | 7000                    | 8                   | 0.4                               |
| К140УД2   | 5                       | 2                                             | 35                      | 700                     | 1                   | 0,2                               |
| К140УД5   | 5                       | 6                                             | 2,5                     | 1100                    | 14                  | 6                                 |
| К140УД6   | 5                       | 20                                            | 60                      | 33                      | 1                   | 2,5                               |
| К140УД7   | 4,5                     | 50                                            | 45                      | 220                     | 0,8                 | 0,3                               |
| К140УД8   | 20                      | 50                                            | 50                      | 0,2                     | 1                   | 10                                |
| К140УД9   | 5                       | 20                                            | 35                      | 350                     | 1                   | 0,5                               |
| К140УД16  | 6                       | 6                                             | 50                      | 500                     | -                   | -                                 |
| К140УД18  | 10                      | -                                             | 50                      | 1,0                     | 1                   | 2                                 |
| К140УД22  | 10                      | 20                                            | 50                      | 0,2                     | 5*                  | 7,5                               |
| К153УД1   | 5                       | 20                                            | 20                      | 600                     | 1                   | 0,06                              |
| К153УД2   | 5                       | 20                                            | 50                      | 500                     | 1                   | 0,5                               |
| К153УДЗ   | 2                       | 15                                            | 25                      | 200                     | 1                   | 0,2                               |
| К153УД5   | 2                       | 10                                            | 125                     | 100                     | 0,3                 | 0,005                             |
| К153УД6   | 2                       | 15                                            | 50                      | 75                      | 0,7                 | 0,5                               |
| К157УД4   | 5                       | 50                                            | 50                      | 300                     | 1                   | 0,5                               |
| К551УД1   | 1,5                     | 10                                            | 500                     | 100                     | 0,8                 | 0,2                               |
| К553УД1   | 2                       | 20                                            | 15                      | 200                     | 1                   | 0,2                               |
| К553УД2   | 7,5                     | 20                                            | 20                      | 1500                    | 1                   | 0,5                               |
| К553УДЗ   | 2                       | 10                                            | 25                      | 200                     | 1                   | 0,2                               |
| К553УД5   | 1                       | -                                             | 1000                    | 100                     | -                   | -                                 |
| К1401УД6* | 5                       | -                                             | 25                      | 250                     | 1**                 | -                                 |

Параметри ОП загального використання

\* ОП+компаратор.

\*\* Типове значення.



Рис.4.8. Наведені:

а – принципова електрична схема інтегрального ОП К140УД,
 б – схема ввімкнення інтегрального ОП К140УД

Конструктивно ОП К140УД1 виконаний на кремнієвій пластині розміром 1,1×1,1 мм<sup>2</sup>. Перший підсилювальний каскад на транзисторах *VT*1 і *VT*2 з джерелом стабільного струму  $I_0$  на транзисторі *VT*3 і ланкою температурної стабілізації на транзисторі в діодному ввімкненні *VT*5. Оскільки перший каскад ОП працює в режимі мікроамперних струмів ( $I_0 = 150...250 \ MkA$ ), то його коефіцієнт підсилення за напругою  $K_1 = (I_0/2\varphi_T)R_k$  невеликий (близько 10). Але внаслідок цього вдається підвищити вхідний опір ОП.

Вихідна напруга вхідного підсилювального каскаду передається на другий каскад на транзисторах VT4 і VT6, який також виконаний за схемою диференціального підсилювача, але з несиметричним виходом. У цьому каскаді двофазний сигнал перетворюється в однофазний. Із схеми бачимо, що струм другого каскаду не фіксується джерелом стабільного струму в колі емітерів транзисторів, оскільки від цього каскаду не вимагається ослаблення синфазного сигналу загального вигляду, який практично відсутній на виході першого диференціального підсилювача. Внаслідок цього другий каскад ОП працює в режимі з міліамперними струмами, забезпечуючи підсилення напруги порядку кількох сотень.

Вихідний каскад ОП, виконаний на транзисторах VT7...VT9, є однотактним підсилювачем, що працює в режимі класу А. Транзистор VT8, увімкнений за схемою емітерного повторювача, спричиняє зсув рівня. Для зменшення вихідного опору ОП використовують емітерний повторювач на транзисторі VT9, який через транзистор VT8 охоплений позитивним зворотним зв'язком за струмом (R8, R9). Оскільки напруга зворотного звя'зку для бази транзистора VT9 вмикається паралельно, то вхідний опір кінцевого каскаду ОП підвищується, вихідний опір зменшується, а коефіцієнт підсилення досягає 5. Зарядна ємність діода VD1 діє як прискорювальний конденсатор, зменшуючи спотворення крутих перепадів сигналу.

Підсилювач К140УД1 забезпечує коефіцієнт підсилення за напругою в декілька тисяч у діапазоні частот до 8  $MГ \mu$ . Для запобігання самозбудженню ОП можна вводити коригуючу *RC*-ланку, під'єднану до виведення 12, але це звужує смугу пропускання підсилювача. Опір  $R_{\rm вx}$  для ОП К140УД1 становить 4 к*Om*.

Підсилювач К153УД1 є більш високоточним відносно ОП К140УД1. Як і ОП К140УД1, мікросхема К153УД1 (рис.4.9) має два симетричні диференціальні каскади з резистивним навантаженням. Перший каскад на транзисторах VT1 і VT2 з джерелом стабільного струму  $I_0$  на транзисторі VT3 за схемою не відрізняється від першого каскаду ОП типу К140УД1 (рис.4.8*a*). Але колекторні струми транзисторів VT1 і VT2 приблизно на порядок менші ( $I_0 \approx 40_{MKA}$ ). Тому диференціальний коефіцієнт підсилення цього каскаду ( $R_{K1} = R_1 = R_2$ )

324
$K_1 = {I_0 R_{K_1}}/{(2m\varphi_T)} = 40 \cdot 10^{-6} \cdot 25 \cdot 10^3 / {(2 \cdot 1, 5 \cdot 26 \cdot 10^{-3})} = 12,5$  малий, але вхідний диференціальний опір каскаду, який зумовлює вхідний опір всього ОП, великий і за  $h_{21E} = 30$ ,  $\varphi_T = 26 MB$ , m = 1,5 становить

$$R_{\text{BX } \exists \ 0} = \frac{\left[4m\phi_T \left(h_{21E} + 1\right)\right]}{I_0} = \frac{\left[4\cdot 1, 5\cdot 26\cdot 10^{-3} \left(30 + 1\right)\right]}{\left(40\cdot 10^{-6}\right)} \approx 120 \ \kappa O_M \,.$$



Рис. 4.9. Наведено схеми підсилювача К153УД1: *а* – принципова електрична, б – ввімкнення

Другий каскад ОП виконаний за модифікованою схемою Дарлінгтона на складених транзисторах *VT5*, *VT6* і *VT8*, *VT9*. Така схема забезпечує вхідний опір другого каскаду не менше 200 к*Om*. Сумарний емітерний струм транзисторів *VT6* і *VT9*  $I_0 = 0.6 \, \text{мA}$ . Цей струм, протікаючи через транзистор *VT7* в діодному ввімкненні, спричинює спад напруги на ньому, яка прикладається до ділянки база-емітер транзистора *VT3* і забезпечує колекторний струм  $I_0 = 40 \, \text{мкA}$ . Оскільки емітерний струм будь-якого з транзисторів *VT6* і *VT9*  $I_E = \frac{I_0}{2} = 0.3 \, \text{мA}$ , то коефіцієнт підсилення другого каскаду з урахуванням того, що  $R_{K2} = R_5 = R_6$ ,  $K_2 = \left(\frac{I_E}{\phi_T}\right)R_{K2} = \left(\frac{0.3 \cdot 10^{-3}}{26 \cdot 10^{-3}}\right)10 \cdot 10^3 = 115$ . Транзисторів другого каскаду за зміни температури.

Два виходи другого каскаду підсилення під'єднані до емітерних повторювачів на транзисторах VT4 і VT11. Емітерний повторювач на транзисторі VT4 (інвертор з коефіцієнт підсилення, що дорівнює одиниці) підсумовує сигнали, які виділяються на резисторах  $R_1$  і  $R_2$ . Внаслідок цього повністю використовується диференціальний вихідний сигнал першого каскаду підсилення. Емітерний повторювач на транзисторі VT11передає підсилений сигнал на вихідний каскад ОП.

Транзистор  $VT_{12}$  забезпечує необхідний зсув рівня сигналу. Власне вихідний каскад ОП містить емітерний повторювач на транзисторі  $VT_{13}$  і кінцевий каскад за схемою СК на комплементарних транзисторах  $VT_{14}$ ,  $VT_{15}$ , які працюють у режимі класу *B*. За такого режиму потужність від джерел живлення невелика. Вихідний каскад охоплений глибоким негативним зворотним зв'язком за напругою. Напруга зворотного зв'язку (частина вихідної напруги) через подільник  $R_{11}$ , $R_{12}$ , повторювач струму  $VT_{12}$  надходить на емітерний повторювач на транзисторі  $VT_{13}$ . Такий зворотний зв'язок значною мірою стабілізує характеристики вихідного каскаду, отже його коефіцієнт підсилення визначається відношенням опорів резисторів  $R_{11}$ , $R_{12}$  в колі зворотного зв'язку

$$K_3 = \frac{R_{12}}{R_{11}} = 30$$

Комплементарна пара транзисторів *VT*14, *VT*15 передає в навантаження сигнали як позитивної, так і негативної полярності.

Загальний коефіцієнт підсилення за напругою ОП типу К153УД1 за напруги джерела живлення  $E_{\rm K} = \pm 15 B$ 

$$K_0 = K_1 K_2 K_3 = 12,5 \cdot 115 \cdot 30 = 43125$$
.

Цей коефіцієнт значною мірою залежить від точності технологічного процесу виготовлення мікросхеми.

Трикаскадний ОП К153УД1 має частотну характеристику, яка за відсутності зовнішнього зворотного зв'язку визначається трьома сталими часу. У загальному випадку для корегування частотної характеристики потрібні дві коригуючі *RC*-ланки, які приєднують до спеціально передбачених для цього виведень 1, 5, 8. Тоді корегування частотної характеристики другого каскаду виконує фазозміщуюче коло  $R_1, C_2$ , яке приєднується до виведень 1 і 8, а третього каскаду – конденсатор  $C_1$  у колі негативного зворотного зв'язку між виведеннями 5 і 6 (рис. 4.10*а*).

Амплітудно-частотна характеристика ОП К153УД1 в режимі великого сигналу показано на рис. 4.10б. Крива 2 відповідає великим сталим часу *RC*-ланок:  $R_1 = 1500...00M$ ;  $C_2 = 5100...10n\Phi$ ;  $C_1 = 220...3n\Phi$ .

У мікросхемі К153УД1 можна подати на обидва входи синфазний сигнал з амплітудою не більше  $\pm 8B$ , а диференціальна напруга між входами не має перевищувати  $\pm 5B$  (за умови максимальної напруги джерел живлення  $E_K^+ = E_K^- = 15 B$ ). За великих вхідних напруг відбувається пробій ділянок емітер-база транзисторів VT1, VT2. На рис.4.10в показано схема захисту входів ОП від пробою на основі стабілітронів VD1 і VD2, напруга пробою яких не має перевищувати 5В. Резистор  $R_3 = 100...200 O_M$  передбачений для захисту виходу ОП від короткого замикання з боку навантаження. Захист входів ОП можна здійснити, якщо замість стабілітронів ввмікнути зустрічно-паралельно два діоди.



#### Рис. 4.10. Наведено:

а – схема корегування частотної характеристики ОП К153УД1;
 б – АЧХ ОП К153УД1; в – схема захисту входів ОП К153УД1 від пробою;
 г – схема балансу нуля

Оскільки вхідний струм ОП (відносно великий (0,6...20мкА), застосування схем балансу нуля обов'язкове. Дуже зручний спосіб балансу по другому каскаду (рис. 4.10г), за якого входи підсилювача від додаткових ланок, що знижує рівень шумів та завад. Для зниження струмів потенціометричного подільника напруги опори резисторів  $R_1, R_2, R_{\text{бал}}$  вибираються порядку сотень кілоом.

На рис. 4.11 показано схему ОП загального призначення типу К140УД7. Це ОП другого покоління, який має два каскади підсилення. Слід відзначити, що розробка і промисловий випуск двокаскадних ОП ознаменувало початок нового схемотехнічного етапу розвитку високочастотних лінійних інтегральних мікросхем.

Перший каскад ОП К140УД7 – це складний диференціальний підсилювач на транзисторах VT1-VT3 і VT6-VT8, які ввімкнені за схемою СК-СБ-СЕ. Вхідні емітерні повторювачі на *n-p-n*-транзисторах VT1 і VT6 працюють у режимі мікроамперних струмів, забезпечуючи дуже великий вхідний опір і малу вхідну ємність. Вихідні опори емітерних повторювачів практично дорівнюють опорам емітерних переходів  $r_{\rm E} = {}^{\Phi_{\rm T}} / {I_{\rm E}}$ . Це опори джерел сигналів для підсилювальних каскадів на транзисторах p-n-p-типу VT2 і VT7, увімкнених за схемою CБ. За ідентичності параметрів цих транзисторів із урахуванням того, що струми їх баз фіксуються джерелом стабільного  $I_0$  на транзисторах VT9 і VT10, потенціал баз на високій частоті дорівнює нулю. Таким чином, заземлення баз виконується без шунтуючих конденсаторів.



Рис. 4.11. Принципова електрична схема ОП типу К140УД7

Опори навантаження каскадів за схемою СБ – це колекторні кола джерел стабільного струму на транзисторах VT3 і VT8 за схемою СЕ, внутрішній опір яких дорівнює  $\frac{1}{h_{21E}}$ , тобто дуже великий, що зумовлює високе підсилення схеми (декілька сотень). Для підвищення внутрішнього опору джерел стабільного струму вмикають резистори  $R_1, R_3$ , які також використовують для балансування диференціального підсилювача, в якому схема переходу до одиничного виходу має додатковий транзистор VT4. Цей транзистор забезпечує менше відгалудження струму для керування базами навантажувальних транзисторів VT3 і VT8. При цьому покращується симетрія плеч диференціального каскаду.

Підсилений корисний сигнал, який знімається з одиничного виходу диференціального каскаду, через емітерний повторювач на транзисторі VT14 надходить у підсилювальний каскад на транзисторі VT16. Навантаженням цього каскаду є джерело стабільного струму на транзисторі VT15 і вихідний опір кінцевого каскаду двотактного типу. Оскільки транзистор VT16 за схемою вмикання СЕ узгоджений зі своїм навантаженням емітерним повторювачем на транзисторі *VT*18, його еквівалентний опір навантаження має десятки кілоом, а підсилення – приблизно 200.

Вихідний каскад ОП К140УД7 виконаний на комплементарних транзисторах VT23, VT24 працює в режимі класу AB, оскільки на нього подається невелика напруга зміщення з низьковольтного опорного елемента на транзисторах VT17, VT19. Транзистори VT21, VT22 забезпечують захист транзисторів вихідного каскаду від короткого замикання з боку навантаження ОП.

Методика корегування частотної характеристики в двокаскадних ОП, як було вказано в п.4.3 спрощується, оскільки немає третьої сталої часу. До того ж часткове внутрішнє корегування проводиться за рахунок інтегрального конденсатора C. Тому ОП К140УД7 необхідний один навісний конденсатор корегування, який приєднується до зовнішнього виведення 8, і один зовнішній резистор (десятки кілоом) балансування нуля і не потрібні навісні елементи захисту входу і виходу підсилювача від аномальних електричних режимів (у трикаскадних ОП першого покоління застосовують від 5 до 8 додаткових навісних елементів). Це суттєво спрощує компонувальні схеми радіоапаратури і покращує їх експлуатаційні показники. Перевагою двокаскадних ОП є підвищена швидкодія, а також знижене струмоспоживання.

Операційні підсилювачі з малим вхідним струмом (підвищеним вхідним опором). Підвищення вхідного опору ОП досягається двома способами: застосуванням у вхідному каскаді біполярних транзисторів з надвисоким коефіцієнтом передачі струму бази або використанням в тому польових транзисторів (табл. 4.2, вхідний струм самому каскалі  $I_{nx} \leq 100 \ nA$ ). Для підвищення вхідного опору диференціального підсилювача в його структурі використовують складені транзистори, які мають значно більший коефіцієнт передачі струму бази порівняно з одиночними транзисторами. При цьому вхідний опір підсилювача підвищується. Диференціальні каскади на складених транзисторах з цією метою використовувались у ранніх випусках ОП. Але тепер за планарною технологією виготовляють одиночні біполярні транзистори, які в режимі малих струмів мають дуже велике значення  $h_{21E}$ , що досягає кількох тисяч. У таких транзисторах підвищення  $h_{21\mathrm{E}}$ за малих струмів лосягається зменшенням товшини базового шару 3 відповідним підвищенням тривалості емітерної дифузії. Недоліком біполярних транзисторів з помірним і надвисоким h<sub>21E</sub> є зниження напруги пробою внаслілок малої товшини бази.

| Таблиця | 4.2 |
|---------|-----|
|---------|-----|

| Тип ОП    | I <sub>вх</sub> ,<br>нА | U <sub>зм</sub> ,<br>мВ | $\Delta U_{_{\rm 3M}}/\Delta T$ ,<br>$_{\it M\kappa B/{}^{0}C}$ | К <sub>0</sub> ,<br>тис | f <sub>1</sub> ,<br>МГц | V <sub>U<sub>вих тах</sub>,<br/>В/мкс</sub> |
|-----------|-------------------------|-------------------------|-----------------------------------------------------------------|-------------------------|-------------------------|---------------------------------------------|
| К140УД24  | 10                      | 0,005                   | 0,05                                                            | 1000                    | 0,8                     | 2,0                                         |
| К544УД1   | 50                      | 15                      | 20                                                              | 100                     | 1,0                     | 5,0                                         |
| К544УД2   | 100                     | 30                      | 50                                                              | 20                      | 15                      | 20                                          |
| К1409УД1  | 50                      | 15                      | 100                                                             | 20                      | 4,5                     | 4,5                                         |
| К1423УД1  | 50                      | 15                      | -                                                               | 10                      | 0,48                    | 0,6                                         |
| К1423УД2* | 40                      | 2                       | 25                                                              | 20                      | 0,48                    | -                                           |
| К1429УД1* | 50                      | 15                      | -                                                               | 10                      | -                       | -                                           |

Параметри ОП з малими вхідними струмами

\* Два підсилювачі.

Транзистори з надвисоким значенням  $h_{21E}$  застосовують у вхідних диференціальних каскадах ОП типу К140УД6 і К140УД14. Оскільки транзистори з надвисоким значенням  $h_{21E}$  низьковольтні, то під час компонування схеми диференціального каскаду використовують каскадне ввімкнення цих транзисторів у парі з високовольтними, забезпечуючи близький до коротокого замиканням за змінним струмом режим роботи низьковольтних транзисторів. Вхідний опір мікросхем К140УД6 і К140УД14 становить 2·10<sup>3</sup> і 30·10<sup>3</sup>Ом за дуже малих струмів (30 і 2 мкА) відповідно.

У схемі ОП К544УД1 (рис.4.12) вхідний опір підвищений застосуванням у вхідному диференціальному каскаді польових транзисторів VT2, VT5, динамічним навантаженням яких служать біполярні транзистори VT1, VT4. Вхідний опір цього ОП приблизно 100 МОм, що значно вище вхідного опору ОП на біполярних транзисторах у вхідному каскаді, а вхідний струм знижений до 50 мА. Транзистори VT1 i VT4 разом з емітерним повторювачем на транзисторі *VT* 3 одночасно перетворюють двофазний сигнал в однофазний, який через емітерний повторювач на транзисторі VT8 надходить на вхід каскаду проміжного підсилення на транзисторі VT9 з джерелом колекторного струму на VT10. Вихідний каскад виконаний на комплементарних транзисторах VT15, VT18, забезпечуючи малий вихідний опір ОП. Конденсатор корегує внутрішню частотну характеристику ОП, звужуючи ії, що запобігає самозбудженню підсилювача.

Недоліком ОП К544УДІ є його чутливість до імпульсних завад. Тому потрібно застосовувати екрануючий пристрій або захищати входи польових транзисторів діодами. В останньому випадку струми витоку діодів зводять нанівець всі переваги польових транзисторів у вхідному каскаді.



Рис. 4.12. Принципова електрична схема ОП К544УД1

Прецизійні (високоточні) операційні пілсилювачі малих використовуються лля підсилення електричних сигналів супровідних високим рівнем завад, і характеризуються малим значенням його температурним напруги змішення i дрейфом, великими коефіцієнтами підсилення і придушенням синфазного сигналу, великим вхідним опором і низьким рівнем шумів. Як правило, мають невисоку швидкодію (табл. 4.3). Ϊx головні параметри: напруга зміщення  $\Delta U_{2M} / \Delta T \leq 5 M \kappa B / C;$ температурний дрейф коефіцієнт  $U_{3M} \leq 250 \text{ MKB};$ підсилення  $K_0 \ge 150$  *тис*.

Таблиця 4.3

| Тип ОП    | U <sub>зм</sub> ,<br>мВ | $\Delta U_{_{\rm 3M}}/\Delta T$ ,<br>mkB/ $^{0}C$ | К <sub>0</sub> ,<br>тис | I <sub>вх</sub> ,<br>нА | $f_1, M Г$ ц | V <sub>U вих тах</sub> ,<br><i>В/мкс</i> |
|-----------|-------------------------|---------------------------------------------------|-------------------------|-------------------------|--------------|------------------------------------------|
| К140УД13* | 70                      | 0,5                                               | 0,007                   | 1,0                     | 0,006        |                                          |
| К140УД17  | 75                      | 3,0                                               | 200                     | 2,5                     | 4            | 0,4                                      |
| К140УД21  | 70                      | 0,5                                               | 1000                    | 1,1                     | 1,0          | 1,5                                      |
| К140УД24  | 5                       | 0,05                                              | 1000                    | 0,01                    | 0,8          | 2,0                                      |
| К140УД25  | 30                      | 0,6                                               | 1000                    | 40                      | 3,0          | 1,7                                      |
| К140УД26  | 30                      | 0,6                                               | 1000                    | 40                      | 20           | 11                                       |

#### Параметри прецизійних ОП

\* Не задовольняє за параметром  $K_0$ , пристосований для побудови підсилювачів постійного струму за схемою модулятор-демодулятор (М-ДМ).

Швидкодіючі широкосмугові операційні підсилювачі використовуються для перетворення швидкозмінюючих сигналів (табл. 4.4). Вони характеризуються високою швидкістю зростання вихідного сигналу, малим часом установлення, високою частотою одиничного підсилення, а за іншими параметрами поступається ОП загального призначення. На жаль, для них не нормується час відновлення після перевантаження.

| Параметри швидкодночих широкосмутових ОП |                         |                                             |                                  |                               |                             |                          |                         |                                 |
|------------------------------------------|-------------------------|---------------------------------------------|----------------------------------|-------------------------------|-----------------------------|--------------------------|-------------------------|---------------------------------|
| Тип ОП                                   | f <sub>1</sub> ,<br>МГц | V <sub>U<sub>вих тах</sub>,<br/>В/мкс</sub> | t <sub>уст</sub> ,<br><i>мкс</i> | I <sub>вих тах</sub> ,<br>м/А | R <sub>н min</sub> ,<br>кОм | I <sub>пот</sub> ,<br>мА | U <sub>зм</sub> ,<br>мВ | Примітка                        |
| К140УД10                                 | 15                      | 30                                          | 1                                | -                             | 2                           | 10                       | 4                       | <i>t</i> <sub>уст</sub> до 0,1% |
| К140УД11                                 | 15                      | 30                                          | -                                | 8                             | 2                           | 8                        | 5                       | -                               |
| К140УД23                                 | 10                      | 30                                          | 0,5                              | -                             | 2                           | 10                       | 10                      | -                               |
| К140УД26*                                | 20                      | 11                                          | -                                | -                             | 2                           | 4,7                      | 0,03                    | -                               |
| К154УД2                                  | 15                      | 150                                         | 5                                | -                             | 2                           | 6                        | 2                       | -                               |
| К154УД3                                  | 15                      | 80                                          | 0,5                              | 5                             | 2                           | 9                        | 9                       | t <sub>уст</sub> до<br>0.1%     |
| К154УД4                                  | 30                      | 400                                         | 0,6                              | 2                             | 2                           | 6                        | 5                       | -,-,-                           |
| К544УД2*                                 | 15                      | 20                                          | 25                               | 15                            | 2                           | 7                        | 10                      | t <sub>уст</sub> до<br>0,05%    |
| К574УД1                                  | 10                      | 50                                          | -                                | 5                             | 2                           | 8                        | 50                      |                                 |
| К574УД3*                                 | 15**                    | 20                                          | 2                                | 5                             | 2                           | 7                        | 5                       |                                 |
| К1407УД1*                                | 10                      | 10                                          | -                                | 5                             | -                           | 10                       | 10                      | $I_{ynp} = 0.9 x$               |
| К1420УД1                                 | 110                     | 200                                         | 0,00<br>5                        | 5                             | -                           | 25                       | 5                       | t <sub>уст</sub> до<br>0,1%     |

# Параметри швидкодіючих широкосмугових ОП

Таблиця 4.4

\* Не задовольняє ні одній з перелічених вище вимог.

\*\* Типове значення.

Їх головні параметри: швидкість зростання  $V_{U_{\text{BHX}\max}} \ge 30 B / M \kappa c$ ; час встановлення  $t_{\text{вст}} \le 1 M \kappa c$ ; частота одиничного підсилення  $f_1 \ge 10 M \Gamma y$ .

Багатоканальні операційні підсилювачі мають параметри аналогічні підсилювачам загального застосування або мікропотужним підсилювачам з додаванням такого параметра, як коефіцієнт розподілу каналів. Вони служать для поліпшення масогабаритних показників і зниження енергоспоживання апаратури (табл. 4.5).

Потужні та високовольтні операційні підсилювачі — підсилювачі з вихідними каскадами, побудованими на потужних високовольтних елементах (табл.4.6). Вихідний струм  $I_{\text{вих}} \ge 100 \text{ мкA}$ ; вихідна напруга  $U_{\text{вих}} \ge 15 B$ .

## Таблиця 4.5

| Тип ОП    | U <sub>зм</sub> ,<br>мВ | $\Delta U_{_{3M}}/\Delta T$<br>μκ $B/{}^{0}C$ | К <sub>0</sub> ,<br>тис | I <sub>вх</sub> ,<br>нА | f <sub>1</sub> ,<br>МГц | V <sub>U<sub>вих max</sub><br/>В/мкс</sub> | Примітка                                 |
|-----------|-------------------------|-----------------------------------------------|-------------------------|-------------------------|-------------------------|--------------------------------------------|------------------------------------------|
| К140УД20  | 3                       | 20                                            | 50                      | 80                      | 0,5                     | 0,3                                        | Два<br>підсилювача                       |
| К157УД2   | 10                      | 50                                            | 50                      | 500                     | 1                       | 0,5                                        | « »                                      |
| К157УДЗ   | 3                       | 50                                            | 50                      | 500                     | 1                       | 0,5                                        | « »                                      |
| К551УД2   | 5                       | 10                                            | 5                       | 2000                    | 0,8                     | 0,03                                       | Те саме                                  |
| К574УД2   | 30                      | 75                                            | 25                      | 0,5                     | 2                       | 10                                         | « »                                      |
| К1005УД1  | 5,5                     | 6                                             | 30                      | 300                     | 0,5                     | 0,3                                        | « »                                      |
| К1032УД1  | 5                       | -                                             | 25                      | 50                      | 1                       | -                                          | Два<br>підсилювача+<br>два компаратора   |
| К1040УД1  | 7                       | -                                             | 25                      | 250                     | 1,0**                   |                                            | Два<br>підсилювача                       |
| К1040УД2  | 50                      | -                                             | 1                       | 2500                    | 0,3**                   |                                            | $I_{\rm BHX} = 0.5A$ $R_{\rm H} = 45 OM$ |
| К1053УД1  | 6                       | -                                             | 25                      | 500                     | -                       | -                                          | Два<br>підсилювача                       |
| К1053УД2  | 7                       | -                                             | 25                      | 250                     | 2,0**                   | -                                          | « »                                      |
| К1053УДЗ  | 7                       | -                                             | 25                      | 250                     | -                       | -                                          | Чотири<br>підсилювача                    |
| К1401УД1* |                         | -                                             | 2                       | -                       | 2,5                     | 0,5                                        | « »                                      |
| К1401УД2  | 5                       | 30                                            | 50                      | 150                     | 1,5                     | 0,35                                       | « »                                      |
| К1401УД3  | 6                       | -                                             | 50                      | 250                     | 2,5                     | -                                          | « »                                      |
| К1401УД4  | 7,5                     | 10                                            | 30                      | 0,5                     | 2,5                     | 10                                         | « »                                      |
| К1407УД4  | 5                       | -                                             | 5                       | 2000                    | 1                       | 0,5                                        | « »                                      |
| К1408УД2  | 5                       | 2                                             | 50                      | 200                     | 0,55                    | 0,3                                        | Два<br>підсилювача                       |
| К1423УД2  | 2                       | 25                                            | 20                      | 250                     | 0,48                    | -                                          | « »                                      |
| К1423УД3  | 15                      | -                                             | 3                       |                         | -                       | -                                          | « »                                      |
| К1426УД1  | 3                       | -                                             | 60                      | 2000                    | 6,0**                   | 5                                          | « »                                      |
| К1427УД1  | -                       | -                                             | 5,4                     | 800                     | 2                       | 3                                          | « »                                      |
| К1429УД1  | 15                      | -                                             | -                       | 0,05                    | -                       | -                                          | « »                                      |
| К1434УД1  | 3                       | 30                                            | 20                      | 200                     | 1                       | 0,5                                        | « »                                      |

Параметри багатоканальних ОП

Чотири струморізницевих підсилювача.
 \* Типове значення.

| Тип ОП   | I <sub>вих</sub> ,<br>А | U <sub>вих</sub> ,<br>В | $E_{\rm K}, B$ | К <sub>0</sub> ,<br>тис | f <sub>1</sub> ,<br>МГц | U <sub>зм</sub> ,<br>мВ | Примітка           |
|----------|-------------------------|-------------------------|----------------|-------------------------|-------------------------|-------------------------|--------------------|
| К157УД1  | 0,3                     | 12                      | 15             | 50                      | 0,5                     | 5                       | -                  |
| К1040УД1 | 0,015                   | 27                      | 30**           | 25                      | 1,0*                    | 7                       | Два<br>підсилювача |
| К1040УД2 | 0,5                     | 22,5                    | 25             | 1                       | 0,3*                    | 50                      | « »                |
| К1408УД1 | 0,1                     | 19                      | 27             | 70                      | 0,5                     | 8                       | -                  |
| К1422УД1 | 1.0                     | -                       | 15             | 50                      | 4,5                     | 5                       | -                  |

Параметри потужних ОП

\* Типове значення.

\*\* Діапазон напруг живлення від +5 до +33В.

**Мікропотужні операційні підсилювачі** необхідні в тих випадках, коли потужність, що споживається, лімітована (переносні прилади з автономним живленням, прилади, що працюють у чекальному режимі) (табл. 4.7). Струм споживання  $I_{cnow max} \leq 1 MA$ .

Таблиця 4.7

| Тип ОП      | I <sub>пот</sub> ,<br>мА | $\frac{\pm U_{\text{пном}}}{B}$ | ${\pm U_{\scriptscriptstyle { m BUX}}}$ , $B$ | ±U <sub>см</sub> ,<br>мВ | K <sub>0</sub> ,<br>muc | V <sub>U<sub>вих тах</sub><br/>В/мкс</sub> | Примітка                                  |
|-------------|--------------------------|---------------------------------|-----------------------------------------------|--------------------------|-------------------------|--------------------------------------------|-------------------------------------------|
| К140УД12*   | 0,03                     | 15                              | 10                                            | 5                        | 50                      | 0,01                                       | -                                         |
| К140УД14    | 0,6                      | 15                              | 13                                            | 2                        | 50                      | 0,05                                       | -                                         |
| К140УД28    | 0,3                      | 9                               | 6                                             | 10                       | 25                      | 0,6                                        | -                                         |
| К153УД4     | 0,7                      | 6                               | 4                                             | 5                        | 45                      | 0,12                                       | -                                         |
| К154УД1     | 0,12                     | 15                              | 10                                            | 3                        | 150                     | 10                                         | -                                         |
| К1032УД1**  | 1,0                      | 1,2                             | 0,7                                           | 5                        | 25                      | -                                          | Два<br>підсилювача<br>+два<br>компаратора |
| К1053УДЗ    | 3,0                      | +5                              | 3                                             | 7                        | 2,5                     | -                                          | Чотири<br>підсилювача                     |
| К1407УД2*** | 0,1                      | 12                              | 10                                            | 5                        | 50                      | 0,01                                       | -                                         |
| К1407УДЗ    | 0,8                      | 6                               | 3                                             | 5                        | 10                      | 5,0                                        | -                                         |
| К1407УД4    | 0,7                      | 1,5                             | 0,55                                          | 5                        | 2                       | 1,0                                        | Чотири<br>підсилювача                     |

Параметри мікропотужних ОП

\* За струму керування 1,5мкА.

\*\* Значення струму споживання призведене для всієї ІС (два підсилювача + два компаратора) за струму керування 4,0 мкА.

\*\*\* За струму керування 8,0 мкА.

### 4.5. Інвертувальний, неінвертувальний та диференціальний підсилювачі

Схему інвертувального ввімкнення ОП показано на рис. 4.13а. Через те, що підсилення ОП дуже велике, то з невеликою помилкою можна вважати таку модель ідеальною, що відповідає виконанню умов  $K_{OU} \rightarrow \infty$  та  $K_{OI} \rightarrow \infty$ , де  $K_{OU}$  та  $K_{OI}$  – коефіцієнти підсилення за напругою і струмом схеми без зворотного зв'язку. Якщо при цьому охопити підсилювач паралельним зворотним зв'язком за напругою через резистор  $R_2$ , то будь-який незначний сигнал на вході підсилюється і передається по колу зворотного зв'язку у вхідне коло ОП, компенсуючи вхідний сигнал таким чином, що в стані рівноваги (в стаціонарному режимі)  $U_{\rm BX} = 0$ . Оскільки вхідний опір підсилювача також великий ( $R_{\rm BX} \rightarrow \infty$ ), то можна вважати, що струм джерела сигналу  $I_1$  тече лише через  $R_2$ , спад напруги на якому за рахунок цього струму

$$U_{R_2} = I_2 R_2 = -I_1 R_1 = -E_c (R_2 / R_1)$$
(4.4)

Оскільки потенціал у точці А, де додаються струми, практично дорівнює нулю (точку А називають ще «віртуальним нулем» або «віртуальною землею»), то

$$U_{\rm BMX} = U_{R_2} = -E_{\rm c} (R_2/R_1), \tag{4.5}$$

звідки, одержимо коефіцієнт підсилення ОП з урахуванням того, що коефіцієнт передачі напруги зворотного зв'язку  $\beta = R_1/R_2$ ,



#### Рис. 4.13. Наведені:

а – схема інвертувального ввімкнення ОП,
 б – принципова схема підсилювального каскаду на мікросхемі 140УД1А

Знак «--» у рівнянні (4.6) вказує на інвертування фази (полярності) вхідного сигналу.

З виразу (4.6) випливає, що вибором резисторів кола НЗЗ коефіцієнт передачі інвертувального підсилювача може бути зменшений до малої величини.

Вхідний опір ОП визначається виразом (3.50). За активного характеру опорів

$$R_{\rm BX\,H33} = R_{\rm BX0}R_2 / [R_{\rm BX0}(1+K_0) + R_2], \qquad (4.7)$$

де R<sub>вх0</sub> – вхідний опір ОП; К<sub>0</sub> – коефіцієнт підсилення ОП.

Враховуючи, що  $R_{\rm BXO} \rightarrow \infty$ , маємо

$$R_{\rm BX\,H33} \approx R_2 / (1 + K_0)$$
. (4.8)

Повний вхідний опір підсилювача

$$R_{\rm BX} = R_1 + R_{\rm BX\,H33}.\tag{4.9}$$

Вихідний опір інвертувального підсилювача внаслідок того, що коло H33 виконано за напругою, малий і визначаеться виразом (3.52). За активного характеру опорів

$$R_{\text{BHX H33}} = \frac{R_{\text{BHX0}}}{\left(1 + K_0\beta\right)} = \frac{R_{\text{BHX0}}}{\left(1 + K_0\frac{R_1}{R_2}\right)}$$
(4.10)

Вхідний і вихідний опори ідеального інвертувального підсилювача в першому наближенні визначаються рівняннями

$$R_{\rm BX} \approx R_{\rm l}; \qquad R_{\rm BHX} = 0 \tag{4.11}$$

Наведені співвідношення для реального ОП виконуються з деякими наближеннями.

На рис. 4.13б зображено принципову схему підсилювального каскаду на мікросхемі 140УД1А. За вказаних номіналів навісних компонентів схеми підсилення відбувається в смузі частот до 2МГц з коефіцієнтом підсилення 60, що досить чітко відповідає формулі (4.6). Ланцюжок *С*1,*R*4 призначений для корекції частотної характеристики підсилювача.

**Приклад 4.1.** Використовуючи ОП типу К140УД5Б, спроектувати інвертувальний підсилювач з коефіцієнтом передачі  $K_{H33} = 100$  і вхідним опором  $R_{BX}_{H33} = 1 \kappa O_M$ . Власний вхідний опір ОП  $R_{BX} = 3 \kappa O_M$ . Визначити похибку, яка виникає за використання чітких і приблизних виразів.

Розв'я з ання. 1. Визначимо точні опори резисторів *к*і і *к*2. Для цього за першим законом Кірхгофа запишемо рівняння відносно струмів інвертувального входу ОП

$$I_1 = I_{BX} + I_2$$

або

$$(E_{\rm c} - U_{\rm BX})/R_1 = U_{\rm BX}/R_{\rm BX0} + (U_{\rm BX} - U_{\rm BUX})/R_2$$
.

Враховуючи, що  $U_{\text{вих}} = -U_{\text{вх}}K_0$ , знайдемо точний вираз для коефіцієнта передачі інвертувального підсилювача

$$K_{\rm H33} = \frac{U_{\rm BHX}}{E_{\rm c}} = -\frac{K_0 R_2 R_{\rm BX0}}{R_{\rm BX0} R_1 (1 + K_0) + R_2 (R_1 + R_{\rm BX0})},$$

Повний вхідний опір підсилювача

$$R_{\rm BX} = R_1 + R_{\rm BX \ H33} = \frac{R_2 R_{\rm BX0} + R_1 [R_{\rm BX0} (1 + K_0) + R_2]}{R_{\rm BX0} (1 + K_0) + R_2}$$

Розв'яжемо рівняння, одержане для *К*<sub>нзз</sub>, відносно *R*<sub>1</sub>

$$R_{1} = \frac{R_{2}R_{\text{BXO}}(K_{0} - K_{\text{H33}})}{K_{\text{H33}}[R_{2} + R_{\text{BXO}}(1 + K_{0})]}$$

Підставивши значення R<sub>1</sub> у рівняння для R<sub>вх</sub> і розв'язавши його відносно R<sub>2</sub>, одержимо

$$R_{2} = \frac{R_{\rm BX} R_{\rm BX0} K_{\rm H33} (1 + K_{0})}{R_{\rm BX0} (K_{0} + K_{\rm H33}) - R_{\rm BX} K_{\rm H33}}$$

Використовуючи одержані вирази, знайдемо R<sub>2</sub> і R<sub>1</sub>:

$$R_2 = [1 \cdot 3 \cdot 100(1 + 2500)] / [3(2500 + 100) - 1 \cdot 100] = 97,44 \,\kappa OM ,$$

$$R_1 = [97,44 \cdot 3(2500 - 100)] / \{100[97,44 + 3(1 + 2500)]\} = 0,923 \ \kappa OM.$$

2. Визначимо опори резисторів, використовуючи наближені вирази,

$$\begin{split} R_{1} &= R_{\rm BX} - R_{\rm BX\,H33}; \\ R_{\rm BX\,H33} &\approx R_{2} / (1 + K_{0}); \\ K_{\rm H33} &\approx R_{2} / R_{1} \; . \end{split}$$

Розв'язуючи наведену систему рівнянь відносно R<sub>2</sub>, знайдемо

$$R_2 = \frac{R_{\rm BX}K_{\rm H33}(1+K_0)}{1+K_0+K_{\rm H33}} = \frac{1\cdot100(1+2500)}{1+2500+100} = 96,15 \ \kappa O_{\rm M} \,.$$

Тоді

$$R_{\text{BX}\,\text{H33}} = 96,15/(1+2500) = 0,038 \ \kappa Om$$

 $R_1 = 1 - 0,038 \approx 0,96 \ \kappa Om \; .$ 

3. Визначимо точне значення  $K_{H33}$  для знайдених приблизних опорів  $R_1$  і  $R_2$ 

$$K_{\rm H33} = \frac{2500 \cdot 96, 15 \cdot 3}{3 \cdot 0,96(1 + 2500) + 96, 15(0, 96 + 3)} = 95, 1.$$

Одержане значення відрізняється від заданого не більше ніж на 5%, що цілком допустимо.

**Приклад 4.2.** Визначити опори резисторів R1, R2, вхідний і вихідний опори в інвертувальному підсилювачі, якщо  $K_{H33} = 25$ ;  $R_{H} = 25 \kappa O_M$ ;  $R_{BH} = 50 O_M$ ;  $E_K = \pm 15 B$ ;  $E_c = 0,3 B$ .

Розв'я з ання. 1. Для одержання високої стабільності коефіцієнта підсилення опір резистора  $R_1$  обирають з умови  $R_{BH} \ll R_1 \ll R_{BX}$ ,  $R_1 = (1...10) \kappa O_M$ . Обираємо  $R_1 = 2 \kappa O_M$ .

2. Опір кола зворотного зв'язку

 $R_2 = R'_1 \cdot K_{\rm H33} = 2 \cdot 25 = 50 \, \kappa Om,$ 

Де $R_1'=R_1+R_{_{\rm BH}}\approx 2\,\kappa O\!M$  .

3. Обираємо операційний підсилювач типу К153УД5А з  $K_0 \ge 12500;$  $R_{\rm EXO} \ge 1 MO_{M}; R_{\rm BHXO} \le 150 O_{M}.$ 

4. Вхідний опір

$$R_{\rm BX} = R_1 + \frac{R_{\rm BX0}R_2}{R_{\rm BX0}(1+K_0) + R_2} = 2 + \frac{1\cdot10^3\cdot50}{1\cdot10^3(1+12500) + 50} \approx 2\,\kappa O_{\rm M}\,.$$

5. Вихідний опір

$$R_{\rm BHX} = \frac{R_{\rm BHX\,0}}{1 + K_0\beta} = \frac{R_{\rm BHX\,0} \cdot K_{\rm H33}}{K_{\rm H33} + K_0} = \frac{150 \cdot 25}{25 + 12500} = 0.3 \, Om \,,$$

де  $\beta = 1/K_{H33}$ .

6. Вихідна напруга

$$U_{\rm BHX} = -\frac{R_2}{R_1} E_{\rm c} = -\frac{50 \cdot 10^3}{2 \cdot 10^3} \cdot 0.3 = -7.5 \, B \; .$$

7. Вихідний струм

$$I_{\rm H} = \frac{E_{\rm c}}{R_{\rm BX}} + \frac{U_{\rm BHX}}{R_{\rm H}} = \frac{0.3}{2 \cdot 10^3} + \frac{7.5}{25 \cdot 10^3} = 0.45 \cdot 10^{-3} \ A \ .$$

Схему неінвертувального ввімкнення ОП показано на рис. 4.14а. Напруга зворотного зв'язку, яка знімається з подільника напруги *R*1, *R*2, пропорційна вихідній напрузі підсилювача

$$U_{33} = U_{\text{BMX}} R_1 / (R_1 + R_2) = \beta U_{\text{BMX}}, \qquad (4.12)$$

де  $\beta = R_1 / (R_1 + R_2).$ 

Беручи до уваги, що коефіцієнт підсилення підсилювача, охопленого H33, визначається рівнянням (3. 38), для неінвертувального підсилювача одержимо

$$K_{\text{H33}} \approx K_0 / (1 + K_0 \beta) = K_0 / \left( 1 + K_0 \frac{R_1}{R_1 + R_2} \right).$$

З урахуванням того, що  $K_0 \rightarrow \infty$ , маємо

$$K_{\rm H33} \approx (R_1 + R_2)/R_1 = 1 + R_2/R_1 = 1/\beta.$$
 (4.13)

З одержаного виразу можна зробити такі висновки: коефіцієнт передачі неінвертувального підсилювача зворотно пропорційний коефіцієнту передачі кола НЗЗ; за будь-яких опор резисторів у колі НЗЗ коефіцієнт передачі неінвертувального підсилювача не може бути меншим одиниці.

Останній висновок безпосередньо випливає з властивостей ОП. Отже, для зменшення коефіцієнта передачі у схемі, що розглядається, потрібно збільшити коефіцієнт передачі кола НЗЗ. Границею такого збільшення є  $\beta = 1$ . Проте у такому випадку схема рис. 4.14а перетворюється в схему рис. 4.15а, тобто в схему неінвертувального повторювача напруги, в якій  $R_2 = 0$  або  $R_1 = \infty$ , а  $K_{H33} \approx 1$ . Звідси виходить, що коефіцієнт передачі неінвертувального підсилювача не може бути менше 1. Часто одиницею у виразі (4.10) можна знехтувати і під час визначення коефіцієнта передачі використовувати спрощений вираз

$$K_{\rm H33} \approx R_2 / R_1$$
 (4.14)



## Рис. 4.14. Наведені:

a – схема неінвертувального ввімкнення ОП;  $\delta$  – принципова схема неінвертувального підсилювача на мікросхемі 140УД1А

Слід пам'ятати, що в розглянутому підсилювачі фази вхідної і вихідної напруг збігаються.





Оскільки схема підсилювача охоплена колом послідовного H33 за вихідною напругою з коефіцієнтом передачі *β*, то вхідний і вихідний опори визначаються відповідно виразами (3.48) і (3.52)

$$R_{\rm BX\,H33} = R_{\rm BX0} \left( 1 + K_0 \beta \right),$$
$$R_{\rm BWX\,H33} = R_{\rm BWX0} / \left( 1 + K_0 \beta \right).$$

Слід відзначити, що за великих значень  $R_{\text{вх0}}$  і  $K_0\beta$  вхідний опір обмежений вхідним опором ОП для синфазного сигналу. Це зумовлено тим, що за великого  $K_0\beta$  різниця потенціалів між інвертувальним і

неінвертувальним входами достатньо мала і вся зміна вхідної напруги викликає відповідну зміну напруги на другому вході. Тому вхідний сигнал для ОП виступає як квазісинфазний і значення вхідного опору обмежене значенням  $R_{\text{вх.сф}}$ , яке зазвичай достатньо велике (десятки тисячі мегаом).

Змінюючи параметри кола H33 можна забезпечити отримання потрібного значення вхідного і вихідного опорів і змінювати їх у широких межах.

Якщо послідовно з резистором *R*1 ввімкнути конденсатор *C* (рис. 4.156), то зворотний зв'язок стане частотнозалежним. На постійному струмі, де  $1/\omega C \rightarrow \infty$ , коефіцієнт зворотного зв'язку  $\beta \rightarrow 1$ , а  $K_{H33} = K_0/(1+K_0) \approx 1$ .

На змінному струмі, де виконується умова  $1/\omega C \ll R_1$ , коефіцієнт підсилення можна знайти з виразу (4.13).

На частотах, де ця умова не виконується, потрібно використовувати загальний вираз

$$K_{\rm H33} = K_0 / (1 + K_0 \beta) \approx 1/\beta = (Z_1 + R_2)/Z_1$$
,

де  $Z_1 = R_1 + 1/j\omega C$ .

Таким чином, внаслідок частотної залежності кола H33 коефіцієнт підсилення підсилювача змінюється від одиниці на постійному струмі до  $K_{\rm H33} = (R_1 + R_2)/R_1$  в діапазоні робочих частот. Причому в проміжку між  $\omega_{\rm H}$  і  $\omega \rightarrow 0$  він змінюється як за модулем, так і фазою. 100%-й зворотний зв'язок на постійному струмі забезпечує добру температурну стабільність параметрів підсилювача, водночас як у діапазоні робочих частот він має потрібний коефіцієнт підсилення.

Принципову схему неінвертувального підсилювача на мікросхемі 140УД1А показано на рис. 4.14б. Верхня частота смуги пропускання підсилювача така сама, як і в підсилювачі на рис. 4.13б.

**Приклад 4.3**. Використовуючи ОП типу 140УД5Б, спроектувати неінвертувальний підсилювач з коефіцієнтом передачі  $K_{H33} = 100$  і вхідним опором  $R_{\text{вх}} = 1 \kappa O_M$ . Власний вхідний опір ОП  $R_{\text{вх0}} = 3 \kappa O_M$ .

Розв'я зання. 1. Визначимо вхідний опір підсилювача з колом НЗЗ. Через те, що в схемі рис.4.14а введено коло послідовного НЗЗ, то для вхідного опору підсилювача за постійним струмом справедливий вираз (3.48)

$$R_{\rm BX\,H33} = R_{\rm BX0} (1 + K_0 \beta).$$

Використовуючи вираз (3.38), знайдемо за початковими даними потрібне значення глибини НЗЗ

$$1 + K_0 \beta = K_0 / K_{H33} = 2500 / 100 = 25.$$

Тоді  $R_{\text{вх H33}} = 3 \cdot 25 = 75 \kappa O M.$ 

2. Для одержання потрібного вхідного опору між неінвертувальним входом ОП і спільною шиною необхідно ввімкнути додатковий резистор  $R_{\text{пол}}$  (див. рис. 4.146, де  $R_3 = R_{\text{пол}}$ )

$$R_{\rm BX} = R_{\rm AOA} R_{\rm BX\,H33} / (R_{\rm AOA} + R_{\rm BX\,H33});$$
  
$$R_{\rm AOA} = R_{\rm BX} R_{\rm BX\,H33} / (R_{\rm BX\,H33} - R_{\rm BX}) = 1 \cdot 75 / (75 - 1) = 1,013 \kappa O_{\rm M}$$

Приймаємо  $R_{\text{дол}} = 1 \kappa O_M$ .

3. Визначимо потрібний опір резистора *к*2

 $1 + K_0 \beta = 1 + K_0 R_1 / (R_1 + R_2),$ 

звідки, приймаючи R<sub>1</sub> = R<sub>пол</sub>, знайдемо

$$R_2 = \frac{K_0 + 1 - (1 + K_0\beta)}{(1 + K_0\beta) - 1} R_1 = \frac{2500 + 1 - 25}{25 - 1} \cdot 1 = 103, 16 \,\kappa Om.$$

Використовуючи приблизний вираз (4.13) для R<sub>2</sub>, одержимо 1.

$$R_2 = R_1 (K_{\rm H33} - 1) = 1 \cdot (100 - 1) = 99 \,\kappa O_{\rm N}$$

Порівнюючи результати, можна сказати, що розрахунок за приблизним виразом (4.13) дав похибку приблизно 4%, що з інженерної точки зору цілком допустимо. Очевидно, що за збільшення К<sub>0</sub> ця похибка буде зменшуватися.

Приклад 4.4. Визначити опори резисторів *R*1, *R*2, вхідний і вихідний опори в неінвертувальному підсилювачі рис. 4.14*a*, якщо K<sub>H33</sub> = 25;  $R_{\rm H} = 25 \,\kappa O M; \ R_{\rm BH} = 500 \, M; \ E_{\rm K} = \pm 15 \, B; \ E_{\rm c} = 0.3 \, B.$ 

Розв'я зання. 1. Для одержання високої стабільності коефіцієнта підсилення опір  $R_{BH} \ll R_1 \ll R_{BX}$ :  $R_1 = (1...10) \kappa O_M$ . Обираємо  $R_1 = 2 \kappa O_M$ .

Опір резистора R2

 $R_2 = R_1(K_{H33} - 1) = 2(25 - 1) = 48 \text{ кОм} (станд. 51 \text{ кОм}).$ 

3. Коефіцієнт зворотного зв'язку

 $\beta = R_1 / (R_1 + R_2) = 2/(51+2) \approx 0.038$ .

4. Обираємо операційний підсилювач К153УД5А з К<sub>0</sub> ≥125000;  $R_{\rm BX0} \ge 1 \ MO_{\rm M}$ ;  $R_{\rm BHX0} \le 150 \ O_{\rm M}$ .

5. Вхідний опір підсилювача

 $R_{\text{BXH33}} = R_{\text{BX0}} (1 + K_0 \beta) = 1 \cdot 10^6 (1 + 0.038 \cdot 125000) \approx 4751 \ MOM$ .

6. Вихідний опір

 $R_{\text{BHXH33}} = R_{\text{BHX0}} / (1 + K_0 \beta) = 150 / (1 + 125000 \cdot 0.038) \approx 0.032 \ Om$ .

7. Вихідна напруга і струм навантаження

$$U_{\rm BHX} = \left(1 + \frac{R_2}{R_1}\right) E_{\rm c} = \left(1 + \frac{51}{2}\right) 0,3 = 7,8 B;$$

$$I_{\rm h} = U_{\rm bux} / R_{\rm h} + E_{\rm c} / R_{\rm bh} = 7.8/25 \cdot 10 + 0.3/50 = 6.3 \text{ MA}$$

Під час розгляду в підрозділі 4.2 головних параметрів ОП було вказано, що параметри реального ОП не повністю відповідають потрібним параметрам ідеального ОП (див. табл. 4.1-4.7). Вхідний опір реального ОП не дорівнює нескінченності. Тому для нормального функціонування ОП в його вхідних колах має протікати цілком певний струм  $I_{\text{вх}}$ . Цей струм для різних входів може бути неоднаковим, що в свою чергу призводить до появи  $\Delta I_{\text{вх}}$ .

Наявність вхідних струмів порушує умови, за яких раніше були одержані вирази для коефіцієнтів передачі інвертувального і неінвертувального підсилювачів. До того ж за рівності нулю зовнішньої вхідної напруги реально не виконується умова рівності нулю вихідної напруги ( $U_{\text{вих}} \neq 0$ ).

Всі перелічені фактори діють у вхідному колі підсилювача. Тому, незважаючи на свої малі абсолютні значення, вони в низці випадків можуть призвести до неприпустимих похибок перетворення вхідного сигналу.

Під час розгляду впливу на характеристики підсилювачів реальних параметрів вхідного кола ОП будемо вважати, що всі опори ОП суто активні. Для визначення впливу на вхідну напругу ОП його власних параметрів припустимо, що рівень зовнішнього вхідного сигналу для схем інвертувального і неінвертувального підсилювачів (рис. 4.13*a*, 4.14*a*) дорівнює нулю. У такому випадку обидва підсилювача призводяться до однієї схеми (рис. 4.16). В одержаній схемі між неінвертувальним входом ОП та спільною шиною введений додатковий коректувальний резистор  $R_{\text{кор}}$ . Він моделює вихідний опір джерела сигналу, яке підімкнене до входу неінвертувального підсилювача (див. рис. 4.13*a*).

У схемі рис. 4.16 сигнали, що присутні як на інвертувальному, так і на неінвертувальному входах, передаються на вихід з коефіцієнтом передачі  $K_{\rm H33} = (R_1 + R_2)/R_1$ , тобто як в неінвертувальному підсилювачі.



# Рис. 4.16. Схема ОП, що складається з інвертувального і неінвертувального підсилювачів, приведених до однієї схеми

Наявність на вході підсилювача, що розглядається, напруги зсуву (зміщення) U<sub>зм</sub> призводить до появи на виході напруги

$$U_{\rm BHX}(U_{\rm 3M}) = K_{\rm H33}U_{\rm 3M} = U_{\rm 3M}(R_1 + R_2)/R_1 \tag{4.15}$$

Проте навіть якщо  $U_{3M} = 0$ , наявність вхідного струму  $I_{BX}$  призводить до появи на вході підсилювача деякої вхідної напруги:

$$U_{\text{BX}}(I_{\text{BX}}) = U_{\text{BX}\text{H}} - U_{\text{BX}\text{i}} = I_{\text{BX}\text{H}}R_{\text{KOP}} - I_{\text{BX}\text{i}}[R_1R_2/(R_1 + R_2)].$$

Ця напруга підсилюється ОП і створює на виході напругу  $U_{\text{вих}}(I_{\text{вх}})$ . За умови, що  $I_{\text{вх н}} = I_{\text{вх i}}$ , вона дорівнює

$$U_{\rm BX}(I_{\rm BX}) = K_{\rm H33}U_{\rm BX}(I_{\rm BX}) = \frac{R_1 + R_2}{R_1} I_{\rm BX} \left( R_{\rm KOP} - \frac{R_1 R_2}{R_1 + R_2} \right).$$
(4.16)

Похибка, яка виникає через неідентичність вхідних струмів, також визначається виразом (4.16). Проте, у цьому випадку як її величина, так і знак залежать від співвідношення струмів  $I_{\text{вхн}}$  і  $I_{\text{вхі}}$ . Припустимо, що  $I_{\text{вхн}} > I_{\text{вхі}}$ , тоді для сумарної похибки вихідної напруги, зумовленої неідеальністю ОП, з урахуванням (4.15) і (4.16) можна записати

$$\Delta U_{\rm BHX\,max} = \frac{R_1 + R_2}{R_1} \left[ U_{\rm 3M} + I_{\rm BX} \left( R_{\rm kop} - \frac{R_1 R_2}{R_1 + R_2} \right) + \Delta I_{\rm BX} R_{\rm kop} \right].$$
(4.17)

З одержаного виразу можна зробити такі висновки: похибки, що вносяться дією  $U_{3M}$ ,  $I_{BX}$  і  $\Delta I_{BX}$ , пропорційні реальному коефіцієнту передачі пристрою  $K_{H33}$ ; оскільки вхідний струм тече в обох вхідних колах підсилювача, то для компенсації складової похибки, зумовленої його протіканням, опір резистора  $R_{\text{кор}}$ , ввімкненого в коло неінвертувального входу підсилювача, необхідно обирати з умови

$$R_{\rm kop} = R_1 R_2 / (R_1 + R_2) \,. \tag{4.18}$$

У такому випадку складова похибки від  $\Delta I_{\text{вх}}$  не залежить від співвідношення  $I_{\text{вхн}}$  і  $I_{\text{вхi}}$  і максимальне значення похибки вихідної напруги дорівнюватиме

$$\Delta U_{\rm BHX\,\,Max} = K_{\rm H33} [U_{\rm 3M} + \Delta I_{\rm BX} R_1 R_2 / (R_1 + R_2)]. \tag{4.19}$$

Теоретично вибором відповідного значення  $R_{\text{кор}}$  можна компенсувати всі складові похибки вихідної напруги ОП. Проте через невизначеність величин і знаків  $\Delta I_{\text{вх}}$  і  $U_{3M}$  таке рішення не має практичного значення. Тому компенсація  $\Delta U_{\text{вих мах}}$  потребує введення в схему підсилювача додаткових регулювальних елементів.

На рис. 4.17*а* наведена схема інвертувального підсилювача з зовнішніми колами компенсації вихідної похибки  $\Delta U_{вих мах}$ . У наведеній схемі резистор  $R_{\text{кор}}$  складається з двох послідовно ввімкнених резисторів R3 і R4, тобто  $R_{\text{кор}} = R_3 + R_4$ . На резистор R4 від потенціометра R6, підімкненого до затискачів джерела живлення ОП, через обмежувальний резистор R5 задається додаткове зміщення. Абсолютна величина і знак цього зміщення обираються з умови  $\Delta U_{\text{вих мах}} = 0$ .

Опори резисторів схеми обираються з таких міркувань:

• щоб не порушувалась умова  $R_{\text{кор}} = R_3 + R_4$ , необхідно, щоб  $R_5 >> R_4$ ;

• допустимий діапазон зміни напруги на резисторі *в*4 має бути більше максимальної напруги U<sub>зм</sub>, тобто

$$U_{\rm 3M \, Max} \le \Delta U_{\rm kop} = E_{\rm K} R_4 / (R_4 + R_5) \approx E_{\rm K} R_4 / R_5; \qquad (4.20)$$

• опір резистора R6 має задовольняти умові R<sub>6</sub> << R<sub>5</sub>.



Рис. 4.17. Наведені схеми підсилювачів з зовнішніми колами компенсації вихідної похибки:

а-інвертувального, б-неінвертувального

Аналогічно може бути скомпенсована похибка і в неінвертувальному підсилювачі. У такому випадку коло коригування вигідніше підімкнути до неінвертувального входу підсилювача (рис. 4.176). Принципи розрахунку такого кола аналогічні викладеним вище.

Слід ще раз зазначити, що введенням зовнішніх кіл коригування (балансування), аналогічних наведеним на рис. 4.17, можна компенсувати похибки, зумовлені дією усіх розглянутих вище дестабілізуючих факторів.

Розглянуті методи дозволяють компенсувати похибки роботи ОП навколишнього фіксованої температури середовища. тільки 3a Пояснюється це тим, що із зміною температури навколишнього середовища параметри *p-n*-переходів різних транзисторів змінюються неоднаково. Така неідентичність параметрів призводить до появи температурного дрейфу вихідної напруги ОП. Зазвичай значення  $dU_{3M}/dT$ і dI<sub>вх</sub> / dT є довідковими даними для кожного типу ОП. При цьому будемо вважати, що за початкової температури похибку вихідної напруги за допомогою методів, які викладені вище, було зведено до нуля. Тоді для узагальненої схеми підсилювача на рис. 4.16 за початкової температури навколишнього середовища можна записати

$$U_{\rm BHX} = K_{\rm H33} (U_{\rm KOP} - U_{\rm 3M}) + K_{\rm H33} \Delta I_{\rm BX} R_1 R_2 / (R_1 + R_2) = 0.$$
(4.21)

Оскільки сигнали  $U_{\text{кор}}$ ,  $U_{3M}$ ,  $\Delta I_{BX}$  діють безпосередньо на вході ОП, то значення  $K_{\text{H33}}$  визначається виразом для неінвертувального підсилювача,

тобто  $K_{H33} = (R_1 + R_2)/R_1$ . Використовуючи вираз (4.21) і задані значення  $dU_{_{3M}}/dT$  для похідної температурної похибки вихідної напруги ОП можна записати

$$\frac{dU_{\text{BMX}}}{dT} = \frac{R_1 + R_2}{R_1} \left| \frac{dU_{\text{3M}}}{dT} \right| + R_2 \left| \frac{dI_{\text{BX}}}{dT} \right|.$$
(4.22)

Під час виведення виразу (4.22) вважалося, що температурні зміни  $U_{3M}$  і  $\Delta I_{BX}$  мають однакові знаки. Це дозволяє визначити максимальну можливу похибку, яка виникає на виході підсилювача. У реальних умовах значення  $dU_{3M}/dT$  і  $dI_{4X}/dT$  можуть частково компенсувати одне одного.

На основі (4.22) повна температурна зміна вихідної напруги підсилювача дорівнюватиме:

$$\Delta U_{\rm BHX}(\Delta T) = (dU_{\rm BHX} / dT) \Delta T \,. \tag{4.23}$$

Часто значення  $\Delta U_{\text{вих}}(\Delta T)$  і  $dU_{\text{вих}}/dT$  зводять до входу підсилювача і сумарний відхід вихідної напруги характеризують приведеними значеннями

$$\Delta U'_{\rm BX}(\Delta T) = \Delta U_{\rm BHX}(\Delta T)/K_{\rm H33}, \qquad dU'_{\rm BXI}/dT = (dU_{\rm BHX}/dT)/K_{\rm H33}.$$

Одержані таким чином наведені параметри діють безпосередньо на вході всього підсилювача. Тому для повної вихідної напруги інвертувального підсилювача (рис. 4.17*a*) можна записати

$$u_{\rm BUXi} == - \left[ u_{\rm BX} \pm \Delta U'_{\rm BXi} \left( \Delta T \right) \right] R_2 / R_1 , \qquad (4.24)$$

де

$$\Delta U_{\text{BX}i}'(\Delta T) = \frac{R_1 + R_2}{R_2} \left| \frac{dU_{\text{3M}}}{dT} \right| \Delta T + R_1 \left| \frac{dI_{\text{BX}}}{dT} \right| \Delta T .$$
(4.25)

Міркуючи аналогічно, можна записати вираз для температурного дрейфу вихідної напруги неінвертувального підсилювача (рис. 4.176)

$$u_{\text{вих н}} = \left[ u_{\text{вх}} \pm \Delta U'_{\text{вхн}} (\Delta T) \right] (R_1 + R_2) / R_1 ,$$

де

$$\Delta U_{\rm BX}'(\Delta T) = \left| \frac{dU_{\rm 3M}}{dT} \right| \Delta T + \frac{R_1 R_2}{R_1 + R_2} \left| \frac{dI_{\rm BX}}{dT} \right| \Delta T \,. \tag{4.26}$$

Диференціальне ввімкнення ОП (рис. 4.18) поєднує інвертувальну та неінвертувальну схеми. Вмикання ОП, як у диференціальному підсилювачі, призначене для підсилення різниці напруги  $e_{\rm H} - e_{\rm i}$ . Для того щоб одержати вираз для коефіцієнта передачі схеми, врахуємо, що струми джерел сигналів не розгалужуються на входи підсилювача, а різниця напруг між входами ОП  $u_{\rm вх\,H} - u_{\rm вx\,i} \approx 0$ , тобто,  $u_{\rm вх\,H} = u_{\rm вx\,i}$ . Оскільки маємо справу з лінійним пристроєм, то, використовуючи принцип суперпозиції для вихідної напруги, можна записати:

$$u_{\text{BHX}}(e_{i}) = -e_{i}R_{2} / R_{1};$$
$$u_{\text{BHX}}(e_{\text{H}}) = e_{\text{H}} \frac{R_{4}}{R_{3} + R_{4}} \frac{R_{1} + R_{2}}{R_{1}}$$

Якщо підсумувати одержані вирази, то знайдемо:

$$u_{\text{BMX}} = u_{\text{BMX}}(e_{\text{i}}) + u_{\text{BMX}}(e_{\text{i}}) = = \frac{R_4}{R_1} \cdot \frac{R_1 + R_2}{R_3 + R_4} e_{\text{i}} - \frac{R_2}{R_1} e_{\text{i}}.$$
(4.27)

На практиці часто виконується умова

$$R_1 = R_3 \ i \ R_2 = R_4, \tag{4.28}$$

тоді вираз (4.27) прийме більш простий вигляд:

$$u_{\rm BHX} = (e_{\rm H} - e_{\rm i})R_2/R_1 \,. \tag{4.29}$$



Рис. 4.18. Схема диференціального ввімкнення ОП

Отже, коефіцієнт передачі ОП з диференціальним входом визначається відношенням  $u_{\text{вих}}/(e_{\text{H}} - e_{\text{i}})$  і дорівнює коефіцієнту  $R_2/R_1$ , який є коефіцієнтом підсилення інвертувального підсилювача. Отже, розглядувана схема може виконувати математичну операцію віднімання двох чисел.

Подивимося, чи є умова (4.28) єдиною, за якої справедлива рівність (4.29). Для цього вираз (4.27) перепишемо таким чином, щоб він містив тільки співвідношення опорів резисторів  $R_4/R_3$  і  $R_2/R_1$ . Тоді

$$u_{\rm bux} = \frac{R_4 / R_3}{1 + R_4 / R_3} \frac{1 + R_2 / R_1}{1} e_{\rm H} - \frac{R_2}{R_1} e_{\rm i} \,.$$

Не важко помітити, що якщо співвідношення однотипних резисторів рівні, тобто:

$$R_4 / R_3 = R_2 / R_1 = N , \qquad (4.30)$$

то вираз (4.29) також справедливий і

$$u_{\rm BHX} = N(e_{\rm H} - e_{\rm i}). \tag{4.31}$$

**Приклад 4.5.** Розрахувати коло компенсації похибки вхідної напруги інвертувального підсилювача з такими параметрами:  $R_1 = 1 \kappa O_M$ ;  $R_2 = 100 \kappa O_M$ ; K140УД16;  $E_K = \pm 15B$ .

Розв'я з а н н я. 1. Схема підсилювача з компенсацією наведена на рис. 4.17*а*. Для компенсації похибки, зумовленої протіканням струму  $I_{\text{вх}}$ , в коло неінвертувального входу ОП введемо резистор

$$R_{\text{kop}} = R_1 R_2 / (R_1 + R_2) = 1.100 / (1 + 100) = 0.99 \,\kappa OM$$
.

Приймаємо  $R_{\text{кор}} = 1 \kappa O_M$ .

2. Визначимо максимальну сумарну похибку підсилювача. Згідно з табл. 4.1 маємо  $U_{_{3M}} = \pm 6 \ _{BS}$ ;  $\Delta I_{_{BX}} = 500 \ _{HA}$ ;

$$\begin{split} \Delta U_{\rm bx\,max} &= U_{\rm 3M} + \Delta I_{\rm bx} R_{\rm kop} = 6\cdot 10^{-3} + 500\cdot 10^{-9}\cdot 1\cdot 10^3 = 6.5\cdot 10^{-3} B \ ; \\ \Delta U_{\rm bx\,max} &= \left[ (R_1 + R_2)/R_1 \right] \Delta U_{\rm bx\,max} = \left[ (1+100)/1 \right] \cdot 6.5\cdot 10^{-3} = 0.66 B \ . \end{split}$$

3. Опір резистора *R*4 визначаємо з умови  $R_4 \approx 0.1 R_{\text{кор}}$ . Тоді з врахуванням низки опорів

$$R_4 = 91 O_M$$
;  $R_3 = 910 O_M$ .

4. Опір резистора R5 обираємо з умови

$$U_{\rm kop} = \kappa_{3\rm aff} \Delta U_{\rm BXMax} = E_{\rm K} R_4 / (R_4 + R_5),$$

де  $\kappa_{3an} = 1,5...2 - коефіцієнт запасу;$ 

$$R_5 = \frac{R_4 (E_{\rm K} - \kappa_{3an} \Delta U_{\rm BX\,max})}{\kappa_{3an} \Delta U_{\rm BX\,max}} = \frac{0.091(15 - 2 \cdot 6.5 \cdot 10^{-3})}{2 \cdot 6.5 \cdot 10^{-3}} = 104.9 \,\kappa O_M \cdot$$

Обираємо  $R_5 = 110 \kappa O_M$ .

5. Опір резистора *R*6 обираємо з умови  $I_{R_6} >> I_{R_5}$  (умова незалежності вихідної напруги подільника від його навантаження). Вважаємо  $I_{R_6} = 10I_{R_5}$ , тоді

$$R_6 = R_5 / 10 = 110 / 10 = 11 \kappa O_M \,.$$

Обираємо  $R_6 = 11 \kappa O_M$ .

**Приклад 4.6.** Визначити мінімальну вхідну напругу, за якої похибка вихідної напруги підсилювача з прикладу 4.5 під час роботи у діапазоні температур  $\pm 60$  °C не перевищуватиме  $\pm 5\%$ ;  $d\Delta I_{\text{вх}} / dT = 1.5 \text{ hA} / ^{\circ}\text{C}$ .

Розв'я з а н н я. 1. Визначимо максимальну температурну похибку вихідної напруги у припущенні, що схема була повністю збалансована за температури 0°С (див. табл. 4.1).

$$\begin{aligned} \frac{dU_{\text{BMX}}(\Delta T)}{dT} &= \frac{R_1 + R_2}{R_1} \frac{dU_{\text{3M}}}{dT} + R_2 \frac{d\Delta I_{\text{BX}}}{dT} = \\ &= \left[ (1+100)/1 \right] \cdot 6 \cdot 10^{-6} + 100 \cdot 10^3 \cdot 1.5 \cdot 10^{-9} = 7.56 \cdot 10^{-4} \text{ } B \text{ / }^{\circ}\text{C} \text{ ;} \\ &\Delta U_{\text{BMX}}(\Delta T) = \left[ dU_{\text{BMX}}(\Delta T)/dT \right] \Delta T = 7.56 \cdot 10^{-4} \cdot 60 \approx 0.045 \text{ } B \text{ .} \end{aligned}$$

2. Знайдемо зведену вхідну похибку

$$\Delta U'_{\rm BX}(\Delta T) = \Delta U_{\rm BHX}(\Delta T)R_1/(R_1 + R_2) = 0.045 \cdot 1/(1 + 100) = 4.46 \cdot 10^{-4} B.$$

3. Вихідна напруга підсилювача дорівнює

$$U_{\rm BMX} = (R_2/R_1) \left[ U_{\rm BX} + \Delta U_{\rm BX}' \left( \Delta T \right) \right].$$

Тоді, враховуючи, що згідно з умовою  $\Delta U'_{\rm BX}(\Delta T)$  становить 5% від  $U_{\rm BX\,min}$ , одержимо

$$U_{\rm BX min} = 20\Delta U'_{\rm BX} (\Delta T) = 20 \cdot 4,46 \cdot 10^{-4} = 8,92 \cdot 10^{-3} B$$

З наведеного прикладу випливає, що відносна похибка вихідної напруги, яка зумовлена температурною залежністю напруги  $U_{3M}$  і струму  $\Delta I_{BX}$ , зменшується із збільшенням абсолютного значення вхідної напруги підсилювача.

**Приклад 4.7.** Оцініть відносну статичну похибку і дрейф, зведений до входу інвертувального підсилювача, якщо  $\Delta T = 20 \,^{\circ}\text{C}$  (від 20 до 40°C) і нестабільність джерел живлення ±10%. Підсилювач побудований на основі ОП типу 140УД1А з коефіцієнтом передачі  $K_{\text{H33}} = 10$ , працює на навантаження  $R_{\text{H}} = 5 \kappa O_M$ , вхідний опір не менше 10 $\kappa O_M$ , вихідний опір не більше 100 $O_M$ . Джерело сигналу має  $E_c = 0,2B$ , а його внутрішній опір  $R_{\text{вн}} = 1 \kappa O_M$ .

Розв'я зання. 1. Використовуємо схему рис. 4.136 оскільки потрібний вхідний опір невеликий.  $K_{_{H33}} = -R_2/(R_1 + R_{_{BH}})$ . Потрібна величина вхідного опору  $R_{_{BX}} = R_1 = 10 \kappa O M$ , тому  $R_2 = K_{_{H33}}(R_1 + R_{_{BH}}) = 10(10+1) = 110 \kappa O M$ . Така величина опору не призведе до великої похибки за рахунок струму  $\Delta I_{_{BX}}$  і може вважатися прийнятною.

2. Для зменшення струмової похибки обираємо резистор

$$R_3 = (R_1 + R_{\rm BH}) || R_2 \approx 11 \kappa O M$$
.

3. Вихідний струм підсилювача

$$U_{\text{BHX}} = U_{\text{BHX}} / R_{\text{H}} + U_{\text{BHX}} / R_2 = 0.2 \cdot 10 / 5 + 0.2 \cdot 10 / 110 \approx 0.42 \text{ MA}$$
.

4. Вихідний опір підсилювача

$$R_{\text{BMX}} = R_{\text{BMX} \text{ OTT}} K_{\text{H33}} / K_0 = 700 \cdot 10/900 = 7.8 \text{ OM},$$

що менше потрібної величини.

5. Оцінимо дрейф, зведений до входу підсилювача

$$\Delta U_{\rm BX}'(\Delta T) = \frac{dU_{\rm BHX}(\Delta T)}{dT \cdot K_{\rm H33}} = \frac{dU_{\rm 3M}}{dT} + \frac{dI_{\rm BX}}{dT}(R_{\rm 1} + R_{\rm BH}) =$$

 $= 20 \ \text{mkB} \ / \ ^{\circ}\text{C} + 30 \cdot 10^{-3} \ \text{mkA} \ / \ ^{\circ}\text{C}(10+1) \cdot 10^{3} = 350 \ \text{mkB} \ / \ ^{\circ}\text{C} \ .$ 

6. Зміна напруги на виході підсилювача у діапазоні температур

$$\Delta U_{\rm BMX} (\Delta T) = \Delta U'_{\rm BX} (\Delta T) \Delta T K_{\rm H33} = 0.35 \cdot 20 \cdot 10 = 70 \, \text{MB} \, .$$

7. Зміна напруги зміщення  $\Delta U_{\rm 3M}$  за рахунок зміни напруги живлення

OII ( $E_{\rm K} = \pm 6,3B$ ) Ha 10%  $\Delta U_{\rm 3M} = \Delta E_{\rm K}/K_{\rm 0B} = 0,1 \cdot 2 \cdot 6,3/10^3 = 1,26 \, \text{MB}$ ,

де  $K_{0B} = 10^3$  для ОП 140УД1А- коефіцієнт ослаблення впливу напруги живлення.

8. Зміна напруги на виході підсилювача за зміни напруги живлення

$$\Delta U_{\rm BHX} (\Delta E_{\rm K}) = \Delta U_{\rm 3M} \cdot K_{\rm H33} = 1,26 \cdot 10 = 12,6 \, \text{MB}$$
.

9. Зміна напруги на виході за дії усіх дестабілізуючих факторах

$$\Delta U_{\rm bux} = \Delta U_{\rm bux, c\phi} + \Delta U_{\rm bux} (\Delta T) + \Delta U_{\rm bux} (\Delta E_{\rm K}) = 70 + 12,6 = 82,6 \, \text{mB} ,$$

де  $\Delta U_{\text{вих.сф}} = 0$  (для K140УД1A) — зміна вихідної напруги за дії синфазного сигналу на вході.

10. Температурний градієнт коефіцієнта підсилення ОП  $\Delta K_0 / (K_0 \Delta T) = (0, 2... 0, 4) \cdot 10^{-2} 1 / °C$ . Обираємо  $\Delta K_0 / (K_0 \Delta T) = 0, 4 \cdot 10^{-2} 1 / °C$ . За охоплення ОП зворотним зв'язком у схемі інвертувального підсилювача за  $\Delta T = 20 °C$ 

$$\Delta K_{\rm H33} / K_{\rm H33} = \left[ \Delta K_0 / (K_0 \Delta T) \right] \cdot \Delta T / (K_0 \beta) = \frac{0.4 \cdot 10^{-2} \cdot 20}{(900/10)} = 9 \cdot 10^{-4} \text{ afo } 0.09\%,$$

де  $\beta = 1/K_{H33}$ .

11. Загальна статична похибка

$$\delta = \frac{\Delta K}{K_{\rm H33}} + \frac{\Delta U_{\rm BHX}}{K_{\rm H33} E_{\rm cmax}} = 9 \cdot 10^{-4} + \frac{82,6 \cdot 10^{-3}}{10 \cdot 0,2} = 0,0423 \text{ abo} 4,23\%.$$

Як бачимо з розрахунку, основний вклад у величину похибки вносить дрей  $\Delta I_{\rm BX}$  ОП.

**Приклад 4.8.** Використовуючи ОП типу к153УД5, розробити підсилювач, який забезпечує за віднімання напруг, що відрізняються не менше ніж на 10 *мB*, похибку результату не більше 5%;  $K_{\rm H33} = 200$ ;  $T, ^{\circ}C = \pm 40 ^{\circ}C$ ;  $d\Delta I_{\rm ax} / dT = 1.5 \cdot 10^{-9} A / ^{\circ}C$ .

Розв'я зання. 1. Схему підсилювача наведено на рис. 4.18. Мінімальна вихідна напруга підсилювача дорівнює

$$U_{\text{BWX min}} = \Delta U_{\text{BX min}} K_{\text{H33}} = 10 \cdot 10^{-3} \cdot 200 = 2 B$$

2. Максимально допустима похибка вихідної напруги

$$\Delta U_{\text{BUX}}(\Delta T) = U_{\text{BUX min}} \cdot 5\% = 2 \cdot 0.05 = 0.1 B$$
.

3. Визначимо опір резистора *к*<sup>2</sup> з умови одержання заданої температурної похибки вихідної напруги

$$\Delta U_{\rm BMX} = \frac{R_1 + R_2}{R_1} \frac{dU_{\rm 3M}}{dT} \Delta T + R_2 \frac{d\Delta I_{\rm BX}}{dT} \Delta T \,.$$

Звідки

$$R_{2} = \frac{\Delta U_{\text{BHX}} - \frac{(R_{1} + R_{2})}{R_{1}} \frac{dU_{\text{3M}}}{dT} \Delta T}{\frac{d\Delta I_{\text{BX}}}{dT} \Delta T} = \frac{\Delta U_{\text{BHX}} - (1 + K_{\text{H33}}) \frac{dU_{\text{3M}}}{dT} \Delta T}{\frac{d\Delta I_{\text{BHX}}}{dT} \Delta T};$$

 $R_2 = 0.1 \cdot (1 + 200) \cdot 10 \cdot 10^{-6} \cdot 40 / 1.5 \cdot 10^{-9} \cdot 40 = 326 \,\kappa O_M \; .$ 

Приймаємо  $R_2 = 300 \kappa O_M$ .

4. Опір резистора R1

$$K_{\rm H33} = R_2 / R_1$$
, ЗВІДКИ

$$R_1 = R_2 / R_{\text{H33}} = 300 / 200 = 1,5 \,\kappa OM$$
.

5. Визначимо максимальну температурну похибку

 $\Delta U_{\text{BHX}} = \left[ (1,5+300)/1,5 \right] \cdot 10 \cdot 10^{-6} \cdot 40 + 300 \cdot 10^{3} \cdot 1,5 \cdot 10^{-9} \cdot 40 = 0,0804 + 0,018 = 0,0984 B$ 

6. Реальна температурна похибка вихідної напруги у відсотках

 $\Delta U_{\rm BHX} (\%) = \Delta U_{\rm BHX} \, \% = \Delta U_{\rm BHX} \cdot 100 / \Delta U_{\rm BHX} \min = 0.0984 \cdot 100 / 2 = 4.92 \% \cdot 100 /$ 

Остаточно маємо (див. рис. 4.6)

$$R_1 = R_3 = 1,5 \kappa O_M$$
,  
 $R_2 = R_4 = 300 \kappa O_M$ .

#### 4.6. Типові застосування стандартних операційних підсилювачів

Традиційними областями застосування ОП є вирішувальна аналогова техніка, апаратура обробки сигналів, радіовимірювальні пристрої і ін., в яких часто необхідно виконувати різні функції за замикання виходу ОП на інвертувальний вхід за допомогою пасивних ланцюжків негативного зворотного зв'язку.

**Інвертувальний суматор** (рис. 4.19) призначений для формування напруги, яка дорівнює підсиленій алгебраїчній сумі декількох вхідних сигналів, тобто виконує математичну операцію підсумовування декількох сигналів.



Рис. 4.19. Інвертувальний суматор (схема усереднення)

Вважаючи ОП ідеальним, можна сказати, що  $u_{\text{вх i}} = u_{\text{вх н}}$ . Проте згідно з наведеною схемою  $u_{\text{вх н}} = 0$ . Отже, і  $u_{\text{вх i}} = 0$ . У такому випадку для інвертувального входу згідно з першим законом Кірхгофа можна записати  $u_{\text{вих}} / R_{33} = -(u_{\text{вх 1}} / R_1 + u_{\text{вх 2}} / R_2 + u_{\text{вх 3}} / R_3),$ 

звідки можна одержати вираз для вихідної напруги

$$u_{\rm BHX} / R_{33} = -u_{\rm BX1} R_{33} / R_1 - u_{\rm BX2} R_{33} / R_2 - u_{\rm BX3} R_{33} / R_3, \qquad (4.32)$$

тобто сигнал на виході дорівнює інверсії від алгебраїчної суми вхідних сигналів, які взяті зі своїми масштабними (ваговими) коефіцієнтами.

В окремому випадку, якщо  $R_1 = R_2 = R_3 = R$ , з виразу (4.32) одержимо

$$u_{\rm BHX} = -(u_{\rm BX\,1} + u_{\rm BX\,2} + u_{\rm BX\,3})R_{33} / R \,. \tag{4.33}$$

Вираз (4.33) справедливий для будь-якого числа вхідних напруг.

Якщо в схемі рис. 4.19 обрати  $R_1 = R_2 = ... = R_n = R$ ,  $R_{33}/n$ , то згідно з виразом (4.33) одержимо:

$$u_{\text{BMX}} = -(u_{\text{BX}1} + u_{\text{BX}2} + u_{\text{BX}3} + \dots + u_{\text{BX}n})/n.$$
(4.34)

Отже, на виході схеми буде формуватися напруга, яка дорівнює інвертованому середньому арифметичному від *n* вхідних напруг. Тому такі схеми називають схемами усереднення.

Схема додавання-віднімання (рис. 4.20) будується на основі схеми з диференційним входом (рис. 4.18), в якій на інвертувальний та неінвертувальний входи ОП одночасно подається декілька напруг.

Загальний вираз для підсилювача, який розглядається, достатньо громіздкий.

Тому скористаємося знайденою раніше для диференційного підсилювача умовою (4.30), згідно з якою для одержання на виході підсилювача сигналу різниці вхідних напруг потрібно, щоб  $R_4/R_3 = R_2/R_1$ .



Рис. 4.20. Наведені схеми: *а* – додавання, *б* – віднімання

У схемі рис. 4.20*а* резистори *R*<sub>1</sub> і *R*<sub>3</sub> схеми рис. 4.18 перетворилися у паралельне ввімкнення декількох резисторів. Тоді, підсумовуючи провідності відповідних резисторів, умову (4.30) можна записати у вигляді

$$R'\left(\frac{1}{R_{m+1}} + \frac{1}{R_{m+2}} + \dots + \frac{1}{R_n}\right) = R_{33}\left(\frac{1}{R_1} + \frac{1}{R_2} + \dots + \frac{1}{R_m}\right).$$
 (4.35)

Кожний член одержаного виразу дорівнює значенню коефіцієнта передачі схеми за відповідним входом. Тому для забезпечення працездатності підсилювача за схемою рис. 4.206 сума коефіцієнтів передачі за його інвертуючим входом має дорівнювати сумі коефіцієнтів передачі за його неінвертуючим входом.

Виконуючи умову (4.35) для вихідної напруги підсилювача, що розглядається, можна записати:

$$u_{\rm BHX} = \frac{R'}{R_{\rm m+1}} u_{\rm BX\,m+1} + \frac{R'}{R_{\rm m+2}} u_{\rm BX\,m+2} + \dots + \frac{R'}{R_{\rm n}} u_{\rm BX\,n} - \frac{R_{33}}{R_{\rm 1}} u_{\rm BX\,1} - \frac{R_{33}}{R_{\rm 2}} u_{\rm BX\,2} - \dots - \frac{R_{33}}{R_{\rm m}} u_{\rm BX\,m} \,. \tag{4.36}$$

На практиці під час розробки схем, аналогічних схемі на рис. 4.20*a*, може виявитися, що за забезпечення потрібних коефіцієнтів передачі за кожним входом умова (4.35) не виконуватиметься і вихідна напруга такої

схеми не визначатиметься виразом (4.36). У такому випадку потрібно провести так зване балансування схеми. Воно зводиться до введення в схему додаткового резистора, який вмикається між спільною шиною і тим входом підсилювача, підсумований коефіцієнт передачі за яким у змісті виразу (4.35) буде меншим. Потрібний опір додаткового резистора визначається умовою (4.35).

**Неінвертувальний суматор** (рис. 4.21) може бути одержаний як окремий випадок схеми додавання-віднімання. Для цього в схемі рис. 4.20а вхідні напруги треба подавати тільки на неінвертувальний вхід ОП, що і реалізовано на рис. 4.21 на прикладі суматора з трьома входами.



Рис. 4.21.Схема неінвертувального суматора

Для того, щоб вихідна напруга підсилювача визначалася виразом

$$u_{\rm BHX} = u_{\rm BX1} R' / R_1 + u_{\rm BX2} R' / R_2 + u_{\rm BX3} R' / R_3, \qquad (4.37)$$

має виконуватися умова (4.35), тобто

$$R_{33} / R'' = R' / R_1 + R' / R_2 + R' / R_3.$$
(4.38)

Необхідне балансування схеми можна виконати відповідним підбором опору резистора *R*.

Порівняння виразу (4.18) з умовами (4.35) і (4.38) показує, що якщо  $R' = R_{33}$ , то виконання умов (4.35) і (4.38) веде до автоматичного виконання умови (4.18), і похибка вихідної напруги, зумовлена протіканням вхідних струмів  $I_{8x}$  ОП, відсутня.

Зроблений висновок справедливий і для схеми диференційного підсилювача рис. 4.18. Щоб у нього на виході була присутня не тільки різниця напруг його інвертувального і неінвертувального входів, але й була мінімізована похибка, що виникає при цьому, необхідно під час проектування користуватися умовою (4.28), а не (4.30).

Інтегруючий підсилювач (інтегратор) (рис. 4.22*a*), вихідна напруга якого пропорційна інтегралу від вхідної напруги, можна створити, замінивши активний опір *R*2 зворотного зв'язку (рис. 4.13*a*) реактивним елементом (конденсатором *C*). Під час перехідного процесу в колі *RC*, що відбувається після подачі на вхід схеми сигналу *u*<sub>вх</sub> (наприклад, у вигляді стрибка напруги), підсилювач працює в лінійному режимі.

Цьому режиму відповідає процес інтегрування. Оскільки для ідеального ОП  $K_0 \rightarrow \infty$ , то в схемі існує повний негативний зворотний зв'язок ( $u_{RVY} = 0$ ) і струм, що протікає через резистор *R*,

$$i_R = u_{\rm BX} / R$$
. (4.39)

Через те, що струму на вході ідеального ОП немає, то  $i_R = i_C$  і напруга на конденсаторі, або, що те саме, на виході підсилювача ( $u_{\text{вх}\Sigma} = 0$ ) визначається формулою



 $u_{\rm BHX} = u_c = \frac{1}{C} \int i_c dt = -\frac{1}{C} \int i_R dt = -\frac{1}{RC} \int u_{\rm BX} dt \,. \tag{4.40}$ 

Рис. 4.22. Наведені:

а – схема інтегруючого підсилювача, б – схема інтегруючого підсилювача
 із зовнішнім колом примусового обнуління

Якщо до входу ОП прикласти напругу у вигляді стрибка із сталою амплітудою  $U_m$ , то

$$U_{\text{BMX}} = -U_m t / RC, \qquad (4.41)$$

де *RC*-стала часу інтегратора.

Інтегруючий підсилювач працює на низьких частотах аж до частоти  $f_{\rm H} = 0$ , тому його можна використати для одержання лінійно-змінної напруги низькочастотної ланки оптимальної обробки сигналу, або допоміжного високочастотного генератора пилкоподібної напруги.

Аналогічного висновку можна дійти, якщо розглянути передавальну характеристику такого пристрою. Вона може бути одержана за допомогою раніше знайденого співвідношення (4.6) за умови  $R_2 = Z_{33}(p)$ , а  $R_1 = Z_{8x}(p) = R$ 

$$W(p) = R_2 / R_1 = Z_{33}(p) / Z_{\text{BX}}(p) = (1/Cp) / R = 1/(RCp).$$
(4.42)

Одержаний вираз є передавальною функцією ідеальної інтегруючої ланки зі сталою часу T = RC. Відповідну цьому випадку ЛАЧХ наведено на рис. 4.23 штриховою лінією.

Одержані вирази справедливі для ідеального ОП. У реальному ОП коефіцієнт підсилення  $K_0$  і верхня гранична частота  $f_{\rm B}$  мають скінченні значення. Внаслідок цього частотна характеристика схеми рис. 4.22*а* відрізняється від характеристики ідеального інтегратора.



Рис. 4.23. ЛАЧХ інтегруючого підсилювача

Одержимо передавальну функцію інтегратора за умови обмеженості коефіцієнта підсилення ОП значенням  $K_0$ . Для цього скористуємося загальним виразом для коефіцієнта передачі підсилювача з колом H33

$$=\frac{1/(Cp)}{R+1/(Cp)} \cdot \frac{K_0}{1+K_0 R/[R+1/(Cp)]} = \frac{K_0}{RC(K_0+1)p+1}$$
(4.43)

Вочевидь, що цій передавальній характеристиці відповідає частотна характеристика, яка має на низьких частотах до частоти  $\omega_{3p} = 1/[RC(K_0 + 1)]$  асимптоту з нульовим нахилом. Розташування цієї асимптоти визначається власним коефіцієнтом підсилення ОП (показано на рис. 4.23 неперервною лінією ліворуч  $\omega_{3p}$ ).

Як випливає з (4.42), під час виконання умови  $Z_{33}(p) = Z_{BX}(p)$  модуль W(p) дорівнює одиниці, і частота, за якої ЛАЧХ перетинає вісь частот, дорівнює

$$\omega_3 = 1/RC$$
. (4.44)

У розділі 3 було показано, що власна передавальна функція ОП має вигляд

$$W_{\rm O\Pi}(p) = K_0 / (T_{\rm O\Pi} p + 1)$$

Оскільки нас цікавить вигляд частотної характеристики інтегратора у сфері високих частот, то за виведення останнього виразу вважалося, що частота сигналу достатньо висока і добуток *RCp* >>1. Отже, починаючи з частоти  $\omega = \omega' = (K_0 + 1)/T_{OII}$ , ЛАЧХ реального інтегратора має нахил – 40 дБ/дек (неперервна лінія на рис. 4.23. праворуч частоти  $\omega = \omega'$ ).

З одержаних виразів можна зробити такі висновки:

 частота, на якій коефіцієнт передачі інтегратора дорівнює одиниці, не залежить від власного коефіцієнта підсилення ОП і повністю визначається параметрами його зовнішнього кола;

• діапазон інтегрування реального інтегратора обмежений знизу частотою  $\omega_{3p} = 1/[RC(K_0 + 1)]$ , що є наслідком обмеження максимального коефіцієнта підсилення ОП;

• діапазон інтегрування реального інтегратора обмежений зверху частотою  $\omega' = (K_0 + 1)/T_{O\Pi}$ , що є наслідком обмеження смуги пропускання ОП.

Таким чином, схема, наведена на рис. 4.22*a*, може використовуватися як інтегратор тільки в діапазоні частот  $\omega_{ap} < \omega < \omega'$ .

Реально на вході інтегратора, окрім корисного сигналу, діють дрейфові складові, зумовлені неідеальністю ОП ( $U_{3M}$ ,  $I_{BX}$ ;  $\Delta I_{BX}$ ). Якщо вони не скомпенсовані, то згідно з виразом (4.40) модуль вихідної напруги інтегратора буде зростати аж до максимально допустимого для ОП значення. Це вносить значну похибку в роботу інтегратора, особливо за малих значеннь вхідних сигналів.

Вихідна напруга, яка зумовлена дією зазначених складових, згідно з (4.40) визначається виразом

$$U_{\rm BMX} = U_{\rm BMX} = \frac{1}{RC} \int_{0}^{t} U_{\rm 3M} dt + \frac{1}{C} \int_{0}^{t} (I_{\rm BX} + \Delta I_{\rm BX}) dt \,.$$

У загальному випадку окремі складові вихідної напруги у наведеному виразі можуть мати довільний знак і тому частково компенсувати одна іншу. Проте на практиці цікавляться максимально можливою напругою помилки інтегрування і всі складові підсумовують.

Допустимий час інтегрування можна знайти, якщо задати максимальну помилку інтегрування  $U_{\text{вих}} = U_{\text{пом тах}}$ 

$$t_{i_{\rm HT, IIOI}} = \frac{U_{\Pi O \max} - U_{_{\rm 3M}}}{(1/C)(U_{_{\rm 3M}}/R + I_{_{\rm BX}} + \Delta I_{_{\rm BX}})}$$
(4.46)

Зменшення помилки інтегрування потребує компенсації  $U_{3M}$ ,  $I_{BX}$ ,  $\Delta I_{BX}$  на вході ОП. Це може бути зроблено з використанням рішень, які описані у п.4.5.

Основними можливостями підвищення точності роботи інтегратора є:

- використання ОП з малими значеннями  $U_{3M}$ ,  $I_{BX}$ ,  $\Delta I_{BX}$ ;
- застосування зовнішніх кіл компенсації  $U_{_{3M}}$ ,  $I_{_{BX}}$ ,  $\Delta I_{_{BX}}$ ;
- обмеження максимального часу інтегрування;
- використання зовнішніх кіл примусового обнуління інтегратора.

Схема інтегратора зі зовнішнім колом примусового обнуління наведена на рис. 4.226. Якщо транзистор VT ввімкнений, то  $U_c = 0$  і інтегратор знаходиться в початковому стані, тому що  $U_{\text{BHX}} = U_{\text{BHX}} = U_{\text{3M}} + U_{VT} \approx 0$ .

Процес інтегрування починається після вимикання транзистора VT.

Під час проектування різних електронних пристроїв часто буває необхідно одержати вихідний сигнал, якій дорівнює інтегралу від суми декількох напруг. У цьому випадку можна скористатися схемою підсумувального інтегратора (рис. 4.24*a*). Вважаючи, як і раніше, ОП ідеальним, для його інвертуючого входу за першим законом Кірхгофа можна записати:

$$u_{\text{BX1}}/\kappa_1 + u_{\text{BX2}}/\kappa_2 + u_{\text{BX3}}/\kappa_3 = C(uu_{\text{BI}})$$

або

 $u_{\rm bhx} = - \big( 1/R_1 C \big) \int u_{\rm bx\,1} dt - \big( 1/R_2 C \big) \int u_{\rm bx\,2} dt - \big( 1/R_3 C \big) \int u_{\rm bx\,3} dt \, . \label{eq:ubbar}$ 

Вважаючи в одержаному виразі  $R_1 = R_2 = R_3 = R$ , знайдемо

$$u_{\rm BMX} = -(1/RC) \int (u_{\rm BX1} + u_{\rm BX2} + u_{\rm BX3}) dt \,. \tag{4.47}$$



Рис. 4.24. Наведені схеми інтеграторів: *а* – підсумувального, *б* – різницевого

Отже, за однакових вхідних резисторів на виході схеми одержимо напругу, пропорційну інвертованому інтегралу від суми вхідних напруг.

Відомі схеми, в яких вихідна напруга дорівнює інтегралу від різниці вхідних напруг. Такі схеми будуються на основі диференційного підсилювача, розглянутого в п. 4.5. Приклад такої схеми наведений на рис. 4.246. Легко показати, що для вихідної напруги цієї схеми справедливий вираз

$$u_{\rm BHX} = (1/RC) \int (u_{\rm BX\,2} - u_{\rm BX\,1}) dt \,. \tag{4.48}$$

Використовуючи розглянуті принципи, на основі ОП можна будувати і більш складні схеми інтеграторів.

Диференціюючий підсилювач (диференціатор). Для виконання операції диференціювання напруги джерела вхідного сигналу застосовують диференціюючий підсилювач (рис. 4.25*a*). У цій схемі практично вся напруга  $u_{\text{вх}}$  джерела вхідного сигналу прикладена до конденсатора *C*, оскільки  $U_{\text{вх i}} = U_{\text{вх н}} = 0$ . Тому струм, який протікає через конденсатор,

$$i_c = C(dU_{\rm BX} / dt). \tag{4.49}$$

Через те, що струму на вході ідеального ОП немає,  $i_c = i_R$  і



Рис. 4.25. Наведені:

*а* – схема диференціюючого підсилювача; *б* – схема диференціюючого підсилювача з обмеженням частотного діапазону

$$u_{\rm BHX} = i_R R = -RC(dU_{\rm BX}/dt), \qquad (4.50)$$

де *RC*-стала часу.

До аналогічного висновку можна прийти, якщо розглядати схему, як інвертуючий підсилювач, в коло зворотного зв'язку якого ввімкнена аперіодична *RC* –ланка. Передавальна функція такого пристрою може бути знайдена з використанням раніше одержаного виразу (4.6)

$$W_{\pi}(p) = Z_{33}(p) / Z(p) = R/(1/Cp) = RCp.$$
(4.51)

Передавальна функція (4.51) відповідає ідеальній диференціюючій ланці.

ЛАЧХ, яка відповідає одержаним виразам, у всьому діапазоні частот має постійний нахил + 20 дБ/дек (рис. 4.26 штрихова лінія). Якщо модуль передавальної функції (4.51) дорівнюватиме одиниці, то одержимо, що відповідна цьому випадку частота дорівнюватиме:

$$\omega_3 = 1/RC \tag{4.52}$$



Рис. 4.26. ЛАЧХ. диференціюючого підсилювача

У реальному ОП коефіцієнт підсилення  $K_0$  і верхня гранична частота  $f_{\rm B}$  мають декотрі кінцеві значення. Внаслідок цього частотна характеристика схеми (рис. 4.25*a*) відрізняється від характеристики ідеального диференціатора.

Одержимо передавальну функцію диференціатора за умови обмеженості коефіцієнта підсилення ОП значенням  $K_0$ . Для цього скористаємося загальним виразом для коефіцієнта передач підсилювача з ланкою НЗЗ:

$$W_{\rm g}(p) = W_{\rm BX}(p)W_{\rm O\Pi\,H33}(p) = -\frac{R}{R+1/(Cp)} \frac{K_0}{1+K_0/(Cp)/[R+1/(Cp)]} = \frac{RCp}{RCp/(K_0+1)+1} \cdot (4.53)$$

Одержану передавальну функцію можна уявити як добуток передавальної функції ідеальної диференціюючої ланки і передавальної функції аперіодичної ланки зі сталою часу  $T = RC/(K_0 + 1)$ . Отже, після частоти  $\omega_{3p} = (K_0 + 1)/RC$  на ЛАЧХ має з'явитися асимптота з нахилом – 20 дБ/дек, і сумарний нахил частотної характеристики диференціатора дорівнюватиме нулю. Після частоти  $\omega = \omega_{3p}$  коефіцієнт передачі диференціатора у розглядуваному випадку дорівнюватиме коефіцієнта підсилення початкового підсилювача (див. рис. 4.26).

Проте, на практиці одержати таку частотну характеристику, як правило, не вдається. Причиною цього є обмеженість власної смуги пропускання ОП і на частотній характеристиці у сфері високих частот з'являється ще одна асимптота з нахилом –  $20 \, \text{дБ/дек}$ , до того ж, як правило, частота спряження цієї асимптоти нижче частоти  $\omega_{3p}$ . Це звужує сферу робочих частот схеми (рис. 4.25*a*). Після появи асимптот з нахилом –  $20 \, \text{дБ/дек}$ , зумовлених скінченністю значень  $K_0$  і  $f_{\text{в}}$ , схема фактично перетворюється в інтегратор.

Слід зауважити, що схема диференціатора, наведена на рис. 4.25*a*, внаслідок специфіки своєї частотної характеристики, окрім корисної складової вхідного сигналу підсилює також високочастотні складові зовнішніх завад і власних шумів. Все це призводить до значної похибки вихідної напруги. Тому, з точки зору зменшення чутливості до зовнішніх

завад, верхню частоту робочого діапазону схеми слід зменшувати. Проте це, в свою чергу, зменшує точність роботи схеми.

Як приклад у табл.4.8 наведено значення похибки диференціювання залежно від співвідношення частоти  $\omega_{3p}$  до найвищої частоти вхідного сигналу  $\omega_{8}$ . Таким чином, частота  $\omega_{3p}$  обирається найнижчою за умови одержання припустимої точності схеми.

Для обмеження частотного діапазону схеми в неї вводять додаткові елементи  $R_{\kappa}$  і  $C_{\kappa}$  (рис. 4.25*б*). З урахуванням цих елементів передавальна функція диференціатора має вигляд:

$$W_{\mu}(p) = \frac{RCp}{(R_{\kappa}Cp+1)(RC_{\kappa}p+1)}$$

На практиці зазвичай обирають  $R_{\kappa}C = RC_{\kappa}$ . Тому на частотах  $\omega < 1/R_{\kappa}C$  схема диференціює вхідний сигнал. За подальшого збільшення частоти починається інтегрування вхідного сигналу. Це знижує чутливість схеми до дії зовнішніх завад.

Таблиця 4.8

Залежність похибки диференціювання від співвідношення частот зрізу і вхідного сигналу

| $\omega_{3p}/\omega_{B}$ | 10 | 3 | 1  |
|--------------------------|----|---|----|
| Похибка, %               | 1  | 5 | 50 |

За аналогією з інтегратором на основі схеми сумарного підсилювача можна побудувати і сумарний диференціатор (рис. 4.27). Для цієї схеми

 $C_1 du_{\rm bx1}/dt + C_2 du_{\rm bx2}/dt + C_3 du_{\rm bx3}/dt = -u_{\rm bux}/R \; . \label{eq:c1}$ 



Рис. 4.27. Схема сумарного диференціатора

Звідки

$$u_{\rm BHX} = -C_1 du_{\rm BX1}/dt - C_2 du_{\rm BX2}/dt - C_3 du_{\rm BX3}/dt .$$
 (4.54)

Якщо  $C_1 = C_2 = C_3 = C$ , то з (4.52) можна одержати

$$u_{\rm BMX} = -CR \, d \left( u_{\rm BX1} + u_{\rm BX1} + u_{\rm BX1} \right) / dt \,. \tag{4.55}$$

Отже, вихідна напруга схеми під час виконання умови  $C_1 = C_2 = C_3 = C$  дорівнює сумі інвертованої похідної від суми вхідних напруг.

Логарифмуючий і антилогарифмуючий (експоненціальний) підсилювачі. Логарифмуючим зветься підсилювач, вихідна напруга якого пропорційна логарифму його вхідній напрузі. Антилогарифмуючий (експоненціальний) підсилювач виконує зворотне перетворення напруги.

Логарифмуючий та антилогарифмуючий підсилювачі знаходять широке застосування, наприклад, за реалізації математичних операцій множення та ділення. Дійсно, щоб помножити два числа, достатньо скласти їх логарифми. Останнє просто виконати з використанням схем, наведених на рис. 4.19 та 4.21.

Для одержання логарифмічної характеристики у коло H33 ОП вмикають *p-n*-перехід. Це можуть бути діод або біполярний транзистор, ввімкнений за схемою зі спільною базою (рис.4.28).





Для схеми рис. 4.28а можна записати

 $u_{\text{BX}} / R = I_0 [\exp(u_{\Pi} / \varphi_T) - 1] \approx I_0 [\exp((u_{\Pi} / \varphi_T))],$ 

де  $\phi_T$  – температурний потенціал.

Вочевидь, що у цій схемі  $u_{\rm d} = u_{\rm вих}$ . Тоді вираз для вихідної напруги має вигляд

$$u_{\text{BHX}} = \varphi_T [\lg(u_{\text{BX}}/R) - \lg I_0].$$
(4.56)

Переходимо до десяткового логарифма відносно и<sub>вих</sub>

$$u_{\rm BHX} = k[\lg(u_{\rm BX} / R) - \lg I_0], \qquad (4.57)$$
де  $k = 2,3 \phi_T$ .

Для схеми рис. 4.286 за аналогією запишемо

 $u_{\rm BX} / R = I_{\rm K} = I_{\rm KE0} [\exp(u_{\rm EE} / \varphi_T) - 1],$ 

звідки

$$u_{\text{BHX}} = \varphi_T [\ln(u_{\text{BX}}/R) - \ln I_{\text{KE0}}].$$
(4.58)

Вочевидь, що вирази (4.56) та (4.58) аналогічні.

Використовуючи схеми (рис. 4.28*a*, *б*), слід пам'ятати, що за великих струмів діода або транзистора наведені вирази дають значну похибку, яка є наслідком дії власних активних опорів приладів. Тому максимальна вихідна напруга для наведених схем не має перевищувати приблизно 0,6 В. За потреби мати більші напруги вихідний сигнал схеми має бути підсилений.

Логарифмуючі підсилювачі формують на виході напругу тільки однієї полярності. Так, для схем (рис. 4.28) за позитивної вхідної напруги на виході схеми формують негативну напругу. Для одержання позитивної вихідної напруги діод у схемі рис. 4.26а потрібно ввімкнути у зворотному напрямку. При цьому, природно, зміниться і полярність вхідної напруги.

Аналогічний ефект у схемі рис. 4.286 можна одержати, якщо застосувати транзистор іншого типу провідності (*p-n-p*).

Для одержання антилогарифмуючого (експоненціального) підсилювача у розглянутих вище схемах напівпровідниковий прилад і резистор потрібно поміняти місцями (рис. 4.29*a*, *б*).



**Рис. 4.29. Наведені схеми:** *а, б* – антилогарифмічного (експоненціального) підсилювача

Зробивши аналогічні перетворення для схеми рис. 4.29*a*, можна записати

$$u_{\rm BHX} = -RI_0 \exp\left(u_{\rm BX} / \varphi_T\right). \tag{4.59}$$

Для схеми з транзистором у виразі (4.59) струм  $I_0$  потрібно замінити на  $I_{\text{KE}0}$ .

Зміна полярності вихідної напруги здійснюється в схемах рис. 4.29 таким самим чином , що і в логарифмічних підсилювачах.

Слід відзначити, що через те, що параметри напівпровідникових приладів віл температури навколишнього середовиша. залежать застосування розглянутим схемам без лолаткових засобів термокомпенсації буде властива велика похибка. Тому реальні схеми антилогарифмуючих пілсилювачів логарифмуючих та склалніше розглянутих.

На основі логарифмуючих та антилогарифмуючих підсилювачів можна побудувати так звані логарифмуючі перемножувачі, за допомогою яких здійснюєься математична операція множення двох сигналів. У них вихідне значення пропорційно добутку двох вхідних незалежних величин.

Якщо вхідні напруги прологарифмувати за допомогою логарифмуючих підсилювачів (ОП *DA1*, *DA2* на рис. 4.30), підсумувати логарифми (ОП *DA3*), а потім знайти антилогарифм цього підсумку, то вихідний сигнал дорівнюватиме добутку вхідних значень сигналів:  $U_{\text{вих}} = KU_1U_2$ .



Рис. 4.30. Схема логарифмічного перемножувача двох напруг

Похибка подібних кіл перетворення електричних сигналів залежать від характеристик *p-n*-переходів і при відповідному підборі транзисторів або діодів не перевищує 0,2...1%. Температурний дрейф похибки перемножування може бути одержаним меншим 0,01%/*град*. При перемножуванні повільно змінних сигналів паралельно з нелінійним елементом у колі зворотного зв'язку зазвичай вмикають конденсатори, які знижують коефіцієнт підсилення за змінним струмом і тим самим підвищують завадостійкість системи.

Перемножувачі цього типу можуть перемножувати напруги U<sub>1</sub> і U<sub>2</sub> тільки однієї полярності.

Недоліком логарифмічних перемножувачів є те, що смуга пропускання пропорційна величині сигналів. Так, наприклад, за  $U_{\rm BX} \approx 10B$  вона біля  $100 \kappa \Gamma u$ , а за  $U_{\rm BX} = 0.1B$  — близько  $1 \kappa \Gamma u$ . Це пов'язано зі зменшенням глибини зворотного зв'язку за малих рівнів вхідного сигналу.

Якщо після одного з перетворювачів, який виконує операцію логарифмування, ввімкнути підсилювач з одиничним коефіцієнтом підсилення і інвертуючим вхідний сигнал, то система здійснюватиме поділ однієї величини на іншу, тому що логарифми відповідних напруг віднімаються.

На основі логарифмуючих кіл можна виконувати перетворювачі, за допомогою яких добуваються алгебраїчні корені. Так, якщо вхідний сигнал прологарифмувати, зменшити у два рази, а потім подати на вхід антилогарифмуючого перетворювача, то одержимо пристрій, який дозволяє виконувати операцію  $U_{\text{вих}} = \kappa \sqrt{U_{\text{вх}}}$  Аналогічно виконуються пристрої для добування коренів більш високих ступенів або піднесення у будь-який ступінь, причому у цих перемножувачів немає обмежень (крім точнісних) на кількість вхідних сигналів.

Приклад 4.9. Для схеми рис. 4.19 маємо  $R_1 = R$ ;  $R_2 = 2R$ ;  $R_3 = 4R$ ;  $R_{33} = 10R$ ;  $U_{BX1} = 0.5B$ ;  $U_{BX2} = -1.5B$ ;  $U_{BX3} = 0.4B$ . Визначити  $U_{BHX}$ .

Розв'язання. Згідно з виразом (4.32) маємо

 $U_{\rm BHX} = -0.5(10/1) - (-1.5) \cdot 10/2 - 0.4(10/4) = 1.5 B.$ 

**Приклад 4.10.** Знайти залежність вихідної напруги суматора на ОП (рис. 4.19) від вхідної напруги, якщо  $R_1 = R$ ;  $R_2 = 0.5R$ ;  $R_3 = 2R$ ;  $R_{\text{кор}} = 0.22R$ ;  $R_{33} = R$ ;  $R_{\mu} = 10R$ .

Розв'я зання. 1. Вихідна напруга

$$\begin{split} U_{\rm BHX} &\approx -I_{33}R_{33} = -R_{33} \bigg( \frac{U_{\rm BX1}}{R_1} + \frac{U_{\rm BX2}}{R_2} + \frac{U_{\rm BX3}}{R_3} \bigg) = \\ &= -R \bigg( \frac{U_{\rm BX1}}{R} + \frac{U_{\rm BX2}}{0.5R} + \frac{U_{\rm BX3}}{2R} \bigg) = - \big[ U_{\rm BX1} + 2U_{\rm BX2} + 0.5U_{\rm BX3} \big]. \end{split}$$

2. Опір резистора  $R_{\text{кор}}$ , ввімкненого для зменшення дрейфу струму, обирають з умови  $R_{\text{кор}} = R_1 ||R_2||R_3||R_{33}$  (за  $R_{\text{вн}1} = R_{\text{вн}2} = R_{\text{вн}3} = 0$ ).

**Приклад 4.11**. Для схеми з прикладу 4.9 знайти вихідну напругу у випадку  $u_{\text{вх1}} = -0.7 B$ ;  $u_{\text{вх2}} = 1.5 \sin \omega t$ ;  $u_{\text{вх3}} = 0.6 - 0.2 \sin \omega t$ .

Розв'язання.

$$u_{\text{BHX}} = -(-0,7) \cdot 10/1 - (1,5\sin\omega t) \cdot 10/2 - (0,6-0,2\sin\omega t) \cdot 10/4 = -(-0,7) \cdot 10/4 - (-0,7) \cdot 10/4 - (-0$$

 $= 7 - 75\sin \omega t - 15 + 05\sin \omega t = 55 - 7\sin \omega t .$ 

**Приклад 4.12.** Розробити схему підсилювача, який реалізує на виході вираз виду  $U_{\text{вих}} = 10U_{\text{вх1}} + U_{\text{вх2}} - 4U_{\text{вх3}} - 2U_{\text{вх4}}$ .

Розв'я з ання. 1. У схемі, яка реалізує наведений вираз, сигнали  $U_{\text{вх}1}$  та  $U_{\text{вх}2}$  мають подаватися на неінвертувальні входи, а  $U_{\text{вх}3}$  та  $U_{\text{вх}4}$  – на інвертувальні входи підсилювача (рис 4.20б).

2. Припустимо, що опір R<sub>33</sub> = R' = 100 кОм. Тоді:

 $R'/R_1 = 10$ , Звідки  $R_1 = 10 \kappa O_M$ ;

 $R'/R_2 = 1$ , ЗВІ́ДКИ  $R_2 = 100 \kappa O_M$ ;

 $R_{33} / R_3 = 4$ , ЗВідки  $R_3 = 25 \kappa O_M$ ;

 $R_{33} / R_4 = 2$ , Звідки  $R_4 = 50 \kappa O_M$ .

3. Перевіримо умову (4.35)

 $K_{\rm H} = R_{33}/R_1 + R_{33}/R_2 = 11$ ,  $K_i = R'/R_3 + R'/R_4 = 6$ .

Перевірка показала, що  $K_i < K_{\mu}$ . Отже, для забезпечення працездатності схеми її потрібно збалансувати.

4. Визначимо різницю коефіцієнтів підсилення за входами схеми.  $K_{\rm H} - K_{\rm i} = 5$ . Отже за інвертуючим входом потрібно додати коло, яке забезпечує додатковий коефіцієнт передачі, що дорівнює 5. Тоді  $R_{33}/R_{\rm дод} = 5$ ;  $R_{\rm дод} = 20 \kappa O_M$ .

Після введення між інвертуючим входом і спільною шиною додаткового резистора *R*<sub>дод</sub> умова балансу буде виконана і вихідна напруга підсилювача визначатиметься заданим виразом.

**Приклад 4.13**. Як потрібно змінити схему ввімкнення суматора на ОП (рис. 4.19), щоб  $u_{\text{вкx}}(t)$  і  $u_{\text{вих}}(t)$  виявилися синфазними.

Розв'я з ання. 1. Протифазність вихідного та вхідного сигналів у схемі рис. 4.19 викликана тим, що вхідні сигнали подаються на інвертуючий вхід ОП. Для синфазності напруг треба застосувати схему рис. 4.21.

2. Параметри елементів схеми мають задовольняти двом умовам. Перша умова – збереження попередніх (див. приклад 4.10) масштабних коефіцієнтів за входами

Це випливає з рівняння для міжвузлової напруги і дає за (R' = R)  $R_{33} / R'' = 4,5$ .

3. Друга умова – баланс ОП за входами у стані спокою:

$$\frac{1/R_1 + 1/R_2 + 1/R_3 + 1/R' = 1/R'' + 1/R_{33}}{1/R + 1/0.5R + 1/2R + 1/R' = 1/R'' + 1/R_{33}},$$

що дає  $4,5/R = 1/R'' + 1/R_{33}$ .

4. З цих двох умов одержуємо R'' = 0,27R та  $R_{33} = 1,22R$ .

**Приклад 4.14.** Визначити робочий діапазон частот для інтегратора рис. 4.22а за умови *R* = 1*кОм*; *C* = 0,33 *мкФ*; *DA* – К140УД17.

Розв'язання. 1. Згіднозтабл. 4.3 для заданого типу ОП маємо:  $K_0$  = 200000;  $T_{\rm OII}$  = 7,96  $\cdot 10^{-3}\,c$  .

2. Частота одиничного підсилення дорівнює

$$\omega_3 = 1/RC = 1/(1 \cdot 10^3 \cdot 0.33 \cdot 10^{-6}) = 3 \cdot 10^3;$$

$$f_3 = \omega_3 / 2\pi = 177,5 \, \Gamma \mu$$
.

3. Нижня частота робочого діапазону частот

$$\omega_{\rm 3p} = \frac{1}{Rc(K_0 + 1)} = \frac{1}{1 \cdot 10^3 \cdot 0.33 \cdot 10^{-6} (200000 + 1)} = 0.015 ,$$
$$f_{\rm 3p} = 2.4 \cdot 10^{-3} \ \Gamma y .$$

4. Верхня частота робочого діапазону частот

$$\begin{split} \omega' &= (K_0 + 1)/T_{\rm OII} = (2000\ 000 + 1)/7, 96\cdot 10^{-3} = 2,51\cdot 10^{-7}\,; \\ f' &= 4,0\ M\Gamma\psi \;. \end{split}$$

**Приклад 4.15.** Визначити максимально допустимий час інтегрування інтегратора, виконаного на основі ОП типу К140УД8 за відсутності та наявності зовнішніх кіл компенсації:  $R = 51 \kappa OM$ ;  $C = 1.M \kappa \Phi$ ;  $U_{\text{пом max}} = 0,2B$ .

Розв'я зання. 1. Згідно з (4.46) *t*<sub>інгдоп</sub>для випадку відсутності кіл зовнішньої корекції дорівнює

$$t_{\rm iht\,max} = \frac{0.2 - 70 \cdot 10^{-6}}{1/10^{-6} \left(70 \cdot 10^{-6} / 51 \cdot 10^3 + 1.1 \cdot 10^{-9} + 0.2 \cdot 10^{-9}\right)} = 74.81c.$$

2. За компенсації тільки напруги U<sub>зм</sub>, що може бути зроблено з використанням, наприклад, схеми рис. 4.17а, одержимо

$$t_{\rm iht\,max} = \frac{U_{\rm HOM\,max} - U_{\rm 3M}}{(1/C)(I_{\rm BX} + \Delta I_{\rm BX})} = \frac{0.2 - 70 \cdot 10^{-6}}{(1/1 \cdot 10^{-6})(1.1 \cdot 10^{-9} + 0.2 \cdot 10^{-9})} = 153.8 \, c \, .$$

3. За компенсації тільки струму *I*<sub>вх</sub>, що може бути зроблено підмиканням між неінвертувальним входом ОП і спільною шиною коригуючого резистора *R*<sub>кор</sub> (див. рис. 4.16), одержимо

$$t_{\rm int\ max} = \frac{U_{\rm non\ max} - U_{\rm 3M}}{(1/C)(U_{\rm 3M}/R + \Delta I_{\rm BX})} = \frac{0.2 - 70 \cdot 10^{-6}}{(1/1 \cdot 10^{-6})(70 \cdot 10^{-6}/51 \cdot 10^{3} + 0.2 \cdot 10^{-9})} = 127,1\ c.$$

4. За компенсації як U<sub>зм</sub>, так і I<sub>вх</sub> одержимо

$$t_{\rm iht \ max} = \frac{U_{\rm nom\,max} - U_{\rm 3M}}{\Delta I_{\rm BX} / C} = \frac{0.2 - 70 \cdot 10^{-6}}{0.2 \cdot 10^{-9} / 1 \cdot 10^{-6}} = 999.7 c$$

Наведені розрахунки показали, що використання зовнішніх кіл компенсації дозволяє або за заданого часу інтегрування значно підвищити

його точність, або за заданої похибки збільшити допустимий час інтегрування.

**Приклад 4.16.** Визначити параметри інтегратора (рис. 4.24*a*) за таких умов: DA – К140УД24;  $U_{\text{вх1}} = 0,2B$ ;  $U_{\text{вх2}} = -0,3B$ ;  $U_{\text{вх3}} = 0,05B$ ;  $U_{\text{вих max}} = 10B$ ;  $t_{\text{інн}} = 10c$ .

Розв'язання. Згідноз (4.47) маємо

$$U_{\rm BMX\,max} = -\frac{(U_{\rm BX1} + U_{\rm BX2} + U_{\rm BX3})t_{\rm ihh}}{RC}$$

або

$$RC = -\frac{\left(U_{\text{BX1}} + U_{\text{BX2}} + U_{\text{BX3}}\right)t_{\text{iHT}}}{U_{\text{BHX max}}} = -\frac{\left(0, 2 - 0, 3 + 0, 05\right) \cdot 10}{10} = 0,05 c.$$

2. Припускаючи, що R = 10 кОм, знайдемо

 $C = RC / R = 0.05 / 10^4 = 5 \cdot 10^{-6} \Phi.$ 

3. За умови компенсації тільки складової *I*<sub>вх</sub> похибка інтегрування становить

$$\begin{split} U_{\rm nom} &= U_{\rm 3M} + \left( U_{\rm 3M} \, / \, RC \right) t_{\rm iHH} + \left( \Delta I_{\rm BX} \, / \, C \right) t_{\rm iHH} = \\ &= 5 \cdot 10^{-6} + \left( 5 \cdot 10^{-6} \, / \, 0, 05 \right) \cdot 10 + \left( 1 \cdot 10^{-12} \, / \, 5 \cdot 10^{-6} \right) \cdot 10 \approx 1 \cdot 10^{-3} \, B \; , \end{split}$$

тобто похибка інтегрування становить 0,01%.

**Приклад 4.17.** Диференціатор (рис. 4.25*a*) має такі параметри:  $R = 10 \kappa O_M$ ;  $C = 1.5 M \kappa \Phi$ ;  $DA - K1426 \lambda Д1$ . Визначити робочий діапазон частот схеми.

Р о з в'я з а н н я. 1. Кінцеве значення власного коефіцієнта підсилення ОП призводить згідно з (4.53) до обмеження верхньої робочої частоти диференціатора

$$\omega_{\rm B} = (K_0 + 1)/RC = (6 \cdot 10^4 + 1)/(10 \cdot 10^3 \cdot 1.5 \cdot 10^{-6}) = 4 \cdot 10^6 \ pa\partial/c;$$
  
$$f_{\rm B} = \omega_{\rm B}/2\pi = 636.6 \,\kappa \Gamma u.$$

2. Для визначення частоти, з якої починається вплив обмеженості власної смуги пропускання ОП, прирівняємо модулі передавальних функцій ідеальної диференціюючої ланки і ОП

$$|W_{\text{OII}}(j\omega)| = K_0 / \sqrt{1 + (T_{\text{OII}}\omega)^2}$$
 (див. приклад 3.1),  
 $|W_{\pi}(j\omega)| = RC\omega$ .

Тоді

$$K_0 / \sqrt{1 + (T_{\rm O\Pi} \omega_{\rm 3p})^2} = RC\omega_{\rm 3p}$$

Розв'язуючи одержаний вираз відносно ω<sub>зр</sub>, знайдемо

 $ω_{3p} = 50130 \, pa\partial/c \, a f_{3p} = 7979 \, \Gamma u$ .

**Приклад 4.18.** На вході сумарного диференціатора (рис. 4.27) діють напруги:  $u_{\text{вх1}} = 0,002 \sin \omega t$ ;  $U_{\text{вх2}} = 3B$ ;  $u_{\text{вх3}} = 0,01t B$ . Визначити значення вихідної напруги за умови:  $C_1 = C_2 = C_3 = 0,1 \text{ мк} \Phi$ ; R = 68 кOm;  $\omega = 10\pi$ .

Розв'я зання. Згідноз (4.55) маємо

$$u_{\rm BHX} = -\frac{1}{RC} \frac{d}{dt} \left( u_{\rm BX1} + U_{\rm BX2} + u_{\rm BX3} \right) =$$
$$= -\frac{1}{68 \cdot 10^3 \cdot 0.1 \cdot 10^{-6}} \left( 0.002 \,\omega \cos \omega t + 0 + 0.01 \right) = -1.47 - 9.23 \cos 10\pi t \, .$$

**Приклад 4.19.** Розробити логарифмічний підсилювач (рис. 4.28*a*), вхідна напруга якого змінюється від 0 до +10B. Максимальний струм діода, за якого впливом його власного опору можна знехтувати, дорівнює 0,5 *мA*;  $I_0 = 1 m \kappa A$ .

Розв'я зання. 1. Опір резистора *к* визначимо з умови

$$U_{\rm BX\,max} / R = I_{\rm Д\,max};$$
  
$$R = U_{\rm BX\,max} / I_{\rm Д\,max} = 10 / 0.5 = 20 \, \kappa O M.$$

2. Максимальна вхідна напруга схеми згідно з (4.56) дорівнює

$$u_{\text{BUX}} \approx \varphi_T \left( \ln \frac{u_{\text{BX}}}{R} - \ln I_0 \right).$$

За кімнатної температури  $\phi_T = 26 MB$ , тоді

$$U_{\rm BHX\,max} = 26 \cdot 10^{-3} \left( \ln \frac{10}{2 \cdot 10^4} - \ln 10^{-6} \right) = 0.161 B.$$

**Приклад 4.20.** Для експоненціального підсилювача (рис. 4.29*a*) знайти вихідну напругу за умови:  $I_0 = 10^{-6} A$ ;  $R = 20 \ \kappa OM$ ;  $U_{\rm BX} = 0,161 B$ .

Розв'язання. Згіднозвиразом (4.59) одержимо

$$U_{\rm BMX} = -RI_0 \exp\left(U_{\rm BX} / \varphi_T\right).$$

Приймаючи  $\varphi_T = 26 \cdot 10^{-3} B$ , знайдемо

 $U_{\text{BHX}} = -2 \cdot 10^4 \cdot 10^{-6} \exp(0.161/26 \cdot 10^{-3}) = 9.78 B$ .

### 4.7. Пристрої порівняння аналогових сигналів

Пристрій порівняння аналогових сигналів (компаратор) виконує функцію порівняння або двох вхідних сигналів між собою, або одного вхідного сигналу з деяким заданим еталонним (опорним) рівнем. При цьому на виході формуються тільки два значення вихідного сигналу: якщо один із сигналів більший другого, то вихідний сигнал дорівнює  $U_{\rm B}^{(0)}$ .

Треба зазначити, що в загальному випадку напруги U<sub>в</sub>, U<sub>н</sub> можуть відрізнятися як за величиною, так і за знаком. Проте на практиці найбільшого поширення одержали пристрої, які формують на виході або напруги протилежної полярності за практично рівних абсолютних значень, або напруги однієї полярності. Перший випадок характерний для використання як схеми порівняння операційного підсилювача (ОП), другий – за використання спеціалізованих інтегральних схем. У другому випадку вихідні напруги компаратора узгоджені за величиною і полярністю зі сигналами, які використовуються у цифровій техніці. Тому можна сказати, що вхідний сигнал компаратора має аналоговий характер, а вихідний – цифровий. Внаслідок цього компаратори часто виконують роль елементів зв'язку між аналоговими і цифровими пристроями, тобто виконують роль простіших аналогоцифрових перетворювачів.

Як правило, безпосередньо під компаратором розуміють спеціалізований пристрій. Під час використання як схеми порівняння ОП кажуть про компараторний режим його роботи. Слід зазначити, що для створення такого режиму роботи ОП зазвичай охоплюють колом зворотного зв'язку, тоді як у спеціалізованому компараторі такий зв'язок не потрібен.

# 4.7.1. Робота операційного підсилювача за великих амплітуд вхідного сигналу

Раніше під час розгляду електронних пристроїв, виконаних на ОП, ми припускали, що за всіх змін вхідної напруги вихідна напруга не досягала свого максимально можливого рівня. Розглянемо випадок, коли ця умова не виконується, на прикладі інвертувального підсилювача (рис. 4.31*a*). У цій схемі еталонний рівень напруги, з яким зрівнюється вхідний сигнал, дорівнює нулю.



Рис. 4.31. Наведені:

а – схема визначення проходження напруги через нуль (нуль-детектор),
 б – передавальна характеристика, в – часові діаграми вхідної і вихідної напруг схеми

Припустимо, що ОП має деякий коефіцієнт підсилення *к*, який відрізняється від нескінченності, і на вхід підсилювача подана змінна напруга  $u_{\text{вх}} = U_m \sin \omega t$ , причому амплітуда  $U_m$  сигналу більша максимального значення вхідного сигналу, який забезпечує роботу ОП без обмеження вихідної напруги, тобто  $|U_m| > |U_{\text{вх max}}| > |U_{\text{вих max}}|/K$  (див. рис. 4.316). Часові діаграми, які пояснюють роботу підсилювача, наведені на рис. 4.31*в*.

Вочевидь, що доки, поки вхідна напруга відповідатиме умові  $|U_m \sin \omega t| < |U_{\text{вих max}}|/K$ , вихідна напруга  $u_{\text{вих}} = KU_m \sin \omega t$ . На інтервалах, коли вхідний сигнал перевищить значення  $|U_{\text{вих max}}|/K$ , вихідний сигнал ОП залишатиметься постійним і дорівнюватиме  $|U_{\text{вих max}}| = U_{\text{вих max}}$ .

З рис. 4.31*в* не важко помітити, що більше за абсолютним значенням *U<sub>m</sub>*, то меншу частину періоду зберігатиметься пропорційність між вхідною та вихідною напругами і довше вихідна напруга ОП дорівнюватиме своєму максимуму.

Під час розгляду процесів у схемі припустимо, що оп ідеальний (виключаючи припущення про нескінченність коефіцієнта підсилення); максимально та мінімально можливі вихідні напруги оп рівні  $\left( -U_{\text{вих max}} \right) = U_{\text{вих max}}$ ; амплітуда вхідного сигналу  $U_m >> U_{\text{вих max}} / K$ .

Оскільки  $U_m >> U_{\text{вих max}}/K$ , то можна вважати, що зміна вхідної напруги на інтервалі  $t_2 \dots t_3$  лінійна. Швидкість цієї зміни в момент t = T/2

$$\left. \frac{du_{\text{BX}}}{dt} \right|_{t=T/2} = U_m \omega \cos \omega t \Big|_{t=T/2} = -\omega U_m = \cos t \; .$$

Використовуючи одержаний вираз для визначення тривалості інтервалу зміни вихідної напруги від -*U*<sub>вих max</sub> до +*U*<sub>вих max</sub>, одержимо

$$\Delta t = t_3 - t_2 = 2 \left| U_{\text{BMX max}} \right| / (KU_m \omega). \tag{4.60}$$

Вочевидь, що для зміни вихідної напруги від  $+U_{\text{вих max}}$  до  $-U_{\text{вих max}}$  до  $-U_{\text{вих max}}$  витрачається такий самий час. Таким чином, на виході ОП формується напруга, яка за формою наближається до прямокутної.

Для схеми, яка розглядається, можна однозначно сказати, що якщо вихідна напруга  $U_{\text{вих}} = +U_{\text{вих max}}$ , то вхідна напруга менша або дорівнює  $-U_{\text{вих max}}/K$ , а якщо  $U_{\text{вих}} = -U_{\text{вих max}}$ , то вхідна напруга більша або дорівнює  $U_{\text{вих max}}/K$ . Отже, схему (рис. 4.31*a*) можна розглядати як електронний пристрій, який дозволяє контролювати величину і полярність вхідної напруги. Слід відзначити, що якщо вхідний сигнал знаходиться в діапазоні  $-U_{\text{вих max}}/K < U_{\text{вх}} < +U_{\text{вих max}}/K$ , то відповідно до наведеного на початку розділу визначенням компаратора вихідний сигнал ОП не може бути класифікований. Отже, цей діапазон вхідної напруги є невизначеним (неідентифікованим). Наявність неідентифікованого діапазону зміни вхідної напруги фактично призводить до похибки визначення його рівня. Абсолютна величина цієї похибки за умови  $U_{\text{вих max}} = |-U_{\text{вих max}}|$  визначається значенням

$$\Delta = \left| U_{\text{BHX max}} \right| / K \,. \tag{4.61}$$

Для зменшення похибки визначення вхідної напруги потрібно зменшувати інтервал неідентифікованих вхідних напруг, що досягається, якщо часовий інтервал  $t_2...t_3$  прямує до нуля. При цьому на виході оп формуватиметься ідеальна прямокутна напруга. Умова  $\Delta t \rightarrow 0$  виконується, якщо згідно з (4.60) зменшувати розмах вихідної напруги  $U_{\text{вих mах}}$  або збільшувати добуток  $KU_m \omega$ . Амплітуда вхідної напруги  $U_m$  і її частота  $\omega \epsilon$ , як правило, величинами заданими. Збільшення частоти сигналу хоча і призводить до зменшення тривалості  $\Delta t$ , проте не зменшує його відносної тривалості, тому що

$$\Delta t/T = 2 U_{\text{BUX max}} / (U_m \omega KT) = U_{\text{BUX max}} / (\pi U_m K).$$

Таким чином, відносна тривалість  $\Delta t/T$  не залежить від величини  $\omega$ . Тому реально зменшити тривалість інтервалу  $t_2...t_3$  можна тільки шляхом або зменшення  $U_{\text{вих max}}$ , або збільшення K.

Для одержання  $\Delta t = 0$  шляхом зменшення  $U_{\text{вих max}}$  потрібно, щоб  $U_{\text{вих max}} = 0$ , але при цьому просто втрачає сенс використання подібних схем, бо зникає можливість використання результатів їх роботи. Тому вихідні рівні напруг  $U_{\text{в}}, U_{\text{н}}$  також, як правило, задані. У такому випадку єдина можливість зменшення інтервалу  $\Delta t$  є збільшення коефіцієнта підсилення ОП, що може бути досягнуто введенням кола позитивного зворотного зв'язку (ПЗЗ)

$$K_{\Pi 33} = K/(1-K\beta),$$

тобто із збільшенням β коефіцієнт К<sub>пзз</sub> також збільшується і за

$$\beta = 1/K \tag{4.62}$$

коефіцієнт підсилення ОП дорівнюватиме нескінченності, тобто (теоретично) це відповідатиме миттєвій зміні напруги на виході схеми рис. 4.31*a* від +*U*<sub>вих max</sub> до -*U*<sub>вих max</sub> і навпаки.

Схема рис. 4.31*a* за виконання умови (4.61) часто носить назву детектора нуля сигналу (нуль-детектор), або схеми визначення проходження напруги через нуль.

Розглянутий випадок є ідеальним, тому що умову (4.62) внаслідок розкиду параметрів і нестабільності характеристик ОП на практиці важко виконати. Це призводить до появи похибки визначення нульового рівня вхідного сигналу.

**Приклад 4.21.** Визначити параметри вихідної напруги схеми рис. 4.31*a* за використання оп типу К140УД17 і двох значень вхідної напруги  $u_{\text{вх1}} = 10^{-2} \sin \omega t$ ;  $u_{\text{вх2}} = 10^{-4} \sin \omega t$ ,  $\omega = 1000\pi$ .

Розв'я зання. 1. Часові діаграми вхідної і вихідної напруг схеми відповідають рис. 4.31*в*.

2. Визначимо період вхідної напруги.

 $T_{\rm BX} = 2\pi/\omega = 2\pi/(1000\pi) = 2 \cdot 10^{-3} c$ .

3. Знаходимо розмах вихідної напруги. У довідкових даних для заданого типу ОП знаходимо  $|U_{\text{вих}}| = 15 B \ (E_{\text{K}} = \pm 18 B).$ 

4. Визначимо тривалість інтервалу  $t_2...t_3$  для  $u_{\text{вх1}}$ 

$$\frac{du_{\text{BHX}}}{dt} = \omega U_m = 1000p \cdot 0,01 = 10p;$$
  
$$\Lambda t = t_3 - t_2 = 2|U_{\text{BHX}\max}|/(KU_m\omega) =$$

 $2.15/(1.5.10^5 \cdot 0.01.1000\pi) = 6.36.10^{-6} c;$ 

 $\Delta t / T = 6,36 \cdot 10^{-6} / 2 \cdot 10^{-3} = 3,18 \cdot 10^{-3} = 0,318 \% .$ 

5. Визначимо тривалість Δt для u<sub>вх2</sub>

$$\Delta t = 2 \cdot 15 / (1.5 \cdot 10^5 \cdot 10^{-4} \cdot 1000 \pi) = 6.36 \cdot 10^{-4} c;$$

 $\Delta t/T = 3.18 \cdot 10^{-1} = 31.8 \% .$ 

### 4.7.2. Однопороговий пристрій порівняння

Спрацьовування схеми (рис. 4.31а) відбувається у момент рівності нулю напруги між інвертувальним і неінвертувальним входами ОП. Використовуючи цю властивість схеми, можна легко побудувати на її основі пристрій порівняння вхідної напруги з деяким заданим еталонним рівнем напруги. Для цього достатньо неінвертувальний вхід ОП (див. рис. 4.31а) під'єднати до спільної шини пристрою через джерело ЕРС, абсолютна величина якого і знак відповідають потрібному еталонному рівню порівняння (рис. 4.32а). У такому випадку за ідеальності оп  $(R_{\rm BX} \rightarrow \infty)$  напруга між інвертувальним і неінвертувальним входами досягне нульового рівня, коли рівень і полярність вхідної напруги ивх дорівнюватимуть параметрам еталонного джерела Eer. На рис. 4.326, в показані передавальні характеристики схем порівняння для випадків  $E_{ex} > 0$  $E_{er} < 0$ відповідно. Напругу Еет називають порогом i спрацьовування пристрою порівняння.



### Рис. 4.32. Наведені:

а – схема однопорогового пристрія порівняння (з джерелом еталонної напруги),
 б, є – передавальні характеристики схем порівняння; г – повна схема однопорогового пристрія порівняння двох напруг

Якщо у схемі рис. 4.32*а* замість джерела еталонної напруги використати другу вхідну напругу, ОП перетвориться в схему порівняння двох напруг. Нехтуючи похибкою, яка зумовлена наявністю діапазону неідентифікованої вхідної напруги, можна сказати, що перемикання підсилювача відбуватиметься в момент рівності вхідних напруг як за абсолютним значенням, так і за знаком. Схема такого пристрою і часові діаграми, які пояснюють його роботу, наведені на рис. 4.33.



#### Рис. 4.33. Наведені:

 а – схема порівняння двох вхідних напруг, б – часові діаграми, які пояснюють роботу схеми порівняння

Для підмикання двох або більше вхідних напруг може бути використаний і один, наприклад, інвертувальний вхід ОП (рис. 4.34). У такому випадку перемикання ОП також відбуватиметься в момент рівності нулю напруги між його входами. У загальному вигляді вираз, який характеризує цю умову, є

$$U_{i} = \frac{1}{1/R_{1} + 1/R_{2} + \dots + 1/R_{n}} \sum_{q=0}^{q=n} U_{q}/R_{q} = U_{er}, \qquad (4.63)$$

де  $U_q$  – напруга q-го джерела вхідної напруги;  $R_q$  – вихідний опір q-го джерела вхідної напруги; n – кількість вхідних напруг.



Рис. 4.34. Наведені:

*a* – схема порівняння з підмиканням двох або більше вхідних напруг до інвертувального вхіду ОП, *б* – часові діаграми які, пояснюють роботу схеми порівняння

З виразу (4.63) випливає, що для спрацьовування схеми порівняння у випадку  $U_{er} = 0$  джерела вхідної напруги повинні мати різну полярність.

На рис. 4.35*а* наведено окремий випадок схеми рис. 4.34*а* для n = 2. Вочевидь, що за виконання умови

$$R_{\rm BH1} + R_{\rm BX1} = R_{\rm BH2} + R_{\rm BX2} \,, \tag{4.64}$$

вихідна напруга схеми змінюється в момент, коли вхідні напруги рівні за абсолютним значенням  $u_{\text{вх1}}(t) = |u_{\text{вх2}}(t)|$ , але протилежні за знаком. Часові діаграми, які пояснюють роботу схеми порівняння, наведені на рис. 4.356.



Рис. 4.35. Наведені:

*a* – схема порівняння для числа вхідних напруг *n* = 2, *б* – часові діаграми, які пояснюють роботу схеми порівняння

Якщо умова (4.64) не виконується, то перемикання схеми відбувається в момент виконання умови

$$e_{\rm BX1}(R_{\rm BH2} + R_{\rm BX2}) = e_{\rm BX2}(R_{\rm BH1} + R_{\rm BX1}), \tag{4.65}$$

де  $e_{\text{вх1}}$  і  $e_{\text{вх2}}$  – значення вхідних ЕРС.

Дуже часто як опорний (еталонний) сигнал використовують незмінну за величиною напругу позитивної або негативної полярності. Розглянемо схеми компараторів, у яких використовуються ОП з кінцевим коефіцієнтом підсилення і незмінною опорною напругою.

Для порівняння різнополярних напруг на вході використовують одновходовий компаратор (рис. 4.36*a*), в якому опорний сигнал і той, який досліджується, надходять до інвертувального входу оп. В інтервалі часу 0...*t*<sub>1</sub> (рис. 4.36*b*) виконується нерівність  $|u_{\rm I}| < |U_0|$ , тому  $u_{\rm EX} > 0$  і напруга на виході компаратора  $uU_{\rm BHX} = -U_{\rm BHX \ max} \approx E_{\rm K}^-$  (напруга на інвертувальному вході оп і на його виході різнополярні). У момент часу *t*<sub>1</sub> вхідний сигнал досягає порогового значення

$$u_{\rm II} = U_{\rm BX \ nop} = U_0 R_1 / R_2$$
,

а після цього (за  $t > t_1$ ) перевищує його за абсолютним значенням.

374

Це відповідає наявності негативного потенціалу на інвертувальному вході ОП  $(u_{nx} < 0)$ , що супроводжується перемиканням компаратора в інший стан, в якому  $+U_{\mu\mu\nu} = E_{K}^{+}$ . Моментові часу, коли виконується рівність  $u_{\pi} = U_{\text{вх пор}}$ , відповідає нестійкий лінійний режим підсилювача передавальної компаратора. При цьому нахил характеристики визначається власним коефіцієнтом підсилення к (для ідеального оп  $K \to \infty$ ). Тому відсутність в ОП негативного зворотного зв'язку сприяє підвищенню швидкості перемикання компаратора.



Рис. 4.36. Наведені:

*а* – схема одновходового компаратора; *в* – схема двовходового компаратора; *б*, *г* – часові діаграми роботи та передавальні характеристики компараторів

У двовходовому компараторі (рис. 4.36*в*), сигнали, які порівнюють, надходять до обох входів оп. Тому стан виходу компаратора (полярність вихідної напруги) визначається більш великою за рівнем напругою одного з входів, що відображено передавальною характеристикою компаратора (рис. 4.36*г*). За рівності вхідних напруг (момент часу  $t_1$ ) вихідна напруга компаратора дорівнює нулю аналогічно роботі інтегрального оп. Рівень вхідної напруги компаратора обмежується припустимою синфазною напругою оп.

**Приклад 4.22.** Використовуючи ОП типу К140УД1А, розрахувати схему порівняння з порогом спрацьовування 0,1*B*. Похибка спрацьовування не має перевищувати 0,1%.

Розв'я зання. 1. Для реалізації вхідних умов використовуємо схему рис. 4.32*a*.

2. ОП ТИПУ К140УД1А має такі параметри:  $E_{\rm K} = \pm 6,3 B$ ; K = 900;  $U_{\rm BHX \ max} = \pm 4,5 B$ .

3. Неідентифікований діапазон зміни вхідної напруги для заданого оп становить:

 $\Delta U_{\text{BX}} = 2U_{\text{BHX}\max} / K = 2 \cdot 4,5/900 = 0,01 B$ .

У такому випадку похибка визначення рівня 0,1В становить:

 $\delta = (\Delta U_{\rm BX} / 2U_{\rm cmp}) \cdot 100,\% = (0,01/2 \cdot 0,1) 100 \% = 5 \%.$ 

4. Одержана похибка більше заданої, тому необхідно або зменшити напругу  $|U_{\text{вих max}}|$ , використовуючи коло нелінійного нзз або збільшити *к* введенням кола ПЗЗ.

5. Введемо в схему коло ПЗЗ . Потрібний, з точки зору забезпечення заданої точності, діапазон неідентифікованих вхідних напруг

$$2\delta U_{\rm cmp}/100 = 2 \cdot 0.1 \cdot 0.1/100 = 2 \cdot 10^{-4} B$$
.

Потрібний для одержання знайденого  $\Delta U_{\rm BX}$  коефіцієнт  $K_{\Pi 33}$  дорівнює

$$K_{\Pi 33} = 2U_{\text{BHX max}} / \Delta U_{\text{BX}} = 2 \cdot 4.5 / 2 \cdot 10^{-4} = 4.5 \cdot 10^{4}$$
.

Коефіцієнт передачі кола пзз

$$\beta = \frac{1}{K} \left( 1 - \frac{K}{K_{\Pi 33}} \right) = \frac{1}{900} \left( 1 - \frac{900}{4,5 \cdot 10^4} \right) = 1,09 \cdot 10^{-3} .$$

6. Для забезпечення потрібного порога спрацьовування  $U_{cnp}$  за допомогою зовнішнього подільника задамо напругу зміщення на неінвертувальний вхід ОП. З довідника вхідний струм ОП  $I_{BX} = 5 \cdot 10^{-6} A$ . Використовуючи умову  $I_{nog} \ge I_{BX}$ , задамо  $I_{nog} = 100I_{BX}$ , тоді  $R_{nog} = E_K/I_{nog} = 6,3/5 \cdot 10^{-4} = 12,6 \ \kappa O_M$ . Опір резистора  $R_{nog1}$ , який безпосередньо задає поріг спрацьовування, дорівнює

$$R_{\text{под 1}} = U_{\text{спр}} R_{\text{под}} / E_{\text{K}} = 0, 1 \cdot 12, 6/6, 3 = 0, 2 \kappa O M$$
.

Тоді  $R_{\text{под2}} = R_{\text{под}} - R_{\text{под1}} = 12,6 - 0,2 = 12,4 \ \kappa O M$ .

7. Знайдемо опір резистора R<sub>ПЗЗ</sub>

$$\beta = \frac{R_{\text{под1}}R_{\text{под2}}}{\left(R_{\text{под1}} + R_{\text{под2}}\right)R_{\text{П33}}};$$

$$R_{\Pi 33} = R_{\Pi 0 \pi} R_{\Pi 0 \pi} 2 / (R_{\Pi 0 \pi} \beta) = 0.2 \cdot 12.4 / (12.6 \cdot 1.09 \cdot 10^{-3}) = 180.6 \kappa O_M.$$

Обираємо  $R_{\Pi 33} = 180 \kappa O_M$ .

8. Потрібний вхідний опір схеми порівняння

$$R_{\text{BX}} = R_{\text{под}1} R_{\text{под}2} / (R_{\text{под}1} + R_{\text{под}2}) = 0.2 \cdot 12.4 / 12.6 = 0.196 \,\kappa OM$$
.

Приймаємо  $R_{\rm BX} = 0.2 \, \kappa O_M$ .

Повну схему розробленого пристрою наведено на рис. 4.32г.

**Приклад 4.23.** Визначити моменти спрацьовування однопорогової схеми порівняння, наведеної на рис. 4.34*a*, за умови:  $u_{\text{вх1}} = 2B$ ;  $u_{\text{вх2}} = -3B$ ;  $u_{\text{вх3}} = 2\sin \omega t$ ;  $R_1 = 1 \kappa O_M$ ;  $R_2 = 2 \kappa O_M$ ;  $R_3 = 1,5 \kappa O_M$ ;  $U_{\text{ет}} = 0,8B$ ;  $\omega = 100\pi$ ; ОП вважати ідеальним.

Розв'я зання. Для визначення моментів спрацьовування використовуємо умову (4.63), яка матиме вигляд

$$\frac{u_{\rm BX1}/R_1 + u_{\rm BX2}/R_2 + u_{\rm BX3}/R_3}{1/R_1 + 1/R_2 + 1/R_3} = U_{\rm er} \,.$$

Для знаходження моментів спрацьовування розв'яжемо одержане рівняння відносно вхідної напруги *u*<sub>вх3</sub>

$$\begin{split} U_{m3} \sin \omega t &= R_3 \left[ U_{\text{er}} \left( \frac{1}{R_1} + \frac{1}{R_2} + \frac{1}{R_3} \right) - \frac{u_{\text{BX1}}}{R_1} - \frac{u_{\text{BX2}}}{R_2} \right]; \\ t &= \frac{1}{\omega} \arcsin \frac{R_3}{U_{m3}} \left[ U_{\text{er}} \left( \frac{1}{R_1} + \frac{1}{R_2} + \frac{1}{R_3} \right) - \frac{u_{\text{BX1}}}{R_1} - \frac{u_{\text{BX2}}}{R_2} \right]; \\ t &= \frac{1}{100\pi} \arcsin \frac{1.5}{2} \left[ 0.8 \left( \frac{1}{1} + \frac{1}{2} + \frac{1}{1.5} \right) - \frac{2}{1} - \frac{(-3)}{2} \right] = 3.76 \cdot 10^{-3} c \\ \text{TOAI} \quad t_1 &= t = 3.76 \cdot 10^{-3} c ; \\ t_2 &= T/2 - t = 10 \cdot 10^{-3} - 3.76 \cdot 10^{-3} = 6.24 \cdot 10^{-3} c , \\ \text{Ae} \quad T &= 2\pi/\omega ; \\ U_{m3} \sin \omega t_1 &= U_{m3} \sin \omega t_2 = 1.85 B . \end{split}$$

Часові діаграми, які ілюструють роботу схеми, наведені на рис. 4.346. Вочевидь, що на інтервалах  $0...t_1$  і  $t_2...T$ ;  $u_{BXi} < U_{eT}$  і  $u_{BHX} = U_{BHX max}$ . На інтервалі  $t_1...t_2$   $u_{BXi} > U_{eT}$  і  $u_{BHX} = -U_{BHX max}$ .

### 4.7.3. Інтегральні компаратори

Інтегральні компаратори відрізняються від схем порівняння, виконаних на оп загального застосування тим, що їх вихідний сигнал узгоджений за рівнем з напругами, які використовуються в цифровій техніці для відображення сигналів логічного нуля та одиниці. Розробка таких IC, які мають (як і стандартний оп) два входи (інвертувальний та неінвертувальний) і один або парафазний цифровий вихід, була зумовлена тим, що хоча схеми порівняння на оп і можуть забезпечувати високу точність порівняння вхідних напруг і формувати на виході сигнали потрібних (цифрових) рівнів, вони потребують для цього введення великої кількості додаткових елементів і, як правило, не можуть забезпечити потрібної швидкодії.

Таким чином компараторами напруги називають інтегральні мікросхеми, які призначені для порівняння двох напруг і видачі результату порівняння у логічній формі: більше або менше. За суттю справи, компаратор напруги чутливий до полярності напруги, яка прикладена між його сигнальними входами. Напруга на виході матиме високий рівень  $U_{\text{вих}}^1$  кожного разу, коли різниця між неінвертувальним і інвертувальним сигнальними входами позитивна і, навпаки, коли різницева напруга негативна, то вихідна напруга компаратора відповідає логічному нулю  $U_{\text{вих}}^0$ :

$$U_{\rm BHX} = \begin{cases} U_{\rm BHX}^1 \ {\rm npu} \ U_{\rm BX}^+ > U_{\rm EX}^-, & \text{ado } \Delta U_{\rm BX} > 0, \\ U_{\rm BHX}^0 \ {\rm npu} \ U_{\rm EX}^+ < U_{\rm EX}^-, & \text{ado } \Delta U_{\rm BX} < 0. \end{cases}$$
(4.66)

Графічну залежність вихідної напруги від різниці вхідних напруг наведено на рис. 4.37*a*, а умовне схематичне позначення компаратора зі стробуванням за рівнем та за фронтом відповідно на рис. 4.37*б*, *в*. Як бачимо з позначення, компаратор напруги крім головних сигнальних входів може мати службові входи різного призначення: стробування, балансування, узгодження рівнів та інші.



### Рис. 4.37. Наведені:

а – графічна залежність вихідної напруги від різниці вхідних напруг;
 б, в – умовне схематичне позначення компаратора зі стробуванням
 за рівнем та за фронтом

Спрощену структурну схему компаратора напруги наведено на рис. 4.38. Вона складається з вхідного диференціального каскаду ДК, пристрою зміщення рівнів та вихідної логіки. Вхідний диференціальний каскад формує та забезпечує основне підсилення різницевого сигналу. Окрім цього він дозволяє здійснити балансування виходу за допомогою зовнішнього підстроювального резистора та дозволяє скоректувати напругу зміщення нульового рівня у межах 1...2 мВ, яке виникає у диференціальному каскаді. За допомогою балансування можна також встановити переважальний початковий стан виходу.



Рис. 4.38. Спрощена структурна схема компаратора напруги

Входи стробування призначені для фіксації моменту часу, коли проводиться порівняння вхідних сигналів і видача результату порівняння на вихід. Для цього на вхід стробування подається імпульсний сигнал дозволу порівняння. Результати порівняння можуть з'являтися на виході компаратора тільки за час строба або можуть фіксуватися в елементах пам'яті компаратора до приходу чергового імпульсу строба. Таким чином компаратори, які стробуються, можуть бути без пам'яті та з пам'яттю. Окрім того, стробування може виконуватися за рівнем імпульсу або за його фронтом (перепаду рівнів). Для зазначення стробування за фронтом на вході стробування зображується напрям перепаду від низького рівня до високого або, навпаки, від високого рівня до низького (див. рис. 4.37*в*).

Оскільки імпульс строба надходить одночасно з вхідним сигналом, то мінімальна тривалість строба (або його фронту) має бути такою, щоб вхідний сигнал встиг пройти через диференціальний каскад раніше, ніж спрацює елемент пам'яті. Цей час називають *часом дозволу вибірки*. Застосування стробування підвищує завадозахищеність компаратора, тому що завада може змінити стан виходу тільки у малий час дозволу вибірки.

Коло зміщення, яке підмикається до диференціального каскаду, забезпечує одержання оптимальних рівнів струмів в елементах диференціального каскаду та виключає його насичення за великого рівня вхідних сигналів. Крім того пристрій зміщення встановлює також відповідні рівні напруг і струму у вихідному логічному каскаді. Завдяки цьому забезпечується робота компаратора з означеним типом логіки.

На рис. 4.39 наведено передавальні характеристики компаратора без гістерезису (*a*) та з гістерезисом (*б*). Гістерезис компаратора проявляється у тому, що перехід з стану  $U_{\text{вих}}^0$  у стан  $U_{\text{вих}}^1$  відбувається за вхідної напруги  $\Delta U_{\text{вх1}}$ , а повернення з  $U_{\text{вих}}^1$  у  $U_{\text{вих}}^0$  – за напруги  $\Delta U_{\text{вх2}}$ . Різниця  $\Delta U_{\text{вх1}} - \Delta U_{\text{вх2}} = U_{\text{г}}$  називається напругою гістерезису. Наявність гістерезису пов'язана з використанням у компараторі позитивного зворотного зв'язку, який дозволяє усунути «деренчання»  $U_{\text{вих}}$  за  $\Delta U_{\text{вх}} = 0$ . Наявність гістерезису призводить до появи зони невизначеності, в середині якої неможливо встановити значення  $\Delta U_{\text{вх}}$ .



Рис. 4.39. Передавальні характеристики компаратора: a - 6 e = 3 rictepe = 3 c = 3 rictepe = 3 c = 3 rictepe = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3 c = 3

Головним динамічним параметром компаратора, який визначає його швидкодію, є час затримки розповсюдження стрибкоподібного вхідного сигналу. Інколи цей час називають часом перемикання компаратора. Цей час відраховують від моменту подачі вхідного сигналу  $\Delta U_{\rm BX}$  до моменту, коли вихідний сигнал досягне рівнів  $U_{\rm BHX}^1$  або  $U_{\rm BHX}^0$ . Час затримки розповсюдження суттєво залежить від рівня вхідного диференціального сигналу  $\Delta U_{\rm BX}$ . За збільшення напруги  $\Delta U_{\rm BX}$  час затримки розповсюдження зменшується. На рис. 4.40*a* показані перехідні характеристики компаратора за різних значень рівня вхідного сигналу  $\Delta U_{\rm BX} = 2...20 \ MB$ . З графіків бачимо, що за зміни вхідної напруги на порядок час затримки змінюється приблизно у 2,5 рази. Графік залежності часу затримки розповсюдження від рівня вхідного сигналу наведено на рис. 4.40*6*.



Рис. 4.40. Наведені:

 а – перехідні характеристики компаратора за різних значень рівня вхідного сигналу; б – графік залежності часу затримки розповсюдження від рівня вхідного сигналу

Крім того, компаратори із стробуванням характеризуються додатковими параметрами, зумовленими використанням імпульсу строба: часом дозволу вибірки та максимальною частотою стробування. Якість компараторів із стробуванням вища, що менший час дозволу вибірки і що більша припустима частота стробування.

Інтегральні компаратори можна поділити на три групи: загального застосування ( $t_{\rm srp} < 300 \, hc$ , K < 100000); швидкодіючі ( $t_{\rm srp} < 30 \, hc$ ); прецизійні (K > 100000). Окрім того, компаратори можна поділити на стробовані та нестробовані, а також з пам'яттю і без пам'яті.

Швидкодіючі стробовані компаратори (наприклад, км 597 СА1, км 597 СА2) мають по три диференціальних каскади, що забезпечує достатньо високу порогову чутливість (0,25 *мВ*) — мінімальний різницевий сигнал, який можна виявити компаратором і зафіксувати на виході як логічний сигнал.

Компаратори загального застосування мають свої переваги – вони споживають меншу потужність, можуть працювати за низької напруги живлення і в одному корпусі розташовуються до чотирьох компараторів. Так, наприклад, зчетверені компаратори середньої швидкодії та невеликого струму споживання типів к1401 СА1, к1401 СА2 мають час затримки розповсюдження менше 3 *мкс*, струм споживання 2 *мА*, коефіцієнт підсилення 32000, напругу зміщення нульового рівня менше 5 *мВ*.

Багато компараторів загального застосування мають на виході транзистор з відкритим колектором, що дозволяє під'єднувати навантаження цього транзистора до зовнішнього джерела живлення, напруга якого вибирається залежно від типу логіки, яка використовується. Схему вмикання зовнішнього навантаження до виходу компаратора наведено на рис. 4.41a. Значення опору резистора навантаження вибирають у межах 100...1000 *Ом*. Менші опори забезпечують більш високу швидкість перемикання.



### Рис. 4.41. Наведені:

а – схема вмикання зовнішнього навантаження до виходу компаратора;
 б – схема двостороннього обмежувача

Прецизійні компаратори (наприклад, К 554 СА 3) відрізняються від компараторів загального застосування низкою поліпшених характеристик. Вони мають підвищений коефіцієнт підсилення, меншу порогову напругу перемикання, нижчу напругу зміщення нульового рівня та малий вхідний струм. Швидкодія цих компараторів зазвичай не дуже велика, час перемикання зазвичай менше 300 нс.

Основні особливості аналогових компараторів пов'язані з відсутністю в них частотної корекції та великим коефіцієнтом підсилення. На відміну від операційних підсилювачів, у компараторах практично ніколи не застосовують негативний зворотний зв'язок, тому що він знижує стабільність їх роботи. Спеціалізовані компаратори напруг мають малі затримки, високу швидкість перемикання, стійкі до великих перемикальних сигналів.

Для усунення багатократних перемикань у момент порівняння сигналів у компараторах часто використовують позитивний зворотний зв'язок. Позитивний зворотний зв'язок забезпечує надійне перемикання компаратора та усуває «деренчання» вихідної напруги в момент порівняння. Проте під час введення позитивного зворотного зв'язку створюється зона невизначеності, яка зумовлена гістерезисом. Якщо сигнал на вході компаратора змінюється монотонно, то наявність гістерезису не відбивається на похибці компарування.

Напруги на входах компаратора через відсутність негативного зворотного зв'язку можуть суттєво відрізнятися. Тому для обмеження вхідної напруги на вході компаратора часто встановлюють двосторонній діодний обмежувач, схему якого наведено на рис. 4.41*б*.

Швидкодія компаратора суттєво залежить від рівня вхідного диференціального сигналу. Із збільшенням вхідного сигналу до визначеного значення час перемикання зменшується. Проте подальше збільшення вхідного сигналу може призвести до насичення компаратора та зменшенню його швидкодії. У зв'язку з цим в схемі двостороннього обмежувача, наведеного на рис. 4.416, рекомендується використовувати діоди Шоттки з малим спадом напруги. Рекомендоване значення вхідної напруги зазначається у довідкових даних на компаратор і звичайно знаходиться у межах 20...100 *мB*.

Відмова від негативного зворотного зв'язку призводить ще до однієї особливості застосування компараторів напруги — зниження їх вхідного опору і збільшення вхідного струму. За збільшення вхідної напруги понад порогове значення у компараторів може різко збільшитися вхідний струм і зменшитися вхідний опір. Відбувається це через дві причини: різке збільшення струму бази транзисторів диференціального каскаду і вмикання діодів захисту.

Компаратори на ОП загального призначення зазвичай використовуються під час розробки високоточних схем порівняння, які працюють з повільно змінюваними вхідними сигналами.

Інтегральні компаратори застосовуються тоді, коли потрібно забезпечити високу швидкодію розроблюваних пристроїв. При цьому залежно від конкретних вимог використовують стандартні високочастотні або швидкодіючі компаратори.

Основне застосування компаратори напруги знаходять у пристроях сполучення цифрових і аналогових сигналів. Простішим прикладом такого застосування є аналого-цифровий перетворювач паралельного типу (рис. 4.42). У ньому використані чотири компаратори К1...К4 і резистивний подільник опорної напруги U<sub>оп</sub>. За однакових значень опорів у резистивному подільнику на інвертувальні входи компараторів подана порядковий номер напруга  $nU_{orr}/4$ , де n \_ компаратора. Ha неінвертувальні входи компаратора подана напруга U<sub>вх</sub>. Як результат порівняння вхідної напруги з опорними напругами на інвертувальних входах компараторів на виходах компараторів утворюється унітарний цифровий код вхідної напруги. За допомогою цифрового перетворювача коду цей код можна перетворити у звичайний.



## Рис. 4.42. Схема аналого-цифрового перетворювача паралельного типу

Різні варіанти підмикання аналогових компараторів напруги до цифрових логічних мікросхем серії ТТЛ (транзисторно-транзисторна логіка) наведено на рис. 4.43. У схемі рис. 4.43*a* вихід компаратора безпосередньо з'єднаний зі входом цифрової мікросхеми ТТЛ. Таку схему можна використовувати за відкритого колекторного виходу в компараторі К.

У схемі рис. 4.436 компаратор к керує комутуючим транзистором *VT*, який в свою чергу керує цифровою мікросхемою ТТЛ. Діод *VD* в базі транзистора *VT* захищає базу транзистора від пробою негативною вихідною напругою компаратора.



### Рис. 4.43. Варіанти підмикання аналогових компараторів напруги до цифрових логічних мікросхем серії ттл:

a – вихід компаратора безпосередньо з'єднаний зі входом цифрової мікросхеми ттл;  $\delta$  – компаратор керує комутуючим транзистором; e – цифрова мікросхема підмикається до компаратора через струмообмежувальний резистор; e – цифрова мікросхема підмикається до компаратора через струмообмежуючий резистор та фіксуючий діод

У схемі рис. 4.43*в* цифрова мікросхема підмикається до компаратора к через струмообмежувальний резистор *R*<sub>0</sub>. Таку схему

краще застосовувати з цифровими мікросхемами серії кмон (комплементарна мон логіка).

У схемі рис. 4.43г окрім струмообмежувального резистора  $R_0 \in ще фіксуючий діод VD$ , який відкривається, якщо напруга на вході цифрової мікросхеми стане більше 5 В.

### КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Якими властивостями має володіти ідеальний ОП? 2. Які вимоги ставляться до ОП? 3. Чим відрізняються передавальні характеристики ОП за інвертуючим та неінвертуючим входам? 4. Який вигляд має ЛАЧХ стандартного ОП? 5. Як вхідна напруга зсуву впливає на вигляд передавальної характеристики ОП? 6. Яка природа протікання вхідного струму ОП? 7. Для чого у вхідному каскаді ОП використовують диференціальний підсилювач? 8. Як співвідносяться максимальна вихідна напруга ОП і його напруга живлення? 9. Як зміниться передавальна характеристика ОП під час роботи від однополярного джерела живлення? 10. Що таке частота одиничного підсилення ОП? 11. Як, знаючи частоту одиничного підсилення ОП і Ко, можна знайти смугу його пропускання без кола НЗЗ? 12. Поясніть, з якою метою в ОП використовують схеми генераторів струму і «струмового дзеркала»? 13. Визначте тип НЗЗ, який використовується у повторювачі напруги. 14. Чому коефіцієнт підсилення інвертувального підсилювача не може бути меншим одиниці? 15. Доведіть, чому коефіцієнт інвертувального підсилювача може бути зменшений до нуля. 16. Поясніть, чому між входами ОП і спільною шиною потрібно вмикати резистори з однаковим опором. 17. Чому кола зовнішньої корекції дозволяють компенсувати похибки вхідної напруги ОП тільки за однієї температури зовнішнього середовища? 18. Покажіть, як потрібно обирати елементи вхідних кіл ОП для мінімізації температурної нестабільності вихідних напруг інвертувального та неінвертувального підсилювачів. 19. Поясніть, чому у диференціальному підсилювачі коефіцієнт передачі напруги, яка подається на неінвертувальний вхід ОП, не може бути меншим одиниці. 20. Покажіть, як вхідні опори схеми інвертувального суматора впливають на його вихідну напругу. 21. Чому в загальному випадку схема додавання-віднімання потребує балансування? 22. Чим визначається діапазон робочих частот реального інтегратора? 23. Поясніть, яким чином можна зменшити похибку вихідної напруги реального інтегратора. 24. Від чого залежать полярності вихідної напруги логарифмічного та експоненціального підсилювачів? 25. Як побудувати схему перемножувача напруг? 26. Чим схема порівняння відрізняється від схеми підсилювача? 27. Які вихідні напруги можуть формуватися на виході схеми порівняння? 28. Що таке компараторний режим роботи ОП ? 29. Чим пояснюється похибка визначення рівня вхідної напруги? 30. Як змінюється похибка порівняння напруг за зміни частоти вхідного сигналу? 31. Що таке нульдетектор? 32. Як можна змінити поріг спрацьовування однопорогової схеми порівняння? 33.У чому різниця схем порівняння напруг і схем підсилювачів, виконаних з використанням ОП?

### РОЗДІЛ 5 ГЕНЕРАТОРИ ГАРМОНІЧНИХ КОЛИВАНЬ

### 5.1. Класифікація та призначення генераторів гармонічних коливань

Генератором гармонічних коливань називають електронний пристрій, який перетворює електричну енергію джерела постійного струму в енергію незгасаючих синусоїдних коливань заданої частоти та потужності. До складу генератора входить активний елемент та частотновибіркова система (чотириполюсник).

Як активні елементи використовуються транзистори, операційні підсилювачі та тунельні діоди, які мають відрізок негативного опору на вольт-амперній характеристиці. Гармонічні коливання в генераторах підтримуються частотно-вибірковими чотириполюсниками: резонансними LC-контурами або іншими резонуючими елементами (кварци), або за допомогою фазуючих RC-кіл, які вмикаються в коло зворотного зв'язку підсилювачів. Тому розрізняють LC-генератори і RC-генератори гармонічних коливань.

Внутрішньою класифікаційною ознакою генераторів гармонічних коливань є принцип керування режимом їх роботи. За цією ознакою розрізняють генератори з незалежним збудженням, режимом роботи яких керують від зовнішнього сигналу, і генератори з самозбудженням – автогенератори. Схеми *LC*-генераторів з незалежним збудженням за суттю не відрізняються від схем резонансних підсилювачів, але характеризуються значно більшим рівнем потужності, яка виділяється в навантаженні.

Залежно від генерованих частот генератори гармонічних коливань поділяють на низькочастотні  $(0,01-100 \ \kappa\Gamma u)$ , високочастотні  $(0,1-100 \ M\Gamma u)$  і надвисокочастотні (>100  $M\Gamma u$ ). У пристроях промислової електроніки використовуються як правило низькочастотні та високочастотні генератори. Їх застосовують у вимірювальних та регулюючих пристроях, у пристроях живлення технологічних установок ультразвукової обробки матеріалів, а також як задавальні генератори.

### 5.2. Умови самозбудження автогенераторів

Як відзначалось у п. 3.3, за охоплення підсилювача позитивним зворотним зв'язком, останній самозбуджується, оскільки коефіцієнт підсилення на певних частотах досягає нескінченно великого значення. Така схема працює в автоколивальному режимі і є автогенератором. При цьому головною ознакою автогенератора є частота генерування коливань, тобто частота перетворення постійної напруги джерела живлення схеми в коливання змінної напруги. Таким чином, автогенератор гармонічних коливань являє собою підсилювальну ланку з коефіцієнтом підсилення <u>к</u>, охоплену позитивним зворотним зв'язком з коефіцієнтом передачі за напругою в (рис. 5.1).



Рис. 5.1. Функціональна схема автогенератора гармонічних коливань

Для напруги, яка знімається з виходу кола зворотного зв'язку, можемо записати

$$\dot{U}_{33} = \underline{\mathbf{B}}\dot{U}_{\mathrm{BHX}} \tag{5.1}$$

У свою чергу, напруга на виході генератора

$$\dot{U}_{\text{BHX}} = \underline{K} \dot{U}_{33} \tag{5.2}$$

або з урахуванням (5.1)

$$\dot{U}_{\rm BUX} = \underline{K}_{\rm B} \dot{U}_{\rm BUX} \,. \tag{5.3}$$

Отже, сталі коливання існуватимуть в схемі за умови

$$\underline{K}_{\mathbf{B}} = 1. \tag{5.4}$$

За <u>Кв >1</u> амплітуда коливань безперервно зростає.

Умову (5.4) можемо записати так

$$K_{\rm B} \exp[j(\varphi + m)] = 1,$$
 (5.5)

де К і в – модулі коефіцієнтів підсилення та передачі відповідно підсилювача і ланки зворотного зв'язку; ц і ш – аргументи цих коефіцієнтів.

Через те, що <u>к</u><u>в</u> – величина комплексна, то процес самозбудження автогенератора, який описується рівнянням (5.5), можемо подати у вигляді двох умов

$$K_{\rm B} = 1$$
; (5.6)

$$\varphi + \mathbf{u} = 2\pi n$$
, ge  $n = 0, 1, 2, \dots$ , (5.7)

або

$$\varphi = -\mathbf{III} + 2\pi n$$

Рівність (5.6) називають умовою балансу амплітуд, а рівність (5.7) – умовою балансу фаз. Умова балансу фаз означає, що в стаціонарному режимі сума фазових зсувів вихідних напруг підсилювача і ланки зворотного зв'язку в автогенераторі дорівнює нулю або цілому числу 2p, що свідчить про наявність у пристрої позитивного зворотного зв'язку. Умова балансу амплітуд відповідає тому, що втрати енергії в автогенераторі поповнюються ланкою позитивного зворотного зв'язку від джерела живлення автогенератора.

Для генерування коливань синусоїдної форми система автогенератора повинна мати частотно-вибірковий чотириполюсник, який створює умови балансу фаз та амплітуд на тій самій частоті.

Розвиток та установлення коливального процесу в автогенераторі (за умови виконання балансу фаз) можна пояснити за допомогою графічних побудов (рис. 5.2). Тут зображені амплітудна характеристика власне підсилювального кола  $K = U_{\text{вих}}/U_{\text{вх}}$  та пряма зворотного зв'язку  $B = U_{\text{вх}}/U_{\text{вях}}$ , яка характеризує послаблювальний вплив ланки зворотного зв'язку.



Рис. 5.2 Графіки амплітудних характеристик підсилювального кола автогенератора:

 а – за розвитку та установленні коливального процесу до досягнення сталого значення; б – за вибору положення робочої точки на нелінійній ділянці статичної характеристики транзистора

Якщо на вхід підсилювального кола з будь-яких причин діє сигнал з амплітудою напруги  $U_{\rm вх1}$ , то після підсилення в K разів на виході підсилювача з'явиться сигнал з амплітудою  $U_{\rm вих1}$ . Ця напруга, ослаблена в в разів, створить на вході підсилювача напругу  $U_{\rm вх2}$ , яка дасть на виході нову напругу. Описаний процес повторюється доти, поки амплітуда вихідного сигналу не досягне сталого значення  $U_{\rm ycr}$  (точка A, рис. 5.2*a*), за якого виконується умова (5.6). З цього самого рисунка бачимо також, що через нелінійність амплітудної характеристики, зумовлену нелінійністю характеристик транзистора, коефіцієнт підсилювального кола з ростом рівня вихідного сигналу зменшується. Отже, для процесу розвитку автоколивань умова (5.6) запишеться у вигляді *К*<sub>в</sub> >1, а умова балансу амплітуд у загальному вигляді

$$K_{\rm B} \ge 1 \,. \tag{5.8}$$

У виразі (5.8) знак нерівності відображає процес розвитку автоколивань, а знак рівності – усталений процес (рис. 5.3). Таким чином, амплітуда усталених коливань обмежується нелінійністю характеристик транзистора.



Рис. 5.3. Часова діаграма коливального процесу в автогенераторі

З рис. 5.2*а* випливає також, що після подачі напруги живлення автоколивання розвиваються при дії на вхід підсилювального кола нескінченно малих імпульсів, які завжди створюють шуми. Такий режим роботи автогенератора називають м'яким режимом самозбудження.

За вибору положення робочої точки на нелінійній ділянці статичної характеристики транзистора амплітудна характеристика має вигляд, показаний на рис. 5.26. У такому випадку коливання з'являються, якщо на вході підсилювального кола діє поштовх напруги не меншої, ніж  $U'_{\rm sx}$ . Такий режим виникнення гармонічних коливань називають жорстким режимом самозбудження.

### 5.3. *LC*-автогенератори

Залежно від способу реалізації зворотного зв'язку розрізняють три головні схеми *LC*-автогенераторів.

У першій схемі (рис. 5.4*a*) (схемі автогенератора з резонансним *LC*контуром) використовується індуктивний зв'язок обмотки резонансного контуру  $L_{\kappa}C_{\kappa}$ , який є навантаженням однокаскадного підсилювача за схемою СЕ, з другою обмоткою  $L_6$ , ввімкненою в коло збудження підсилювача (в коло бази). Елементи R1, R2,  $R_E$  та  $C_E$  призначені для забезпечення режиму за постійним струмом і його термостабілізації. За рахунок конденсатора C1, реактивний опір якого на частоті генерування незначний, заземлюється один кінець базової обмотки.



Рис. 5.4 Схеми *LC* -автогенераторів: *a* – з резонансним *LC* -контуром; *б* – індуктивна триточка; *в* – ємнісна триточка

Опір контуру на резонансній частоті має суто активний характер і дорівнює  $L_{\kappa}/(r_{\kappa}C_{\kappa})$ , де  $r_{\kappa}$  – активний опір контурної індуктивності. Тому за дії на базу сигналу змінного струму (виникає із флуктуаційних шумів) з частотою, що дорівнює частоті резонансу, напруга на колекторі буде зсунута за фазою на 180 електричних градусів (як для каскаду підсилення за схемою СЕ). Оскільки базова і контурна обмотки мають взаємну індуктивність, змінна напруга на базовій обмотці  $U_{\rm EE}$  за рахунок струму  $I_{\rm K}$ , який протікає через контурну обмотку  $L_{\kappa}$ , дорівнює  $\pm j\omega MI_{\rm K}$ , де M – коефіцієнт взаємоіндукції. Якщо вибрати напрям намотки котушок таким, щоб  $U_{\rm EE} = -j\omega MI_{\rm K}$ , то загальний фазовий зсув у замкненому колі підсилювач – ланка зворотного зв'язку дорівнюватиме нулю, що забезпечить виконання умови балансу фаз.

Мінімальне підсилення, яке забезпечує виконання умови балансу амплітуд на резонансній частоті (частоті генерування),

$$h_{21E} \ge (h_{11E} + r_{\tilde{0}}) C_{\kappa} R_{\kappa} / M + M / L_{\kappa},$$
 (5.9)

де  $r_6$  – активний опір базової індуктивності  $L_6$ ;  $R_{\kappa} = (Z_c^2 + r_1 r_2)/(r_1 + r_2)$  – опір паралельного контуру;  $Z_c = \sqrt{L_{\kappa}/C_{\kappa}}$  – характеристичний опір контуру,

 $r_1$ ,  $r_2$  – відповідно активні опори індуктивності  $L_{\rm K}$  та втрат у конденсаторі  $C_{\rm K}$ .

Таким чином, щоб одержати стійкий автоколивальний процес з частотою коливань

$$f_{\rm r} = 1 / \left( 2 p \sqrt{L_{\kappa} C_{\kappa}} \right), \tag{5.10}$$

необхідно вибрати транзистор, у якого параметр  $h_{21E}$  не менший розрахованого за формулою (5.9).

У двох інших схемах *LC*-автогенераторів частина резонансного контуру використовується для одержання зворотного зв'язку. Такі схеми *LC*-автогенераторів одержали назву триточкових (за змінним струмом індуктивність або ємність приєднані до трьох електродів транзистора).

У схемі рис. 5.46, відомої в літературі під назвою індуктивна триточка, секціонована індуктивна вітка коливального контуру, спільна точка якої через нульовий опір джерела живлення змінній складовій струму приєднана до емітера. Зворотний зв'язок між індуктивностями L1 та L2 здійснюється за рахунок взаємоіндуктивності M. Оскільки знаки миттєвих напруг на котушках L1 та L2 відносно середньої точки протилежні (зсув по фазі на 180 ел. град.), а підсилювальний каскад повертає фазу також на 180 ел. град., то зворотний зв'язок буде позитивним і умова балансу фаз виконується.

Частота коливань та критичний коефіцієнт підсилення визначаються відповідно співвідношеннями

$$f_{\rm r} \approx (1/2p) \sqrt{1/[C(L_1 + L_2 + 2M)]},$$
 (5.11)

$$h_{21E} \approx (L_2 + M)/(L_1 + M).$$
 (5.12)

LC – автогенератор за схемою ємнісної триточки (рис. 5.4*в*) має в ємнісній вітці коливального контуру два конденсатори C1 та C2. Напруга зворотного зв'язку з останнього надходить у вхідне коло підсилювальної ланки. За такого вмикання конденсаторів полярності миттєвих значень напруг на їх обкладках відносно спільної точки протилежні. А оскільки підсилювальний каскад також зсуває фазу на 180 ел. град., то це зумовлює наявність позитивного зворотного зв'язку та виконання умови балансу фаз.

Режим за постійним струмом та його термостабілізація здійснюються в триточкових схемах за рахунок таких самих елементів, як і в схемі рис. 5.4*a*. Реактивний опір конденсатора *C*<sub>E</sub> на частоті генерування незначний.

Кутова частота коливань та критичний коефіцієнт підсилення визначаються відповідно співвідношеннями

$$\mathbf{u}^{2} = \frac{C_{1} + C_{2}}{LC_{1}C_{2}} \left[ 1 + \frac{(R_{12} + h_{11E})(h_{22E}R_{K} + 1)L}{h_{11E}R_{12}R_{K}(C_{1} + C_{2})} \right] \approx \frac{C_{1} + C_{2}}{LC_{1}C_{2}},$$
(5.13)

де  $R_{12} = R_1 R_2 / (R_1 + R_2);$ 

$$h_{21\mathrm{E}} \approx C_2 / C_1 \, . \tag{5.14}$$

Високі технічні показники мають *LC*-автогенератори гармонічних коливань, в яких використані як підсилювальні ланки операційні підсилювачі. У зв'язку з надлишковістю коефіцієнта підсилення таких підсилювачів є можливість, крім позитивного зворотного зв'язку через частотно-вибірковий резонансний контур, вводити досить глибокий негативний зворотний зв'язок (рис. 5.5), що суттєво підвищує стабільність частоти вихідних коливань. Резистори *R*1, *R*2 і *R*<sub>1</sub> утворюють коло негативного зворотного зв'язку. Резонансний *LC*-контур і резистор *R*3 ввімкнені в ланку з позитивним 33.



Рис. 5.5. Схема LC-автогенератора гармонічних коливань на ОП

Для стабілізації амплітуди вихідної напруги в ланці НЗЗ використовують терморезистор  $R_t$ . За збільшення, наприклад, вихідної напруги автогенератора за будь-якої причини струм через терморезистор  $R_t$  зростає, а його опір зменшується. Як результат коефіцієнт підсилення підсилювача зменшується. Змінний резистор  $R_2$  потрібен для точного регулювання виконання умови балансу амплітуд.

**Приклад 5.1.** Визначити струм у паралельному коливальному *LC*-контурі і його добротність, якщо струм у нерозгалуженому колі  $I_p = 10 \, \text{мA}$ , еквівалентний опір *LC*-контуру за резонансу  $R_{\kappa} = 10 \, \kappa O M$ , а його активний опір  $R_1 = 4 \, O M$ . Р о з в'я з а н н я. 1. У паралельному *LC*-контурі з втратами енергії в обох вітках може бути резонанс струмів, коли  $b_1 + b_2 = 0$ , або

$$\frac{\mathrm{II}L}{R_1^2 + (\mathrm{II}L)^2} = \frac{1/\mathrm{II}C}{R_2^2 + (1/\mathrm{II}C)^2},$$

де  $R_1$  та  $R_2$  – відповідно активний опір котушки і опір втрат у конденсаторі.

2. Кутова резонансна частота

$$\mathbf{m}_{\rm P} = \frac{1}{\sqrt{LC}} \sqrt{\frac{Z_c^2 - R_1^2}{Z_c^2 + R_2^2}} \,,$$

де  $Z_c = \sqrt{L/C}$  – характеристичний опір.

3. Опір паралельного контуру за резонансу

$$R_{\kappa} = \frac{Z_c^2 + R_1 R_2}{R_1 + R_2}$$

Нехтуючи втратами в конденсаторі, маємо

$$\mathfrak{m}_{p} = \sqrt{1 - R_{1}^{2}/Z_{c}^{2}}; \quad R_{\kappa} = Z_{c}^{2}/R_{1}.$$

Для добротного контуру  $Q = Z_c / (R_1 + R_2) >> 1$ , тобто за малих втрат можна вважати, що  $\mathfrak{m}_p \approx \mathfrak{m}_0 = 1 / \sqrt{LC}$  і опір контуру за резонансу  $R_\kappa = Q^2 R_1$ .

4. Струм у нерозгалуженій частині кола за резонансу  $I_{\rm p}=U_{\rm \kappa}/R_{\rm \kappa}$ , де  $U_{\rm \kappa}$ – напруга на LC-контурі, звідки  $U_{\rm \kappa}=I_{\rm p}R_{\rm \kappa}$ .

5. Добротність контуру

$$Q = \sqrt{R_{\rm K}/R_1} = \sqrt{10 \cdot 10^3/4} = 50$$
.

6. Струми в кожній з віток за резонансу приблизно однакові і кожний з них більший струму у нерозгалуженій частині кола  $I_{\rm p}$  в Q разів

$$I_{1p} \approx I_{2p} = I_p Q = 10 \cdot 10^{-3} \cdot 50 = 500 \, \text{mA}$$

**Приклад 5.2.** Визначити еквівалентний резонансний опір, ємність конденсатора паралельного коливального *LC*-контуру, частоту коливань за резонансу  $f_{\Gamma}$ , довжину хвилі л електричних коливань, якщо індуктивність контуру  $L = 0,2 \ \Gamma h$ ; активний опір  $R = 10 \ Om$ ; добротність контуру Q = 50.

Розв'я зання. 1. Еквівалентний резонансний опір контуру

$$R_{\kappa} = Q^2 R = 50^2 \cdot 10 = 25 \,\kappa Om$$

2. Характеристичний опір контуру

$$Z_c = \sqrt{R_{\kappa}R} = \sqrt{25 \cdot 10^3 \cdot 10} = 500 \, OM$$

3. Ємність конденсатора

$$C = L/Z_c^2 = 0.2/500^2 = 8 \cdot 10^{-7} \Phi = 0.8 \text{ MK}\Phi$$

4. Частота коливань за резонансу

$$f_{\Gamma} = \frac{1}{2p\sqrt{LC}}\sqrt{1 - R^2/Z_c^2} = \frac{1}{2p\sqrt{0.2 \cdot 8 \cdot 10^{-7}}}\sqrt{1 - 10^2/500^2} \approx 398\,\Gamma\mu$$

5. Довжина хвилі електричних коливань

$$\pi = c/f_{\Gamma} = 3 \cdot 10^8/398 = 753768,8 \, \text{m},$$

де С – швидкість світла.

**Приклад 5.3.** Визначити частоту генерування *LC*-автогенератора (рис. 5.4*в*) за відсутності навантаження, а також максимальне навантаження, за якого частота зміниться не більш ніж на 5%. Параметри елементів схеми:  $R_1 = 10 \kappa O m$ ;  $R_2 = 2,7 \kappa O m$ ;  $R_{\kappa} = 5 \kappa O m$ ;  $C_1 = 1000 n \Phi$ ;  $C_2 = 100 n \Phi$ ;  $L = 200 \ M \kappa \Gamma h$ ;  $X_{CE} = 0$ . Транзистор має такі параметри:  $h_{21E} = 40$ ;  $h_{11E} = 1300 \ O m$ ;  $h_{22E} = 125 \ M \kappa C m$ ;  $h_{12E} \approx 0$ .

Розв'я зання. 1. Кутова частота генерування визначається за формулою (5.13)

$$\mathbf{m}^{2} = \frac{1000 \cdot 10^{-12} + 100 \cdot 10^{-12}}{200 \cdot 10^{-6} \cdot 1000 \cdot 10^{-12} \cdot 100 \cdot 10^{-12}} \left( 1 + \frac{(2,13 \cdot 10^{3} + 1300)(125 \cdot 10^{-6} \cdot 5 \cdot 10^{3} + 1)200 \cdot 10^{-6}}{1300 \cdot 2,13 \cdot 10^{3} \cdot 5 \cdot 10^{3} (1000 \cdot 10^{-12} + 100 \cdot 10^{-12})} \right) = 55(1 + 0,074) \mathbf{10}^{12} = 59,07 \cdot 10^{12} (pa\partial / c)^{2},$$
  
де  $R_{12} = R_{1}R_{2} / (R_{1} + R_{2}) = 10 \cdot 10^{3} \cdot 2,7 \cdot 10^{3} / (10 \cdot 10^{3} + 2,7 \cdot 10^{3}) = 2,13 \kappa O M.$   
2. Частота коливань генератора

$$f_{\Gamma} = \omega/2\pi = 7,685 \cdot 10^6 / 2 \cdot 3,14 = 1,22 M \Gamma \psi$$

3. Введення навантаження  $R_{\rm H}$  паралельно  $R_{\rm K}$  призводить до збільшення частоти. З'ясуємо, якою має бути найменша величина навантажувального резистора, щоб частота змінилась не більше, ніж на 5%. У такому випадку коефіцієнт 1,036 перетворюється в 1,036 · 1,05 = 1,09, а у рівнянні для щ<sup>2</sup> його значення дорівнюватиме 1,18. Отже,

$$\frac{L(R_{12} + h_{11E})(h_{22E}R_{\kappa} + 1)}{h_{11E}R_{12}R_{\kappa}(C_1 + C_2)} = 0,18$$

звідки нове значення  $R_{\kappa} = 1490 O M$ .

4. З виразу  $R'_{\kappa} = R_{\kappa}R_{\mu}/(R_{\kappa}R_{\mu})$  знаходимо  $R_{\mu} = R_{\kappa}R'_{\kappa}/(R_{\kappa}-\dot{R}'_{\kappa}) = 5\cdot10^{3}\cdot1490/(5\cdot10^{3}-1490) = 2,12 \ \kappa OM$ .

**Приклад 5.4.** Визначити опір резистора  $R_1$ , за якого в LC автогенераторі на ОП (див. рис. 5.5) виникнуть незгасаючі автоколивання, якщо  $R_3 = 100 \kappa Om$ , а  $R_1 + R_2 = 150 \kappa Om$ , опір резонансного контуру на частоті  $f_{\Gamma} R_{\kappa} = 1 \kappa Om$ .

Розв'язання. 1. Визначимо коефіцієнт позитивного зворотного зв'язку  $\beta$  на резонансній частоті  $f_{\Gamma}$ 

$$B = \frac{R_{\kappa}}{R_3 + R_{\kappa}} = \frac{1 \cdot 10^3}{(100 + 1) \cdot 10^3} = 0,0099$$

2. Розрахуємо коефіцієнт підсилення підсилювача в автогенераторі к, виходячи з умови балансу амплітуд

$$K = 1/B = 101$$
.

Для виконання умови Кв ≥ 1 беремо К = 102.

3. Визначимо опір резистора R<sub>1</sub> в неінвертувальному підсилювачі

$$R_1 = \frac{R_2 + R_1}{K - 1} = \frac{\left(150 \cdot 10^3\right)}{\left(102 - 1\right)} = 1,49 \,\kappa OM$$

### 5.4. RC-автогенератори

Технічні характеристики RC-автогенераторів у діапазоні низьких частот суттєво знижуються, оскільки згідно з виразами (5.10), (5.11) та (5.13) непомірно збільшуються індуктивність і ємність коливального контуру. Це призводить до збільшення омічного опору обмотки котушки і струмів спливу конденсатора, зниження добротності коливального контуру і стабільності частоти автогенератора. Тому в автогенераторах гармонічних коливань низькочастотного діапазону використовують частотно-вибіркові кола з елементів R та C і, залежно від створюваного ними зсуву фази на квазірезонансній частоті, інвертувальні або неінвертувальні підсилювачі.

На відміну від резонансної частоти  $\mathbb{H}_0$  коливального *LC*-контуру для частотно-вибіркових *RC*-кіл частоту  $\mathbb{H}_0$ , кратну  $\pi n$ , де n = 0 або 1, називають квазірезонансною частотою. Такі автогенератори називають *RC*-генераторами. За габаритними і ваговими характеристиками у сфері

частот від часток герца до десятків кілогерц вони мають значні переваги над *LC*-автогенераторами.

Структурна схема *RC*-автогенератора аналогічна схемі, показаній на рис. 5.1. Для того щоб із всього можливого спектра частот автогенератор генерував лише одну гармонічну складову, умови самозбудження генератора (формули (5.6), (5.7)) мають виконуватись на цій частоті. За принципом побудови *RC*-автогенератори поділяють на дві основні групи:

 автогенератори з поворотом фази сигналу в колі позитивного зворотного зв'язку на ±180 ел. град. на квазірезонансній частоті Щ<sub>0</sub>;

 автогенератори без повороту фази, у яких фазовий зсув сигналу в колі позитивного зворотного зв'язку на квазірезонансній частоті дорівнює нулю.

*RC*-автогенератори з поворотом фази. Такий автогенератор складається з однокаскадного підсилювача за схемою із СЕ, фаза вихідної напруги якого відрізняється від фази вхідної на 180 ел. град. Тому виконання умови балансу фаз можливе у тому випадку, коли коло частотно-залежного зворотного зв'язку (у подальшому будемо називати його фазуючим колом) також забезпечує поворот фази напруги на частоті генерування на 180 ел. град.

Як фазуючі використовують кола, що складаються з простих Г-подібних *RC*-ланок (звичайно трьох або чотирьох). На рис. 5.6 зображені два варіанти фазуючих кіл, які застосовуються на практиці. Триланкове коло, так зване *R*-паралель, зображене на рис. 5.6*a*, і таке саме коло *C*-паралель – на рис. 5.6*6*. Частотні і фазові характеристики ланок *R*-паралель та *C*-паралель наведено відповідно на рис. 5.6*b* та 5.6*c*.



**Рис. 5.6.** Схеми фазуючих кіл RC-автогенераторів з поворотом фази: *a* – *R*-паралель, *б* – *C*-паралель та частотні і фазові характеристика ланок: *в* – *R*-паралель, *г* – *C*-паралель
Як бачимо з рис. 5.6*в* та 5.6*г*, на квазірезонансній частоті фазовий зсув ц між вхідною та вихідною напругами для кола *R*-паралель дорівнює +180 ел. град., а для кола *C*-паралель -180 ел. град. На цій самій частоті модуль коефіцієнта передачі напруги  $B = U_{BHX}/U_{BX}$  для обох ланок має значення B = 1/29. При цьому квазірезонансна частота фазуючих кіл визначається параметрами *R* і *C*:

для кола R-паралель

$$f_0 = m_0/2p = 1/(2pRC\sqrt{6});$$
 (5.15)

для кола С-паралель

$$f_0 = \mu_0 / 2p = \sqrt{6} / (2pRC).$$
 (5.16)

Таким чином, підсилювальний каскад із зсувом фази напруги підсилюваного сигналу на 180 ел. град. за допомогою триланкових кіл *R*-паралель або *C*-паралель, ввімкнених у коло позитивного зворотного зв'язку, може генерувати гармонічні коливання з частотою  $f_0$  (формули (5.15), (5.16)), якщо його коефіцієнт підсилення перевищує 29, що відповідає також виконанню умови балансу амплітуд (формула (5.6)).

Для чотириланкових *RC*-кіл обох типів B = 1/18,4. Тому коефіцієнт підсилення підсилювального каскаду може бути меншим ( $K \ge 18,4$ ). Подальше збільшення числа ланок фазуючого кола не дає суттєвого зменшення згасання, ускладнюючи схему.

Під час розгляду вторинних параметрів фазуючих кіл ( $f_0$ , в,  $\phi$ ) припускалося, що опір джерела вхідної напруги дорівнював нулю, а опір навантаження – нескінченності. Проте в реальній схемі генератора зі сторони вихідних затискачів *RC*-коло навантажується кінцевим вхідним опором підсилювальної ланки, а його вхід підключається до виходу підсилювача, який має значний вихідний опір. Це призводить до зміни величини коефіцієнта передачі фазуючого кола <sup>B</sup>, а частота сталих коливань  $f_{\Gamma} \neq f_0$ .

На рис. 5.7 наведено схеми *RC*-автогенераторів на біполярних транзисторах з колами *C*-паралель (a,  $\delta$ ) і *R*-паралель (b, c).

Роль першої ланки фазуючого кола (рис. 5.7*a*) виконує резистор  $R_0$ (для змінної складової вихідного струму  $R_0 = R_{\rm K} \parallel R_{\rm H} = R_{\rm K} R_{\rm H} / (R_{\rm K} + R_{\rm H}))$  і конденсатор *C*1. Опір *R*'3, який ввімкнений послідовно з вхідним опором підсилювальної ланки  $R_{\rm BX} \approx h_{11\rm E}$ , виключає помітний вплив змін останнього на частоту генерування. Зміщення в колі бази за постійним струмом здійснюється фіксованим струмом бази за рахунок опорів *R*1, *R*2, *R*'3 за наявності колекторної температурної стабілізації робочої точки.



Рис. 5.7. Схеми RC-автогенераторів на біполярних транзисторах: *а*, *б* – з колами C-паралель; *в* – з колами R-паралель; *г* – з складеним транзистором та емітерним повторювачем

Частота автоколивань і мінімальний коефіцієнт передачі струму транзистора, який забезпечує генерування, визначаються виразами

$$f_{\Gamma} = \frac{1}{2pRC} \sqrt{7 + \frac{3}{m}};$$
 (5.17)

$$h_{21\rm E \ \kappa p} = 21 + 32m + 3/m \ , \tag{5.18}$$

де  $R = R_1 = R_2 = R_3 = mR_0 = R;$   $C = C_1 = C_2 = C_3;$  $R_3 = R'_3 + R_{\text{вх}};$   $m \approx [(1 + h_{21\text{E}})U_{0\text{KE}}] / [3(E_{\text{K}} - U_{0\text{KE}})];$   $U_{0\text{KE}}$  – напруга колектор-емітер в робочій точці.

Залежність критичного коефіцієнта передачі за струмом від величини вхідного опору підсилювального каскаду зумовлює необхідність застосування транзисторів з  $h_{21E} > 45...60$ , що може бути забезпечено не кожним транзистором.

Окрім того, зниження напруги джерела живлення призводить до зменшення  $U_{0\text{KE}}$ , а це, в свою чергу, до зменшення  $h_{21\text{E}}$ , що може викликати нестійке збудження. Зазначений недолік можна усунути, якщо використати або узгоджувальний емітерний повторювач, або складений транзистор (схема Дарлінгтона), або застосувати як підсилювальний каскад операційний підсилювач.

За використання складеного транзистора (рис. 5.76) коефіцієнт передачі за струмом

$$h_{21\Sigma} \approx h_{21E1} \cdot h_{21E2} \,,$$

а вхідний опір

 $R_{\rm BX} \approx h_{11\rm E1} + h_{21\rm E1} \cdot h_{11\rm E2} + h_{11\rm E2}$ 

що значно перевищує аналогічні параметри звичайного транзистора.

Режим за постійним струмом в схемі *RC*-автогенератора з фазуючим колом *R*-паралель (рис. 5.7*в*) забезпечується елементами *R*'3, *R*"3, *R*<sub>E</sub> та *C*<sub>E</sub>. Паралельно ввімкнені опори (за змінним струмом) *R*'3 || *R*"3 разом з паралельно ввімкненим вхідним опором підсилювального каскаду *R*<sub>вх</sub> ≈ *h*<sub>11E</sub> утворюють третій опір фазуючого кола *R*3. Вихідний опір підсилювального кола зумовлений як правило значенням *R*<sub>K</sub>, тому що *R*<sub>K</sub> <<1/4 pt

Частота автоколивань і мінімальний коефіцієнт передачі струму транзистора, за якого забезпечується генерування, визначаються виразами

$$f_{\Gamma} = \frac{1}{2pRC\sqrt{4m+6}} = \frac{1}{2pRC} \sqrt{\frac{R}{6R+4R_{\text{BHX}}}},$$
 (5.19)

$$h_{21E_{\rm KP}} = (23 + 29m + 4/m)R_3/(R_3 + R_{\rm BX}), \qquad (5.20)$$

 $\begin{array}{ll} {\rm {\it de}} & {m = R_{_{\rm BHX}} / (R_3 \parallel R_{_{\rm BX}}) = 2 \dots 5 \ ; \\ C = mC_1 = C_2 = C_3 \ ; \ R = R_{_{\rm BHX}} / m = R_3 \parallel R_{_{\rm BX}} \ ; \\ \end{array} \\ \begin{array}{ll} R_{_{\rm BX}} \ ; \\ \end{array} \\ \begin{array}{ll} R_{_{\rm BX}} \ ; \\ R_{_$ 

Вираз (5.20) має мінімум, коли  $m = R/R_{\text{вх}} = 2,7$ . У такому випадку  $h_{21E} \approx 45R_3/(R_{\text{вх}}+R_3)$ . (5.21)

З рівняння (5.21) випливає, що тільки під час виконання нерівності  $R_{\rm BX} >> R_3$  потрібне значення коефіцієнта передачі за струмом транзистора може бути мінімальним, незначно перевищуючим 45.

На рис. 5.7г наведена схема *RC*-автогенератора зі складеним транзистором (*VT*1, *VT*2) та емітерним повторювачем (*VT*3).



Рис. 5.8. Схеми RC-автогенераторів на ОП з фазуючими ланками: *a* – С-паралель; *б* – R-паралель

Найбільшого ефекту можна одержати за використання як підсилювальної ланки ОП. На рис. 5.8a, 6 наведено схеми *RC*-автогенераторів на ОП з фазуючими ланками *C*-паралель та *R*-паралель. Оскільки частотно-вибіркова *RC*-ланка ввімкнена між виходом та інвертувальним входом ОП, загальний фазовий зсув за замкненою петлею дорівнює 360 ел. град., що забезпечує виконання умови балансу фаз. У зв'язку з надлишковістю коефіцієнта підсилення ОП умова балансу амплітуд забезпечується без труднощів. Великий вхідний та малий вихідний опори ОП дозволяють здійснити режим практично ідеального узгодження фазуючого кола з підсилювальною ланкою. При цьому частота генерування визначається відповідно виразами (5.16) і (5.15).

*RC***-автогенератори без повороту фази** використовують як частотно-залежні елементи послідовно-паралельне *RC*-коло (міст Віна) (рис.5.9*a*), квазірезонансна частота та коефіцієнт передачі якого визначаються виразами

$$f_0 = 1/(2pRC);$$
 (5.21*a*)

$$B = 1/3$$
, (5.22)

де  $R = R_1 = R_2$ ,  $C = C_1 = C_2$ , а його АЧХ та ФЧХ наведено на рис. 5.96, або подвійний Т-подібний міст (рис. 5.96), АЧХ і ФЧХ якого наведено на рис. 5.9*г*.



Рис. 5.9. Схеми RC-автогенераторів без повороту фази: *a* – міст Віна та його АЧХ і ФЧХ (δ); *в* – подвійний Т-подібний міст та його АЧХ і ФЧХ (*г*)

Квазірезонансна частота та коефіцієнт передачі подвійного Т-подібного моста визначаються виразами

$$f_0 = \sqrt{n} / (2pRC); \tag{5.23}$$

$$\mathbf{B} = (4n-1)/[4n+(1/2n)+1], \qquad (5.24)$$

де  $R = R_1 = R_2$ ;  $C = C_1 = C_2$ ;  $2C/C_3 = R/2R_3 = n$ .

Залежно від вибору значення *n* змінюються співвідношення між елементами та якісними показниками. За n = 2  $C_1 = C_2 = C_3 = C$ ,  $R_3 = 0.25R$ ; за n = 0.5  $C_3 = 4C$ ,  $R_1 = R_2 = R_3$ .

На рис. 5.10 наведено схеми *RC*-автогенераторів на біполярних транзисторах, виконаних з мостом Віна (*a*) та подвійним Т-подібним мостом ( $\delta$ ). Вмикання емітерного повторювача на транзисторі *VT* 3 виключає вплив вхідного опору схеми з СЕ на параметри фазуючого кола, а, отже, на  $f_0$  і  $\beta$ .



Рис. 5.10. Схеми *RC*-автогенераторів без повороту фази на біполярних транзисторах:

За відсутності емітерного повторювача через шунтування резистора *R*2 малим вхідним опором  $R_{\rm Bx}$  схеми з CE на транзисторі *VT*1 частота квазірезонансу та значення коефіцієнта передачі визначаються виразами

$$f_0 = f_{\rm r} = 1 / \left( 2p \sqrt{R_1 [R_2 R_{\rm BX} / (R_2 + R_{\rm BX})] C_1 C_2} \right);$$
(5.25)

$$\mathbf{B} = 1/\{1 + [(R_1R_2 + R_{BX})/R_2R_{BX}] + C_2/C_1\}.$$
(5.26)

З формул (5.25) і (5.26) випливає, що квазірезонансна частота збільшується, а коефіцієнт передачі напруги при цьому зменшується.

У схемі рис. 5.10б з подвійним Т-подібним мостом ПЗЗ не залежить від частоти і реалізується за допомогою елементів  $R_{E1}, R_{E2}, R_{33}, C_{p1}$ . Оскільки транзистор VT1 з СЕ зсуває фазу вхідного сигналу на 180 ел. град., то вибірковий 2Т-міст утворює коло НЗЗ і загальний фазовий зсув за замкненою петлею підсилювач – 2Т-міст дорівнює 180 ел. град. При цьому на частоті квазірезонансу  $f_0$  негативний зв'язок відсутній, тобто  $\varphi = 0$ , а в = min.

На рис. 5.11*а* наведено схему автогенератора на ОП з мостом Віна, який ввімкнений між виходом і неінвертувальним входом ОП, тому загальний фазовий зсув за замкненою петлею дорівнює нулю, що

а – з мостом Віна; б – з подвійним Т-подібним мостом

забезпечує умову балансу фаз. Частотно-незалежний НЗЗ здійснюється за допомогою двополярних діодних обмежувачів *VD*1,*VD*2, які зменшують значення опору *R*3 за збільшення амплітуди вихідного сигналу.

На рис. 5.116 наведено схему генератора з 2Т-мостом, який ввімкнений між виходом і інвертувальним входом ОП. На частоті квазірезонансу зсув фаз 2Т-моста дорівнює нулю.



Рис. 5.11. Схема автогенераторів без повороту фази на ОП: a - 3 мостом Віна;  $\delta - 3$  2Т-мостом

**Приклад 5.5.** Розрахувати ємність частотно-вибіркової ланки (рис. 5.7*в*), яка потрібна для збудження генерування на частоті  $3\kappa\Gamma u$ , за умови  $R_{\text{вх}} = 5.1 \kappa O M$ .

Розв'я зання. З виразу (5.15) знаходимо  $C = \frac{1}{2pf_0 R\sqrt{6}} = \frac{1}{2p \cdot 3 \cdot 10^3 \cdot 5 \cdot 10^3 \cdot \sqrt{6}} = 0,004248 \text{ мк} \Phi \text{ (станд.}$ К73-9-0,0047 мк $\Phi$ ).

**Приклад 5.6.** Розрахувати елементи фазуючого кола, щоб перевести однокаскадний підсилювач (рис. 5.12*a*) в генераторний режим з частотою коливань  $f_0 = 12 \kappa \Gamma \mu$ . Параметри транзистора  $h_{21E} = 50$ ;  $h_{11E} = 1 \kappa O m$ ;  $h_{22E} = 100 \, \text{мк} C m$ ;  $h_{12E} \approx 0$ . Опори резисторів підсилювача  $R_{\rm K} = 5 \kappa O m$ ;  $R_1 = 20 \, \kappa O m$ ;  $R_2 = 5 \, \kappa O m$ .

Розв'я з а н н я. 1. Обираємо фазуючу ланку С-паралель. Останнім резистором ланки служить вхідний опір підсилювального каскаду з урахуванням кола зміщення

$$R = \frac{1}{\frac{1}{R_1} + \frac{1}{R_2} + \frac{1}{h_{11E}}} = \frac{1}{\frac{1}{20 \cdot 10^3} + \frac{1}{5 \cdot 10^3} + \frac{1}{1 \cdot 10^3}} = 0.8 \,\kappa Om$$

2. З формули (5.16) визначаємо

$$C = \sqrt{6} / (2 \, \text{pfR}) = \sqrt{6} / (2 \cdot \text{p} \cdot 12 \cdot 10^3 \cdot 0.8 \cdot 10^3) = 0.04 \, \text{MK} \Phi$$

3. Коефіцієнт підсилення каскаду

$$K = \left| -\frac{\alpha R_0}{h_{11\mathrm{B}}} \right| = \left| -\frac{0.98}{20 \cdot 3 \cdot 10^{-4}} \right| = 163 > 29$$

 $\mu \alpha = h_{21E} / (1 + h_{21E}) = 50 / (1 + 50) = 0.98;$   $h_{11E} = h_{11E} / (1 + h_{21E}) = 1 \cdot 10^3 / (1 + 50) \approx 20;$   $1/R_0 = h_{22E} + 1/R_K = 100 \cdot 10^{-6} + 1/5 \cdot 10^3 = 3 \cdot 10^{-4} C_M .$ 

- 4. Схема генератора наведена на рис. 5.12,б.
- 5. Розділовий конденсатор  $C_{\rm p} \approx C_{\rm E}$ .



Рис. 5.12. Наведені схеми:

а – однокаскадного підсилювача; б – RC-автогенератора з фазуючим колом С -паралель

**Приклад 5.7.** Розрахувати транзисторний *RC*-автогенератор з фазуючим колом *R*-паралель (рис. 5.13), якщо частота коливань  $f_{\Gamma} = 3000 \, \Gamma u$ . Напруга джерела живлення  $E_{\rm K} = 12 \, B$ .

Розв'язання. 1. Вибираємо схему типу рис. 5.7*в*. Для узгодження фазуючого кола з підсилювальною ланкою і підвищення коефіцієнта передачі за струмом застосовуємо емітерний повторювач на транзисторі *VT*1 (рис. 5.13).

2. Як підсилюючі елементи вибираємо малопотужні низькочастотні транзистори типу КТ104Б, які мають такі *h*-параметри:  $h_{115} = 28 O_M$ ;  $h_{225} = 4 \cdot 10^{-4}$ ;  $h_{215} = 0,97$ ;  $h_{225} = 0,8 \text{ мкСм}$ .

3. Визначаємо внутрішні параметри транзистора:

$$\begin{split} & \mathbf{6} = \left| h_{21\mathrm{b}} \right| = 0.97 \,; \, r_{\mathrm{b}} = h_{12\mathrm{b}} \, / \, h_{22\mathrm{b}} = 4 \cdot 10^{-4} \, / \, 0.8 \cdot 10^{-6} = 500 \, Om \,; \\ & r_{\mathrm{E}} \approx h_{11\mathrm{b}} - r_{\mathrm{b}} \left( 1 - \alpha \right) = 28 - 500(1 - 0.97) = 13 \, Om \,; \\ & r_{\mathrm{K}} = 1 / h_{22\mathrm{b}} - r_{\mathrm{b}} \approx 1 / h_{22\mathrm{b}} = 1 / 0.8 \cdot 10^{-6} = 1.25 \, MOm \\ & 403 \end{split}$$



Рис. 5.13. Схема транзисторного *RC*-автогенератора з фазуючим колом *R*-паралель

4. Знаходимо вхідний опір підсилювального каскаду за схемою СЕ

 $R_{\rm BX2} = r_{\rm E} + r_{\rm E} / (1 - 6) = 500 + 13 / (1 - 0.97) \approx 930 \, OM$ 

5. Визначаємо вхідний опір емітерного повторювача

 $R_{\text{BX1}} = R_{\text{BX2}} / (1 - 6) = 930 / (1 - 0.97) = 31 \kappa O M$ .

6. Розраховуємо коефіцієнт підсилення за напругою емітерного повторювача

 $\hat{K}_1 \approx R_{\text{BX2}} / [(1-6)r_{\text{B}} + r_{\text{E}} + R_{\text{BX2}}] = 930 / [(1-0.97) \cdot 500 + 13 + 930] = 0.971$ .

7. Опори резисторів фазуючої ланки визначаємо за формулою

 $R = R_{\text{вх1}}/(2...5) = 31 \cdot 10^3/4 = 7500 \, Om \, (\text{станд. } 7,5 \, \kappa Om).$ 

У такому випадку вхідний опір емітерного повторювача не виявляє суттєвого впливу на згасання фазуючого кола.

8. Так само розраховуємо опір навантаження в колі колектора

 $R_{\rm K} = R/(2...5) = 7500/4 = 1875 \, OM \,$  (станд. 2,0  $\kappa OM$ ).

9. Визначаємо коефіцієнт підсилення за напругою підсилювального каскаду за схемою СЕ

$$K_2 = 6R_{\rm K} / [(1-6)r_{\rm B} + r_{\rm E}] = 0.97 \cdot 2 \cdot 10^3 / [(1-0.97) \cdot 500 + 13] = 69.3$$

Отже, загальний коефіцієнт підсилення двокаскадного підсилювача

$$K = K_1 \cdot K_2 = 0,971 \cdot 69,3 = 67,3$$
.

Оскільки коефіцієнт згасання триланкового фазуючого *RC*-кола дорівнює 29, то для виконання умови самозбудження (умови балансу амплітуд) потрібно, щоб K > B = 29, що і виконується, тому що K = 67,3 > 29.

10. За формулою (5.15) визначаємо ємності конденсаторів фазуючого *RC*-кола

$$C = 1/(2 \text{ p} f_0 R \sqrt{6}) = 1/(2 \cdot \text{p} \cdot 3 \cdot 10^3 \cdot 7, 5 \cdot 10^3 \cdot \sqrt{6}) = 2889 \ n\Phi \text{ (станд.}$$
  
0,0027 *мкФ* ).

11. Опір навантаження емітерного повторювача визначаємо з умови  $R_{\rm E} \ge (10...20) \frac{r_{\rm E} + r_{\rm E}(1-6)}{6} = 20 \cdot \frac{13 + 500(1-0.97)}{0.97} = 578 \, O_{\mathcal{M}} \, (\text{станд. 620 } O_{\mathcal{M}}).$ 

12. На частоті генерування розділові конденсатори не мають вносити фазових зсувів. Величину їх ємностей знаходимо за формулою

$$C_{\rm p} = 10^6 / (2 {\rm p} f_0 \cdot 0, 1 \cdot R_{\rm BX.II}),$$

де  $R_{\text{вх.п.}}$  – вхідний опір підсилювального каскаду. Таким чином,

$$C_{\rm pl} = 10^6 / (2p \cdot 3 \cdot 10^3 \cdot 0.1 \cdot 31 \cdot 10^3) = 0.0171 \,\text{мк}\Phi \text{ (станд. 0.018 }\text{мк}\Phi \text{ )};$$
  

$$C_{\rm p2} = 10^6 / (2p \cdot 3 \cdot 10^3 \cdot 0.1 \cdot 930) = 0.57 \,\text{мк}\Phi \,\text{ MK}\Phi \text{ (станд. 0.68 }\text{мк}\Phi \text{ )}.$$

характеристик 13. Ha сім'ї статичних булуємо линамічну характеристику та обираємо положення робочої точки (робоча точка для обох транзисторів має однакові координати). При цьому  $I_{0K} = 22 \, \text{мA}$ ;  $U_{0 \text{ KE}} = 6B$ ;  $I_{0 \text{ E}} = 0.6 \text{ MA}$ ;  $U_{0 \text{ EE}} = 0.3 B$ .

14. Вибираємо струм у колі дільника R1, R2, виходячи з співвілношення

$$I_{\text{под}} = (2...5)I_{0\text{Б}} = 2 \cdot 0.6 = 1.2 \text{ MA}$$

Визначаємо значення опорів дільника

$$R_{1} = (E_{\rm K} - \Delta U_{R\rm E} - U_{0\rm EE})/(I_{0\rm E} + I_{\rm nog}) =$$
(12 108 02)/(06+12) 500/(06+12) 600/(100)

$$=(12-1,08-0,3)/(0,6+1,2)=5,9 \kappa O M (станд. 6,2 \kappa O M),$$

де  $\Delta U_{R_{\rm F}} \approx 0.09 E_{\rm K} = 0.09 \cdot 12 = 1.08 B$ ;

$$R_2 = (\Delta U_{R_{\rm E}} + U_{0{\rm EE}})/I_{\rm под} = (1,08+0,3)/1,2 \cdot 10^{-3} = 1150OM$$
 (станд. 1,2 кOM).

15. Знаходимо величину опору  $R_{\rm E}$  $R_{\rm E} = \Delta U_{R_{\rm E}} / (I_{0\rm K} + I_{0\rm E}) = 1,08 / (22 \cdot 10^{-3} + 0.6 \cdot 10^{-3}) = 47,7 OM$  (станд. 47 OM ).

16. Знаходимо величину опорів подільника R1', R2'

$$R'_{1} = (E_{\kappa} - U_{0 \text{DE}})/(I_{0 \text{D}} + I_{\text{HOR}}) =$$
  
= (12 - 0,3)/(0,6 \cdot 10^{-3} + 1,2 \cdot 10^{-3}) = 6,5 \kappa OM (CTAHA. 6,8 \kappa OM);  
$$R'_{2} = U_{0 \text{DE}} / I_{\text{HOR}} = 0,3/1,2 \cdot 10^{-3} = 250 OM (CTAHA. 270 OM).$$

17. Враховуючи, що загальний вхідний опір емітерного повторювача  $R_{\text{вх}} = R_{\text{вх}1} \parallel R_1 \parallel R_2 \approx 1 \ \kappa O M$  менший за величини опорів фазуючого RC-кола, що зумовлює збільшення його згасання і баланс на частоті, відмінній від 3000 Гу, ємності конденсаторів С слід уточнити за формулою (5.19), а критичний коефіцієнт підсилення – згідно з (5.20).

18. Для всіх резисторів *RC*-генератора визначити потужності розсіювання і обрати резистори з урахуванням коефіцієнта запасу (навантаження) з потужності ( $K_P \le 0.5$ ).

19. Перевірити коефіцієнт навантаження за струмом та напругою  $(K_i, K_u)$  для транзисторів VT1, VT2  $(K_i, K_u = 0.3 \div 0.7)$  та потужності  $(K_P \le 0.5)$ .

**Приклад 5.8.** Визначити діапазон зміни частоти генератора (рис. 5.7*в*), якщо у фазуючому колі встановити секційний конденсатор змінної ємності  $C_{\min} = 500 n \Phi$ ;  $C_{\max} = 1500 n \phi$ ;  $R_{\text{BX}} = 5,1 \kappa O M$ .

Розв'язання.

$$f_1 = \frac{1}{2pRC\sqrt{6}} = \frac{1}{2p \cdot 5, 1 \cdot 10^3 \cdot 500 \cdot 10^{-12} \cdot \sqrt{6}} = 25488 \, \Gamma u \approx 25, 5 \, \kappa \Gamma u ;$$
  
$$f_2 = \frac{1}{2 \cdot p \cdot 5, 1 \cdot 10^3 \cdot 1500 \cdot 10^{-12} \cdot \sqrt{6}} = 8446 \, \Gamma u \approx 8, 5 \, \kappa \Gamma u ;$$

Таким чином, частота змінюється в діапазоні від 8,5 кГц до 25,5 кГц.

**Приклад 5.9.** Розрахувати *RC*-автогенератор на ОП з фазуючими колами.

Розв'я зання. 1. Під час розрахунку *RC*-автогенераторів на ОП з фазуючими колами беруть:  $R_1 = R_2 = R_3 = R$ ;  $C_1 = C_2 = C_3 = C$  (рис. 5.8*a*,*б*).

2. Для одержання високої стабільності частоти і зменшення впливу паразитних ємностей підсилювача та монтажу беремо  $C > (200...300) n \Phi$ .

3. Залежно від виду фазуючого кола опір резистора *R* 

 $R = 1/(2 p f_0 \sqrt{6}C) - для триланкового кола R-паралель;$ 

 $R = \sqrt{6}/(2pf_0C) - для$ триланкового кола *C*-паралель.

4. Коефіцієнт негативного зворотного зв'язку визначають з умови самозбудження генератора

в ≈ 1/[(1,6...2)
$$K_{\rm кр}$$
],

де  $K_{\rm kp} \ge 29$  для генератора з триланковим колом.

5. Загальний опір у колі негативного зворотного зв'язку

$$R_{33} = R(1-B)/B$$

6. Беремо  $R_4 = (0,1...0,3)R_{33}$  і обчислюємо величину опору потенціометра  $R_5$ 

$$R_5 = R_{33} - R_4$$
.

За допомогою резисторів *R*4, *R*5 регулюється коефіцієнт передачі ОП, який забезпечує стійке самозбудження з визначеною амплітудою та формою вихідного сигналу. **Приклад 5.10.** Розрахувати *RC*-автогенератор на ОП з мостовими схемами.

Розв'я з ання для схеми рис. 5.11*a*. 1. Опір резистора *R* і ємність конденсатора *C* :  $C > 500 \ n\Phi$ ;  $R = 1/(2 \text{ p} f_0 C)$ . Якщо одержуємо  $R > 50 \ \kappa O_M$ , то обираємо нове значення ємності *C* і повторюємо розрахунок.

2. Максимальний опір потенціометра  $R_4 = 0.45 R$ .

3. Опір резисторів кола негативного зворотного зв'язку  $R_1 = 1, 3R$ ;  $R_2 = 2R$ ;  $R_3 = R$ .

4. Ємність розділового конденсатора  $C_{\rm p}$  визначаємо з умови мінімального спаду напруги  $C_{\rm p} = 0.3/(f_0 R_{\rm H})$ , де  $f_0$  ( $\kappa \Gamma u$ ),  $R_{\rm H}$  ( $\kappa O m$ ),  $C_{\rm p}$  ( $m \kappa \Phi$ ).

5. Вибір діодів *VD* 1, *VD* 2 здійснюють з умови  $r_{d} \ge 10R_{3}$ , де  $r_{d}$  – диференціальний опір діода.

Розв'я зання для схеми рис. 5.116. 1. Задаємо коефіцієнт n = 0.5...2.

2. Опір  $R_1 = R_2 = R \approx \sqrt{R_{\text{BX}}R_{\text{BHX}}}$ , де  $R_{\text{BX}}$ ,  $R_{\text{BHX}}$  – відповідно вхідний і вихідний опори ОП.

3. Onip  $R_3 = R/(2n)$ .

4. Ємність конденсатора  $C_1 = C_2 = C = \sqrt{n}/(2pf_0R)$ .

5. Ємність конденсатора  $C_3 = 2C/n$ .

6. Коефіцієнт передачі моста з (5.24) на частоті генерування

$$\mathbf{B} = (4n-1)/[4n+(1/2n)+1].$$

7. Коефіцієнт підсилення неінвертувального підсилювача, який забезпечує умову самозбудження (5.6)

K = 1/B.

8. Опір резистора R<sub>4</sub> обирається рівним (1...10) кОм.

9. Опір резистора  $R_5 = R_4 (K-1)$ .

**Приклад 5.11.** Розрахувати *RC*-автогенератор з мостом Віна (рис. 5.11*a*) з робочою частотою  $f_0 = 1 \kappa \Gamma \mu$  і опором навантаження  $R_{\rm H} = 2 \kappa O M$ .

Розв'я з а н н я. 1. Через те, що частота низька, то не висуваються будь-які спеціальні вимоги до вибору операційного підсилювача. Вибираємо ОП типу К140УД5 з напругою живлення  $\pm 12B$ .

2. Вибираємо ємність конденсатора  $C = 10 \ \mu \Phi$ .

3. Опір резистора  $R = 1/(2pf_0C) = 1/(2p \cdot 1 \cdot 10^3 \cdot 10 \cdot 10^{-9}) = 15,9 \kappa O_M$  (станд. 16  $\kappa O_M$ ).

## 4. Максимальний опір потенціометра

$$R_4 = 0.45R = 0.45 \cdot 16 = 7.2 \kappa OM$$
 (станд. 6.8  $\kappa OM$ ).

5. Опір резисторів кола негативного зворотного зв'язку

$$R_1 = 1,3R = 1,3 \cdot 16 = 20,8 \kappa O_M$$
 (станд. 20 к $O_M$ );

 $R_2 = 2R = 2.16 = 32 \kappa OM$  (станд. 33  $\kappa OM$ );  $R_3 = R = 16 \kappa OM$ .

6. Ємність розділового конденсатора

$$C_{\rm p} = 0.3/(f_0 R_{\rm H}) = 0.3/(1 \cdot 2) = 0.15 \, \text{MK} \Phi$$

7. Диференціальний опір діодів

$$r_{\pi} = 10R_3 = 10.16 = 160 \kappa OM$$
.

**Приклад 5.12.** Розрахуйте опори та ємності 2Т-моста, який використовується в генераторі гармонічних коливань в діапазоні частот від 1 до 1,3  $\kappa \Gamma \mu$ . Які будуть варіації частоти, якщо допуск на параметри опорів становить  $\pm 2\%$  за нормальних змін температури? Вважайте, що ємності при цьому сталі.

Розв'я зання. 1. Вважаємо, що n = 1 і тоді  $C_3 = 2C_1$ .

2. Вибираємо стандартне значення ємності

$$C_1 = 0,01 \, \text{мк} \Phi$$

3. Опір резистора R1

$$R_1 = \frac{1}{2pf_0C_1} = \frac{1}{2p \cdot 1 \cdot 10^3 \cdot 0,01 \cdot 10^{-6}} = 15900 \, Om \text{ (станд. 15 к Om ).}$$

4. Частота коливань

$$f_0 = \frac{1}{2pR_1C_1} = \frac{1}{2p \cdot 16 \cdot 10^3 \cdot 0.01 \cdot 10^{-6}} = 1060 \ \Gamma \mu = 1.060 \ \kappa \Gamma \mu \ .$$

5. Якщо значення опорів змінюються в межах ±2%, то

$$15000 \cdot 0,02 = 300 O_{\mathcal{M}};$$
  
 $15000 - 300 = 14700 \kappa O_{\mathcal{M}};$ 

$$15000 + 300 = 15300 OM$$
.

6. Частота коливань

$$f_1 = \frac{1}{2 \cdot p \cdot 15300 \cdot 0,01 \cdot 10^{-6}} = 1039 \, \Gamma u;$$
  
$$f_2 = \frac{1}{2 \cdot p \cdot 14700 \cdot 0,01 \cdot 10^{-6}} = 1081 \, \Gamma u.$$

Зміна частоти коливань становить  $1060\Gamma y \pm 21\Gamma y$ .

# 5.5. Стабілізація частоти вихідних коливань в автогенераторах

Стабільність частоти автогенераторів є одним з найважливіших параметрів, значною мірою визначає надійність і точність роботи пристроїв промислової електроніки. Нестабільність частоти генерованих коливань залежить від змін температури, вологості, тиску, від механічних дій, коливань напруги живлення, зовнішніх електромагнітних полів та інших дестабілізуючих факторів. Діяння дестабілізуючих факторів на стабільність частоти викликають зміну ємностей конденсаторів, індуктивностей дроселів і опорів резисторів, які входять до складу коливальних контурів і RC-кіл зворотного зв'язку. Стабільність частоти автогенераторів залежить також віл паразитних ємностей індуктивностей і їх змін, які так або інакше впливають на частоту  $f_0$  і які потрібно враховувати під час розрахунків і настроювання автогенераторів.

Вплив температури позначається на змінах лінійних розмірів котушок і конденсаторів. Так, з підвищенням температури лінійні розміри зазначених елементів змінюються, що призводить до зміни ємності та індуктивності коливального контуру відповідно на  $\Delta C$  і  $\Delta L$ .

Відносну зміну ємності конденсатора  $\Delta C/C$  за зміни температури на 1°С називають температурним коефіцієнтом ємності (ткє) (див. частина 1, розділ 3). Він може бути як позитивним, так і негативним. Наприклад, керамічні конденсатори виготовляють як з позитивним, так і негативним ткє порядку (30...50)·10<sup>-6</sup> 1/°С. Відносну зміну індуктивності котушки  $\Delta L/L$  за зміни температури на 1°С називають температурним коефіцієнтом індуктивності (TKL). У кращих за термостабільністю котушок тКL має значення (50...100)·10<sup>-6</sup> 1/°С. За зміни температури змінюється і опір резисторів. Відносну зміну опору резистора  $\Delta R/R$  за зміни температури на 1°С називають температурним коефіцієнтом опору (ТКО). Він також може бути позитивним і негативним. У лінійних вуглецевих резисторів широкого застосування типів ВС і УЛІ тко негативний і має значення 10<sup>-3</sup>...10<sup>-5</sup> 1/°С. Металізовані резистори широкого застосування, наприклад, типу МЛТ, мають позитивний тко порядку 10<sup>-4</sup> 1/°С.

Треба зазначити також, що на нестабільність генерованої частоти, яка викликана зміною температури, дуже впливає зміна параметрів транзисторів.

Нестабільність частоти автогенераторів оцінюють коефіцієнтом відносної нестабільності  $\Delta f/f_0$ , де  $f_0$  – робоча (номінальна) частота автогенератора;  $\Delta f$  – відхилення частоти від робочої. Коефіцієнти відносної нестабільності визначають за формулами: для *LC*-автогенераторів

$$\frac{\Delta f}{f_0} = -\frac{1}{2} \left( \frac{\Delta L}{L} + \frac{\Delta C}{C} \right); \tag{5.27}$$

для RC-автогенераторів

$$\frac{\Delta f}{f_0} = -\left(\frac{\Delta C}{C} + \frac{\Delta R}{R}\right),\tag{5.28}$$

де  $\Delta L$ ,  $\Delta C$ ,  $\Delta R$  – прирости відповідно індуктивностей котушок, ємностей конденсаторів і опорів резисторів, викликаних дією дестабілізуючих факторів.

Для зменшення нестабільності частоти використовують різні способи стабілізації. Розрізняють параметричну та кварцеву стабілізацію частоти.

Параметрична стабілізація частоти зводиться до зменшення впливу зовнішніх факторів на частоту генерованих коливань, а також до підбору елементів генератора, які забезпечують мінімальні зміни частоти. Для зменшення впливу температури на зміну ємності конденсаторів і опору резисторів в автогенератор вмикають конденсатори та резистори з негативними і позитивними ТКЄ та ТКО. Зниження впливу температури індуктивність котушок досягається за рахунок застосування на спеціальних матеріалів для каркасів котушок. Для уникнення впливу температури параметри транзисторів на в окремих випадках автогенератори вміщують у термостат.

Зменшення впливу механічних ударів і вібрації досягається застосуванням масивних корпусів (шасі), на яких кріплять деталі автогенератора, амортизуючих прокладок з губчатої гуми, спеціальних підвісок та інше. Друкований монтаж і використання проводів індуктивних котушок, які впікають у кераміку, практично повністю виключають вплив механічних дій. Параметрична стабілізація дозволяє зменшити нестабільність до 10<sup>-5</sup>.

Для зменшення дії зовнішніх електромагнітних полів автогенератори зазвичай повністю екранують. Застосування стабілізаторів напруги виключає вплив на частоту коливань напруги живлення.

Кварцова стабілізація частоти зводиться до застосування кварцових резонаторів, що дає дуже низьку нестабільність частоти, зазвичай порядку 10<sup>-8</sup>.

Кварцовий резонатор являє собою тонку пластинку прямокутної або круглої форми, вирізану певним чином з кристалу кварцу, встановлену у кварцотримач. Як відомо, кварц має п'єзоелектричні властивості. За стиснення кварцової пластини на протилежних її гранях з'являються різнойменні електричні заряди, за розтягування пластини знаки зарядів на тих самих гранях змінюються на зворотні (прямий п'єзоефект). За дії на кварцову пластину змінного електричного поля в ній виникають механічні пружні коливання (зворотний п'єзоефект), які призводять, у свою чергу, до появи електричних зарядів на гранях. Коли власна частота кварцу збігається з частотою прикладеної до пластинки напруги, настає явище резонансу, і амплітуди механічних коливань максимальні. Таким чином, пластина кварцу являє собою електромеханічну систему, яка має резонансні властивості. Залежно від геометричних розмірів і орієнтації зрізу резонансні властивості (резонансна частота  $f_0$ ) кожної пластини фіксовані і знаходяться в межах від декількох одиниць кілогерц до 1000  $M\Gamma_{\mu}$ .

Кварцовий резонатор еквівалентний електричному коливальному контуру з послідовним резонансом (резонансом напруг) з частотою  $\omega_{\text{пос}} = \omega_{\text{H}} = 1/\sqrt{L_{\text{кв}}C_{\text{кв}}}$  (рис. 5.14а), де  $L_{\text{кв}}$ ,  $C_{\text{кв}}$ ,  $R_{\text{кв}}$  відповідно еквівалентні індуктивність, ємність і опір втрат кварцу, які зумовлюють його частоту коливань. Індуктивність кварцу  $L_{\text{кв}}$  може бути значною – від десятків мікрогенрі до декількох мілігенрі. Ємність кварцу мала (соті частини пікофарад). Кварцовий резонатор має гострий резонанс, що свідчить про невеликий опір  $R_{\text{кв}}$ , порядку одиниць Q Тому добротність кварцу досягає  $10^5 \dots 10^6$ , тобто вона на два-три порядки більша за добротність контурів, виконаних на дискретних елементах – індуктивній котушці і конденсаторі.

Оскільки кристал кварцу вкладають в кварцотримач, який має ємність  $C_0$  (декілька десятків пікофарад), то в кварцовому резонаторі спостерігається і паралельний резонанс (резонанс струмів) з частотою  $\omega_{\text{пар}} = \omega_{\text{с}} = 1/\sqrt{\frac{L_{\text{кв}}C_{\text{кв}}C_0}{(C_{\text{кв}}+C_0)}}$ . На частотах нижче  $\omega_{\text{H}}$  і вище  $\omega_{\text{с}}$  еквівалентний опір кварцового резонатора носить ємнісний характер (див. рис. 5.14*б*), а на частотах вище  $\omega_{\text{H}}$  і нижче  $\omega_{\text{с}}$  – індуктивний характер. Частотні властивості кварцового резонатора зумовлюють його різне вмикання в автогенератор. Кварцовий резонатор можна вмикати в коло зворотного зв'язку як послідовний (коливальний) контур, як індуктивний або ємнісний елементи вітки коливального контуру.

Температурна нестабільність кварцового резонатора дуже мала – у деяких кристалів вона має значення 10<sup>-8</sup>.

На рис. 5.15*a*,  $\delta$  наведено схеми кварцових генераторів (схема Пірса) на біполярному і польовому транзисторах. У цих схемах кварц вмикається між колектором і базою біполярного транзистора *VT* (*a*) і між стоком і затвором польового транзистора *VT* ( $\delta$ ), тобто в коло негативного зворотного зв'язку. Проте на частоті резонансу кварц вносить додатковий фазовий зсув на 180 ел. град., як результат зворотний зв'язок стає позитивним.



Рис. 5.14. Наведені: а – схема кварцового резонатора; б – графік залежності еквівалентного опору кварцового резонатора від частоти



**Рис. 5.15. Схеми кварцових генераторів:** *а* – на біполярному транзисторі; *б. в* – на польових транзисторах

Аналогічним чином функціонує схема кварцового генератора, запропонованого Колпітцем (рис. 5.15*в*). У цій схемі для полегшення збудження застосований ємнісний подільник на елементах С1 і С2. Як результат схема стає схожою на ємнісну триточку.



Рис. 5.16. Схема кварцового генератора на ОП з мостом Віна

Схема на ОП з мостом Віна наведено на рис. 5.16. У схемі замість одного з резисторів ввімкнений кварцовий резонатор Q, який працює в режимі резонансу напруг ( $\omega_{\rm H} = \omega_{\rm noc}$ ).

У цьому автогенераторі для виконання балансу амплітуд потрібно чітко підтримувати коефіцієнт підсилення  $K_{33} = 3$ . Для цього вводять коло нелінійного негативного зворотного зв'язку – VD, R3, C1, R4, R5, VT, в якому польовий транзистор VT використовується як елемент зі змінним опором проміжку стік-витік  $R_{\rm CB}$ . Цей опір зростає, якщо напруга затвора стає більш негативною. Як бачимо зі схеми, коефіцієнт підсилення  $K_{33} = 1 + R_1/(R_2 \parallel R_{\rm CB})$  із збільшенням  $R_{\rm CB}$  зменшується і навпаки. Негативна напруга  $U_{3\rm B}$  формується вихідною напругою генератора після її випрямлення діодом VD, згладжування фільтром R3, C1 і резистивним подільником R4, R5.

Кварцову стабілізацію частоти зазвичай застосовують в автогенераторах, які працюють на фіксованих частотах (низькій та високій), що є її недоліком.

**Приклад 5.13.** Визначте абсолютну нестабільність частоти коливань  $\Delta f$  в автогенераторі (рис. 5.5), якщо температура навколишнього середовища збільшилась з 20°С до 40 °С, індуктивність котушки контуру  $L_{\rm K} = 100 \, n\kappa\Gamma n$ , ємність конденсатора  $C_{\rm K} = 100 \, n\Phi$ , температурний коефіцієнт індуктивності ТКL =  $60 \cdot 10^{-6} \, 1/^{\circ}$ С, температурний коефіцієнт ємності ТКЄ =  $40 \cdot 10^{-6} \, 1/^{\circ}$ С.

Розв'я зання. Визначаємо  $\Delta f$  за формулою (5.27)

$$\begin{split} \mathcal{A} f &= f_0 \cdot \frac{1}{2} \bigg( \frac{\Delta L}{L_{\kappa}} + \frac{\Delta C}{C_{\kappa}} \bigg). \\ \text{Розраховуємо} \quad f_0, \ \frac{\Delta L}{L_{\kappa}}, \ \frac{\Delta C}{C_{\kappa}}: \\ f_0 &= \frac{1}{2 p \sqrt{L_{\kappa} C_{\kappa}}} = \frac{1}{2 p \sqrt{100 \cdot 10^{-6} \cdot 100 \cdot 10^{-12}}} = 1,59 \cdot 10^6 \ \Gamma u = 1,59 \ M \Gamma u \,. \\ \frac{\Delta L}{L_{\kappa}} &= \Delta t \cdot \text{TKL} = 20 \cdot 60 \cdot 10^{-6} = 1200 \cdot 10^{-6} \,, \\ \frac{\Delta C}{C_{\kappa}} &= \Delta t \cdot \text{TKE} = 20 \cdot 40 \cdot 10^{-6} = 800 \cdot 10^{-6} \,, \\ \Delta f &= \frac{1}{2} \cdot 1,59 \cdot 10^6 \big( 1200 \cdot 10^{-6} + 800 \cdot 10^{-6} \big) = 1590 \ \Gamma u \,. \end{split}$$

**Приклад 5.14.** У схемі генератора Пірса (рис. 5.15б) використовується кварц з такими параметрами:  $L_{\rm kB} = 2,3 \, \Gamma \mu$ ;  $C_{\rm kB} = 0,04 \, n \Phi$ ;  $C_0 = 8,5 \, n \Phi$ ;  $R_{\rm kB} = 2200 \, OM$ . Визначити робочу частоту послідовного резонансу і приблизне значення добротності Q кварцу. Знаючи, що  $C_1 = 0,001 \, m \kappa \Phi$ , обчислити мінімальну індуктивність високочастотного дроселя  $L_{\rm дp}$ .

Розв'я зання. 1. Частота послідовного резонансу

$$f_{\text{noc}} = \frac{1}{2p\sqrt{L_{\text{KB}}C_{\text{KB}}}} = \frac{1}{2 \cdot p \cdot \sqrt{2,3 \cdot 0,04 \cdot 10^{-12}}} = 524,985 \, \Gamma \psi$$

2. Індуктивний опір кристала

$$X_L = 2pf_{\text{пос}}L_{\text{кв}} = 2p \cdot 524,985 \cdot 2,3 = 7,58 MOM$$

3. Добротність кварцу

$$Q = \frac{X_L}{R_{\rm KB}} = \frac{7,58 \cdot 10^6}{2200} = 3445$$

4. Реактивний опір ємності зв'язку повинен бути значно менше індуктивного опору високочастотного дроселя (менше 0,1*X*<sub>др</sub>). З цієї умови розраховується мінімальна індуктивність дроселя. Реактивні опори

$$X_{C1} = \frac{1}{(2pfC_1)} = \frac{1}{(2p \cdot 529,985 \cdot 0,001 \cdot 10^{-6})} = 303 O_M;$$
  
$$X_{p} = 10X_{C1} = 10 \cdot 303 = 3030 O_M,$$

тому

$$L_{\rm ap} = X_{\rm ap} / (2 \, {\rm pf}) = 3030 / (2 \, {\rm p} \cdot 524,985) = 0.92 \, {\rm MFH}$$

Можна використати мінімальну індуктивність 1 *мГн*, але доцільніше застосувати індуктивність 10 *мГн*.

## 5.6. LC-автогенератори на тунельних діодах

У генераторах, які були розглянуті више, кола зворотного зв'язку відокремлені від підсилювального елемента. Проте існують генератори, в яких зовнішніх кіл зворотного зв'язку немає зовсім. Тобто в них використовується внутрішній позитивний зворотний зв'язок, дія якого призводить до виникнення спадної ділянки ВАХ (ділянки негативного опору). Ділянка з негативним опором існує у тунельного діода. Якщо негативний опір більший позитивного опору коливального контуру, то, вымкнувши такий опір до складу контуру, можна компенсувати втрати і тим самим створити в контурі незгасаючі коливання. Подібне трактування придатне і до розглянутих вище автогенераторів гармонічних коливань, в яких негативним опором є активний елемент (транзистор, підсилювач), позитивним зворотним зв'язком. У всіх охоплений випалках представлення автогенераторів як пристроїв з негативним опором витрати лжерела живлення перевишують енергії віл одержану енергію складання передавальної гармонічних коливань. Оскільки функції автогенератора на тунельному діоді з урахуванням внутрішнього позитивного зворотного зв'язку в діоді важке, то для зручності умову самозбудження зображають у вигляді залежності, що зв'язує позитивний опір коливальної системи з негативним опором, який вноситься у коливальну систему.

На рис. 5.17а наведено генератор на тунельному діоді VD. До складу генератора входять, окрім тунельного діода, джерело живлення Е, котушка індуктивності L і опір R. Вольт-амперна характеристика тунельного діода (рис. 5.17б) на ділянці АВ має негативний диференціальний опір  $r_{\pi} = -(20...100) OM$ . Під час вмикання живлення робоча точка спочатку переміщується віткою ОА. Досягнувши точки А, через наявність у колі індуктивності *L* робоча точка переміщується стрибком у точку Б. Якщо напруга джерела менша значення  $u_2$ , то робоча точка переміщується з точки Б у точку В, а звідти стрибком повертається у точку Г. Далі процес повторюється. Для генерування синусоїдних коливань робоча точка має вибиратися на середині ділянки негативного опору ВАХ, тобто  $u_1 < E < u_2$ . Через те що стрибки з точки А у точку Б і з точки В у точку Г відбуваються достатньо швидко, то на вихідній напрузі вони зображені у вигляді прямих ліній. На ділянках АГ і БВ швидкість переміщення залежить від сталої часу *RL*-кола і характеристик діода.



## Рис. 5.17. Наведені: a – схема автогенератора на тунельному діоді; б – вольт-амперна характеристика тунельного діода

Для генератора синусоїдних коливань умови самозбудження можна зобразити співвідношеннями

$$R < \left| -r_{\mathrm{A}} \right|; L > R \left| -r_{\mathrm{A}} \right| C_{\mathrm{A}}, \tag{5.29}$$

де R – опір навантаження,  $-r_{\rm d}$  – негативний опір тунельного діода;  $C_{\rm d}$  – ємність переходу тунельного діода.

При цьому схема збуджується і генерує коливання з частотою

$$f_{\rm r} = \frac{1}{2\pi} \sqrt{\frac{1}{LC_{\rm q}} - \frac{R}{(LC_{\rm q}| - r_{\rm q}|)}}.$$
 (5.30)

Форму коливань та їх амплітуду можна змінювати в широких межах, змінюючи величину зміщення постійним струмом (величину  $-r_{\rm a}$ ), а також співвідношення  $L/C_{\rm a}$ . Якщо  $L \approx R \left| -r_{\rm a} \right| C_{\rm a}$ , то амплітуда коливань буде невеликою, за незначного складу вищих гармонік. Збільшення індуктивності L призводить до зростання амплітуди з одночасним погіршенням форми коливань. За  $L >> R \left| -r_{\rm a} \right| C_{\rm a}$  коливання стають релаксаційними (див. рис. 5.176).

Генератор (рис. 5.18*a*) має найбільшу амплітуду вихідних коливань, бо блокувальний конденсатор *C*1 досить великої ємності шунтує за змінним струмом опір  $R = R_1 R_2 / (R_1 + R_2)$  і тому втрати на частоті генерування визначаються тільки втратами у тунельному діоді.



Рис. 5.18. Схеми автогенераторів: а – з блокувальним конденсатором; б – з додатковим конденсатором

Найбільш стабільними за найнижчого вміщення гармонік у вихідній напрузі є автогенератор на рис. 5.186, частота генерування якого

$$f_{\Gamma} = \frac{1}{2\pi} \sqrt{1/[L(C_2 + C_{\pi})] - 1/[|-r_{\pi}|^2 C_{\pi}(C_2 + C_{\pi})]}.$$
 (5.31)

Для зменшення частоти генерування паралельно тунельному діоду підмикають додатковий конденсатор C<sub>1</sub>.

Недоліком розглянутих генераторів є мала вихідна потужність

 $P_{\max} = (U_{\max} - U_{\min})(I_{\max} - I_{\min})/8$ 

яка ще більше зменшується за потреби зменшення складу гармонік у вихідній напрузі.

**Приклад 5.15.** Розрахувати генератор на тунельному діоді (рис. 5.17*a*). Тунельний діод ГИЗ04А має параметри:  $i_1 = 5 \ \text{мA}$ ,  $i_2 = 1 \ \text{мA}$ ,  $u_1 = 0,075 \ B$ ,  $u_2 = 0,25 \ B$ ,  $u_3 = 0,45 \ B$ ,  $C_{\text{д}} = 20 \ n \Phi$ ,  $I_{\text{max}} = 10 \ \text{mA}$ ,  $R = 10 \ \text{Om}$ ,  $L = 4 \ \text{mkTh}$ .

Розв'я зання. 1. Тривалість перемикання з точки <br/> Авточку Б (із ВуГ)

$$t_0 \approx 2C_{\text{A}} \frac{u_3 - u_1}{i_1 - i_2} = 2 \cdot 20 \cdot 10^{-12} \cdot \frac{450 - 75}{5 - 1} = 3,75 \, \text{Hc}$$

2. Тривалість вершини імпульсу від точки Б до точки В

$$t_1 \approx \frac{L}{(u_3 - u_2)/(i_1 - i_2) + R} = \frac{4 \cdot 10^{-6}}{0.2/4 + 10} = 0.4 \text{ MKC}$$

3. Тривалість паузи від точки О до точки А

$$t_{\rm fi} \approx \frac{L}{u_1/i_1 + R} = \frac{4 \cdot 10^{-6}}{75/5 + 10} = 0.16 \text{ MKC}$$

4. Період коливань

$$T = t_i + t_{\Pi} + 2t_0 = 0,16 + 0,4 + 0,1 = 0,57 \text{ MKC}$$
.

5. Частота коливань

$$f = 1/T = 1,75 M \Gamma \mu$$

6. Амплітуда імпульсу

$$u_i \approx u_3 = 0,4 B$$
.

Для одержання гармонічного коливання в схему можна ввімкнути коливальний контур, який забезпечить фільтрацію вищих гармонік вихідної напруги.

## КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Що таке генератор гармонічних коливань? 2. За яких умов в підсилювачі виникають незгасаючі коливання? З. Які існують типи генераторів? 4. Які існують схеми LC-автогенераторів? 5. Наведіть умови самозбудження LC-автогенератора з індуктивним зв'язком. 6. Від чого залежить частота генерування в LC-автогенераторах? 7. Які головні умови збудження автогенератора? 8. Дати характеристику балансу амплітуд і фаз. 9. На які групи розділяються RC-генератори? 10. Чим вони відрізняються один від одного? 11. Які умови самозбудження RC-генераторів типу R-паралель? 12. Які умови самозбудження RC-генераторів типу С -паралель? 13. Для чого в RC-генераторах використовують узгоджуючі емітерні повторювачі або складені транзистори? 14. Які особливості застосування в RC-генераторах операційних підсилювачів? 15. Як побудувати RC-автогенератор без повороту фази? 16. Якими засобами здійснюється стабілізація частоти вихідних коливань в автогенераторах? 17 Що таке коефіцієнт відносної нестабільності? 18 Як здійснюється параметрична стабілізація частоти автогенератора? 19 Що собою являє кварцовий резонатор? 20 Наведіть еквівалентну схему кварцу. 21. Що таке послідовний і паралельний резонанс? 22. Як вмикається кварцовий резонатор у підсилювальний елемент? 23. Які переваги і недоліки автогенераторів на тунельних діодах? 24. Які умови самозбудження генератора на тунельних діодах? 25. Що таке перехідний режим роботи автогенератора? 26. Запишіть умову зростання амплітуди коливань у контурі. 27. Накресліть схеми триточкових автогенераторів. 28. Як у них забезпечується фазова умова самозбудження? 29. Поясніть особливості завдання режиму роботи транзисторів в автогенераторах за постійним струмом. 30. Чим відрізняється м'який режим самозбудження від жорсткого? 31. Що розуміють під стабільністю частоти автогенератора? Як вона оцінюється? 32. Чим визначається висока стабільність частоти автогенераторів, які використовують кварцові резонатори? 33. Накресліть приклади схем кварцових генераторів, поясніть призначення їх елементів і принцип роботи. 34. Чому генератори низькочастотних гармонічних коливань будуються на основі RC-елементів? 35. Як можна використати властивості моста Віна для побудови RC-автогенератора? 36. Накресліть схему RC-автогенератора на основі моста Віна і поясніть, як вона працює.

# РОЗДІЛ 6 ІМПУЛЬСНІ ПРИСТРОЇ

#### 6.1. Особливості імпульсного режиму електронних пристроїв

Електронні пристрої, які працюють у переривчастому (дискретному) режимі, називають імпульсними.

Імпульсні пристрої застосовують для формування імпульсів заданої форми, тривалості та полярності із синусоїдних коливань та імпульсів іншої форми за допомогою лінійних і нелінійних електричних кіл; генерування імпульсів необхідної форми та параметрів імпульсними (релаксаційними) генераторами; керування імпульсами, пов'язане з визначенням часового положення імпульсів, а також з часовою затримкою імпульсів, їх синхронізацією, рахуванням, розподілом і т. інше.

Одиничним імпульсом напруги (струму) називається напруга (струм), яка діє лише протягом визначеного інтервалу часу. При цьому тривалість зміни напруги (струму) в електричному колі від нуля або деякого сталого рівня  $U_0(I_0)$  порівняна або менша тривалості перехідних процесів у цьому колі.

Якщо сигнал триває довше, ніж перехідний процес в електричному колі, то режим його роботи під час дії сигналу вважається усталеним, а сам сигнал для цього кола не є імпульсним.

Імпульси мають різну форму: прямокутну, трапецеїдальну, пилкоподібну, трикутну, експоненціальну, дзвоноподібну (рис. 6.1).



Рис. 6.1. Форми імпульсів: а – прямокутна, б – трапецеїдальна, в – пилкоподібна, г– трикутна, д – експоненціальна, е – дзвоноподібна

Розрізняють відеоімпульси, які являють собою короткочасну зміну напруги (струму) в колі постійного струму (рис. 6.2,*a*), та радіоімпульси –

короткочасні пакети високочастотних гармонічних коливань напруги або струму (рис. 6.2 $\delta$ ), обвідна яких має форму відеоімпульсу. Відеоімпульси можуть бути позитивної (рис. 6.1a-b) або негативної (рис. 6.1c-e) полярності, а також різнополярними (рис. 6.2a).



**Рис. 6.2. Наведені форми:** а – відеоімпульсів, б – радіоімпульсів

Як періодична послідовність (див. рис. 6.1*a*-*d*) імпульси характеризуються такими параметрами: періодом і частотою повторення, тривалістю паузи, щілинністю та коефіцієнтом заповнення. Періодом повторення імпульсів Т називають інтервал часу між початком (кінцем) двох сусідніх однополярних імпульсів. Величина, зворотна періоду повторення, називається частотою повторення (слідування) імпульсів, тобто F = 1/T. Тривалістю паузи  $t_{\pi}$  називають інтервал часу між закінченням одного та початком наступного однополярного імпульсу:  $t_{\rm m} = T - t_{\rm i}$ . Щілинність імпульсів Q характеризується відношенням періоду повторення до тривалості імпульсу:  $Q = T/t_i$ . Щілинність – величина безрозмірна і як правило лежить у межах від 2 до 10000. Найменша величина щілинності характерна для пристроїв обчислювальної техніки і найбільша – для радіолокаційних пристроїв. Щілинність є енергетичною характеристикою імпульсного пристрою, оскільки відображає можливість накопичення великих енергій та потужностей за час порівняно великої паузи між імпульсами та генерування цієї енергії під час короткого імпульсу.

Величину, зворотну щілинності, називають коефіцієнтом заповнення імпульсів  $\gamma = t_i/T$ .

Періодична послідовність імпульсів має великі інформаційні можливості. Інформація про параметри будь-якого об'єкта, виробу, електричного або неелектричного процесу заноситься до імпульсного сигналу за допомогою час-імпульсного або число-імпульсного методів. У першому випадку носієм інформації є тривалість імпульсів, у другому – число імпульсів у заданому інтервалі часу.

Крім параметрів періодичної послідовності імпульсів важливе значення мають параметри форми імпульсів. Характерними ділянками імпульсу, які визначають його форму, є (див. рис. 6.1*a*): фронт 1–2, вершина 2–3, зріз 3–4. У імпульсів різних форм окремих ділянок може не бути. Кількісне оцінювання форми імпульсів та властивостей його окремих ділянок розглянемо на прикладі реального імпульсу прямокутної форми (рис. 6.3).



Рис. 6.3. Вигляд реального імпульсу прямокутної форми

Головними параметрами форми імпульсів є: амплітуда імпульсу  $U_m$ , тривалість імпульсу  $t_i$ , тривалість переднього фронту  $t_{\phi}$ , тривалість заднього фронту (зрізу)  $t_{30}$ , спад вершини імпульсу  $\Delta U_m$ .

Амплітудою імпульсу називають найбільшу напругу (струм) імпульсного сигналу. В інформаційних імпульсних пристроях амплітуда імпульсів знаходиться в межах від десятих частин до сотень вольт (від частин міліампера до частин ампера).

Тривалість імпульсу визначається відрізком часу між моментами виникнення та зникнення імпульсу. Тривалість реального імпульсу виміряти важко. Її заміряють на рівні  $0, U_m$  або  $0, 5U_m$ , рахуючи від основи. Тривалість імпульсу для останнього випадку називають активною тривалістю  $t_{ia}$ , оскільки результат впливу імпульсу на електричне коло реально виявляється за досягнення ним рівня, близького до 50%. У пристроях промислової електроніки тривалість імпульсів  $10^{-9} \dots 1 c$ .

Тривалість фронту визначається часом зростання імпульсу, а тривалість зрізу – часом спаду імпульсу. Інтервали часу, які відповідають тривалості фронту  $t_{\phi}$  та зрізу  $t_{3}$  імпульсу, відраховують відповідно між

рівнями  $0,1U_m - 0,9U_m$  та  $0,9U_m - 0,1U_m$ . Це є активні тривалості фронту та зрізу імпульсу, які становлять  $(5...20\%)t_i$ . Що менше відношення  $t_{\phi}/t_i$  та  $t_{3p}/t_i$ , то ближче реальна форма імпульсу до прямокутної і то доброякісніший процес обміну інформацією в імпульсних пристроях.

Спад вершини імпульсу  $\Delta U_m$  відбувається від недосконалості формувачів та генераторів імпульсів. Бажано, щоб спад був за можливості як найменший. Іноді замість абсолютного визначають відносний спад  $\Delta U_m/U_m$ . У деяких імпульсів (експоненціальних, трикутних та ін.) плоска вершина відсутня і в точці вершини фронт переходить одразу у зріз.

# 6.2. Диференціюючі та інтегруючі кола

Схеми формування та генерування імпульсів найчастіше мають лінійні *RC*-кола, які вводяться штучно (зарядно-розрядні кола, диференціюючі та ін.) або існують самостійно в схемі (ємності *p-n*-переходів, паразитні ємності і т. ін.). Розглянемо найбільш широко застосовувані *RC*-кола, які диференціюють та інтегрують.

Диференціюючі кола – це кола, в яких напруга на виході пропорційна похідній вхідної напруги

$$u_{\rm BMX} = a \left( du_{\rm BX} / dt \right)_{\rm .} \tag{6.1}$$

Диференціюючі кола застосовуються для диференціювання сигналів будь-якої форми, у тому числі і гармонічних. При цьому розв'язують дві головні задачі перетворювання сигналів: отримання імпульсів дуже малої тривалості (укорочення імпульсів), які використовують для запуску керованих перетворювачів електроенергії, тригерів, одновібраторів та інших пристроїв; виконання математичного диференціювання (отримання похідної в часі) складних функцій, заданих у вигляді електричних сигналів, що часто зустрічається в обчислювальній техніці, апаратурі вимірювання, авторегулювання тощо.

Схема ємнісного диференціюючого кола показано на рис. 6.4*a*. Вхідна напруга  $u_{\text{вх}}$  прикладається до всього кола, а вихідна знімається з резистора *R*. Струм, який протікає через конденсатор, зв'язаний з напругою на ньому відомим співвідношенням  $i_c = C(d u_c/dt)$ . Враховуючи, що той самий струм протікає через резистор *R*, для вихідної напруги одержуємо

$$u_{\rm BHX} = i_c R = RC \, \frac{du_c}{dt} = RC \, \frac{d(u_{\rm BX} - u_{\rm BHX})}{dt}.$$
(6.2)



# Рис. 6.4. Наведені:

 а – схема ємнісного диференціюючого кола; б – періодична послідовність імпульсів прямокутної форми на вході ємнісного диференціюючого кола;
 в – початковий струм заряду конденсатора; г – напруга на вході диференціюючого кола; д – вихідна напруга на резисторі

Якщо  $u_{\text{внх}} \ll u_{\text{вх}}$ , що справедливе, коли спад напруги на резисторі *R* набагато менший за напругу  $u_c$ , то рівняння (6.2) можна записати у наближеному вигляді

$$u_{\rm BMX} \approx RC \, \frac{du_{\rm BX}}{dt} \,, \tag{6.3}$$

що відповідає виразу (6.1). Співвідношення  $u_{\text{вих}} \ll u_{\text{вх}} \approx u_c$  виконується, якщо опір резистора *R* набагато менший за реактивний опір

424

конденсатора, тобто  $R \ll 1/(\omega C)$  (для сигналу синусоїдної форми) та  $R \ll 1/(\omega_B C)$ , де  $\omega_B -$  частота вищої гармоніки імпульсного сигналу. Отже, для отримання RC-кола, що виконує операцію диференціювання, необхідно вибирати елементи R та C досить малими, щоб витримувалося співвідношення  $RC \ll T$ , де T – період вхідної напруги. Для імпульсної напруги має виконуватися нерівність  $RC \ll t_{i \text{ вх}}$ , де  $t_{i \text{ вх}}$  – тривалість вхідного імпульсу. Практично вважається, що коло є диференціюючим, якщо  $\tau = RC \le 0, 1 t_{i \text{ вх}}$ .

Фізичні явища в ємнісному диференціюючому колі розглянемо для випадку, коли на вході діє періодична послідовність імпульсів прямокутної форми (рис. 6.46). При цьому будемо вважати, що внутрішній опір джерела вхідної напруги та паразитні ємності дорівнюють нулю. У момент часу  $t_1$  напруга на вході кола стрибком досягає значення  $u_{BX} = U_m$ . Враховуючи, що напруга на конденсаторі миттєво змінитись не може і в початковий момент дорівнює нулю (рис. 6.46), вся вхідна напруга прикладається до резистора R ( $u_{BHX} = U_R = U_m$ ). Ця напруга визначає початковий струм заряду конденсатора  $i_c = U_m/R$ (рис. 6.46).

У подальшому конденсатор *C* за час  $t_1 < t < t_3$  заряджається експоненціальним струмом, що зменшується. При цьому напруга на конденсаторі збільшується, а на резисторі *R* спадає так, що в кожний момент часу сума напруги на конденсаторі і резисторі дорівнює прикладеній напрузі, тобто  $u_c + u_R = U_m$ .

Протягом інтервалу часу  $t \ge 3RC$  (момент часу  $t_2$ ) конденсатор зарядиться практично до напруги, яка дорівнює прикладеній напрузі  $U_m$ , *и*<sub>*в*</sub> зменшиться до нуля, а зарядний струм припиниться. Цим завершується формування вихідного позитивного гострокінцевого імпульсу тривалістю  $t_i \approx 3RC$ , який має амплітуду  $U_m$ . У момент закінчення вхідного імпульсу (t = t<sub>3</sub>, рис. 6.4г) напруга на вході диференціюючого кола стрибком зменшується до нуля. При цьому джерелом напруги стає конденсатор С, заряджений до напруги U<sub>m</sub>. Потім конденсатор починає розряджатися (його напруга повністю прикладена до резистора *R*). Оскільки в початковий момент ця напруга дорівнює U<sub>m</sub>, через резистор протікає конденсатора  $i_c = U_m/R$ . Напрям струм розряду струму розряду протилежний напряму зарядного струму, тому полярність напруги на резисторі змінюється (див. рис. 6.4д). Під час розряду конденсатора напруга на ньому зменшується, а разом з нею зменшується спад напруги на резисторі *R*. Внаслідок цього формується імпульс негативної полярності тієї самої тривалості, оскільки стала часу кола розряду дорівнює сталій часу кола заряду. Вплив наступних імпульсів періодичної послідовності аналогічний. Таким чином, диференціювання супроводжується укороченням тривалості імпульсів.

Якщо стала часу кола сумірна з  $t_{i BX}$ , тобто  $t_{i BX} \ge 2,3\tau$ , то таке коло є укорочуючим. Тривалість вихідного імпульсу в цьому випадку становить  $t_i = 2,3\tau$ .

За умови  $RC >> t_{i BX}$  диференціююче коло стає прохідним і вхідні імпульсні сигнали передаються на вихід кола без помітних спотворень.

Тривалість фронтів прямокутних імпульсів, які надходять на вхід диференціюючого кола реального електронного пристрою, відмінна від нуля. Тому амплітуда укорочених вихідних імпульсів завжди менша від  $U_m$ . Для збільшення амплітуди укорочених імпульсів необхідно зменшити тривалість фронтів ( $t_{\phi}$ ,  $t_{3}$ ) вхідних імпульсів прямокутної форми.

**Інтегруючі кола** – це кола, в яких вихідна напруга пропорційна інтегралу за часом від вхідної напруги

$$u_{\rm BMX} = a \int u_{\rm BX} dt \,. \tag{6.4}$$

Відмінність інтегруючого кола (рис. 6.5*a*) від диференціюючого в тому, що вихідна напруга знімається з конденсатора. Використовують інтегруючі кола для отримання лінійно змінюваних (пилкоподібних) напруг. Напруга на виході інтегруючого кола:

$$u_{\rm BUX} = u_c = \frac{1}{C} \int i dt$$

Коли напруга на конденсаторі *C* незначна порівняно зі спадом напруги на резисторі *R*, тобто  $u_{\text{вих}} = u_c << u_R$ , то струм *i* в колі пропорційний вхідній напрузі, яка прикладається до всього кола. Тому  $i \approx u_{\text{вх}}/R$  і

$$u_{\rm BHX} \approx \frac{1}{RC} \int u_{\rm BX} dt \,, \tag{6.5}$$

що відповідає рівності (6.4). Очевидно, що умова інтегрування виконується за  $R >> 1/\omega C (RC >> 1/\omega)$  для синусоїдного сигналу та за  $RC >> t_{i \text{ вх}} -$  для імпульсного. Отже, для одержання достатньої точності інтегрування необхідна достатньо велика величина сталої часу кола  $\tau = RC$  порівняно з періодом *T* вихідної напруги.

Розглянемо фізичні процеси в інтегруючому колі, коли на його вході діє періодична послідовність імпульсів прямокутної форми (рис. 6.56). Якщо стала часу кола мала ( $\tau \ll t_{i \, вx}$ ), то вихідна напруга фактично відтворює форму вхідних імпульсів, тому що конденсатор встигає практично повністю зарядитися за час, який становить малу частину тривалості імпульсу. У такому випадку умова інтегрування не виконується.



Рис. 6.5. Наведені: а – схема інтегруючого колу; б – періодична послідовність імпульсів прямокутної форми на вході інтегруючого кола; в – вихідна напруга на конденсаторі

За виконання умови інтегрування ( $\tau >> t_{i \, \text{вx}}$ ) в момент надходження імпульсу ( $t = t_1$ ) на вхід кола вся вхідна напруга прикладена до резистора, а напруга на конденсаторі дорівнює нулю. За період часу  $t_1 - t_2$ конденсатор повільно заряджається, а напруга на ньому повільно збільшується (рис. 6.5*в*). У момент закінчення вхідного імпульсу ( $t = t_2$ ) напруга на конденсаторі не встигає досягти напруги  $U_m$ . По закінченні вхідного імпульсу конденсатор так само повільно розряджається. Дотримуючись прийнятого критерію закінчення перехідного процесу, слід вважати, що тривалість вихідного імпульсу після закінчення імпульсу на вході дорівнюватиме  $3\tau$ . Таким чином, на ємнісному виході кола будуть виділятися розтягнуті імпульси, які мають форму експоненціальної пилки. Що краще виконується нерівність  $\tau/t_{i \, вx} >>1$ , то точніше інтегрування й то ближче до лінійного закон зміни вихідної напруги.

**Приклад 6.1.** Розрахувати диференціююче коло, на вхід якого надходять імпульси тривалістю  $t_{i BX} = 100 \ MKC$  з амплітудою  $U_m = 10 \ B$ . Внутрішній опір генератора імпульсів  $R_{BH} = 1 \ KOM$ , а паразитна ємність навантаження  $C_0 = 20 \ n\Phi$  (рис. 6.6*a*), потрібна тривалість вихідних імпульсів 7  $MKC \le t_i \le 12 \ MKC$ .

427



#### Рис. 6.6. Наведені:

а – схема ємнісного диференціюючого кола; б – форма вихідного імпульсу;
 в – криві для знаходження параметрів імпульсу

Р о з в'я з а н н я. 1. Наявність внутрішнього опору  $R_{\rm BH}$  призводить до того, що напруга на виході зменшується. За  $C_0 = 0$  початковий стрибок напруги на виході поділяється між опорами  $R_{\rm BH}$  та  $R: U_{m \, BHX} = U_m R / (R_{\rm BH} + R)$ . Крім того, за рахунок  $R_{\rm BH}$  зростає стала часу кола  $\tau = C(R_{\rm BH} + R)$ , що призводить до збільшення тривалості імпульсу.

2. Наявність ємності  $C_0$  також виявляється на зменшенні амплітуди вихідного імпульсу. Так, за  $R_{\rm BH} = 0$  перепад вихідної напруги поділяється між ємностями C та  $C_0$  і  $U_{m\,\rm BHX} = U_m C/(C_0 + C)$ , тобто на вихід передається менша частина  $U_m$ , що більше  $C_0$ . Окрім того, наявність ємності  $C_0$  призводить до подовження заднього фронту (зрізу) імпульсу в цілому, а сполучення  $C_0$  та  $R_{\rm BH} -$  до подовження переднього фронту (на ємності  $C_0$  напруга не може змінюватися стрибком).

3. За сумісної дії  $C_0$  та  $R_{\rm BH}$  форма вихідного імпульсу погіршується більше, ніж від кожного паразитного параметра окремо (рис. 6.6б). Для зменшення впливу  $C_0$  та  $R_{\rm BH}$  параметри диференціюючого кола вибирають такими, щоб виконувалися нерівності:  $C > C_0$  і  $R > R_{\rm BH}$ .

На практиці беруть  $C \ge (2...3)C_0$ . Більші значення ємності C призводять до зменшення R (тому що має дотримуватись умова  $\tau = RC \ll t_{i \text{ вх}}$ ), що викликає зменшення амплітуди  $u_{\text{вих}}$ . Беремо  $C = 200 n \Phi$ .

4. Орієнтовно опір диференціюючого кола без врахування впливу  $C_0$  та  $R_{\rm BH}$  за тривалості імпульсу  $t_i = 10 \ {\rm MKC}$ 

$$R = \frac{t_{\rm i}}{3C} = \frac{10 \cdot 10^{-6}}{3 \cdot 200 \cdot 10^{-12}} = 16,6 \, \kappa O_M \, .$$

Вибираємо  $R = 18 \kappa O_M$ .

5. Амплітуда вихідних імпульсів

$$\begin{split} U_{\text{BHX }m} &\approx U_{m} \left[ 1 - \frac{R_{\text{BH}}C_{0}}{RC} \left( 1 + \ln \frac{RC}{R_{\text{BH}}C_{0}} \right) \right] = \\ &= 10 \left[ 1 - \frac{1 \cdot 10^{3} \cdot 20 \cdot 10^{-12}}{18 \cdot 10^{3} \cdot 200 \cdot 10^{-12}} \left( 1 + \ln \frac{18 \cdot 10^{3} \cdot 200 \cdot 10^{-12}}{1 \cdot 10^{3} \cdot 20 \cdot 10^{-12}} \right) \right] = 9,65 \ B \, . \end{split}$$

6. Уточнюємо тривалість вихідного імпульсу

$$t_{\rm i} = -RC \ln\left(0, 1\frac{U_{\rm BHX} m}{U_m}\right) = -18 \cdot 10^3 \cdot 200 \cdot 10^{-12} \ln\left(0, 1\frac{9, 65}{10}\right) = 8, 4 \text{ MKC},$$

тобто знаходиться у заданих межах.

7. Тривалість фронту вихідного імпульсу

$$t_{\rm \varphi\,BHX} \approx R_{\rm BH} C_0 \, \ln \frac{RC}{R_{\rm BH} C_0} = 1 \cdot 10^3 \cdot 20 \cdot 10^{-12} \, \ln \frac{18 \cdot 10^3 \cdot 200 \cdot 10^{-12}}{1 \cdot 10^3 \cdot 20 \cdot 10^{-12}} \approx 1 \cdot 10^{-7} \, c = 0, 1 \, {\rm Mkc} \; .$$

**Приклад 6.2.** Визначити параметри імпульсу на виході кола (рис. 6.6,а), якщо  $C_0 = 20 n \phi$ ,  $C = 60 n \phi$ ,  $R_{\rm BH} = 2 \kappa O_M$ ,  $R = 4 \kappa O_M$  і амплітуда ідеального прямокутного вхідного імпульсу  $U_m = 4 B$ .

Розв'язання. 1. Тривалість фронту

$$t_{\rm \varphi} = \frac{R_{\rm BH}C_0}{1 + R_{\rm BH}/R + C_0/C} = \frac{2\cdot 10^3 \cdot 20\cdot 10^{-12}}{1 + 2/4 + 20/60} = 22\cdot 10^{-9}\ c\ . \label{eq:t_phi}$$

2. Тривалість зрізу

$$t_{\rm 3p} = CR(1 + R_{\rm BH}/R + C_0/C) = 60 \cdot 10^{-12} \cdot 4 \cdot 10^3 (1 + 2/4 + 20/60) = 440 \cdot 10^{-9} c.$$

3. Співвідношення

$$t_{3D}/t_{+} = (440 \cdot 10^{-9})/(22 \cdot 10^{-9}) = 20$$

4. Використовуючи криві рис. 6.6*в*, знаходимо параметр a = 1,25;  $t_i/t_{sp} = 0,88$ ;  $t_{\phi}/t_{sp} = 0,08$ .

Звідси  $t_1 = 0.88t_{3D} = 0.88 \cdot 440 \cdot 10^{-9} \approx 0.4$  мкс;  $t_{\oplus} = 0.08t_{3D} = 0.08 \cdot 440 \cdot 10^{-9} \approx 0.035$  мкс.

 $3a t_{3p} >> t_{\phi}$ 

$$U_{m \text{ BHX}} = \frac{U_m}{a(1 + R_{\text{BH}}/R + C_0/C)} = \frac{4}{1,25(1 + 2/4 + 20/60)} \approx 1,8 B$$

## 6.3. Електронні ключі

Електронними ключами називаються нелінійні елементи, вольтамперні характеристики яких мають вигляд нелінійних функцій, а процеси описуються нелінійними рівняннями різного вигляду. Нелінійним елементом електронного ключа є напівпровідниковий прилад (діод, транзистор), нелінійний опір якого – змінна величина. Тому під час аналізу таких опорів розрізняють опори постійному та змінному струмам.

Електронний ключ (рис. 6.7*a*, б) виконує операції вмикання та вимикання різних електричних кіл після подачі керуючих сигналів. Тому

режим роботи ключа характеризується одним з двох станів: «ввімкнено» – «вимкнено». Якщо ключ розімкнений, то  $u_{\text{вих}} = E$  та i = 0. У цьому стані електронний ключ перебуває до моменту часу  $t_1$  (рис. 6.7*в*). У замкненому стані ключа  $u_{\text{вих}} = 0$ , i = E/R. В обох станах електронний ключ вважається ідеальним, тобто опір ( $R_{np}$ ) замкненого ключа дорівнює нулю, а розімкненого ( $R_{3B}$ ) – нескінченності, що реально недосяжно. Тому важливішими вимогами, які пред'являють до електронних ключів, є: малий спад напруги на ключі в замкненому стані та мале значення струму через ключ у розімкненому стані. Важливою характеристикою електронного ключа є також його швидкодія, тобто час переходу ключа з одного стану в інший. Що вища швидкодія ключа, то вища його якість.

Електронні ключі широко застосовують у пристроях формування імпульсних сигналів. До таких пристроїв належать обмежувачі, які отримали дуже широке застосування в імпульсній техніці.



#### Рис. 6.7. Наведені:

*а,* б – схеми електронного ключа; *в* – стани електронного ключа «ввімкнено» – «вимкнено»

Обмежувач являє собою чотириполюсник, вихідна напруга якого залишається незмінною, коли вхідна напруга збільшується вище (або зменшується нижче) деякого заданого рівня, який називають порогом обмеження. У першому випадку поріг обмеження верхній, у другому – нижній. Обмежувачі, які мають верхній та нижній пороги обмеження, називають двобічними. Застосовують обмежувачі для формування імпульсів прямокутної (трапецеїдальної) форми з синусоїдної напруги, виділення імпульсів однієї полярності з різнополярних імпульсів, селекції імпульсів за амплітудою і т. інше.

#### 6.3.1. Діодні ключі

Статичні передавальні характеристики діодних ключів повністю визначаються типом схеми комутації, що використовується, та ВАХ напівпровідникового прилада. За принципом дії діодні ключі не потребують спеціальної керуючої напруги, роль якої в цьому випадку виконує безпосередньо сигнал, який комутується, тобто  $e_{\text{кер}} \equiv e_{\text{вх}}$ . Внаслідок цього для цього класу пристроїв існує тільки одна статична передавальна характеристика, вид якої визначається амплітудою та полярністю комутованої напруги  $e_{\text{вх}}$ . Комутуюча дія діодних ключів грунтується на нелінійних властивостях діодів. За способом вмикання діода відносно опору навантаження діодні ключі поділяють на послідовні та паралельні.

У послідовному діодному ключі (рис. 6.8*a*) діод ввімкнений послідовно з опором навантаження. Апроксимуючи ВАХ діода кусковолінійною функцією виду  $U_{np} = U_{A0} + Ir_{A}$  (див. том 1, розділ 4) для схеми можна записати аналітичні вирази передавальної характеристики ключа

$$u_{\rm BHX} = \frac{R_{\rm H}}{R_{\rm BH} + r_{\rm gnp} + R_{\rm H}} \left( e_{\rm BX} - U_{\rm D0} \right) \quad \text{для} \quad e_{\rm BX} > U_{\rm D0} ; \qquad (6.6)$$

$$u_{\rm BHX} = \frac{R_{\rm H}}{R_{\rm BH} + r_{\rm J,3B} + R_{\rm H}} e_{\rm BX} \quad \text{для} \quad e_{\rm BX} < U_{\rm J0}, \qquad (6.7)$$

де  $r_{\text{дпр}}$ ,  $r_{\text{дзв}}$ ,  $U_{\text{д0}}$  – параметри кусково-лінійної апроксимації ВАХ – диференційні опори за прямого і зворотного зміщення *p*-*n*-переходу та порогова напруга відповідно.



Рис. 6.8. Наведені: *a* – схема послідовного діодного ключа; *б* – статична передавальна характеристика послідовного діодного ключа

За умови, що діод і джерело вхідного сигналу ідеальні ( $r_{дпр} = 0$ ,  $r_{д 3B} = \infty$ ,  $R_{BH} = 0$ ), рівняння (6.6) та (6.7) приймають вигляд

$$u_{\text{вих}} = (e_{\text{вх}} - U_{\text{Д0}})$$
 для  $e_{\text{вх}} > U_{\text{Д0}}$ ; (6.8)

$$u_{\rm BHX} = 0$$
 для  $e_{\rm BX} < U_{\rm II0}$ . (6.9)

Згідно з одержаними виразами, статична передавальна характеристика послідовного діодного ключа має вигляд кусково-лінійної функції (рис. 6.86). У випадку реальних діода та джерела сигналу кути нахилу прямої вітки ВАХ – ключ ввімкнений ( $e_{\rm sx} > U_{\rm Д0}$ ) та зворотної вітки – ключ вимкнений ( $e_{\rm sx} < U_{\rm Д0}$ ) відповідно дорівнюють:

$$\alpha = \operatorname{arc} \operatorname{tg} \frac{1}{1 + (r_{\mu n p} + R_{\text{BH}})/R_{\text{H}}}; \qquad (6.10)$$

$$\alpha' = \operatorname{arc} \operatorname{tg} \frac{1}{1 + (r_{\Lambda^{3B}} + R_{BH})/R_{H}}.$$
(6.11)

Для ідеальних джерела сигналу та діода, які описуються рівняннями (6.8), (6.9), ці кути приймають свої граничні значення  $\alpha = 45^{\circ}$  та  $\alpha' = 0^{\circ}$ .

Напруга  $e_{\rm BM}$ , яка відповідає моменту вмикання (вимикання) діодного ключа, називається рівнем вмикання ключа. У схемі рис. 6.8*a*  $e_{\rm BM} = U_{\rm Д0}$ .

Вигляд статичної передавальної характеристики та значення  $e_{\rm вм}$  можна змінювати, якщо в схему ключа ввести додаткові джерела зміщення  $E_{\rm зм}$ . Можливі варіанти схем і відповідні статичні передавальні характеристики наведені на рис. 6.9.





**Рис. 6.9. Наведені:** *а, в* – варіанти схем послідовного діодного ключа; *б, г* – статичні передавальні характеристики
В обох схемах напруга вмикання визначається виразом  $e_{\rm BM} = U_{\rm Д0} + U_{\rm 3M}$ . Значення  $U_{\rm 3M}$  залежить від місця ввімкнення додаткового джерела. Так, для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm H}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm M}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm M}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm M}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm M}/(R_{\rm 3M} + R_{\rm H})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}R_{\rm M}/(R_{\rm 3M} + R_{\rm M})$ , а для схеми рис. 6.9a  $U_{\rm 3M} = E_{\rm 3M}/(R_{\rm M} + R_{\rm M})$ , а для схеми рис. 6.8a  $U_{\rm 3M}$   $U_{\rm 3M} = E_{\rm 3M}/(R_{\rm M} + R_{\rm M})$ 

**У паралельному діодному ключі** (рис. 6.10*a*) діод вмикається паралельно опору навантаження  $R_{\rm H}$ . Опір  $R_{\rm d}$  є баластним опором, який обмежує струм, що тече через діод. Використовуючи припущення, аналогічні зробленим раніше, одержуємо для статичної передавальної характеристики:

$$u_{\rm BHX} = \frac{e_{\rm BX}}{1 + R_{\rm 6}' \left(\frac{1}{R_{\rm H}} + \frac{1}{r_{\rm gup}}\right)} + \frac{U_{\rm H0}}{1 + r_{\rm gup} \left(\frac{1}{R_{\rm 6}'} + \frac{1}{R_{\rm H}}\right)}$$
(6.12)

ДЛЯ  $e_{\rm BX} \ge U_{\rm Д0} (1 + R_{\rm b}'/R_{\rm H});$ 

$$u_{\rm BHX} = \frac{e_{\rm BX}}{1 + R_{\rm 0}' \left(\frac{1}{R_{\rm H}} + \frac{1}{r_{\rm A3B}}\right)} \quad \text{ДЛЯ} \quad e_{\rm BX} << U_{\rm A0} \left(1 + R_{\rm 0}' / R_{\rm H}\right), \tag{6.13}$$

де  $R'_{\delta} = R_{\delta} + R_{\scriptscriptstyle \mathrm{BH}}$ .

Для ідеального діода ( $r_{дпp} = 0$ ,  $r_{d3B} = \infty$ ) вирази (6.12), (6.13) приймають вигляд

$$u_{\text{вих}} = U_{\Pi 0}$$
 ДЛЯ  $e_{\text{вх}} \ge U_{\Pi 0} (1 + R'_6 / R_{\text{H}});$  (6.14)

$$u_{\text{bhx}} = e_{\text{bx}} \left[ R_{\text{h}} / (R_{\text{h}} + R_{6}') \right]$$
 ДЛЯ  $e_{\text{bx}} \le U_{\mathcal{I}0} \left( 1 + R_{6}' / R_{\text{h}} \right).$  (6.15)

Згідно з виразами (6.12), (6.13) статична передавальна характеристика паралельного діодного ключа має вигляд, наведений на рис. 6.106. Напруга вмикання ключа в схемі рис. 6.10 $a e_{\text{вм}} = U_{\text{до}}(1+R'_{\text{б}}/R_{\text{H}})$ .



Рис. 6.10. Наведені:



Кути нахилу статичної передавальної характеристики, наведеної на рис. 6.106, відповідно з (6.12) і (6.13) дорівнюють

$$\alpha = \operatorname{arc} \operatorname{tg} \frac{1}{1 + R_{6}' \left( \frac{1}{R_{H}} + \frac{1}{r_{\pi n p}} \right)};$$
(6.16)

$$\alpha' = \operatorname{arc} \operatorname{tg} \frac{1}{1 + R'_{6} \left( \frac{1}{R_{H}} + \frac{1}{r_{\Lambda 3B}} \right)}.$$
(6.17)

Для ідеального діода ( $r_{дпр} = 0$ ,  $r_{дзв} = \infty$ ) вирази (6.16), (6.17) приймають вигляд

 $\alpha = 0$ ;  $\alpha' = \arctan tg R_{\rm H} / (R_{\rm H} + R'_{\rm f})$ .

Як і для послідовного діодного ключа, використовуючи додаткові джерела зміщення  $E_{3M}$ , напруга  $e_{BM}$  і вигляд статичної передавальної характеристики можуть видозмінюватися в широких межах.

На рис. 6.11, як приклади, показано схеми паралельних діодних ключів з джерелами зміщення  $E_{_{3M}}$  і відповідні їм статичні передавальні характеристики. У схемі рис. 6.11*a*  $e_{_{BM}} = (E_{_{3M}} + U_{Д0})(1 + R'_5/R_{_H})$ , а стала складова вихідного сигналу  $U_{_{BHX}0} = E_{_{3M}} + U_{Д0}$ . Кути нахилу статичних ВАХ зв'язані з відповідними кутами характеристики початкової схеми (рис. 6.10*a*) нерівностями  $\alpha_3 > \alpha$ ,  $\alpha'_3 > \alpha'$ ,  $\alpha_4 < \alpha$ ,  $\alpha'_4 < \alpha'$ .





**Рис. 6.11. Наведені:** *а, в* – варіанти схем паралельного діодного ключа; *б, г* – статичні передавальні характеристики Слід відзначити, що змінюючи полярність вмикання діода та вводячи в схему ключа декілька джерел  $E_{_{3M}}$ , можна значно видозмінити статичну ВАХ схем як послідовного, так і паралельного діодних ключів.

У розглянутих схемах послідовних і паралельних діодних ключів можна досягти однобічного обмеження однополярних та різнополярних сигналів практично на нульовому рівні (ідеальний діод). На рис. 6.12a зображені графіки, які пояснюють застосування послідовного ключа (рис. 6.8a) як обмежувача знизу на нульовому рівні для отримання однополярних імпульсів з різнополярних, що знімаються з виходу диференціюючого кола. З надходженням до входу ключа імпульсів негативної полярності діод зміщується в зворотному напрямі і напруга імпульсів виділяється на великому зворотному опорі діода, а  $U_{\text{вих}} = 0$ .



Рис. 6.12. Наведені графіки, що пояснюють застосування послідовного діодного ключа:

*а* – як обмежувача знизу для отримання однополярних імпульсів з різнополярних; *б* – як обмежувача зверху імпульсів позитивної полярності

Графіки, що пояснюють обмеження зверху імпульсів позитивної полярності, для усунення викидів на вершині імпульсу за застосування паралельного діодного ключа (рис. 6.11*a*), показано на рис. 6.12*б*. Якщо рівень імпульсу перевищує напругу зміщення, то діод відкривається і  $U_{\text{вих}} = E_{\text{зм}}$ . Для усунення паразитних викидів напруги в імпульсах негативної полярності можна скористатися тією самою схемою, змінивши полярність вмикання діода й джерела зміщення на зворотну.

Двобічне обмеження сигналів можна отримати в двобічних обмежувачах (подвійних діодних ключах). Схему подвійного ключа, який являє собою комбінацію з двох паралельних діодних ключів (рис. 6.11*a*), показано на рис. 6.13*a*, а графіки двобічного обмеження синусоїдної напруги за допомогою такого ключа – на рис. 6.13*б*. Синусоїдна вхідна напруга, яка надходить до входу подвійного ключа, передається на вихід, якщо вона знаходиться в межах, визначених рівнями зміщення першого й другого ключів (відповідно  $E_{_{3M1}}$  та  $E_{_{3M2}}$ ). За перевищення сигналом цих меж  $U_{_{BHX}} = 0$  напруга на виході ключа має форму трапецоїдальних імпульсів.



*а* – схема подвійного діодного ключа, *б* – графіки двобічного обмеження синусоїдної напруги

**Проходження імпульсу напруги через діодний ключ.** Розглянуті вище залежності  $u_{\text{вих}} = f(e_{\text{вх}})$  слушні тільки для повільної зміни вхідної напруги. Якщо на вході діодного ключа діє імпульсна напруга, тривалості фронту та зрізу якої сумірні з тривалістю перехідних процесів у самому діоді, залежність  $u_{\text{вих}} = f(e_{\text{вх}})$  набуває якісно інший характер. У перехідному режимі в схемі рис. 6.8*а* струм діода визначається трьома складовими

$$i_{\rm A} = \frac{Q_{\rm B}}{\tau_{\rm B}} + \frac{dQ_{\rm B}}{dt} + C_6 \frac{dU_{p-n}}{dt}, \qquad (6.17a)$$

де  $Q_{\rm b}$  – об'ємний заряд неосновних носіїв у ділянці бази діода;  $\tau_{\rm b}$  – час життя неголовних носіїв у ділянці бази діода;  $C_6$  – бар'єрна (зарядна) ємність діода;  $U_{p-n}$  – напруга на *p*-*n*-переході.

Перша складова виразу (6.17*a*) пов'язана з рекомбінацією неосновних носіїв у ділянці бази. Друга складова визначає зміну у часі об'ємного заряду неосновних носіїв у ділянці бази. Третя обумовлена перезарядом бар'єрної ємності *p-n*-переходу за зміни вхідного сигналу у часі. Як бачимо з виразу (6.17*a*) інерційність напівпровідникового діода пов'язана з ефектом накопичення надлишкового заряду в базовій ділянці прилада та наявністю бар'єрної ємності прилада.

Процеси в схемі розглянемо для двох типових випадків:  $e_{\text{вх}}$  має форму двополярних прямокутних імпульсів змінної напруги;  $e_{\text{вх}}$  має форму однополярних прямокутних імпульсів. При цьому вважатимемо,

що тривалості фронту та зрізу дорівнюють нулю, тобто  $t_{\phi} = t_{\rm 3p} = 0$ ; опір  $R_{\rm H} >> r_{\rm g.np}$ .

Часові діаграми для двополярної прямокутної змінної напруги вхідного сигналу  $e_{\text{вх}}$  наведено на рис. 6.14 (тривалості імпульсів, тобто інтервали  $t_2 - t_0$  і  $t_5 - t_2$  достатні для завершення всіх перехідних процесів, які визначають інерційні властивості напівпровідникового діода).



Рис. 6.14. Показані часові діаграми: *а* – для двополярної прямокутної змінної напруги вхідного сигналу, *б*, *в* – зміни струму та напруги діода

У зв'язку з тим, що провідність діода прямо пропорційна об'ємному заряду  $Q_{\rm b}$ , тобто концентрації неосновних носіїв у ділянці бази, за збільшення прямого струму опір бази діода зменшується (ефект модуляції опору ділянки бази). Через те, що швидкість накопичення надлишкового заряду в ділянці бази кінцева, то встановлення прямого опору діода потребує деякого часу. За виконання умови  $R_{\rm H} >> r_{\rm g, np}$  можна вважати, що струм діода не залежить від його опору. Тому ефект модуляції опору бази призводить до появи різкого викиду напруги на діоді за його вмикання.

Перезаряд бар'єрної ємності діода C<sub>6</sub>, навпаки, веде до уповільнення швидкості збільшення напруги на діоді.

Внаслідок дії двох протилежних тенденцій реальний вигляд перехідного процесу визначається конкретним співвідношенням параметрів діода. За малих рівнів інжекції мають перевагу процеси, пов'язані з перезарядом ємності  $C_6$ . За великих рівнів інжекції процеси, зазвичай визначаються зміною об'ємного заряду ділянки бази. Тому перехідні процеси за вмикання діодів різних типів можуть мати якісно відмінний вигляд. На рис. 6.14*б*, *в* показані часові діаграми зміни струму та напруги діода, які відповідають великому рівню інжекції та відповідно малому впливу  $C_6$ .

Тривалість сплеску, яка зветься *часом встановлення прямої напруги*  $t_{\text{вст}}$  і розрахована для напруги  $u_{\Pi} = 1, 2U_{\Pi \text{пр}}$ , приблизно дорівнює

$$_{\rm BCT} \approx 2.3 \ \tau_{\rm B}, \tag{6.18}$$

а максимальний спад напруги на діоді

$$U_{\underline{J}\,\mathrm{np\,max}} \approx \varphi_{\kappa} + I_{\mathrm{np}} \rho_{\mathrm{B}} s / l \tag{6.19}$$

де  $\varphi_{\kappa} = \varphi_{T}$  — контактна різниця потенціалів, яка дорівнює тепловому потенціалу;  $\rho_{\rm b}$  -питомий опір напівпровідникової ділянки бази; *s*, *l* — відповідно поперечний переріз і довжина бази діода.

Інтервал  $t_1 - t_2$  характеризує усталений режим у діодному ключі. У базовій ділянці діода накопичено збитковий заряд неосновних носіїв  $Q_{\rm b} = I_{\rm np} \tau_{\rm b}$ . Концентрація надлишкових носіїв заряду при цьому спадає в міру віддалення від переходу.

Прямий струм, який тече в цьому випадку через діод,

$$I_{\rm np} = (U_{\rm BX\,np} - U_{\rm J,np}) / (r_{\rm J,np} + R_{\rm H}).$$
(6.20)

У момент  $t_2$  вхідна напруга  $e_{\text{вх}}$  змінює свою полярність. Проте до моменту  $t_4$  діод буде знаходитися у провідному стані. До моменту  $t_3$  через нього у зворотному напрямку буде текти струм, імпульсне значення якого  $I_{3Bi}$  сумірне з  $I_{np}$ . Далі в міру розсмоктування об'ємного заряду неосновних носіїв у ділянці бази та розряду бар'єрної ємності на інтервалі  $t_3 - t_4$  зворотний струм через діод зменшуватиметься, прямуючи до свого усталеного значення.

У момент зміни полярності напруги  $e_{\text{вх}}$   $t = t_2$  (див. рис. 6.14*e*) напруга на діоді стрибком зменшується на величину спаду напруги на активному опорі діода  $\Delta U_{\pi} = r_{\pi}(I_{\text{пр}} + I_{3\text{B}i})$  і в подальшому залишається практично незмінною. Це пояснюється тим, що надлишковий заряд, накопичений в базовій ділянці діода під час його прямого зміщення, залишається достатнім для підтримки імпульсу зворотного струму на рівні

$$I_{_{3B}i} = \frac{U_{_{3B}} - [U_{_{3B}np} - r_{_{3}}(I_{_{1D}p} - I_{_{3B}i})]}{R_{_{H}} + r_{_{3B}}},$$
(6.21)

тобто безпосередньо після зміни полярності *е*<sub>вх</sub> має практично нульовий опір.

Рівняння (6.17) для інтервалу t<sub>2</sub> - t<sub>3</sub>має вигляд

$$i_{\rm II} = Q_{\rm E} / \tau_{\rm E} + dQ_{\rm E} / dt = -I_{_{3\rm B\,\rm i}} \ . \tag{6.22}$$

Розв'язуючи (6.22) у припущенні, що в кінці інтервалу  $t_3 - t_2 = t_{pos}$  концентрація неосновних носіїв заряду у безпосередній близькості до *p-n*-переходу зменшується до нуля, одержуємо

$$t_{\text{po3}} \approx \tau_{\text{b}} \ln(1 + I_{\text{np}}/I_{3\text{B}\,\text{i}}).$$
 (6.23)

Часовий інтервал  $t_{pos}$  називається часом розсмоктування неосновних носіїв з ділянки бази. Слід відзначити, що одержаний вираз є приблизним, тому що не враховує особливостей зміни просторового заряду  $Q_{\rm b}$ , характерних для діодів, виготовлених за різними технологіями.

На інтервалі  $t_4 - t_3 = t_{cn}$  сумарний об'ємний заряд у ділянці бази зменшується до нуля, що характеризується зменшенням струму діода від амплітуди імпульсу  $I_{_{3B\,i}}$  до величини  $I_{_{3B}}$ , що відповідає стаціонарному зворотному струму діода у вимкненому стані.

Тривалість інтервалу  $t_{cn}$ , який називається *часом спаду зворотного струму діода*, дуже залежить від технології його виготовлення. Реально  $t_{cn}$  знаходиться в діапазоні

$$t_{\rm cm} \approx (1...0, 1) \,\tau_{\rm B} \,.$$
 (6.24)

Порівнюючи вирази (6.23) і (6.24), можна зробити висновок, що практично для всіх типів діодів  $t_{\text{pos}} > t_{\text{cn}}$ .

Часовий інтервал  $t_{\text{роз}} + t_{\text{сп}} = t_{\text{від}}$  називається *часом відновлення* зворотного опору діода і характеризує швидкодію діодів.

Часові діаграми, які характеризують роботу схеми рис. 6.8*a*, у випадку однополярної прямокутної напруги, наведено на рис. 6.15. Напруга на навантаженні, яка за формою імпульсу аналогічна зміні  $i_{\rm d}$ , дуже відрізняється від вхідної напруги  $e_{\rm BX}$ . Причинами цих відмінностей також є процеси накопичення заряду неосновних носіїв у базовій ділянці діода та перезаряді  $C_6$ .

Процес вмикання діода аналогічний розглянутому вище випадку. Тому для часу встановлення  $t_{\rm вст}$  та початкового викиду напруги  $U_{\rm Д\,np\,max}$  слушні вирази (6.18) та (6.19).



Рис. 6.15. Наведені:

*а, б, в* – часові діаграми, які характеризують роботу схеми послідовного діодного ключа у випадку однополярної прямокутної напруги

Якісні відміни спостерігаються за вимикання діода. Після закінчення дії напруги  $e_{\text{вх}}$  в момент  $t_2$  напруга на діоді зменшується на  $\Delta U_{\text{д}} = r_{\text{д}}(I_{\text{пр}} + I_{3\text{в}\,\text{i}})$  і потім ще досить тривалий час зберігає полярність прямо зміщеного діода. За умови  $e_{\text{вх}} = 0$  це означає, що до опору навантаження прикладено напругу зворотної полярності, яка дорівнює

$$U_{\rm H \,_{3B}} \approx - \left[ U_{\rm np} - r_{\rm g} (I_{\rm np} + I_{\rm _{3B}\,i}) \right] \frac{R_{\rm H}}{R_{\rm _{H}} + R_{\rm _{BH}}}.$$
 (6.25)

Причиною виникнення цієї напруги є об'ємний заряд  $Q_5$ , накопичений у ділянці бази. Після закінчення імпульсу  $e_{sx}$  неосновні носії в області бази поступово рекомбінують, утворюючи струм в колі навантаження діода. Тому тривалість інтервалу  $t_3 - t_2$  визначається як власними параметрами діода, так і параметрами зовнішнього кола. За зменшення опору розряду  $R_{po3} = R_H / (R_H + R_{BH})$  тривалість  $t_3 - t_2$  зменшується.

Напругу, яка діє на діоді після закінчення імпульсу *е*<sub>вх</sub>, називають *післяінжекційною*.

440

При великих частотах перемикання на інерційні властивості напівпровідникових діодів починають виявляти вплив ємність корпусу  $C_{\kappa}$  та індуктивність виводів  $L_{\rm B}$ . Для сучасних діодів  $C_{\kappa} = 0,1...0,4$   $n\Phi$ , а  $L_{\rm B} = 1...20$   $\mu\Gamma\mu$ . Тому ці параметри можуть не враховуватися аж до частот 100  $M\Gamma\mu$ .

Наведений аналіз показує, що інерційність напівпровідникового діода є причиною спотворення форми вихідної напруги діодного ключа, причому ці спотворення суттєвіші, що менша тривалість імпульсів вхідної напруги.

**Приклад 6.3.** На вхід схеми рис. 6.8,*a*, подається синусоїдний сигнал з амплітудою 30*B*. Внутрішній опір джерела сигналу  $R_{\rm BH} = 0$ . Визначити опір навантаження і амплітуду вихідної напруги за дії позитивної та негативної напівхвиль вхідної напруги, якщо діод має параметри: прямий спад напруги за струму  $I_{\rm np} = 100 \, \text{мK}A$  при  $U_{\rm 3B} = 40 \, B$ .

Розв'язання. 1. Прямий опір діода

$$r_{\rm g\,np} = U_{\rm np} / I_{\rm np} = 1.2 / (100 \cdot 10^{-3}) = 12 \, OM$$
.

2. Зворотний опір діода

$$r_{\rm g, 3B} = U_{\rm 3B} / I_{\rm 3B} = 40 / (100 \cdot 10^{-6}) = 400 \, \kappa O M$$
.

3. Опір навантаження

$$R_{\rm H} = r_{\rm m \ np} \cdot \sqrt{r_{\rm m \ 3B} / r_{\rm m \ np}} = 12 \cdot \sqrt{\frac{400 \cdot 10^3}{12}} = 2.19 \, \kappa O_M \, .$$

Вибираємо  $R_{\rm H} = 2,2 \, \kappa O_M$ .

4. Вихідна напруга згідно з виразами (6.6) і (6.7)

$$u_{\text{BHX}+} = \frac{R_{\text{H}}}{r_{\text{д}\,\text{np}} + R_{\text{H}}} e_{\text{BX}} = \frac{2,2 \cdot 10^3}{12 + 2,2 \cdot 10^3} 30 = 29,8 B ;$$
  
$$u_{\text{BHX}-} = \frac{R_{\text{H}}}{r_{\text{J}\,\text{3B}} + R_{\text{H}}} e_{\text{BX}} = \frac{2,2 \cdot 10^3}{400 \cdot 10^3 + 2,2 \cdot 10^3} 30 = 0,16 B$$

**Приклад 6.4.** У схемі рис. 6.11,  $a \in E_{3M} = 10B$ ;  $R_{BH} = 500 O_M$ ;  $R_H = 10 \kappa O_M$ ;  $R_6 = 1 \kappa O_M$ ;  $R_{3M} = 0$ ; діод ідеальний ( $r_{A \Pi P} = 0$ ;  $r_{A 3 B} = \infty$ ). На вхід подається синусоїдна напруга з амплітудою 20 *B*. Визначте поріг обмеження.

Розв'я зання. Це обмежувач зверху. За дії позитивної напівхвилі діод *VD* відкриється і и<sub>вих</sub> досягне значення *E*<sub>зм</sub>, тобто

$$u_{\rm BHX} = \frac{u_{\rm BX}}{R_{\rm BH} + R_{\rm 5} + R_{\rm H}} R_{\rm H} = E_{\rm 3M} ,$$

звідки напруга вхідного сигналу, за якої VD ввімкнеться, тобто буде обмежуватися,

$$u_{\rm BX} = e_{\rm BM} = E_{\rm BM} \frac{R_{\rm BH} + R_{\rm 5} + R_{\rm H}}{R_{\rm H}} = 10 \frac{500 + 110^3 + 1010^3}{1010^3} = 11,5 \,B \ .$$

# 6.3.2. Ключі на біполярних транзисторах

На відміну від ключів на напівпровідникових діодах, ключі на транзисторах є керованими, тобто їх статичні характеристики визначаються не значенням і полярністю комутованої напруги  $e_{\rm BX}$ , а значенням керуючого сигналу  $e_{\rm kep}$ . Через це для транзисторного ключа треба розглядати дві статичні характеристики: одну для ввімкненого, а другу для вимкненого стану транзистора.

Треба відзначити дві головні особливості ввімкненого стану транзисторного ключа.

1. Ввімкнений стан ключа, як правило, відповідає роботі біполярного транзистора в режимі насичення. У такому випадку транзистор може бути замінений деяким еквівалентним опором, який залежить від його конструкції.

Біполярний транзистор у режимі насичення являє собою два зустрічно ввімкнених *p-n*-переходи (емітерний та колекторний), кожний із яких зміщений у прямому напрямку. Для кожного з цих *p-n*-переходів, які являють собою діоди, слушна кусково-лінійна апроксимація його ВАХ. Проте у зв'язку з тим, що діоди ввімкнені зустрічно, напруги U<sub>по</sub> і колекторного U<sub>ло БК</sub> емітерного  $U_{\pi0}$  FF *p-n*-переходів взаємно компенсують одна одну. Ступінь компенсації цих зустрічно ввімкнених напруг залежить від ступеня ідентичності властивостей *p-n*-переходів, які розглядаються. У реальних транзисторах через конструкторськотехнологічну асиметрію емітерного та колекторного переходів не може бути досягнуто повної компенсації напруг ввімкнення зазначених діодів. Проте, як показує практика, в будь-якому випадку можна вважати  $U_{\pi 0.5F} + U_{\pi 0.5K} \rightarrow 0$ . У зв'язку з цим біполярний транзистор у режимі насичення може бути заміщений активним опором транзистора *R*<sub>нас</sub>.

За використання режиму насичення робоча точка транзистора знаходиться на початковій частині його вихідних ВАХ ( $U_{\rm KE} \rightarrow 0$ ). Особливістю цієї частини характеристик є виконання умови  $dU_{\rm KE} / dI_{\rm K} = R_{\rm Hac} = {\rm const}$ . Тому в такому випадку параметри ввімкненого стану біполярного транзистора практично не залежать від керуючої напруги і зміна сигналу керування мало змінює спад напруги на ввімкненому транзисторі.

2. Опір *R*<sub>нас</sub> для ввімкненого транзистора, як правило, менший аналогічного опору діодного ключа. Це очевидно з наведеного опису взаємної компенсації напруг *p-n-* переходів.

У режимі відсічки (вимкнений стан) властивості транзисторних і діодних ключів приблизно однакові. Зазначені особливості призводять до того, що ключ на біполярному транзисторі за своїми властивостями ближчий до ідеального порівняно з діодним.

Треба також відзначити ще одну особливість ключів на біполярних транзисторах. Через те що їх вихідні ВАХ за вмикання за схемою із спільним емітером розташовані в одному квадранті, то в практичних схемах їх використовують за незмінної полярності комутованої напруги  $e_{\rm BX}$ . Конкретна полярність  $e_{\rm BX}$  визначається типом провідності використаного біполярного транзистора.

На рис. 6.16. наведені схеми (*a*) та передавальні характеристики (б, *в*) транзисторних ключів, виконаних за послідовною та паралельною схемами комутації.



Рис. 6.16. Наведені схеми (а) та передавальні характеристики (б, в) транзисторних ключів, виконаних за послідовною та паралельною схемами комутації

Значення кутів нахилу наведених характеристик легко знайти з виразів (6.10), (6.11) і (6.16), (6.17).

За ввімкненого транзисторного ключа: для послідовної схеми

$$\alpha_{\rm BM} = \arctan \frac{1}{1 + (R_{\rm Hac} + R_{\rm BH})/R_{\rm H}};$$
(6.26)

для паралельної схеми

$$\alpha_{\rm BM} = \arctan \frac{1}{1 + R_{\rm BH} \left( l/R_{\rm Hac} + l/R_{\rm H} \right)}.$$
 (6.27)

За вимкненого транзисторного ключа: для послідовної схеми

$$\alpha_{\rm BHM} = \arctan \frac{1}{1 + (R_{\rm BHM} + R_{\rm BH})/R_{\rm H}};$$
 (6.28)

для паралельної схеми

$$\alpha_{\rm BHM} = \arctan \frac{1}{1 + R_{\rm BH} \left( \frac{1}{R_{\rm H}} + \frac{1}{R_{\rm BH}} \right)}, \tag{6.29}$$

де *R*<sub>вим</sub> – еквівалентний опір транзистора у вимкненому стані.

Під час побудови транзисторних ключів найбільше розповсюдження одержала схема вмикання із спільним емітером, який працює в ключовому режимі. Транзистор у ключовій схемі (рис. 6.17*a*) виконує функцію безконтактного ключа в послідовному колі з резистором  $R_{\kappa}$  та джерелом живлення  $E_{\rm K}$ . Якість такого ключа визначається здебільшого залишковою напругою на транзисторі в замкненому (відкритому) стані, а також залишковим струмом транзистора у вимкненому (закритому) стані.

Аналіз процесів у схемі транзисторного ключа легко проводити графоаналітичним методом, скориставшись лінією  $a\delta$  навантаження за постійним струмом (рис. 6.17 $\delta$ ), побудованою на низці статичних характеристик транзистора за опору навантаження  $R_{\kappa}$  та напрузі джерела живлення  $E_{\kappa}$ . Ключова схема виконана на транзисторі за схемою із СЕ.

Якщо робоча точка p не виходить за межі ділянки *BF* навантажувальної прямої, то такий режим роботи транзистора називають лінійним або підсилювальним. При цьому зі зміною вхідного (базового струму) пропорційно змінюється вихідний (колекторний) струм. На рис. 6.17б лінійний режим відзначений як активна ділянка I. Якщо вхідний струм досягне  $I_{\rm Б max} = I_{\rm Б hac}$  (точка B на рис. 6.17б), то подальше його підвищення не призведе до зростання колекторного струму, який досягає струму насичення  $I_{\rm K hac}$ . При цьому напруга на колекторі  $U_{\rm KE hac}$  невелика (зазвичай кілька десятків мілівольт), отже,  $U_{\rm KE hac} << E_{\rm K}$ . Параметр  $I_{\rm Б hac}$  називають струмом бази на межі насичення. У режимі насичення на вхід подається позитивний стрибок напруги  $U_{\rm ax}$ , що відкриває (полярність показана без дужок на рис. 6.17*a*), емітерний та колекторний переходи

транзистора зміщуються у прямому напрямі. Тому умова насичення транзистора, виражена через напругу, має вигляд

$$U_{\rm EE} > 0; U_{\rm EK} > 0,$$

а транзистор можна зобразити у вигляді замкненого ключа (рис. 6.17*в*). Зі схеми бачимо, що транзистор у режимі насичення можна розглядати як еквіпотенційну точку з однаковими потенціалами всіх електродів. Вочевидь, в цьому випадку струми в транзисторі визначаються лише параметрами зовнішніх елементів схеми.





#### Рис. 6.17. Наведені:

а – схема транзисторного ключа, б – вихідні статичні (колекторні)
 характеристикі транзистора, в – схема транзистора у вигляді замкненого ключа,
 г – схема транзистора у вигляді розімкненого ключа

Умовою насичення транзистора, яка виражена через струм, є нерівність

$$I_{\rm E} \ge I_{\rm E \, hac} = I_{\rm Khac} / h_{21\rm E} \,.$$
 (6.30)

При цьому струм колектора в режимі насичення

$$I_{\rm K \ \rm Hac} = \left(E_{\rm K} - \left|U_{\rm KE \ \rm Hac}\right|\right) / R_{\rm K} \approx E_{\rm K} / R_{\rm K} \tag{6.31}$$

визначається лише напругою джерела живлення та опором навантаження і не залежить від вибору транзистора. Струм бази в режимі насичення з урахуванням виразу (6.30) має вигляд

$$I_{\rm 5\, hac} = I_{\rm K\, hac} / h_{\rm 21E} = \frac{E_{\rm K} - |U_{\rm KE\, hac}|}{h_{\rm 21E} R_{\rm K}} \approx \frac{E_{\rm K}}{h_{\rm 21E} R_{\rm K}}.$$
 (6.32)

Для кількісного оцінювання глибини насичення використовують параметр, який називається коефіцієнтом насичення,

$$K_{\rm hac} = I_{\rm b} / I_{\rm b\, hac} , \qquad (6.33)$$

звідки отримуємо умову насичення з врахуванням нерівності (6.30)

$$K_{\text{Hac}} \ge 1. \tag{6.34}$$

Ділянка насичення I (рис. 6.176) розміщується зліва від некерованої ділянки статичної колекторної характеристики. Для збереження нормального теплового режиму в транзисторі струм  $I_{\rm K\, nac}$  не має перевищувати максимально допустимий струм колектора  $I_{\rm K\, max}$ .

Значення К<sub>нас</sub> зазвичай вибирають з таких міркувань:

 режим насичення має забезпечуватися за заданого технологічного розкиду параметрів реального біполярного транзистора з врахуванням залежності цих параметрів від зовнішніх збурених впливів, наприклад, температури;

• збільшення *I*<sub>Б нас</sub> викликає збільшення напруги на зміщеному у прямому напрямі колекторному переході, що веде до зменшення напруги між виведеннями колектора та емітера, тобто зменшує потужність, що розсіюється, у вихідному колі біполярного транзистора;

• надмірне збільшення *I*<sub>Б нас</sub> призводить до значного збільшення потужності, яка розсіюється у вхідному колі біполярного транзистора.

Розрахунки показують, що оптимальним з точки зору перелічених вимог є значення  $K_{\text{нас}} = 1,5...2$ .

Ділянка відсічки III (рис. 6.17б) відповідає закритому стану транзистора, який можна зобразити схематично як розімкнений ключ (коло емітера вимкнене) (рис. 6.17г). Закритий стан транзистора досягається зміщенням емітерного та колекторного переходів у зворотному напрямі. Тому умову відсічки транзистора можна записати у вигляді

$$U_{\rm EE} \le 0; \ U_{\rm EK} \le 0 \tag{6.35}$$

У режимі відсічки на вхід підсилювального каскаду подається негативний стрибок напруги  $U_{\rm BX}$ , що закриває (на рис. 6.17*a* полярність показана в дужках). Коли обидва переходи транзистора зміщені в зворотному напрямі, через них протікають лише зворотні некеровані струми. При цьому в колекторному колі протікає струм  $I_{\rm K} = I_{\rm K50}$ , а в

базовому –  $I_{\rm K} = -I_{\rm KE 0}$ , змінюючи напрям. Струмом емітера нехтуємо. Напруга на колекторі закритого транзистора

$$U_{\rm KE \ Binc} = E_{\rm K} - I_{\rm K50} R_{\rm K} \,. \tag{6.36}$$

Виходячи з того, що  $E_{\rm K} >> I_{\rm KE \ 0} R_{\rm K}$ , вважаємо, що  $U_{\rm KE \ відс}$  дорівнює напрузі джерела живлення.

Під час проектування імпульсних і цифрових електронних пристроїв вважають, що транзистор вимкнений, якщо виконується умова

 $i_{\rm K} \le 0, 1I_{\rm K\, Hac}$ , (6.37) що відповідає зміщенню емітерного переходу у прямому напрямку, меншому деякої порогової напруги  $U_{\rm EE\, nop}$ . Тому на практиці залежно від реальної напруги на емітерному переході розрізняють два різновиди вимкненого стану біполярного транзистора:

• режим глибокої відсічки, який характеризується тим, що емітерний перехід зовнішнім джерелом зміщений у зворотному напрямку ( $U_{\text{EE}} < 0$ ), а струм бази транзистора дорівнює струму зворотно зміщеного колекторного переходу, тобто  $I_{\text{E}} = -I_{\text{KD0}}$ ;

• режим пасивного вимикання, який характеризується нерівністю

$$0 < U_{\rm EE} < U_{\rm EE \ nop} \,. \tag{6.38}$$

Вочевидь, що за пасивного вимикання потужність, розсіювана в біполярному транзисторі, більша, ніж у режимі глибокої відсічки.

Слід зазначити, що для забезпечення режиму глибокої відсічки важлива не тільки наявність у колі емітерного переходу запірної напруги. Важливе також значення опору бази  $R_5$ , ввімкненого у вхідне коло біполярного транзистора (рис. 6.17*a*). Струм  $I_{\rm KE\,0}$  викликає на цьому резисторі спад напруги  $R_5 I_{\rm KE\,0}$ . Тому безпосередньо до емітерного переходу прикладається різниця напруг  $U_{\rm EE\ 3an} = U_{\rm sx} - I_{\rm KE0} R_5$ . Для забезпечення режиму глибокої відсічки опір  $R_5$  має задовольняти нерівності

$$R_{\rm b} < U_{\rm bx} / I_{\rm K50}$$
 (6.39)

Для режиму пасивного вимикання опір *R*<sub>Б</sub> приблизно можна визначити з нерівності

$$R_{\rm E} < U_{\rm EE \ nop} / I_{\rm KE0} \ . \tag{6.40}$$

Схема транзисторного ключа-обмежувача, який забезпечує двобічне обмеження (зверху та знизу) напруги синусоїдної форми, показана на рис. 6.18*a*. За такого обмеження форма періодичної послідовності вихідних імпульсів близька до прямокутної. Часові діаграми процесів, які відбуваються в транзисторному ключі-обмежувачі, наведено на рис. 6.18*б*.



#### Рис. 6.18. Наведені:

а – схема транзисторного ключа-обмежувача (зверху та знизу) напруги
 синусоїдної форми, б –діаграми процесів, які відбуваються в транзисторному
 ключі-обмежувачі

Якщо на вхід схеми надходить позитивна напівхвиля синусоїдної напруги, то транзистор закритий (ключ вимкнений),  $I_{\rm b} = -I_{\rm Kb0}$ ,  $I_{\rm K} = I_{\rm Kb0}$  а вихідна напруга визначається за формулою:

$$u_{\rm BMX} = -E_{\rm K} + I_{\rm KE0} R_{\rm K}$$
.

За надходження на вхід схеми в момент часу  $t_1$  напруги негативної напівхвилі транзистор відкривається. Зі зростанням абсолютного значення вхідної напруги струми бази та колектора збільшуються і в момент  $t_2$  досягають значень відповідно  $I_{\text{Бнас}}$  і  $I_{\text{Кнас}}$ . У проміжок часу від  $t_2$  до  $t_3$  транзистор насичений, його колекторний струм не змінюється, а вихідна напруга обмежується на рівні  $U_{\text{Кнас}} = (0,1...0,3) B$ . При цьому рівень вхідної напруги, що обмежується, визначається формулою:

 $U_{\text{BX OGM}} = I_{\text{K Hac}} R_{\text{F}} / h_{21\text{E}} = E_{\text{K}} R_{\text{F}} / (h_{21\text{E}} R_{\text{K}}).$ 

У момент часу *t*<sub>3</sub> транзистор виходить з насичення, його базовий та колекторний струми зменшуються. З надходженням наступної позитивної напівхвилі вхідної напруги транзистор запирається.

Амплітуду вихідної напруги практично прямокутної форми знаходять з очевидного співвідношення

$$U_m = E_{\mathrm{K}} - I_{\mathrm{KE0}} R_{\mathrm{K}} - |U_{\mathrm{KE}|\mathrm{Hac}}|.$$

З наведеного аналізу випливає, що позитивна напівхвиля вхідної напруги обмежується на нульовому рівні. Для одержання симетричного обмеження робочу точку транзисторного ключа потрібно вибирати на середині навантажувальної прямої в активній ділянці характеристик транзистора. При цьому на базу транзистора потрібно подати напругу від джерела зміщення *E*<sub>ам</sub>, як це показано штриховою лінією на рис. 6.18*а*.

Причинами перехідних процесів, що виникають V схемі транзисторного ключа за перемикання, як i в схемах 3 напівпровідниковими діодами. € процеси. пов'язані i3 зміною просторового заряду неосновних носіїв у ділянці бази, та процеси, пов'язані з перезарядом бар'єрних ємностей.

Для схеми ключа рис. 6.17*а* вказані процеси визначаються зміною струму бази біполярного транзистора. В усталеному режимі струм бази транзистора визначається тільки рекомбінацією неголовних носіїв заряду. У перехідному режимі до цього струму додаються складові, пов'язані із зміною просторового заряду та перезарядом бар'єрних ємностей емітерного ( $i_E$ ) і колекторного ( $i_K$ ) переходів. Таким чином, рівняння, яке описує залежність струму бази від параметрів біполярного транзистора у загальному випадку, має вигляд

 $C_{\rm E} (dU_{\rm EE} / dt) + C_{\kappa} (dU_{\rm EK} / dt) + dQ_{\rm E} / dt + Q_{\rm E} / \tau_{\rm E} = I_{\rm E}$ , (6.41) де  $Q_{\rm E} / \tau_{\rm E}$  – рекомбінаційна складова, яка дорівнює відношенню просторового заряду області бази до часу життя неголовних носіїв  $\tau_{\rm E}$ ;  $dQ_{\rm E} / dt$  – складова, яка пов'язана із зміною просторового заряду.

Зазвичай  $C_{\rm E} (dU_{\rm bE} / dt) << C_{\kappa} (dU_{\rm bK} / dt)$ , тому вираз (6.41) можна записати у вигляді

$$C_{\kappa}(dU_{\rm BK} / dt) + dQ_{\rm B} / dt + Q_{\rm B} / \tau_{\rm B} = I_{\rm B} .$$
(6.42)

Процес вмикання біполярного транзистора. Припустимо, що біполярний транзистор за  $t < t_0$  (рис 6.19) знаходиться у стані глибокої відсічки ( $U_{\text{EE}} = U_{\text{BX зап}}$ ) і в момент  $t = t_0$  на вході транзистора діє позитивний стрибок напруги з амплітудою  $U_{\text{BX}} = U_{\text{BX зап}} + U_{\text{BX нас}}$  і нульовою тривалістю фронту. Перехідний процес вмикання транзистора можна розбити на три інтервали: інтервал затримки ( $t_{\text{зат}}$ ); інтервал формування

фронту колекторного струму ( $t_{\phi}$ ); інтервал накопичення надлишкового заряду в базі ( $t_{\text{нак}}$ ).

На інтервалі затримки вмикання відбувається перезаряд бар'єрної ємності емітерного переходу біполярного транзистора від напруги  $U_{\text{БЕ зап}}$  до  $U_{\text{БЕ пор}}$ . Особливістю цього інтервалу є мала зміна колекторного струму біполярного транзистора, який фактично переходить з режиму глибокої відсічки в режим пасивного вимикання.



Рис. 6.19. Наведені:

а, б, в, г – діаграми перехідного процесу вмикання БТ

Тому тривалість цього інтервалу не залежить від процесів зміни об'ємного заряду бази. Тривалість затримки можна визначити з розв'язання диференціального рівняння для вхідного кола транзистора

$$u_{\rm bE} = U_{\rm BX \ hac} - (U_{\rm BX \ hac} - U_{\rm bE \ an}) \exp(-t/\tau_c), \qquad (6.43)$$

де  $\tau_c \approx (C_{\rm E} + C_{\rm K})R_{\rm F}$  – стала часу вхідного кола для інтервалу затримки.

Розв'язавши рівняння (6.43) відносно *t* при  $u_{\text{БЕ}}(t) = U_{\text{БЕ пор}}$ , одержимо  $t_{\text{зат}} = \tau_c \ln \left[ (U_{\text{вх нас}} - U_{\text{БЕ зап}}) / U_{\text{вх нас}} - U_{\text{БЕ пор}} \right].$  (6.44)

Треба підкреслити, що у виразах (6.43) і (6.44) необхідно враховувати реальні знаки напруг.

Вочевидь, що цей етап за пасивного вимикання біполярного транзистора відсутній, тому що  $U_{\text{БЕ зап}} \approx U_{\text{БЕ пор}}$ .

Інтервал формування фронту колекторного струму визначається як процесом перезаряду бар'єрної ємності колекторного переходу, так і процесом накопичення неголовних носіїв заряду у ділянці бази. При цьому для дрейфових транзисторів потрібно враховувати обидва ці процеси. Для дифузійних транзисторів визначальним є процес накопичення заряду.

Розглянемо спочатку процеси, пов'язані тільки зі зміною базового заряду, вважаючи  $C_{\kappa} = 0$ . При цьому рівняння (6.42) набуває вигляду

$$dQ_{\rm b}/dt + Q_{\rm b}/\tau_{\rm b} = I_{\rm b}. \tag{6.45}$$

Розв'язуючи (6.45) з урахуванням того, що  $Q_{\rm b}(t=t_0)=0$  і  $I_{\rm b \, hac}=I_{\rm K\, hac}/h_{\rm 21E}$ , одержуємо

$$Q_{\rm b}(t) = I_{\rm b} \tau_{\rm b} \left[ 1 - \exp(-t/\tau_{\rm b}) \right]. \tag{6.46}$$

Перехідний процес закінчиться в момент, коли заряд, накопичений в базі, досягне граничного значення, яке визначається струмом колектора  $I_{K \text{ нас}} = Q_{\text{Бгр}} / \tau_{\text{Б}}$ . З виразу (6.46) можна визначити тривалість фронту колекторного струму.

$$t_{\phi} = \tau_{\rm E} \ln \frac{I_{\rm E}}{I_{\rm E} - I_{\rm K\, hac} / h_{21\rm E}} = \tau_{\rm E} \ln [K_{\rm hac} / (K_{\rm hac} - 1)]$$
(6.47)

де  $\tau_{\rm b} = h_{21\rm E} / 2\pi f_{\alpha}$  – час життя неосновних носіїв у ділянці бази.

Вираз (6.47) слушний для дифузійних транзисторів. Для дрейфових транзисторів вплив  $C_{\kappa}$  можна врахувати, якщо ввести в (6.47) уточнене значення сталої часу

$$\tau'_{\rm E} = \tau_{\rm E} + h_{21\rm E} C_{\rm \kappa} R_{\rm K} \,. \tag{6.48}$$

Відносно навантаження процес вмикання біполярного транзистора до моменту  $t = t_2$  практично можна вважати закінченим. Подальші процеси, які протікають у транзисторі, практично не впливають на його колекторний струм. Проте перехідний процес власне в транзисторі у момент  $t_2$  не закінчується, тобто реальний струм бази більший струму  $I_{K \text{ нас}} / h_{21\text{E}}$  і у ділянці бази продовжується процес накопичення надлишкового заряду. Цей процес закінчиться в момент, коли заряд бази досягне значення  $Q_{\text{Бнас}} = I_{\text{Бнас}} \tau_{\text{нак}}$ , де  $\tau_{\text{нак}}$  – стала часу накопичення. Фізично цей процес проявляється в деякому зменшенні напруги між виведеннями емітера та колектора, що пов'язано з модуляцією опору ділянки бази.

Процес накопичення закінчиться за час

$$t_{\rm Hak} \approx (2....3) \tau_{\rm Hak} \,.$$
 (6.49)

Співвідношення між сталими часу  $\tau_{\rm E}$  і  $\tau_{\rm нак}$  визначається технологією виготовлення реальних транзисторів. Так, для дифузійних транзисторів  $\tau_{\rm E} < \tau_{\rm нак}$ , а для сучасних дрейфових транзисторів  $\tau_{\rm E} > \tau_{\rm нак}$ .

**Процес вимикання біполярного транзистора.** Припустимо, що біполярний транзистор знаходиться в насиченні і в момент  $t = t_0$  (рис. 6.20) на вході транзистора сформований негативний стрибок напруги з нульовою тривалістю зрізу. Перехідний процес за вимикання транзистора можна розбити на три інтервали: інтервал розсмоктування надлишкового базового заряду  $t_{pos} = t_1 - t_0$ ; інтервал спаду колекторного струму  $t_{cn} = t_2 - t_1$ ; інтервал встановлення стаціонарного вимкненого стану  $t_{per} = t_3 - t_2$ .

На інтервалі розсмоктування надлишкового заряду з ділянки бази, який починається безпосередньо після зміни полярної вхідної напруги і, отже, зміни напрямку протікання струму бази (момент  $t_0$  на рис. 6.20), відбувається зменшення об'ємного заряду бази з  $Q_{\text{Бнас}} = I_{\text{Б}} \tau_{\text{нак}}$  до  $Q_{\text{Бгр}} = I_{\text{Кнас}} \tau_{\text{нак}} / h_{21\text{E}}$ .



а, б, в, г – часові діаграми перехідного процесу вимикання БТ

На цьому інтервалі, відносно навантаження, біполярний транзистор продовжує знаходитися у ввімкненому стані, тому що його колекторний

струм практично не змінюється. Тому інтервал *t*<sub>роз</sub> визначає затримку вимикання біполярного транзистора.

На цьому інтервалі напруги на всіх переходах залишаються незмінними. Отже, тривалість  $t_{po3}$  може бути визначена з (6.45) з урахуванням того, що  $\tau_{\rm b} = \tau_{\rm нак}$ 

$$t_{\rm po3} = \tau_{\rm HaK} \ln \frac{I_{\rm E\,Hac} + |I_{\rm E}|}{I_{\rm K\,Hac} / h_{21\rm E} + |I_{\rm E}|} = \tau_{\rm HaK} \ln \frac{\Delta I_{\rm E}}{I_{\rm K\,HaK} / h_{21\rm E} - I_{\rm E}}, \qquad (6.50)$$

де  $\Delta I_{\rm b} = I_{\rm bhac} + |I_{\rm b}|$  — стрибок базового струму;  $I_{\rm b} = (U_{\rm bx} + U_{\rm be})/(R_{\rm b} + r_{\rm b})$  — вимикаючий струм транзистора;  $r_{\rm b}$  — опір бази транзистора.

З врахуванням виразу (6.33) за великого запірного сигналу вираз (6.50) може бути поданий у спрощеному вигляді

$$t_{\rm pos} \approx \frac{\tau_{\rm HaK}}{h_{\rm 21E}} \frac{K_{\rm Hac} I_{\rm K Hac}}{\Delta I_{\rm E}} \,. \tag{6.51}$$

З цього виразу особливо бачимо, що час розсмоктування та пов'язана з ним затримка зменшення струму колектора зменшуються із збільшенням запірної напруги  $U_{\rm BX}$  та зменшенням коефіцієнта насичення. Остання обставина робить небажаними великі відкриваючі струми  $I_{\rm b}$ , які вигідні з точки зору зменшення  $t_{\rm b}$  (див. вираз (6.47)).

Інтервал формування спаду колекторного струму за фізикою процесу аналогічний інтервалу формування фронту колекторного струму за вмикання транзистора. На ньому відбувається як зміна (зменшення) об'ємного заряду бази від  $Q_{\rm 5 rp}$  до 0, так і перезаряд колекторної ємності. Тому сталі часу, які характеризують цей інтервал для дрейфових і дифузійних транзисторів, різні.

Чисельне значення *t* еп для дифузійних транзисторів можна одержати з розв'язання рівняння (6.45)

$$t_{\rm crr} = \tau_{\rm b} \ln \left[ \left( I_{\rm K \, \text{\rm Hac}} / h_{21\rm E} - I_{\rm b \, \text{\rm san}} \right) / I_{\rm b \, \text{\rm san}} \right]. \tag{6.52}$$

Для визначення часу спаду дрейфових транзисторів у (6.52) треба підставити уточнене значення сталої часу відповідно до (6.48).

За великого запірного сигналу, коли  $|I_{5 \text{ зап}}| > I_{K \text{ нас}}/h_{21\text{ E}}$ , вираз (6.52) може бути поданий у спрощеному вигляді

$$t_{\rm cn} \approx \frac{\tau_{\rm E}}{h_{21\rm E}} \frac{I_{\rm K\, \rm Hac}}{I_{\rm E\, \rm san}}.$$
(6.53)

*Інтервал встановлення* стаціонарного вимкненого стану пов'язаний зі зменшенням базової напруги від  $U_{\text{БЕ пор}}$  до  $U_{\text{вх зап}}$ . Процеси, що відбуваються при цьому у біполярному транзисторі, аналогічні розглянутим вище процесам на інтервалі затримки ввімкнення транзистора. Тривалість цього процесу може бути визначена за виразом, аналогічним (6.44). Вочевидь, що цей інтервал існує лише у випадку, коли після вимкнення біполярний транзистор потрапляє в режим глибокої відсічки.

Треба зазначити, що всі описані вище процеси мають місце, коли частота перемикання біполярного транзистора  $(f_{\text{ком}})$  нижче частоти  $f_{\text{гр}}$ , яка розрахована з умови повного завершення всіх стадій його вмикання – вимикання, тобто

 $f_{\rm KOM} < f_{\rm rp} = \max \left\{ l / \left[ 2 (t_{\rm 3aT} + t_{\rm p} + t_{\rm max}) \right], \quad l / \left[ 2 (t_{\rm po3} + t_{\rm cn} + t_{\rm BCT}) \right] \right\}$ (6.54)

Якщо  $f_{\text{ком}} < f_{\text{гр}}$ , тривалості всіх процесів змінюються. Наприклад, якщо вимкнення біполярного транзистора починається до моменту завершення інтервалу  $t_{\text{нак}}$  (див. рис. 6.19), тривалість  $t_{\text{роз}}$  буде менша, ніж розрахована з (6.50). За  $t_{\text{нак}} = 0$ , тобто тривалість імпульсу вмикання  $t_{1} = t_{\text{зат}} + t_{\phi}$ , час  $t_{\text{роз}}$  буде повністю відсутній.

Робота транзистора в ключовому режимі характеризується тим, що зі збільшенням коефіцієнта насичення зменшується тривалість вмикання (див. рівність (6.47)), але водночас помітно збільшується тривалість вимикання внаслідок збільшення часу розсмоктування (рівність (6.51)). Збільшити швидкодію можна, якщо зменшити коефіцієнт насичення  $K_{\text{нас}}$ транзистора або використати ненасичений ключ.

На практиці для підвищення швидкодії ключа застосовують метод форсованого перемикання транзистора. Суть методу полягає в тому, що на інтервалах вмикання та вимикання формують такі значення керуючого сигналу, які суттєво перевищують аналогічні, потрібні з точки зору забезпечення стаціонарного ввімкненого та вимкненого станів біполярного транзистора.

Оптимальним з точки зору зменшення часів перемикання транзистора є керуючий сигнал, наведений на рис. 6.21. Параметри цього сигналу мають вибиратися за таких умов:  $I_{5\,\text{н.}\phi}$  і  $I_{5\,\text{з.}\phi}$  мають забезпечувати задані часи вмикання та вимикання транзистора;  $I_{5\,\text{нас}}$  і  $I_{5\,\text{вим}}$  мають гарантувати роботу транзистора відповідно в режимах насичення та відсічки: інтервали  $t_1$  і  $t_2$  мають дорівнювати  $t_1 = t_{3ar} + t_{\phi} + t_{нак}$ ,  $t_2 = t_{pos} + t_{cn} + t_{вст}$ .

Проте практичне формування такого сигналу є дуже складною технічною задачею. Пояснюється це тим, що відповідно до наведених вище виразів усі перелічені параметри взаємопов'язані та до того ж залежать від параметрів реального транзистора. Тому на практиці використовують більш прості керуючі сигнали, які за формою наближаються до оптимальних.

454



Рис. 6.21. Форма керуючиого сигналу транзисторного ключа

Найбільш просто ця ідея реалізується в схемі з форсуючим конденсатором у керуючому колі (рис. 6.22*a*). У момент вмикання керуючого сигналу  $e_{\text{кер}} = U_{\text{кер нас}}$  відповідно до другого закону комутації вхідний базовий струм стрибкоподібно змінюється від 0 до  $I_{5\,\text{н.ф.}}$  – початкового імпульсу базового струму. У міру зарядження конденсатора струм бази поступово зменшується до стаціонарного значення  $I_{5\,\text{нас}}$  (рис. 6.22*б*). Базовий струм у момент вмикання  $e_{\text{кер}}$  визначається виразом

$$I_{\rm E \, h.\phi} \approx \left( U_{\rm kep \, hac} + U_{\rm C_{\rm E} \, BMM} - U_{\rm EE} \right) / R_{\rm E} , \qquad (6.55)$$

де  $U_{C_{\rm 5} \text{ вим}} = I_{\rm 5 \text{ вим}} R'_{\rm 5}$  — напруга на конденсаторі безпосередньо перед перемиканням;  $R'_{\rm 5}$  — опір додаткового обмежувального резистора.



Рис. 6.22. Наведені:

 а – схема транзисторного ключа з форсуючим конденсатором у керуючому колі, б – перехідний процес зміни струму бази до стаціонарного значення За одержання виразу для  $I_{\text{Б}\text{ н.}\phi}$  вважалось, що частота комутації достатньо велика і розрядом конденсатора  $C_{\text{Б}}$  на  $R'_{\text{Б}}$  можна знехтувати. Інакше  $U_{\text{CE}}$  прямує до значення  $-I_{\text{KE0}} R'_{\text{E}} \approx 0$ .

У стаціонарному режимі

$$I_{\mathrm{b}\,\mathrm{hac}} = \left( U_{\mathrm{kep}\,\mathrm{hac}} - U_{\mathrm{bE}} \right) / \left( R_{\mathrm{b}} + R_{\mathrm{b}}' \right). \tag{6.56}$$

Вочевидь, що вибором параметрів схеми можна забезпечити  $I_{\text{Б} \text{ н.} \phi} >> I_{\text{Б} \text{ нас}}$ .

Аналогічно для процесу вимикання запірний базовий струм

$$U_{\rm E 3, \phi} = (U_{\rm kep \ 3a\pi} + U_{\rm C_{\rm E} \ BM} + U_{\rm EE}) / R_{\rm E},$$
 (6.57)

де  $U_{C_{\overline{b} BM}} = I_{\overline{b} hac} R'_{\overline{b}}$ .

Стала часу  $R'_{\rm b}C_{\rm b}$  вибирається, як правило, з умови закінчення процесів перезарядження  $C_{\rm b}$  на інтервалі  $t = t_{\rm pos} + t_{\rm cu}$ .

Якщо час перезарядження C<sub>Б</sub> буде менший указаного, то остаточна фаза вимикання відбуватиметься за номінальних значень керуючого сигналу, що знижує ефективність розглядуваного керуючого кола.

Збільшення сталої часу  $R'_{\rm b} C_{\rm b}$  позитивно відбивається на процесах формування перемикання транзисторного ключа. Проте при цьому виникають обмеження на максимальну частоту перемикання, тому що при цьому потрібний додатковий інтервал до завершення процесу перезаряду  $C_{\rm b}$ . Якщо процес перезаряду ємності  $C_{\rm b}$  не завершений до наступного перемикання транзистора, ефективність кола, що розглядається, падає.

Розрахунки показують, що суттєву частку часу вимикання біполярного транзистора, особливо за пасивного запирання, становить час його розсмоктування. Тому вилучення цього інтервалу призводить до суттєвого підвищення швидкодії ключа.

Ключі, в яких біполярний транзистор не опиняється в режимі глибокого насичення, називаються ненасиченими. Забезпечити такий режим можна обмеженням базового струму транзистора на рівні  $I_{Бнас}$ . Безпосередньо шляхом відповідного вибору елементів керуючого кола цього зробити неможливо через великий розкид параметрів реальних транзисторів і їх температурної нестабільності. На практиці для обмеження базового струму використовують фіксацію мінімальної напруги колекторного переходу транзистора. Через те, що на границі насиченого режиму  $U_{\rm Kb} = 0$ , то, обмежуючи цю напругу на рівні, близькому до нульового, можна, по-перше, обмежити  $I_{\rm b}$ , тобто виключити накопичення надлишкових зарядів у ділянці бази і таким чином виключити інтервал розсмоктування неголовних носіїв за вимикання транзистора, та, по-друге, гарантувати ввімкнений стан транзистора у всіх режимах експлуатації. Цей режим реалізується у схемах з нелінійним зворотним зв'язком (рис. 6.23).



Рис. 6.23. Наведені: а, б – схеми реалізації ненасиченого режиму БТ з нелінійним зворотним зв'язком

Вочевидь, що в обох схемах має виконуватись умова

$$i_{\rm E} = i_{\rm kep} - i_{\rm H} \approx I_{\rm K \, hac} \, / \, h_{\rm 21E} \,. \tag{6.58}$$

Для цього необхідно, щоб у схемі рис. 6.23*а* напруга U<sub>зм</sub> вибиралася згідно з виразом

$$U_{\rm KE} = U_{\rm II} - E_{\rm 3M} \approx 0, \qquad (6.59)$$

а в схемі на рис. 6.236 резистор R<sub>Б</sub> вибирався за умови

$$U_{\rm KE} = U_{\rm II} - I_{\rm E \, hac} R_{\rm E}' \quad . \tag{6.60}$$

Елементом, який регулює степінь негативного зворотного зв'язку, є діод *VD* (рис. 6.23). Принцип дії таких ключів грунтується на обмеженні базового та колекторного струмів на рівні, близькому до їх граничних значень  $I_{\text{Бнас}}$  та  $I_{\text{Кнас}}$ . Це досягається за рахунок фіксації потенціалу колектора відносно потенціалу бази.

Якщо б діод був ідеальним і відкривався за близької до нуля прямої напруги, то джерело зміщення  $E_{3M}$  (рис. 6.23*a*) можна було б не під'єднувати. Враховуючи, що діод відкривається тільки за напруги  $U_{\rm d} = 0.3...0.4 B$ , прикладеній у прямому напрямку, ЕРС джерела зміщення  $E_{3M}$  вибирають порядку 0.4...0.6 *B*.

Під час відкривання транзистора діод закритий до моменту, поки внаслідок зменшення колекторного струму напруга на ньому не стане рівною пороговій. З моменту відкриття діода струм керування ключем замикається на колектор, що призводить до зменшення струму бази приблизно в  $1+h_{21E}$  разів. У підсумку надлишковий заряд, який накопичується в базі транзистора, набагато менший, ніж у звичайній схемі насиченого ключа. За подачі керуючої напруги  $-e_{\text{кер}}$  діод закривається і струм  $i_{\text{кер}}$  практично повністю перейде в базу транзистора, тому що опір дільниці база-емітер значно менше опору ділянки кола діод-резистор  $R_{\text{K}}$ . Зменшення накопиченого в базі заряду приводить до того, що час затримки, зумовлений розсмоктуванням накопичених неголовних носіїв заряду, близький до нуля.

Суттєвої швидкодії можна досягти тільки під час використання діодів. час які мають малий відновлення. Якщо застосувати низькочастотні діоди, у яких великий час розсмоктування заряду, накопиченого в базі, то ефект від введення нелінійного зворотного зв'язку буде незначний. Для одержання максимальної швидкодії використовують діоди Шоттки. Вони мають малий час відновлення (не перевищує 0,1 нс), малий спад напруги (близько 0,25 В) і малий опір у відкритому стані (майже 10 Ом). У разі застосування діодів Шоттки відпадає необхідність у введенні додаткової напруги зміщення. Це зумовлено тим, що діод відкривається за більш низької напруги між колектором і базою, коли транзистор ще знаходиться на границі активного режиму.

У схемі рис. 6.236 у вихідному стані  $U_{\text{кер}} \le 0$  і транзистор *VT* закритий. Вхідним струмом  $i_{\text{кер}}$  знехтуємо, спад напруги на резисторі  $R'_{\text{Б}}$  близький до нуля, а напруга  $U_{\text{КБ}}$  закритого транзистора близька до +  $E_{\text{K}}$ .

Позитивний стрибок напруги  $u_{\text{кер}}$  у вхідному колі відкриває транзистор і збільшує струм  $i_{\text{кер}} = I_5$ . Водночас збільшується колекторний струм  $i_{\text{K}} = h_{21\text{E}} i_{\text{кер}}$ . Напруга на резисторі  $R'_5$  також збільшується за абсолютною величиною, а  $U_{\text{K5}}$  зменшується. Враховуючи полярність цих напруг, зворотна напруга на діоді  $U_{\text{Д}}$  зменшується. Коли напруги на резисторі  $R'_5$  та  $U_{\text{K5}}$  стають однаковими, напруга  $U_{\text{Д}}$  зменшується до нуля і діод відкривається. З цього моменту починає діяти зворотний зв'язок, який значною мірою змінює струморозподіл у ключі. Струм  $i_{\text{Б}}$  обмежується на рівні, близькому до струму насичення  $I_{\text{Биас}}$ , хоч струм  $i_{\text{кер}}$  продовжує збільшуватись. Струм  $i_R$  досягає значення, близького до  $I_{\text{Kнас}}$ , і також обмежується на досягнутому рівні. Струм  $i_K$  продовжує збільшуватися внаслідок зростнання  $i_{\text{кер}}$  в колі корпус-вхід- $R_5 - VD$ -колекторVT -емітер. Але сумарна напруга  $U_{\text{K5}}$  негативна, тому перехід транзистора VT в режим насичення неможливий.

Після припинення дії позитивного імпульсу на вході схеми і в момент виникнення негативного стрибка напруги струм  $i_{\text{кер}}$  змінює напрям відносно початкового, тобто стає таким, що закриває діод, і струморозподіл різко змінюється:  $i_{\text{Б}} < 0$ ,  $i_{\text{Д}} \leq 0$ . При цьому струм колектора за час вимикання зменшується до значення зворотного струму колектора  $I_{\text{K50}}$  або практично до нуля (ключ розімкнутий). Резистор  $R'_{\text{Б}}$  часто замінюють діодом з прямою напругою, більшою, ніж у діода *VD* та незначною залежністю напруги від струму через діод. Найчастіше вибирають кремнієвий діод, якщо *VD* германієвий, або застосовують послідовне ввімкнення однотипних діодів.

Схеми, наведені на рис. 6.23, внаслідок своєї ефективності та простоти знаходять широке застосування на практиці. Інколи для виключення накопичення надлишкового заряду в базовій ділянці біполярного транзистора замість напруги  $U_{\rm KE}$  фіксують напругу  $U_{\rm KE}$ . На рис. 6.24 показано схему ненасиченого транзисторного ключа з фіксацією колекторної напруги на рівні  $E_{\rm on} > U_{\rm KE \ Hae}$  за  $E_{\rm on} << E_{\rm K}$ , де  $E_{\rm on} -$  джерело опорної фіксованої напруги. Коли  $u_{\rm kep} = 0$ , транзистор VT та діод VD закриті. Напруга на колекторі транзистора  $U_{\rm K} = +E_{\rm K}$ . Це є вихідний стан транзисторного ключа.



Рис. 6.24. Схема ненасиченого транзисторного ключа з фіксацією колекторної напруги

За подачі вхідного імпульсу напруги позитивної полярності струми бази  $i_{\text{кер}}$  та колектора  $i_{\text{K}}$  починають збільшуватися, а напруга  $U_{\text{KE}}$  за абсолютною величиною зменшується. Збільшення струму колектора

відбувається за рахунок джерела колекторної напруги  $E_{\rm K}$ . У момент досягнення напругою  $U_{\rm KE}$  напруги опорного джерела  $E_{\rm on}$  діод VD відкривається і напруга на колекторі фіксується. Подальше збільшення струму бази  $i_{\rm kep}$  призводить до збільшення струму колектора  $i_{\rm K}$ , але лише за рахунок опорного джерела  $E_{\rm on}$ . Струм колектора  $i_{\rm K}$  при цьому може перевищити струм насичення  $I_{\rm Kuac}$ , але струм через резистор  $R_{\rm K}$  залишається незмінним  $i_R = (E_{\rm K} - E_{\rm on})/R_{\rm K} \le I_{\rm кнаc}$ , тобто транзистор не насичується.

Після вимикання ключа напруга на колекторі залишається незмінною і дорівнює  $+E_{on}$  доки колекторний струм не зменшиться до величини, яка дорівнює  $i_R$ , а діод VD не закриється. Це викликає затримку зміни колекторної напруги, яка може виявитися порівняною з часом розсмоктування  $t_{po3}$ . Тому в ключі з діодною фіксацією дуже важливо, щоб колекторний струм не перевищував струм насичення  $I_{кнас}$ . Останнє накладає обмеження на амплітуду вхідних імпульсів напруги або струму. Недолік ключа з діодною фіксацією – менша амплітуда вихідної напруги  $U_{вих} \approx E_K - E_{on}$ . Для усунення цього потрібно (за заданого  $U_{вих}$ ) збільшувати напругу джерела живлення  $E_K$ . Схема одержала менше практичне застосування, тому що через значний технологічний розкид параметрів транзистора величина  $E_{on}$  має вибиратися з достатнім запасом, що веде до великої залишкової напруги на замкненому (відкритому) ключі.

**Приклад 6.5.** Розрахувати транзисторний ключ за таких вихідних даних: амплітуда вихідного імпульсу  $U_m = 20 B$ , тривалість фронту імпульсу  $t_{\phi} = 0.5 \ MKC$ , діапазон температур навколишнього середовища 20...50 °C.

Розв'я з а н н я. 1. Вибираємо ключ з форсуючим конденсатором (див. рис. 6.17*a*), тому що потрібна тривалість фронту імпульсу порівняно мала  $R_{\rm b} = 0$ .

2. Напруга джерела живлення

$$E_{\rm K} = (1,1...,1,2) U_m = 1,1 \cdot 20 = 22 B$$
.

3. Виираємо транзистор за умови

$$\begin{split} f_\alpha \geq & \frac{1}{2\pi t_\varphi} = \frac{1}{6.28 \cdot 0.5 \cdot 10^{-6}} \approx 318 \, \kappa \Gamma \psi \ ; \\ & U_{\rm KE\ gon} \geq E_{\rm K} = 22 \ B \ . \end{split}$$

Згідно з цими даними вибираємо транзистор КТ315Г з параметрами:  $h_{21E} = 50...350$ ,  $U_{KE \text{ доп}} = 35 B$ ,  $f_{\alpha} = 250 \text{ MFu}$ ,  $I_{KE0} = 15 \text{ мкA}$ ,  $I_{K \text{ доп}} = 100 \text{ мA}$ .

4. Вибираємо струм колектора насичення транзистора  $I_{\rm K hac}$ . За великого  $I_{\rm K hac}$  опір резистора  $R_{\rm K}$  одержуємо малим і поліпшується температурна стабільність ключа, а також згідно з рівнянням (6.48) підвищується швидкодія. Проте у ділянці великих струмів зменшується  $h_{21\rm E}$ . Тому у тих випадках, коли це можливо, доцільно вибирати  $I_{\rm K hac}$  у ділянці достатньо великих  $h_{21\rm E}$ . В усіх випадках має виконуватися нерівність  $I_{\rm K hac} < I_{\rm K nac}$  Приймаємо  $I_{\rm K hac} = 30 \, \text{мA}$ . При цьому  $h_{21\rm E} = 100$ .

5. Визначаємо опір резистора в колекторному колі

$$R_{\rm K} = \frac{E_{\rm K}}{I_{\rm K \, hac}} = \frac{22}{30 \cdot 10^{-3}} = 733 \, OM \, .$$

Приймаємо R<sub>к</sub> = 1 кОм.

6. Опір у базовому колі згідно з (6.39)

$$R_{\rm b} < U_m / I_{\rm Kb0} = 20 / (15 \cdot 10^{-6}) = 1,33 \, MOm$$
.

Приймаємо  $R_{\rm b} = 68 \, \kappa O_M$ .

7. Ємність форсуючого конденсатора

$$C = \frac{\tau_{h_{21\rm E}}}{R_{\rm E}} = \frac{h_{21\rm E}}{2\pi f_{\alpha} R_{\rm E}} = \frac{100}{6,28 \cdot 250 \cdot 10^6 \cdot 68 \cdot 10^3} = 0,94 \, n\Phi \,.$$

Приймаємо  $C = 1 n \Phi$ .

### 6.3.3. Ключі на польових транзисторах

Заміна в схемах комутації, наведених на рис. 6.16*a*, біполярного транзистора на польовий якісно не змінює статичні передавальні характеристики пристрою. Вони мають вигляд кусково-лінійних функцій, кути нахилу яких визначаються виразами (6.26) – (6.29). Проте специфіка властивостей польового транзистора дещо видозмінює ці характеристики.

Під час розгляду властивостей польового транзистора ми вже відзначали, що керування електричним полем дозволяє практично звести до нуля потужність, яка споживається для підтримки стаціонарних відкритого і закритого станів. Тому теоретично в усталеному режимі коефіцієнт передачі польового транзистора за струмом і потужністю наближаються до нескінченності. З фізичних процесів у польовому транзисторі випливає, що він зберігає свої характеристики і за зміни полярності напруги, яка прикладена між стоком і витоком. Тому, як і в ключах на напівпровідникових діодах, вхідна напруга схем комутації на польових транзисторах  $e_{вx}$  може змінювати свою полярність, тобто статичні передавальні характеристики лежать у двох квадрантах. Через те, що струм польового транзистора визначається тільки рухом головних для напівпровідника носіїв заряду, то за його перемикання принципово відсутні процеси, пов'язані зі зміною об'ємного заряду неголовних носіїв. Це зумовлює перехідні процеси в польовому транзисторі тільки процесом перезаряду відповідних ємностей.

Наведені вище особливості визначають все ширше застосування польових транзисторів у різних електронних пристроях. Проте в схемах комутації ці безперечні переваги можуть бути реалізовані тільки з урахуванням специфічних властивостей польових транзисторів:

1. Польовий транзистор має гірші ключові властивості порівняно з біполярним. Практично це виявляється у більших рівнях залишкової напруги та вихідного опору у ввімкненому стані.

2. Вихідна ВАХ польового транзистора на початковій ділянці якісно відрізняється від аналогічної характеристики біполярного транзистора залежністю похідної  $\partial i_c / \partial u_{CB}$  від керуючої напруги  $u_{3B}$ . Внаслідок цього залишкова напруга на ввімкненому польовому транзисторі надто залежить від значення керуючої напруги. Для біполярного транзистора, який знаходиться в режимі насичення, така залежність повністю відсутня. Ослабити цей недолік можна зменшенням робочого струму стоку, тобто збільшенням опору навантаження.

3. Необхідність збільшення опору навантаження за послідовного вмикання декількох ключів, характерним для цифрових схем, збільшує сталу часу перезаряду ємності  $\tau_{\mu} = R_{\mu}C_{\mu}$  і, отже, знижує швидкодію ключів на польових транзисторах. Пояснюється це тим, що вхідне коло польового транзистора має ємнісний характер ( $C_{\mu x}$ ). Тому зменшення ємності навантаження ( $C_{\mu} \approx C_{\mu x}$ ) для обраного типу транзистора неможливе.

За збільшення частоти комутації значно зростає вхідний струм польового транзистора, що зумовлено необхідністю перезарядження його вхідної ємності. Таким чином, коефіцієнт підсилення за потужністю із зростанням частоти зменшується.

Отже, повністю реалізувати переваги схеми комутації, виконаної на польових транзисторах, можна тільки за відносно низьких частот перемикання та використання спеціальних схемотехнічних рішень, які дозволяють збільшити швидкість перезарядження *C*<sub>вх</sub>.

Коли раніше ми розглядали ВАХ польових транзисторів, то відзначали, що за малих напруг  $u_{CB}$  його вихідні характеристики практично лінійні, причому їх нахил пропорційний керуючій напрузі ( $u_{3B}$ ). За зміни напруги на стоку в деяких межах ця лінійність не порушується. Ця особливість дозволяє використовувати польовий транзистор як в схемах комутації за вхідній напруги  $e_{ax}$ , змінюваної полярності, так і в схемах аналогових керованих подільників напруги, що працюють у колах постійного або змінного струмів.

Для польових транзисторів з керуючим *p-n*-переходом максимальний переріз струмопровідного каналу за зміни полярності напруги стік-витік залишається за умови відсутності прямого струму

*p-n*-переходу. Для кремнієвого транзистора можна вважати, що ця умова виконується, якщо *p-n*-перехід між затвором і стоком зміщений у прямому напрямі не більше ніж на 0,5...0,5 *B* ( $U_{3C} < 0,4...0,5B$ ) або  $|U_{CB,ing}| \le |U_{3B}| + 0,4...0,5B$ .

Для МОН-транзисторів цей діапазон може бути збільшений за умови, якщо на підкладку відносно витоку подати запірну напругу (рис. 6.25*a*). У такому випадку  $|U_{CB\,\text{inf}}| \le |U_{3an}| + 0.4...0,5 B$ . Схему заміщення польового транзистора з додатковим джерелом зміщення наведено на рис. 6.25*б*.



Рис. 6.25. Наведені:

 а – схема подання запірної напруги на підкладку відносно витоку для МОН-транзисторів, б – схема заміщення польового транзистора з додатковим джерелом зміщення

Початкові ділянки вихідних характеристик польових транзисторів з керуючим p-n-переходом і з ізольованим затвором наведено відповідно на рис. 6. 26a,  $\delta$ .



Рис. 6.26. Наведкні початкові ділянки вихідних характеристик ПТ: *a* – з керуючим p-n-переходом, *б* – з ізольованим затвором

Відповідно до наведених характеристик для польових транзисторів з керуючим *p-n*-переходом  $R_{\min}$  відповідає  $U_{3B} = 0$  (рис. 6.26*a*), а для польових транзисторів з ізольованим затвором  $R_{\min}$  відповідає  $U_{3B\max}$  (рис. 6.26*b*).

Польовий транзистор так само, як і біполярний, може бути використаний як електронний ключ для комутації кіл різного призначення. При цьому на практиці польові транзистори з керуючим *p-n*переходом застосовуються як ключ аналогових сигналів, тобто для комутації сигналів в аналогових електронних пристроях.

Ключі, виконані на польових транзисторах з ізольованим затвором, знайшли застосування в імпульсних і цифрових пристроях. Загальним для електронних ключів, виконаних на будь-яких типах польових транзисторів, є використання у замкненому стані початкової ділянки вихідної характеристики, тобто робота транзистора у ненасиченому режимі.

На рис. 6.27 наведено схему ключа, виконаного на польовому транзисторі з керуючим *p-n*-переходом і каналом *n*-типу. Залежно від місця ввімкнення навантаження вона реалізує або послідовну ( $R_{\rm C} = R_{\rm H}$ ), або паралельну ( $R_{\rm H}$  під'єднаний паралельно виведенням стік-витік транзистора) схеми комутації. Відповідно до цього змінюються і її статичні передавальні характеристики.



## Рис. 6.27. Схема ключа, виконаного на польовому транзисторі з керуючим p-n-переходом і каналом *n*-типу

Особливістю цього ключа є інвертування керуючого сигналу за одночасної зміни його полярності

$$u_{\scriptscriptstyle\rm BX} = u_{\rm 3B} < 0 \rightarrow u_{\scriptscriptstyle\rm BHX} = u_{\rm CB} > 0 \; . \label{eq:basic}$$

Інерційність ключа цього типу визначається процесами перезарядження вхідної (ємність C<sub>3B</sub>) та вихідної (ємність C<sub>CB</sub> плюс

ємність навантаження  $C_{\mu}$ ) ємностей. Зменшення часу фронту та зрізу тому пов'язане із збільшенням струму перезаряду цих ємностей.

Відмінність полярностей керуючої та вхідної напруг суттєво ускладнює схемотехніку пристроїв, які потребують послідовного з'єднання декількох ключів. Аналогічні проблеми виникають і під час використання МОН-транзисторів з вбудованим каналом. Тому польові транзистори з керуючим *p-n*-переходом і з вбудованим каналом у схемах комутації практично не використовуються.

Від указаного недоліку вільні ключі, які використовують МОН-транзистори з наведеним каналом. Полярності вхідної ( $U_{3B}$ ) та вихідної ( $U_{CB}$ ) напруг для транзисторів цього типу збігаються. Це не створює труднощів за безпосереднього послідовного з'єднання декількох ключів.

На рис. 6.28 наведено схему ключа на МОН-транзисторі з наведеним каналом і резистивним навантаженням (схема паралельної комутації). Припустимо, що в початковому стані напруга на затворі транзистора дорівнює нулю. Транзистор закритий і ємність навантаження  $C_{\rm H}$  заряджена до  $U_{\rm c_{\rm H}} \approx E_{\rm C}$ . У момент  $t_0$  (рис. 6.29*a*) на вході транзистора формується позитивний стрибок напруги з амплітудою, яка дорівнює  $U_{\rm 3B1} > U_{\rm 3B \ nop}$ . Для ідеального джерела вхідного сигналу ( $R_{\rm BH} = 0$ ) можна вважати, що в момент  $t_0$  вхідна ємність транзистора практично миттєво зарядиться до  $U_{\rm 3B1}$ . Це відповідає тому, що на вихідній характеристиці робоча точка миттєво переміститься з точки 1 у точку 2 (рис. 6.29*b*). Транзистор опиниться в режимі насичення і струм стоку стрибкоподібно набуває значення  $I_{\rm C} = I_{\rm Chac}$ , що відповідає заданому  $U_{\rm 3B1}$ . При цьому стрибкоподібно змінюється також струм  $i_c$  вихідного конденсатора  $C_{\rm H}$ , причому  $i_{c_{\rm IB}} \approx I_{\rm Chac}$ .



### Рис. 6.28. Схема ключа на МОН-транзисторі з наведеним каналом і резистивним навантаженням



*а* – часові діаграми формування позитивного стрибка напруги на вході транзистора, *б* – вихідна характеристика транзистора

Відповідно до другого закону комутації напруга конденсатора не може змінитися стрибком. Тому  $U_c(t_0) = E_C$  і далі починається процес розрядження конденсатора C<sub>н</sub> струмом I<sub>Снас</sub>. При цьому, згідно з першим Кірхгофа,  $i_c = I_{C \text{ Hac}} - i_R$ . Ha законом виконується умова вихідній транзистора (рис. 6.29б) цей процес характеристиці відповідає переміщенню робочої точки транзистора з точки 2 в точку 3. Точка 3 відповідає виходу транзистора з режиму насичення, який відповідає моменту, за якого  $u_c = U_{CB \text{ нас гр}} = U_{3B1} - U_{3B \text{ пор}}$ .

Подальший рух робочої точки на вихідній характеристиці транзистора до стаціонарного ввімкненого стану (точка 4) відбувається за струму стоку транзистора, який зменшується. У точці 4 струм перезарядження конденсатора стає рівним нулю і процес вмикання транзистора закінчується. Таким чином, інтервал  $t_{4-3} = t_2 - t_1$  відповідає роботі польового транзистора в режимі керованого опору і характеризується різким зменшенням струму перезарядження ємності  $C_{\mu}$ . Тому, як правило, слушна нерівність  $t_{4-3} > t_{3-2}$ .

Щоб у стаціонарно ввімкненому стані  $U_{\text{вих}} = U_{\text{CB}\text{ нас}}$  була близькою до нуля, необхідне виконання умови  $R_{\text{C}} >> R_{\text{CB}}$ , де  $R_{\text{CB}}$  – вихідний опір транзистора, який відповідає заданій напрузі  $U_{3\text{B1}}$ . Цей стан триватиме до моменту  $t_3$ , коли на вході транзистора буде сформований негативний перепад з нульовою тривалістю фронту.

Вважаючи, як і раніше, внутрішній опір джерела сигналу рівним нулю, будемо вважати, що вхідна ємність (ємність затвору) транзистора перезаряджається миттєво та струм стоку транзистора стрибком зменшується до нуля. До моменту  $t = t_3$  напруга на вихідному конденсаторі дорівнює  $U_{CBHac}$  і не може змінитися стрибком. Швидкість зміни вихідної напруги на  $C_{\rm H}$ , а, отже, швидкість зміни вихідної напруги після моменту  $t_3$  будуть повністю визначатися сталою часу  $R_{\rm C}C_{\rm H}$ .

Таким чином, швидкодія ключа на МОН-транзисторі з активним навантаженням багато в чому визначається не параметрами транзистора, а параметрами зовнішнього кола.

Збільшення швидкості такого ключа за заданих параметрів навантаження ( $C_{\rm H}$ ) може бути досягнуто збільшенням керуючої напруги або зменшенням опору  $R_{\rm C}$  в колі стоку. Проте збільшення  $U_{\rm 3B}$  обмежене величиною  $E_{\rm C}$ . Зменшення опору  $R_{\rm C}$  веде, по-перше, до збільшення спаду напруги на відкритому транзисторі, і, по-друге, до збільшення потужності, розсіюваної транзистором, що часто може бути неприпустимим.

Частково усунути вказані нелоліки ключа 3 активним навантаженням можна за заміни резистора додатковим MOHтранзистором, виконуючим роль нелінійного опору (рис. 6.30). Для транзистора VT2 можна записати  $U_{3B2} = U_{CB2}$ . Тому  $U_{3C2} = 0 < U_{3B2 \text{ пор}}$  у всіх режимах роботи, тобто за будь-яких  $U_{CB2} = E_C - U_{BHX}$ , VT2 знаходиться у насиченому режимі, працюючи як генератор струму. Струм стоку VT2 пропорційний напрузі U<sub>СВ2</sub>.



Рис. 6.30. Схема ключа на МОН-транзисторі з додатковим МОН-транзистором у ролі нелінійного опору

Згідно з другим законом Кірхгофа  $U_{3B} - U_{3C} = U_{CB}$  (рис. 6.31). Крива, яка характеризує межу насичення, відповідає умові  $U_{3B} - U_{3B \text{ пор}} = U_{CB \text{ нас}}$ , тобто для межі насичення маємо  $U_{3C} = U_{3B \text{ пор}}$ . Водночас ми домовилися, що для транзистора *VT*2  $U_{3C} = 0$ . Тому його робоча точка за зміни напруги

 $U_{3B}$  буде зміщуватися траєкторією, розташованою праворуч відносно межі насичення (крива OA) на величину  $U_{3Bnop}$  (крива OA'). Таким чином, залежність  $I_{C2} = f(U_{CB2})$  повторює вигляд залежності для межі насичення та, отже, має явно нелінійний характер. Причому, що вища напруга  $U_{CB2}$ , то менший еквівалентний опір транзистора VT2, що виконує роль баластного елемента в колі стоку ключа на транзисторі VT1.



Рис. 6.31. Вихідні характеристикі МОН-транзистора

Під час розгляду перехідних процесів у схемі будемо вважати, що до моменту  $t = t_0 u_{\text{вх}} < U_{3B \text{ пор}}$  транзистор VT1 закритий (рис. 6.32). Напруга на виході  $u_{\text{вих}} = E_{\text{C}} - U_{3\text{B пор2}}$ (вважаємо, що транзистор ідеальний і за  $U_{CB2} = U_{3B \text{ пор2}}$  струм стоку  $i_{C2} = 0$ , тобто вихідна ємність не може зарядитися вище напруги  $(E_{\rm C} - U_{3B \text{ пол2}})$ ). У момент  $t = t_0$  до входу ключа підмикається керуюча напруга  $u_{\text{вх}} > U_{3B \text{ пор}}$ . Якщо внутрішній опір вхідного джерела сигналу дорівнює нулю, вхідна ємність транзистора VT1 миттєво перезаряджається і він потрапляє в режим насичення. Водночас відповідно до другого закону комутації напруга на С<sub>н</sub>, яка дорівнює *E*<sub>C</sub> – *U*<sub>3B пор2</sub>, не може змінитися миттєво і спад напруги *U*<sub>CB1</sub> визначатиметься швидкістю перезарядження  $C_{\rm H}$ . Оскільки  $U_{3B2}$  мала, то  $i_{C2} \ll i_{C1}$  і струм розряду С, практично сталий. Таким чином, процес, який відбувається, повністю аналогічний раніше розглянутому процесу в ключі з активним навантаженням. Відмінність полягає лише в тому, що в міру розрядження  $C_{\rm H}$  струм транзистора VT2 зростає трохи скоріше, ніж струм  $i_{R_{\rm o}}$  в схемі з резистором R<sub>C</sub>. Останнє може дещо затягувати процес зменшення напруги на виході. Згідно із сказаним, процес зменшення и виході. лінійний (VT1 працює в режимі насичення), а потім, після виходу на частину вихідної характеристики, що відповідає режиму керованого
опору, струм  $i_{C1}$  повільно зменшується доти, поки не настає рівновага струмів VT1 і VT2, тобто  $I_{C1} = I_{C2}$ . На цьому процес вмикання закінчується.

У момент  $t_3$  вхідна напруга стрибком зменшується до величини  $U_{3B} < U_{3B nop}$ . Оскільки  $R_{BH}$  джерела керуючого сигналу дорівнює нулю, то вхідна ємність миттєво розряджається і струм  $i_{C1}$  стрибком зменшується до нуля. Далі починається процес зарядження  $C_{H}$ . Цей процес іде суттєво скоріше, ніж у схемі з резистором  $R_C$ , тому що первісно  $U_{CB2} \approx E_C$  і початковий струм заряду  $C_{H}$  значно більший, ніж у схемі з резистором  $R_C$ .



## Рис. 6.32. Діаграми перехідних процесів у схемі ключа на МОН-транзисторі з додатковим МОН-транзистором у ролі нелінійного опору

Таким чином, застосування замість баластного резистора  $R_c$  навантажувального МОН-транзистора дозволяє значно підвищити швидкодію ключа на МОН-транзисторі. Слід відзначити, що таке рішення є більш технологічним і спрощує виготовлення транзисторних ключів, бо технологічно простіше виконати два однакових МОН-транзистори, ніж транзистор і високоомний (десятки і сотні кілоом) резистор.

Недоліком транзисторних ключів на МОН-транзисторах є той факт, що у ввімкненому стані транзистора через ключ тече постійний струм, пропорційний опору навантаження в колі стоку транзистора. Водночас за послідовного вмикання декількох ключів цей струм не є принципово необхідним, тому що вхідний струм польового транзистора практично дорівнює нулю. Тому для перемикання МОН-транзистора достатньо лише перезарядити його вхідну ємність. Внаслідок цього постійна складова струму, який тече через ввімкнений транзистор, є некорисною та лише призводить до перегріву транзисторного ключа. Бажання зменшити потужність, що розсіюється транзистором, і яка зумовлена наявністю постійної складової струму, що тече через нього, призводить до необхідності збільшення опору еквівалентного навантаження в стоковому колі МОН-транзистора, що знижує його швидкодію.

Від цього недоліку вільний ключ, виконаний на комплементарних МОН-транзисторах, тобто на транзисторах з каналами протилежного типу провідності (рис. 6.33). У цьому ключі затвори обох МОН-транзисторів з'єднані між собою і утворюють вхідний вивід. Стоки, об'єднані разом, утворюють вихідний вивід, а витоки спільно з підкладками підімкнені відповідно до джерела  $+E_{\rm C}$  та спільної шини.



Рис. 6.33. Схема ключа на комплементарних МОН-транзисторах

Наведена схема реалізує структуру послідовно-паралельної схеми комутації. Її статична передавальна характеристика також має вигляд кусково-лінійної функції, кут нахилу якої може бути розрахований з використанням виразів (6. 27) і (6. 29). При цьому треба враховувати, що  $R_{\rm BH}$  складається з власного внутрішнього опору джерела вхідного сигналу та опору транзистора *VT2*. Останній залежно від керуючої напруги  $u_{\rm BX}$  може приймати два значення  $R_{VT2} = R_{\rm Hac} \rightarrow 0$ , якщо *VT2* ввімкнений, та  $R_{VT2} = R_{3} \rightarrow \infty$ , якщо *VT2* вимкнений.

Особливістю цього ключа є той факт, що, якщо напруга джерела живлення *E*<sub>C</sub> вибрана з умови

$$E_{\rm C} \le |U_{\rm 3B \ nop1}| + |U_{\rm 3B \ nop2}|,$$
 (6.61)

то, як в усталеному, так і в перехідному режимах, відсутні моменти, коли одночасно протікають струми стоку обох транзисторів.

Припустимо, що до моменту  $t = t_0$  керуючий вхідний сигнал відсутній, тобто  $u_{\text{вх}} = 0$  (рис. 6.34). При цьому відносно витоку *VT*<sub>2</sub> на його затворі присутня напруга

$$|U_{3B2}| = |E_C| > |U_{3B \operatorname{nop2}}|$$

внаслідок чого *VT*2 ввімкнений,  $C_{\rm H}$  заряджений до  $E_{\rm C}$ . У зв'язку з тим, що навантаження, як бачимо з рис. 6.33, має суто ємнісний характер,  $i_{\rm C2} = 0$ . Транзистор *VT*1 при цьому надійно вимкнений, тому що  $U_{\rm 3B1} = 0 < U_{\rm 3B \, nop\, 1}$ .



Рис. 6.34. Перехідні процеси у схемі ключа на комплементарних МОН-транзисторах

У момент  $t = t_0$  на вхід ключа подається позитивний перепад з амплітудою  $E_{\rm C}$  та тривалістю фронту імпульсу  $t_{\phi}$ . Нехтуючи процесами перезарядження вхідних ємностей транзисторів, будемо вважати, що напруга на затворах *VT*1 та *VT*2 повторюватиме форму  $u_{\rm BX}$ . Тоді в момент  $t = t_1 |U_{\rm 3B2}| = |U_{\rm 3B \ nop2}|$  і транзистор *VT*2 вимикається. Оскільки струми в колі навантаження відсутні, вихідна напруга залишається на рівні  $U_{\rm BHX} = E_{\rm C}$ .

На інтервалі  $t_1 - t_2$ 

$$|U_{3B2}| < |U_{3B \operatorname{nop} 2}|; \ U_{3B1} < U_{3B \operatorname{nop} 1}$$
(6.62)

і тому обидва транзистори вимкнені. Напруга на С<sub>н</sub> не змінюється.

У момент  $t = t_2$   $U_{3B1} = U_{3Bnop1}$  і подальше збільшення призводить до вмикання транзистора *VT*1. Транзистор потрапляє у ділянку насичення ( $I_{Cl_{Hac}}$ ) і починається розряд  $C_{\mu}$ . За своїм механізмом він подібний до

процесів у вищерозглянутих ключах, за винятком того, що заряд конденсатора повністю здійснюється через VT1, тому що VT2 вимкнений. Тому процес розряду  $C_{\rm H}$  йде скоріше, ніж у розглянутих раніше схемах. Слід відзначити, що на інтервалі  $t_0 - t_4$  схема не споживає енергії від джерела живлення.

У момент  $t_4 u_{\text{вих}} = U_{\text{CB1}} \approx 0$  і  $i_{\text{C1}} = 0$ . Далі, до моменту  $t_5$ , оскільки VT2 надійно вимкнений, схема також практично не споживає енергію від джерела живлення.

В момент  $t_5$  на вході ключа діє негативний перепад з амплітудою  $E_C$  і тривалістю спаду імпульсу  $t_{cn}$ . При цьому, в міру зменшення  $u_{вx}$  в момент  $t_6$  вимкнеться транзистор VT1. Напруга на навантаженні при цьому буде підтримуватись тільки за рахунок енергії, накопиченої у вихідній ємності транзистора та ємності навантаження ключа. Далі, із зменшенням вхідної напруги, в момент  $t_7$  відкривається транзистор VT2. Це призволить до початку перезаряду вихідної ємності  $C_{\mu}$ , а напруга на виході ключа почне збільшуватися. Процес перезарядження так само, як і під час вмикання ключа, йде з максимально можливою швидкістю, тому що перезарядження відбувається через транзистор VT2 (VT1 закритий).

У момент  $t_8$  транзистор VT2 повністю відкритий, проте процес перезарядження ємності навантаження до цього часу ще не завершився, тому до моменту  $t_9$  струм  $i_{C2} > 0$ . У момент  $t_9$  струм стоку транзистора VT2 зменшується до нуля, що свідчить про закінчення процесу перемикання.

Аналіз показує, що, якщо виконується умова (6.61), в схемі відсутній інтервал, на якому насичені обидва транзистори. А це означає, що енергія, яка споживається від джерела живлення, тільки на інтервалі  $t_7 - t_9$  витрачається виключно на перезарядження вихідної ємності ключа. Отже, ця потужність для використаних транзисторів зведена до мінімально можливої. При цьому швидкість перезаряду вихідної ємності максимальна, тому що струми стоків транзисторів VT 1 та VT 2 течуть тільки через ємність навантаження.

Таким чином, КМОН-ключ вигідно відрізняється від інших ключів на польових транзисторах досягненням максимально високої швидкодії за мінімізації розсіюваної потужності.

# 6.4. Транзисторні тригери

**Тригер** (від англ. trigger – курок) — безконтактний електронний пристрій з двома стійкими станами рівноваги (рис. 6.35), який здатний під дією зовнішнього керуючого сигналу переходити стрибком з одного стану в інший. На двох виходах у момент впливу керуючих імпульсних сигналів  $U_{\text{кер}}$  виникають стрибки напруги  $U_{\text{вих}2}$ . Двом рівням вихідної

напруги, значення яких умовно показані у вигляді «0» та «1», відповідають два рівні стійкої рівноваги. Отже, по закінченні дії керуючих імпульсних сигналів тригер має властивість зберігати двійкову інформацію, що є дуже важливим в імпульсній цифровій техніці.



Рис. 6.35. Структурна схема тригера

В інтервалі часу  $t_1 - t_2$   $U_{\text{вих1}}$  відповідає нульовому рівню напруги, а  $U_{\text{вих2}}$  – одиничному (перший стан стійкої рівноваги). У такому стані спокою тригер може перебувати якзавгодно довго до надходження керуючого імпульсу. Після надходження на вхід тригера у момент часу  $t_2$  керуючого імпульсу рівні напруг на обох виходах змінюються на протилежні (другий стан стійкої рівноваги – інтервал часу  $t_2 - t_3$ ). Отже, сигнали на двох виходах тригера, один з яких називають прямим, а другий – інверсним, змінюються у протифазі.

Тригер, який виробляє коливання розривного типу, являє собою підсилювач постійного струму з перехресним зворотним зв'язком. Тому під впливом керуючого імпульсу в тригері протікає регенеративний процес, який зумовлює виникнення в ньому стрибків напруги з необмеженим частотним спектром. Для регенеративного процесу умова самозбудження такої структури, що визначається умовами балансу фаз та амплітуд (див. рівняння (5.7) та (5.6)), має виконуватись за будь-якої частоти у діапазоні від 0 до  $\infty$ .

Важливішими вимогами, які ставляться до тригерів, є:

- висока чутливість тригера до керуючих імпульсів, слабка її залежність від різних дестабілізуючих факторів (особливо від температури);

- висока стійкість тригера у стані рівноваги за наявності коливань напруги живлення, зовнішніх та внутрішніх імпульсних завад;

 незмінність амплітуди (перепаду) вихідної напруги з часом, за дії дестабілізуючих факторів, а також за підмикання зовнішнього навантаження. Тригери широко застосовуються як генератори прямокутних імпульсів, електронних реле, в цифрових лічильниках кількості імпульсів та подільниках частоти. Вже із загального принципу роботи можна зробити висновок про можливість використання тригера як пристрою збереження (запам'ятовування) інформації однорозрядного числа у двійковому коді (0, 1), що часто використовують на практиці. Важливою обставиною є висока сумісність тригерних пристроїв з методами інтегральної технології.

Симетричні тригери на біполярних транзисторах з колекторнобазовими зв'язками (рис. 6.36а). Тригер являє собою двокаскадний ключ із СЕ, вихід якого замкнутий на вхід. Зв'язок між каскадами здійснюється через резистори *R*, які ввімкнені між колекторами і базами суміжних транзисторів. Для формування процесів перемикання тригера використовують прискорювальні конденсатори С. які шунтують резистори *R*. Запускається тригер, коли подаються керуючі імпульси одночасно на бази обох транзисторів (лічильний запуск). Проаналізуємо фізичні процеси, які протікають у тригері.



### Рис. 6.36 Наведені:

*а* – схема симетричного тригера на БТ з колекторно-базовими зв'язками; *б* – часові діаграми процесу перевертання тригера

Схема має два стани стійкої рівноваги: транзистор VT1 вимкнений, VT2 насичений, або VT1 – насичений, а VT2 – вимкнений. Один з таких станів (причому наперед невідомо, який з них) установлюється самодовільно після підключення до схеми джерела живлення  $E_{\rm K}$ . Припустимо, що у початковому стані транзистор VT2 закритий. Тоді на його колекторі позитивний потенціал близький до  $E_{\rm K}$ . Цей потенціал через опір *R* зворотного зв'язку прикладається до бази транзистора VT1 і переводить його в стан насичення. Оскільки потенціал колектора

насиченого транзистора  $U_{\text{KE нас}}$  близький до нуля, то до бази транзистора VT2 від джерела зміщення  $E_5$  через подільник напруги  $R, R_5$  подається негативна напруга, яка надійно підтримує транзистор VT2 в вимкненому стані. Такий стан тригера, коли немає на його вході керуючих імпульсів, є стійким.

Надійний вимкнений стан транзистора VT2 забезпечується за умови  $R_{\rm b} \leq E_{\rm b} / I_{\rm KEO}$ , (6.63) де  $I_{\rm KEO}$  – зворотний струм колектора транзистора. Ця умова має виконуватися за мінімального  $E_{\rm b}$  та максимального  $I_{\rm KEO}$ . Як правило значення  $E_{\rm b}$  становить (1...2) *B*, що достатньо для вимкнення транзистора.

Для забезпечення умови насичення транзистора VT1 треба, щоб

$$R \leq R_{\kappa} \left[ h_{21\mathrm{E}} \left/ \left( 1 + h_{21\mathrm{E}} \frac{E_{\mathrm{E}} R_{\kappa}}{E_{\mathrm{K}} R_{\mathrm{E}}} \right) - 1 \right], \tag{6.64}$$

яке має виконуватися за мінімальних  $R_{\kappa}$  і  $h_{21E}$ .

З надходженням до спільного входу схеми у момент часу t<sub>1</sub> (рис. 6.36б) імпульсу негативної полярності малої тривалості стан вимкненого транзистора VT2 не змінюється, однак транзистор VT1 виходить з стану насичення (робоча точка транзистора переходить з ділянки насичення до межі з активною ділянкою) і відновлюються його пілсилювальні властивості. При цьому колекторний струм  $I_{K1}$ зменшується, а напруга на колекторі збільшується. Позитивний приріст колекторної напруги через резистор *R* передається до бази транзистора VT2. Коли цей приріст напруги компенсує напругу зміщення на базі транзистора VT2, останній виходить із вимкненого стану і його підсилювальні властивості відновлюються. З цього моменту виконуються умови самозбудження й починається процес перевертання тригера. При цьому подальше зменшення струму Ікі збільшує приріст позитивної напруги на колекторі транзистора VT1, яка передається до бази транзистора VT2, викликаючи його форсоване ввімкнення. Струм I<sub>к2</sub> збільшується, а напруга на колекторі транзистора VT2 зменшується. Цей приріст негативного потенціалу передається до бази транзистора VT1, запираючи його ще більшою мірою. Відбувається подальше зменшення колекторного струму Ікі і т. інше. Закінчується процес перевертання вимиканням транзистора VT1 ( $U_{K1} = U_{BHX1} \approx E_K$ ), ввімкненням транзистора *VT*2  $(U_{K2} = U_{BHX2} \approx U_{KE \text{ нас}})$  й припиненням дії позитивного зворотного зв'язку. Тригер переходить до другого стану стійкої рівноваги. Наступний імпульс запуску в момент часу t<sub>2</sub> (рис. 6.36б) перевертає тригер до початкового стану (перший стан стійкої рівноваги). Після цього в ньому протікає регенеративний процес, аналогічний до описаного вище.

Таким чином, регенеративний процес перемикання схеми проходить у моменти надходження до входу імпульсів запуску. Решту часу схема перебуває в стані стійкої рівноваги. Як бачимо з часових діаграм, після надходження до входу тригера чотирьох імпульсів на колекторі будь-якого транзистора (обидва виходи – прямий та інверсний – рівноцінні) отримуємо два імпульси. Отже, тригер, формуючи вихідні імпульси прямокутної форми, поділяє кількість імпульсів на два, що зумовлює широке використання його як подільника частоти.

Для прискорення регенеративного процесу (зменшення тривалості фронтів вихідних імпульсів) резистори *R* шунтують прискорюючими конденсаторами *C* невеликої ємності (десятки та сотні пікофарад).

Тривалість переднього фронту імпульсу, який формується на колекторі (виході) транзистора, що насичується, визначається виразом

$$t_{\phi} = \phi_{\rm c} \left[ \frac{1}{\left( 1 - \frac{\Phi_{h_2 1 \rm b}}{\Phi_{\rm c}} \frac{1}{1 - U_{\rm BE 3} / E_{\rm K}} \right)} \right], \tag{6.65}$$

де  $\phi_{e} = CR_{K}$ ;  $\phi_{h_{215}} = 1/m_{h_{215}}$  — стала часу коефіцієнта передачі  $h_{215}$ ;  $U_{5E_{3}}$  — початкове негативне зміщення на базі транзистора, який насичується.

Тривалість зрізу імпульсу, який формується на колекторі (виході) транзистора, який вимикається,

$$t_{\rm 3p} \approx 2.2\,\phi_c\,. \tag{6.66}$$

Найменший інтервал часу між двома імпульсами запуску, які зумовлюють безперебійне перемикання тригера, називають дозвільним часом тригера. При цьому допустима ймовірність збою під час перемикання тригера мізерно мала (менше одного збою на  $10^{11}...10^{13}$  перемикань). У будь-якому випадку  $T_{дозв}$  не може бути меншим за тривалість регенеративного процесу. Величину  $F_{IIIB} = 1/T_{дозв}$  ( $\Gamma q$ ), яка визначає найбільше можливе число безперебійних перемикань тригера за 1 с за незмінної величини  $T_{дозв}$  між керуючими імпульсами, називають швидкодією тригера. Швидкодія сучасних тригерних пристроїв досягає 100  $M\Gamma q$  та більше. Максимальна швидкодія тригера з колекторнобазовими зв'язками

$$F_{\text{IIB,max}} \approx 0.7 f_{h_{215}}, \qquad (6.67)$$

де  $f_{h_{216}}$  – гранична частота підсилення транзистора у схемі із СБ залежить від амплітуди імпульсу запуску і досягається за умови  $t_{\phi} = t_3$ . З цієї умови визначають оптимальну ємність прискорювальних конденсаторів

$$C_{opt} = 1.5 / (\omega_{h_{215}} R_{\rm K}).$$
 (6.68)

Амплітуда вихідних імпульсів

$$U_m = (E_K - I_{K50} R_K) R/(R + R_K).$$
(6.69)

На відміну від розглянутої схеми з лічильним входом тригер можна запустити і в режимі з роздільним входом (роздільний запуск, рис. 6.37*a*). У такому випадку тригер переходить з одного стійкого стану рівноваги у другий після подачі почергово до бази кожного транзистора імпульсів однієї полярності або до бази одного з транзисторів імпульсів почергової полярності. У схемі є автоматичне зміщення за рахунок напруги  $U_E$ , яка виділяється на резисторі  $R_E$ , коли протікає струм емітера  $I_E = I_K / h_{21E}$  у ввімкненому транзисторі. Ємність конденсатора  $C_E$ , який забезпечує сталу напругу  $U_E$  в процесі перевертання тригера, розраховують за формулою  $C_E = 20/f_{hrec}R_E$ .

Автоматичне зміщення не потребує додаткового джерела живлення, що є безперечною перевагою схеми. Однак амплітуда вихідних імпульсів трохи менша, ніж у схемі тригера із зовнішнім зміщенням, адже частина напруги джерела живлення виділяється на резисторі  $R_{\rm E}$ . Тому для визначення амплітуди вихідних імпульсів у формулі (6.69) потрібно замінити  $E_{\rm K}$  на ( $E_{\rm K} - U_{\rm E}$ ).



#### Рис. 6.37. Наведені:

*a* – схема тригера з роздільним входом; *б* – інтегральна схема тригера з роздільним входом (мікросхема 221TP1)

На рис. 6.376 показано інтегральну схему тригера з роздільним входом (мікросхема 221TP1). Суть процесів регенерації, які протікають у цій схемі, повністю відповідають процесам в описаній схемі за рис. 6.37*а*. Схемотехнічна відмінність мікросхеми 221TP1 в тому, що сигнали керування запуском тригера з одного входу надходять через логічну схему *I*. Для поліпшення умов узгодження тригера з навантаженням вхідні імпульси знімають з його виходу через емітерний повторювач на транзисторі *VT*3.

**Тригер з емітерним зв'язком** (тригер Шмітта), схему якого наведено на рис. 6.38, відрізняється від симетричного тригера з колекторно-базовими зв'язками несиметричністю зв'язків між транзисторами.



Рис. 6.38. Схема тригера з емітерним зв'язком (тригер Шмітта)

Якщо для зв'язку виходу транзистора VT1 з входом транзистора VT2, як і в симетричному тригері, використовується резистивно-ємнісне форсуюче коло RC, то коло позитивного зворотного зв'язку утворене вмиканням в емітерні кола транзисторів спільного резистора  $R_{E}$ .

У початковому стані ( $U_{\text{вх}} = U_{\text{кер}} = 0$ ) транзистор VT2 ввімкнений (режим насичення) і в його вхідному колі тече струм  $I_{\text{Б2}\,\text{н}}$  від джерела живлення +  $E_{\text{K}}$  через послідовно з'єднані резистори  $R_{\text{K}}$  та R. На резисторі  $R_{\text{E}}$  присутній спад напруги  $U_{\text{KE}} = I_{\text{E2}}R_{\text{E}}$ , який надійно вимикає транзистор VT1. Конденсатор C заряджений до напруги  $U_{\text{C}} \approx I_{\text{Б2}\,\text{н}}R$ .

За збільшення вхідної напруги  $U_{\rm BX} > U_{0\rm bE1} + I_{\rm E2\, H}R_{\rm E}$ , де  $U_{0\rm bE1} -$ порогова напруга емітерного переходу транзистора VT1, транзистор VT1 починає вмикатися. Напруга зарядженого конденсатора  $C(U_c)$  починає зміщувати емітерний перехід транзистора VT2 у зворотному напрямку, зменшуючи його струм бази  $I_{\rm E2}$ . Покажемо, що зворотний зв'язок, утворений резистором  $R_{\rm E}$ , позитивний, і тому сприяє форсованому перемиканню транзисторів VT1 і VT2. Припустимо, що обидва транзистори знаходяться в активному режимі роботи та струм  $I_{\rm E1}$  одержав деякий позитивний приріст  $\Delta I_{\rm E1} = \Delta I_{\rm E1}h_{\rm 21E}$ .

Оскільки напруга на конденсаторі *C* за законами комутації не може змінитися стрибком, то у першому наближенні можна вважати, що  $\Delta U_{\text{KEI}} = \Delta U_{\text{5E2}} \approx 0$ . Отже, зміна колекторного струму транзистора *VT*1 може

відбуватися тільки за рахунок зменшення базового струму транзистора VT2, тобто  $\Delta I_{K1} = -\Delta I_{E2}$ , і не супроводжується зміною напруг на резисторах  $R_{K1}$  та  $R_E$ . Зменшення базового струму транзистора VT2 на  $\Delta I_{E2}$  призводить до відповідного зменшення як його емітерного струму  $[\Delta I_{E2} = (h_{21E} + 1)\Delta I_{E2}]$ , так і спаду напруги на резисторі зворотного зв'язку  $R_E$ 

$$\Delta U_{\rm KE} = -\Delta I_{\rm E1} h_{21\rm E1} (h_{21\rm E2} + 1) R_{\rm E}$$

Напруга, яка прикладена до емітерного переходу транзистора VT1,  $U_{\text{5E1}} = U_{\text{Bx}} - U_{R_{\text{E}}}$  за незмінної величини  $U_{\text{Bx}}$  одержить позитивний приріст  $\Delta U_{\text{5E}} = \Delta U_{R_{\text{E}}}$ , що призводить до подальшого збільшення струму бази транзистора VT1 та зменшення струму бази транзистора VT2. Цей процес відбувається лавиноподібно і завершується насиченням транзистора VT1 та вимкненням транзистора VT2.

Так само, як і симетричні тригери, несиметричні мають два стійких стани рівноваги. В одному з них транзистор VT1 насичений, а транзистор VT2 – вимкнений. При цьому умова насичення транзистора VT1 та умова запирання транзистора VT2 мають відповідно вигляд

$$R_{1} \leq h_{21E} R_{2} R_{K1} / (h_{21E} R_{E} + R_{2}); \qquad (6.70)$$

$$R_{\rm E} \le E_{\rm K} R_{\rm E} / [I_{\rm KE0} (R_{\rm K1} + R_{\rm E})]. \tag{6.71}$$

Протягом регенеративного процесу тригер переходить у другий стан стійкої рівноваги, за якої транзистор VT1 вимикається, а VT2 входить в насичення. Умови запирання транзистора VT1 та умова насичення транзистора VT2 з урахуванням несиметричності тригера дещо інші, а саме:

$$R_{2} \leq \frac{h_{21E}R_{E}R_{K1}E_{K}}{E_{K}R_{K2} + h_{21E}R_{K1}(R_{K2} + R_{E})I_{K50}};$$
(6.72)

$$R \le h_{21\text{E}} R_{\text{B}} \frac{E_{\text{K}} R_{\text{K}2} - R_{\text{K}1} (R_{\text{E}} + R_{\text{K}2}) I_{\text{K}\text{E}0}}{E_{\text{K}} (R_{\text{B}} + h_{21\text{E}} R_{\text{E}})}.$$
(6.73)

Умови (6.70) – (6.73) слушні з урахуванням ідентичності параметрів транзисторів VT1 і VT2. При цьому також необхідно, щоб  $R_{K1} \ge R_{K2}$ . На практиці як правило  $R_{K1} = (2...3)R_{K2}$ . Значення ємності форсуючого конденсатора *С* вибирають з тих самих міркувань, що і для симетричного тригера.

Вихідну напругу прямокутної форми можна знімати з резистора  $R_{\rm E}$ . У такому випадку вихідний опір тригера малий, що сприятливо позначається на умовах його узгодження з низькоомним навантаженням, проте і амплітуда вихідних імпульсів мала. Тому частіше зовнішнє навантаження підмикають до колектора транзистора VT2. Оскільки резистор  $R_{\rm K2}$  в коло зворотного зв'язку не входить, вплив навантаження на

процес перекидання тригера практично не позначається. При цьому амплітуда вихідних імпульсів, які знімаються з колектора VT2,

$$U_m = E_{\rm K} R_{\rm K2} / (R_{\rm K2} + R_{\rm E}). \tag{6.74}$$

Треба зазначити спільну особливість обох розглянутих схем. Конденсатори, які застосовуються в тригерах, служать лише для прискорення процесів перемикання транзисторів, а тому можуть бути відсутніми. Отже, схема тригера може бути виконана тільки з використанням резисторів і напівпровідникових елементів, що важливо з точки зору застосування сучасних методів технології виготовлення електронних пристроїв.

Структури схем симетричних **тригерів на польових транзисторах** аналогічні структурам схем симетричних тригерів на біполярних транзисторах. На рис. 6.39a показана схема симетричного тригера на польових транзисторах із затвором у вигляді *p*-*n*-переходу та каналом *n*-типу. Як бачимо з рисунка, схема тригера являє собою двокаскадний підсилювач з спільним витоком, охоплений перехресним зворотним зв'язком шляхом передачі частини напруги зі стокового кола одного плеча схеми в коло затвора другого плеча через резистори *R*.



*a* – схема симетричного тригера на польових транзисторах із затвором у вигляді p-n-переходу та каналом n-типу; *δ* – схема симетричного тригера на польових транзисторах з ізольованим затвором в інтегральному виконанні

Тригер має два стани стійкої рівноваги. В одному з них (назвемо його першим) транзистор VT1 ввімкнений, VT2 — вимкнений. Вхідний керуючий імпульс позитивної полярності, у момент надходження якого в тригері протікає регенеративний процес перекидання, перемикає тригер у другий стан стійкої рівноваги, за якої транзистор VT1 вимкнений, а VT2 — ввімкнений. Протягом регенеративного процесу паразитні ємності

швидко перезаряджаються через малі опори відкритих транзисторів. Тривалість переднього фронту вихідного імпульсу

$$t_{\rm \oplus} = 3R_{\rm C}C_0,$$

де  $C_0$  – підсумкова ємність, яка визначається паразитною ємністю монтажу, навантаження та ємністю переходів транзистора.

Тривалість заднього фронту (зрізу) імпульсу залежить від вихідного опору польового транзистора, тобто

$$t_{\rm 3p} = 3C_0 R_{\rm C} R_{\rm BMX} / (R_{\rm C} + R_{\rm BMX}).$$

На рис. 6.396 показано схему симетричного тригера на польових транзисторах з ізольованим затвором в інтегральному виконанні. Роль ключів у цій схемі виконують транзистори VT2 і VT4. Транзистори VT1 і VT3 виконують функції навантажувальних резисторів у колах стоків ключових транзисторів, між якими існує безпосередній зв'язок.

Недоліком тригерів на польових транзисторах є їх порівняно великий вихідний опір, що не тільки збільшує тривалість зрізу вихідних імпульсів, але й погіршує узгодження тригера зі зовнішнім навантаженням.

**Приклад 6.6.** Розрахувати транзисторний симетричний тригер зі спільним входом за таких початкових даних: амплітуда вихідних імпульсів  $U_m = 5B$ , частота повторювання запускаючих імпульсів  $F_{\text{max}} = 300 \, \kappa \Gamma u$ , максимальна температура навколишнього середовища 50°С.

Розв'я зання. 1. Напруга джерела живлення

 $E_{\rm K} = (1,1...1,2)U_m = 1,2.5 = 6B$ .

2. Вибираємо транзистори з умов

 $U_{\text{KE don}} > E_{\text{K}} = 6 B$ 

і згідно з виразом (6.114) знаходимо

 $f_{h_{215}} \ge F_{\text{IIIB.max}} / 0.7 = 300 \cdot 10^3 / 0.7 = 430 \,\kappa \Gamma \mu$ .

Цим умовам задовольняють транзистори КТ201В з параметрами  $U_{\text{KE доп}} = 10B$ ;  $I_{\text{K доп}} = 20 \text{ мA}$ ;  $f_{h_{215}} = 10 \text{ MFu}$ ;  $h_{21E} = 30 \div 90$ ;  $I_{\text{K50 max}} = 10 \text{ мкA}$ .

3. Вибираємо  $I_{K \text{ нас}} = 10 \text{ мA} < I_{K \text{ доп}} = 20 \text{ мA}$ . Тоді

 $R_{\rm K} = E_{\rm K} \ / \ I_{\rm K\, hac} = 6 \, / \, 10 \, \cdot 10^{-3} = 600 \, O\!{\it M}$  .

Приймаємо <sub>*R*<sub>K</sub></sub> = 1 кОм.

4. Вибираємо напругу джерела негативного зміщення  $E_{\rm b} = -2B$ . 5. Ємність прискорювального конденсатора (6.115)

$$C = \frac{1.5}{(2\pi f_{h_{215}} R_{\rm K})} = \frac{1.5}{(2\pi \cdot 10 \cdot 10^6 \cdot 1 \cdot 10^3)} = 24 \, n\Phi \,.$$

Приймаємо  $C = 24 n \Phi$ .

6. За формулою (6.110) визначаємо опір резистора

$$R_{\rm b} \le \frac{E_{\rm b}}{I_{\rm Kb0 \ max}} = \frac{2}{10 \cdot 10^{-6}} = 200 \,\kappa O_M \,.$$

Під час розрахунку треба, щоб виконувалась нерівність

$$R_{\rm E} \le \frac{1}{(2...3)CF_{\rm max}} = \frac{1}{3 \cdot 24 \cdot 10^{-12} \cdot 300 \cdot 10^3} = 46 \,\kappa O_{\rm M} \,.$$

Остаточно приймаємо  $R_{\rm K} = 43 \kappa O_{M}$ .

7. Знаходимо за формулою (6.111) опір резистора зв'язку

$$R \leq R_{\kappa} \left( \frac{h_{21E}}{1 + h_{21E}} \frac{E_{\rm b} R_{\rm K}}{E_{\rm K} R_{\rm b}} - 1 \right) = 1 \cdot 10^{-3} \left( \frac{35}{1 + 35 \frac{2 \cdot 1 \cdot 10^{-3}}{6 \cdot 43 \cdot 10^{-3}}} - 1 \right) \approx 27 \ \kappa O_{M} \cdot 10^{-3} = 10^{-3} \, {\rm eV}_{\rm c}$$

Приймаємо  $R = 27 \kappa O_M$ .

# 6.5. Мультивібратори

Якщо в тригерних пристроях початковий розвиток регенеративного процесу, який забезпечує формування крутих перепадів напруги, викликається зовнішніми імпульсами керування, то в мультивібраторах автоматично, розвивається дякуючи наявності пей процес часозадавальних (хронувальних) елементів, якими зазвичай є RC-кола. Зрозуміло, що в одному та другому випадках генераторний пристрій являє собою підсилювальну ланку того чи іншого типу, охоплену позитивним зворотним зв'язком. Таким чином, мультивібратор – це релаксаційний автогенератор напруги прямокутної форми. Термін «автогенератор» означає, що він генерує коливання, які не згасають без будь-якого запуску ззовні, і не має стійких станів рівноваги. Релаксаційний характер вихідних коливань вказує на те, що умови самозбудження (див. формули (5.6) та (5.7)) виконуються в широкому діапазоні частот. У мультивібраторі імпульсів прямокутної повторення частота форми визначається параметрами кіл, які задають час, властивостями схеми і режимами її живлення. На частоту автоколивань впливає навантаження. Часто автоколивний мультивібратор застосовують як генератор імпульсів великої тривалості, які далі використовують для формування імпульсів необхідної тривалості та амплітуди. Таким чином, мультивібратори, які працюють в автоколивному режимі, застосовують найчастіше як задавальні генератори. У зв'язку з цим до мультивібратора ставляться вимоги високої стабільності частоти, якої можна досягти лише застосуванням спеціальних заходів. Відносна нестабільність частоти під впливом дестабілізуючих факторів становить приблизно кілька відсотків.

Мультивібратори можуть також працювати в загальмованому режимі (очікування) та в режимі синхронізації.

У режимі очікування мультивібратор має один стан стійкої рівноваги. За введеного в дію імпульсу мультивібратор виробляє один прямокутний імпульс, після чого повертається у стан стійкої рівноваги. Тому дуже часто їх називають одновібраторами. У режимі синхронізації на мультивібратор діє зовнішня періодична напруга (синусоїдної або імпульсної форми). При цьому частота періодичної послідовності прямокутних імпульсів, які генеруються мультивібратором, дорівнює або в ціле число разів менша частоти синхронізуючої напруги. При знятті синхронізуючої напруги мультивібратор продовжує працювати в автоколивному режимі.

Під час проектування мультивібраторів як елементної бази використовують транзистори, а також аналогові та цифрові інтегральні схеми. Останніми частіше є операційні підсилювачі і логічні елементи. Напівпровідникові прилади в мультивібраторах працюють у ключовому режимі.

Симетричний автоколивний мультивібратор з колекторнобазовим позитивним зворотним зв'язком (рис. 6.40*a*). Симетричність схеми означає ідентичність симетрично розміщених елементів, тобто  $R_{K1} = R_{K2}$ ;  $R_{51} = R_{52}$ ;  $C_{51} = C_{52}$ ; параметри транзисторів однакові. Мультивібратор складається з двох підсилювальних каскадів за схемою CE, вихідна напруга кожного з яких подається на вхід іншого.

Якщо ввімкнути напругу джерела живлення  $E_{\rm K}$ , то обидва транзистори пропускають колекторні струми (їх робочі точки знаходяться в активній ділянці), тому що на бази через резистори  $R_{\rm 51}$  та  $R_{\rm 52}$  подається позитивне зміщення. Але такий стан не стійкий. За наявності в схемі позитивного зворотного зв'язку легко виконується умова  ${}_{\rm B}K \ge 1$  і двокаскадний підсилювач самозбуджується. Починається процес регенерації, тобто швидке збільшення струму одного транзистора й зменшення струму другого.

Уявімо, що як результат будь-якої випадкової зміни напруги на базах або колекторах трохи збільшиться струм I<sub>к1</sub> транзистора VT1. При цьому збільшиться спад напруги на резисторі R<sub>к1</sub>, і негативний потенціал колектора транзистора VT1 матиме приріст. Через те, що напруга на конденсаторі Сы миттєво змінитися не може, цей приріст подається на базу транзистора VT2, призакриваючи його. Колекторний струм I<sub>к</sub>, при цьому зменшується, напруга на колекторі транзистора VT2 стане більш позитивною i, передаючись через конденсатор C<sub>52</sub> на базу транзистора VT1, ще більше відкриває його, збільшуючи струм Ікі. Цей процес відбувається лавиноподібно і завершується тим, що транзистор VT1 входить у режим насичення, а транзистор VT2 – в режим відсічки. Схема переходить в один зі своїх тимчасових стійких станів (квазістійкий стан). При цьому ввімкнений стан транзистора забезпечується зміщенням від джерела E<sub>к</sub> через резистор R<sub>Б1</sub>, а вимкнений стан транзистора VT2 – негативною напругою на конденсаторі  $C_{\text{Б1}}$  ( $u_{C_{\text{Б1}}} = u_{\text{БE2}} < 0$ ), який через відкритий транзистор VT1 ввімкнений у проміжок база-емітер транзистора *VT2*. Описані процеси відповідають моменту часу  $t = t_0$  на рис. 6.40*б*. Тепер конденсатор  $C_{\rm E2}$  швидко заряджається в колі  $+E_{\rm K} - R_{\rm K2} - C_{\rm E2} - 6$ аза-емітер *VT*1 – ( $-E_{\rm K}$ ) до напруги  $E_{\rm K}$ . Конденсатор  $C_{\rm E1}$ , заряджений у попередньому періоді, перезаряджається через резистор  $R_{\rm E2}$  і відкритий транзистор *VT*1 струмом джерела живлення  $E_{\rm K}$ .



Рис. 6.40. Наведені:

*а* – схема симетричного автоколивного мультивібратора з колекторно-базовим позитивним зворотним зв'язком; *б* – часові діаграми процесу переходу схеми в один зі своїх тимчасових стійких станів (квазістійкий стан)

Напруга на конденсаторі  $C_{\text{E1}}$  прагне збільшитися до  $+ E_{\text{K}}$  (див. графік для  $u_{\text{5E}\,2}$ ). У момент часу  $t_2$  напруга  $u_{\text{C}_{\text{E1}}} = u_{\text{5E}\,2}$  змінює знак, внаслідок чого відкривається транзистор VT2 і виникає струм  $I_{\text{K2}}$ . Збільшення струму  $I_{\text{K2}}$  призводить до процесу, аналогічного описаному вище, коли збільшувався струм  $I_{\text{K1}}$ . Внаслідок цього транзистор VT2 входить у режим насичення, а транзистор VT1 – у режим відсічки (другий тимчасово стійкий стан). В інтервалі часу  $t_0 - t_2$  відбувається зарядження конденсатора  $C_{\rm E1}$  та перезаряд конденсатора  $C_{\rm E2}$ . Таким чином, мультивібратор періодично переходить з одного тимчасового стійкого стану в другий, а вихідна напруга, що знімається з колектора будь-якого транзистора, має майже прямокутну форму.

Напруга на базі будь-якого з транзисторів (для перезарядження конденсатора  $C_{\rm E1}$  на рис. 6.40*б* експонента замінена лінією) змінюється за експоненціальним законом

$$u_{\rm EE} = 2E_{\rm K} \exp(-t/\phi_{\rm E}) - E_{\rm K} . \qquad (6.75)$$

де  $\phi_{\rm E} = R_{\rm E}C_{\rm E}$ ;  $R_{\rm E1} = R_{\rm E2} = R_{\rm E}$ ;  $C_{\rm E1} = C_{\rm E2} = C_{\rm E}$ . При  $t = t_2$   $u_{\rm EE} = 0.3$  рівності (6.66) визначимо тривалість одного імпульсу

$$t_{i1} = \Phi_{\rm F} \ln 2 \approx 0.7 R_{\rm F} C_{\rm F}$$
 (6.76)

Період коливань мультивібратора симетричної схеми

$$T = 2t_{i1} = 1.4R_{\rm B}C_{\rm B} \,. \tag{6.77}$$

Отже, частота генерованих коливань визначається швидкістю перезарядження конденсаторів  $C_{51}$  та  $C_{52}$ , які задають час. Амплітуда імпульсу  $U_m$  визначається, як і для транзисторного ключа

$$U_m = E_K - I_{0K} R_K - U_{KE \text{ hac}} \approx E_K \tag{6.78}$$

Визначимо тривалість фронту імпульсу з урахуванням сталої часу перехідного процесу в транзисторі (див. рівність (6.7)) і сталої часу колекторного кола

$$t_{\phi} = \phi_{h_{21E}} + C_{\kappa} R_{K} \approx 2,3 R_{K} C_{\kappa}, \qquad (6.79)$$

де  $C_{\kappa}$  – ємність колектора.

Тривалість зрізу залежить від часу зарядження конденсатора

$$t_{\rm sp} \approx 3C_{\rm b}R_{\rm K} \ . \tag{6.80}$$

Оскільки ємність конденсатора, який задає час, зазвичай велика, завжди виконується нерівність  $C_5 >> C_{\kappa}$ ,  $t_{3p} >> t_{\phi}$ . Зменшити тривалість фронтів колекторних імпульсів можна без застосування додаткових елементів, але із застосуванням резисторів  $R_{\kappa}$  менших номіналів. При цьому збільшується швидкість зростання напруги на колекторах транзисторів (збільшується крутизна фронтів). Зменшення опору резисторів  $R_{K1}$  і  $R_{K2}$  призводить до збільшення струму, який протікає через мультивібратор, а отже, до збільшення розсіюваної ним потужності.

У практичні схеми мультивібраторів в інтегральному виконанні з колекторно-базовими зв'язками вводять додаткові елементи корекції форми імпульсів. Схема мультивібраторів в інтегральному виконанні (мікросхема 119ГГ1А) зображена на рис. 6.41*a*. Навісні дискретні конденсатори *C*1 та *C2 RC*-кола, що задають час, приєднують до зовнішніх виведень 6-13 та 4-9 мікросхеми (рис. 6.41*б*).



Рис. 6.41. Наведені:

 а – схема мультивібратора в інтегральному виконанні; б – схема вмикання мультивібратора з навіснимі дискретимі конденсаторами RC-кола

Для отримання близької до прямокутної форми імпульсів введені відсікаючі діоди VD1 та VD3. У такому випадку конденсатор C1 (при цьому транзистор VT1 закритий) заряджається через резистор  $R_{31}$ , бо  $U_{R_{31}}$ більша за  $U_{R_{K1}}$  і діод VD1 закритий. За насичення транзистора VT1 конденсатор розряджається через насичений транзистор і відкритий у цей інтервал часу діод VD1. Еквівалентний опір колекторного навантаження зменшується

$$R_{\rm K\,ekb} = R_{\rm K1} R_{31} / (R_{\rm K1} + R_{31}) \,.$$

Кола VD2, R1, R2, R3 i VD4, R4, R5, R6 служать для забезпечення ненасиченого режиму транзисторів за принципом транзисторного ключа з нелінійним негативним зворотним зв'язком (див. рис. 6.236). Цим досягається висока швидкодія мультивібраторів в інтегральному виконанні. Принцип побудови симетричних мультивібраторів на польових транзисторах аналогічний принципу побудови таких схем на біполярних транзисторах. Схема симетричного мультивібратора на польових транзисторах з керуючим *p*-*n*-переходом і каналом *n*-типу показана на рис. 6.42. У цій схемі два підсилювальних каскади із спільним витоком взаємопов'язані конденсаторами часозадавальних кіл  $R_3C_3$ , з''єднуючих стік одного польового транзистора зі затвором другого. Завдяки цьому в схемі забезпечується перехресний позитивний зворотний зв'язок. Принцип роботи мультивібраторів на польових транзисторах такий самий, як і на біполярних транзисторах. Тому треба звернути увагу тільки на особливості таких мультивібраторів.



Рис. 6.42. Схема симетричного мультивібратора на польових транзисторах з керуючим p-n-переходом і каналом n-типу

Польові транзистори мають дуже великий вхідний опір. Завдяки цьому опори  $R_3$  часозадавальних кіл можуть бути вибрані великих номіналів без помітної зміни режиму транзисторів, що дозволяє одержати періодичні коливання прямокутної форми в діапазоні дуже низьких частот (аж до одиниць і часток герца). З цієї причини в таких мультивібраторах дуже просто забезпечується плавне перелаштування частоти з великим діапазоном перекриття.

**Мультивібратори на операційних підсилювачах.** Для побудови автогенераторних пристроїв з прямокутною формою генерованих коливань необхідно скористатися компараторним увімкненням операційного підсилювача з позитивним зворотним зв'язком. Основою мультивібратора (рис. 6.43*a*) є компараторний пороговий вузол на операційному підсилювачі з пороговою характеристикою. Режим

автоколивань в схемі забезпечується позитивним зворотним зв'язком, який охоплює операційний підсилювач з його виходу на неінвертувальний вхід за допомогою подільника напруги на резисторах R1, R2. Часозадавальне коло, що складається з конденсатора C та резистора R і забезпечує процес перемикання схеми з одного тимчасово стійкого стану в другий, ввімкнене між виходом ОП та інвертувальним входом в коло негативного зворотного зв'язку. Для нормальної роботи мультивібратора позитивний зворотний зв'язок має бути сильнішим.



#### Рис. 6.43. Наведені:

*а* – схема автоколивного мультивібратора на ОП; *б* – часові діаграми роботи мультивібратора

Суть перебігу процесів у мультивібраторі полягає ось у чому. Припустимо, що в інтервалі часу від t = 0 до  $t = t_1$  рівень напруги на виході  $U_{\text{вих}} = U_{\text{вих}}^+ \approx E_{\text{K}}^+$ . Тоді операційного підсилювача напруга на неінвертувальному вході також позитивна і стала:  $U_{BX}^+ = B U_{BUX}^+$ , де  $B = R_1 / (R_1 + R_2)$ , а напруга на інвертувальному вході, яка дорівнює напрузі на конденсаторі ( $U_{\text{вк}}^- = u_c$ ), експоненціально збільшується, прагнучи до асимптотичного рівня U<sup>+</sup><sub>вих</sub> внаслідок зарядження конденсатора через резистор *R*. У момент часу  $t = t_i^+$   $U_{RX}^+ = U_{RX}^-$ , і операційний підсилювач входить у підсилювальний режим. Після цього вихідна напруга зменшується, а отже, зменшується через подільник R1, R2 напруга  $U_{\rm BX}^+$ , що викликає подальше зменшення вихідної напруги, і т. інше.

Такий лавиноподібний регенеративний процес закінчується тим, що  $U_{\text{вих}}$  стрибкоподібно досягає рівня  $U_{\text{вих}}^- \approx -E_{\text{K}}$ , а  $U_{\text{вх}}^+ = BU_{\text{вих}}^-$  (відбувається перемикання ОП у протилежний стан).

Тепер конденсатор *C* розряджається через резистор *R* та вихід ОП, і напруга на інвертувальному вході зменшується з тією самою сталою часу  $\phi = RC$ , що й під час зарядження конденсатора, прагнучи до асимптотичного рівня  $U_{\text{вих}}^-$ . У момент  $t = t_2$ , коли під час перезарядження напруга на конденсаторі (інвертувальному вході) зрівняється з напругою на неінвертувальному вході, знов відбувається перемикання ОП. Цим завершується формування негативного імпульсу вихідної напруги тривалістю  $t_i^-$  У подальшому процеси повторюються із заданою періодичністю. При цьому щілинність імпульсної напруги дорівнює двом. Період коливань імпульсної напруги симетричного мультивібратора за рівності тривалостей підтримування високого й низького рівнів напруги  $(t_i^* = t_i^- = t_i)$ 

$$T = t_i^+ + t_i^- = 2t_i \,. \tag{6.81}$$

Частота повторення імпульсів

$$f = 1/T = 1/2t_i. (6.82)$$

Інтервал часу  $t_i$ , можна визначити, наприклад, через інтервал часу  $t_i^+$ , протягом якого відбувається перезарядження конденсатора *C* через резистор *R* в колі з напругою  $U_{\text{вих}}^+$  від  $-BU_{\text{вих}}^-$  до  $BU_{\text{вих}}^+$  (рис. 6.43*6*). Напруга перезарядження конденсатора

$$u_{c}(t) = U_{c}(\infty) - [U_{c}(\infty) - U_{c}(0)]e^{-t/\tau}, \qquad (6.83)$$

де  $U_{c}(\infty) = U_{\text{вих}}^{+}$ ;  $U_{c}(0) = \beta U_{\text{вих}}^{-}$ ;  $\phi = RC$ .

Отже,

$$U_{c}(t) = U_{BUX}^{+} - (U_{BUX}^{+} + \beta U_{BUX}^{-})e^{-t/\tau}$$
(6.84)

Прийнявши у виразі (6.122)  $U_c(t_i) = BU_{BHX}^+$ , отримаємо

$$t_{i} = \phi \ln \frac{{}^{B} U_{BHX}^{-} + U_{BHX}^{+}}{U_{BHX}^{+} - \beta U_{BHX}^{-}}.$$
 (6.85)

. . . ..

За повної симетрії вихідного сигналу відносно нульового рівня  $(U_{\text{вих}}^+ = U_{\text{вих}}^-)$  маємо

$$t_i = \phi \ln[(1 + B)/(1 - B)] = \phi \ln(1 + 2R_1/R_2).$$
(6.86)

Частота повторення імпульсів

$$f = \frac{1}{2} \phi \ln(1 + 2R_1 / R_2). \tag{6.87}$$

Несиметричний мультивібратор на ОП можна створити за схемою симетричного мультивібратора, замінивши в ній резистор R на коло з двох діодних ключів (рис. 6.44*a*). При цьому сталі часу  $\phi = R'C$  та  $\phi' = R''C$  для позитивних та негативних вихідних імпульсів, які проходять почергово через резистори R' та R'', можна зробити різними  $R' \neq R''$ , що забезпечує отримання необхідної щілинності генерованих імпульсів. Форму вихідних імпульсів для R'' > R' зображено на рис. 6.44*6*. Тривалість вихідних імпульсів  $t_i^+$  та  $t_i^-$  розраховують за формулою (6.86) з підставленням відповідної сталої часу  $\phi'$  та  $\phi''$ , а частоту повторення імпульсів – за формулою  $F = 1/(t_i^+ + t_i^-)$ .



Рис. 6.44. Наведені:

*а* – схема несиметричного мультивібратора на ОП; *б* – форма вихідних імпульсів мультивібратора на ОП

Опір резисторів *R*, *R*1, *R*2 вибирають з урахуванням максимально допустимого вихідного струму ОП.

При цьому розрахункова формула з урахуванням того, що  $E_{\rm K}^+ = E_{\rm K}^- = E_{\rm K}$  і  $U_{\rm вих}^+ = U_{\rm виx}^- \approx E_{\rm K}$ , має вигляд

$$E_{\rm K}\left(\frac{1}{R_{\rm H}} + \frac{1}{R_1 + R_2} + \frac{1 + {\rm B}}{R}\right) << I_{\rm BMX\,max}, \qquad (6.88)$$

де *R*<sub>н</sub> – опір зовнішнього навантаження мультивібратора.

Загальмовані мультивібратори працюють у режимі очікування. У такому режимі мультивібратор має один стан стійкої рівноваги. Імпульси прямокутної форми формуються лише після надходження імпульсу запуску, який переводить мультивібратор із стійкого стану рівноваги до тимчасово стійкого стану. Момент закінчення тимчасово стійкого стану визначається колом, яке задає час. Таким чином, під впливом імпульсу запуску загальмований мультивібратор виробляє один прямокутний імпульс, після чого повертається до стану стійкої рівноваги. Змінюючи сталу часу (дискретно або плавно) часозадавального кола, можна регулювати тривалість вихідних імпульсів у широких межах. Загальмований мультивібратор ще називають одновібратором, спусковою схемою, однотактним релаксатором, кіп-реле і т. інше. Однак незалежно від назви загальмований мультивібратор являє собою пристрій з позитивним зворотним зв'язком, що має один стійкий та один тимчасово стійкий стан рівноваги.

Загальмований мультивібратор на біполярних транзисторах можна створити з автоколивного мультивібратора з колекторно-базовим позитивним зворотним зв'язком (див. рис. 6.45*a*), якщо його примусово закрити в одному із тимчасово стійких станів, перетворивши його в стійкий стан. Цього можна домогтися, якщо, наприклад, хоча б один із зв'язків між схемами комутації за змінним струмом замінити на зв'язок за постійним струмом (рис. 6.40*a*).

Стійким є стан, за якого транзистор VT1, насичений струмом, який протікає через резистор  $R_{\rm 51}$ . При цьому конденсатор C2 заряджений практично до напруги джерела живлення ( $U_{\rm C2} = E_{\rm K} - I_{\rm KE02} R_{\rm K2} - U_{\rm EE1} \approx E_{\rm K}$ ), а конденсатор C1 розряджений. Транзистор VT2 закритий, що забезпечується подачею на його емітерний перехід через резистор  $R_{\rm 3M}$  напруги зміщення ( $-U_{\rm 3M}$ ). Вочевидь, що цей стан може зберігатися нескінченно довго, тому що за цього струми та напруги всіх елементів схеми незмінні з часом.

Запуск загальмованого мультивібратора здійснюється подачею на емітерний перехід транзистора VT2 через резистор  $R_{\rm BX}$  імпульсу позитивної полярності. Параметри цього імпульсу (амплітуда та тривалість) вибираються з умови короткочасного відкриття транзистора VT2. Зменшення напруги  $U_{\rm KE2} = U_{\rm BHX2}$ , яке виникає при цьому, призводить до появи на базі транзистора VT1 негативного зміщення ( $u_{\rm EE1} = u_{\rm BHX2} - u_{C_2}$ ) та, внаслідок дії механізму ПЗЗ, його форсованого запирання. Збільшення напруги  $u_{\rm KE1} = u_{\rm BHX1}$  переводить транзистор VT2 у режим насичення. При цьому його базовий струм в міру зарядження конденсатора C1 спадає від  $I_{\rm 52\,i} \approx E_{\rm K} / R_{\rm K1}$  до усталеного значення  $I_{\rm 52\,Hac} \approx E_{\rm K} / (R_{\rm K1} + R_{\rm 5})$ . Новий стан схеми є квазіусталеним, бо він підтримується лише доки, поки на базі транзистора VT1 присутня запірна напруга, тобто поки не розрядиться конденсатор C2. Тому для тривалості вихідного імпульсу за аналогією з (6.76) можна записати

$$t_i = t_1 - t_0 = 0,7R_{\rm El}C_2. \tag{6.89}$$

Як випливає з схеми мультивібратора (рис. 6.45*a*), швидкість зміни напруги  $u_{\text{вих 1}}$  за запирання *VT*1 визначається процесом зарядження конденсатора *C*1 (рис. 6.45*b*). Тому

$$t_{\rm tb} \approx 2.3R_{\rm B2}R_{\rm K1}C_1/(R_{\rm B2}+R_{\rm K1})$$
. (6.90)

Після насичення транзистора VT1 та формування зрізу імпульсу  $u_{\text{вих 1}}$  процеси в схемі не завершуються. Це пояснюється тим, що струми та напруги її елементів не відповідають стійкому стану рівноваги. Тому для повернення схеми в початковий стан потрібен деякий час, який зветься часом відновлення  $t_{\text{відн}}$ . Цей час визначається процесом заряду конденсатора C2 до напруги живлення та визначається виразом



#### Рис. 6.45. Наведені:

*а* – схема загальмованого мультивібратора на БТ; *б* – часові діаграми процесу зарядження конденсатора Якщо наступний імпульс запуску з'явиться на вході схеми раніше, ніж закінчиться інтервал відновлення, на виході мультивібратора буде сформований імпульс тривалістю меншою, ніж  $t_i$ , визначеною відповідно до (6.89).

Проведений аналіз показує, що у загальмованому мультивібраторі конденсатор *C*2, як і в автогенераторній схемі, виконує роль часозадавального конденсатора, який визначає тривалість вихідного імпульсу всього пристрою. Конденсатор *C*1 є форсуючим. Він, як і конденсатори в тригері, лише прискорює процес перемикання транзисторів схеми і тому може бути відсутнім.

На практиці широке застосування одержала схема загальмованого мультивібратора з емітерним зв'язком (рис. 6.46*a*). Схема вміщує двокаскадний транзисторний ключ, в якому один зв'язок між каскадами здійснюється за допомогою конденсатора C, а інший — спільним резистором у колі емітерів  $R_{\rm E}$ .

У початковому стані стійкої рівноваги транзистор *VT*1 закритий, а транзистор *VT*2 відкритий і знаходиться в режимі насичення, тому що резистор  $R_E$  вибирають таким чином ( $R_5 \le h_{21E}R_{K2}$ ), щоб через нього протікав базовий струм, достатній для насичення *VT*2.

За рахунок емітерного струму транзистора VT2 на спільному резисторі  $R_{\rm E}$  створюється спад напруги  $U_{\rm E} = I_{\rm E2}R_{\rm E}$  з указаною на рисунку полярністю, а за рахунок джерела живлення  $E_{\rm K}$  на нижньому плечі подільника R1, R2 - спад напруги  $U_{R2}$ . Якщо виконується умова  $|U_{\rm E}| > |U_{R2}|$ , то на базу транзистора VT1 подається позитивна напруга  $U_{\rm EE1}$ , яка запирає його. Конденсатор C при цьому виявляється зарядженим до напруги  $U_c = E_{\rm K} - U_{\rm E}$  з указаною на рисунку полярністю. Зарядження конденсатора відбувається по колу:  $+E_{\rm K} - R_{\rm E}$  – емітер-база VT2 – C –  $R_{\rm K1}$  – (- $E_{\rm K}$ ).

За подачі на вхід одновібратора у момент часу t<sub>1</sub> (див. рис. 6.466) імпульсу запуску негативної полярності з амплітудою, яка перевищує напругу на базі ( $|U_{RX}| > |U_{LI}|$ ), транзистор VT1 починає відкриватися і напруга на його колекторі одержує деякий приріст. Через те, що напруга на конденсаторі С миттєво змінитися не може, цей приріст позитивної напруги передається на базу транзистора VT2, призакриваючи його. При цьому зменшується спад напруги на резисторі  $R_{\rm E}$  за рахунок струму  $I_{\rm E}$ , що зменшується. Це сприяє подальшому відкриттю транзистора VT1. Цей регенеративний процес зростає лавиноподібно і закінчується закриванням транзистора VT2, напруга на колекторі якого (на виході одновібратора) зменшується приблизно до напруги джерела живлення – Ек, та VT2.Закритий стан транзистора VT2насиченням транзистора підтримується напругою на конденсаторі С, тому що ліва його обкладка приєднана тепер через насичений транзистор VT1 до емітера транзистора VT2 і  $u_{\text{EE}\,2} \approx U_c > 0$ .



Рис. 6.46 Наведені:

а – схема загальмованого мультивібратора з емітерним зв'язком;
 б – часові діаграми процесу перезарядження конденсатора

Такий стан одновібратора є тимчасово стійким. Оскільки тепер конденсатор С починає перезаряджатися по колу:  $+E_{\rm K}$  (корпус)  $-R_{\rm E}$  – емітер-колектор  $VT1 - C - R_{\rm b} - (-E_{\rm K})$  і напруга на ньому, а отже, на базі транзистора VT2  $U_{\rm bE2}$  зменшується (див. рис. 6.466). Коли ця напруга у момент часу  $t_2$  досягне нульового рівня, транзистор VT2 відкривається і в схемі виникає регенеративний процес перевертання, аналогічний описаному вище, як результат якого одновібратор повертається в початковий стійкий стан.

Тривалість імпульсу, що формується на колекторі транзистора VT2, від моменту подачі імпульсу запуску до закінчення тимчасово стійкого стану визначається тими самими співвідношеннями, що і для автоколивного мультивібратора

$$t_i = 0.7CR_{\rm B}$$
. (6.92)

Час відновлення одновібратора визначається часом зарядження конденсатора *C* і приблизно дорівнює

$$t_{\text{відн}} \approx 3 \phi_{\text{зар}} \approx 3C(R_{\text{K1}} + R_{\text{E}}).$$
(6.93)

Для нормальної роботи одновібратора період повторення імпульсів запуску не має бути меншим повного циклу його роботи

$$T \ge t_i + t_{\text{відн}} . \tag{6.94}$$

Амплітудне значення імпульсу на виході одновібратора визначається співвідношенням

$$U_m = E_K R_{K2} / (R_{K2} + R_E).$$
 (6.95)

Загальмовані мультивібратори, в яких задають час два конденсатори, є в серії 218 інтегральних мікросхем. А в серії 119 є загальмовані мультивібратори з одним конденсатором, що задає час. Розглянемо принцип роботи загальмованого мультивібратора 119ГФЗ з одним конденсатором, що задає час (рис. 6.47*a*).



Рис. 6.47. Наведені:

а – схема загальмованого мультивібратора 119ГФЗ з одним конденсатором;
 б – часові діаграми процесу роботи мультивібратора

У вихідному стані транзистор *VT*2 відкритий фіксованим базовим струмом, який протікає через резистор *R*, верхній кінець якого з'єднаний з джерелом колекторного живлення  $E_{\rm K}$ . Через те, що напруга на колекторі цього відкритого транзистора мала, напруга на базі транзистора *VT*1 з урахуванням коефіцієнта передачі подільника напруги *R*2, *R*3 близька до нуля, тобто *VT*1 закритий. Напруга на колекторі закритого транзистора *VT*1 майже дорівнює напрузі джерела живлення (рис. 6.476). Конденсатор *C* через ділянку емітер-база відкритого транзистора *VT*2 заряджений до напруги  $U_C(0) \approx E_{\rm K} - U_{\rm EE}$ , де  $U_{\rm EE}$  – напруга на базі.

З подачею до входу виведення 8 мультивібратора у момент часу  $t_1$  (рис. 6.476) імпульсу запуску  $U_{3an}$  позитивної полярності діод VD2 пропускає до бази транзистора VT1 лише позитивний, попередньо скорочений диференціюючим колом (C1, R1) короткий імпульс. При цьому транзистор VT1 починає відкриватися й напруга  $u_C$  дещо зменшується.

Оскільки напруга на конденсаторі C миттєво змінитися не може, то цей приріст негативної напруги передається до бази транзистора VT2, підзакриваючи його. Напруга  $u_{C_2}$  при цьому збільшується, що завдяки конденсатору прискорення C2 призводить до збільшення напруги на базі транзистора VT1. Цей регенеративний процес зростає лавиноподібно і закінчується закриванням транзистора VT2 і насиченням транзистора VT1, напруга на колекторі якого  $u_C$  (на виході мультивібратора) зменшується до напруги насичення транзистора  $U_{KE \ нас}$ . Увесь негативний потенціал правої обкладки конденсатора C прикладається до бази транзистора VT2.

Але такий стан мультивібратора є тимчасово стійким. Конденсатор *C* починає перезаряджатися в колі  $+E_{\rm K} - R - C - VD1$  – емітер-колектор *VT*1 – ( $-E_{\rm K}$ ), і напруга  $U_{\rm 5E\,2}$  на базі транзистора *VT*2 збільшується. Коли ця напруга у момент часу  $t_2$  досягає нульового рівня, транзистор *VT*2 відкривається, і в схемі виникає регенеративний процес перевертання, аналогічний до описаного вище, як результат якого мультивібратор повертається у початковий стан.

Тривалість імпульсу, який формується на колекторі транзистора *VT*1, від моменту подавання імпульсу запуску до закінчення тимчасово стійкого стану,

$$t_1 = RC \ln(2 - 3u), \tag{6.96}$$

де ч =  $U_{\rm II}$  /  $E_{\rm K}$ ,  $U_{\rm II}$  – напруга на діоді.

Якщо врахувати, що для мікросхеми 119ГФЗ  $E_{\rm K} = 3B$  та  $U_{\rm II} = 0.5...0, 6B$ , то відповідно до виразу (6.96)

$$t_i = 0.4RC$$
. (6.97)

Час відновлення загальмованого мультивібратора дорівнює часу заряду конденсатора С

$$t_{\rm Bigh} \approx 3 \, \phi_{\rm 3ap} \approx 3 \, CR_{\rm 3ap}$$

Для нормальної роботи схеми період повторення імпульсів запуску має бути не меншим, ніж повний цикл його роботи

$$T > t_i + t_{\text{відн}} . \tag{6.98}$$

Амплітуду вихідних імпульсів, як і для автоколивних мультивібраторів, можна розрахувати за формулою (6.78). Вихідну напругу доцільно знімати з колектора транзистора VT1, адже коло корекції з діода VD1 та резистора  $R_{3ap}$  забезпечує корекцію форми імпульсу, як і в автоколивних мультивібраторах (див. рис. 6.41*a*). Конденсатор *C* навісного типу приєднаний до виведень 5 та 12 мікросхеми.

Принципова схема та схема ввімкнення загальмованого мультивібратора 218ГФ2 з двома конденсаторами, які задають час (як і в попередньому варіанті, також навісного типу), показана на рис. 6.48а,б. Розглянемо її особливості. У початковому стані схеми транзистор VT1 відкритий, адже його база через резистори *R*1 та *R*2 приєднана до джерела живлення  $+E_{\kappa}$ , а транзистор VT2 – закритий, бо його база через резистор з'єднана з корпусом. Запускається мультивібратор імпульсами R5 негативної полярності, попередньо скороченими диференціюючим колом R3, C3. Таким чином, після запуску закривається транзистор VT1. Коло з послідовно ввімкнених діодів VD4 та VD5 підвишує завадостійкість схеми. Вихідну напругу можна знімати з колекторних кіл обох транзисторів, які мають кола корекції форми імпульсів (VDl, R<sub>зап</sub> та  $VD2, R_{3ab}$ ).



Рис. 6.48. Наведені схеми загальмованого мультивібратора 218ГФ2 з двома конденсаторами: *а* – принципова, *б* – ввімкнення

Загальмовані мультивібратори на операційних підсилювачах. Схеми таких мультивібраторів створюють зі схем автоколивних мультивібраторів, забезпечуючи переведення останніх з автоколивного режим і в режим очікування. Конденсатор, який задає час у схемі загальмованого мультивібратора на ОП, можна ввімкнути в коло зворотного зв'язку за інвертувальним або неінвертувальним входом. Мультивібратори другого виду з конденсатором в колі позитивного зворотного зв'язку мають найгірші характеристики і використовуються рідко. Схему загальмованого мультивібратора з ввімкненням конденсатора у коло негативного зворотного зв'язку за інвертувальним входом показано на рис. 6.49*a*. Вона отримана зі схеми автоколивного мультивібратора (див. рис. 6.43*a*), де паралельно конденсатору *C* ввімкнено додатковий діод VD1 та введено коло запуску з елементів C1, R2, VD2. Діод VD1 забезпечує режим очікування роботи мультивібратора. Коло диференціювання C1, R2 формує імпульси запуску малої тривалості. Через діод VD2 до інвертувального входу операційного підсилювача надходять імпульси лише позитивної полярності.

У стані стійкої рівноваги мультивібратора (інтервал часу  $0 - t_1$ ), який визначається петлею позитивного зворотного зв'язку, напруга на виході  $U_{\text{вих}} \approx E_{\text{K}}^-$ . Безперечно, що

$$U_{\rm BX}^{+} = \Gamma U_{\rm BHX}^{-} = \{(R_1 \parallel R_2) / [(R_1 \parallel R_2) + R_3]\} U_{\rm BHZ}^{-}$$

має низький негативний рівень, а напруга  $U_{\text{вх}}^-$ , яка збігається з напругою на відкритому діоді *VD*1, майже дорівнює нулю.



Рис. 6.49. Наведені:

 а – схема загальмованого мультивібратора на ОП з ввімкненням конденсатора у коло негативного зворотного зв'язку за інвертувальним входом; б – часові діаграми процесу роботи загальмованого мультивібратора на ОП

Імпульс запуску з амплітудою  $U_{m\,\text{зап}} > \left| r U_{\text{вих}}^{-} \right|$ , який надходить у момент часу  $t_1$  до неінвертувального входу ОП, викликає розвиток лавиноподібного процесу перемикання мультивібратора завдяки дії позитивного зворотного зв'язку через резисторний дільник напруги *R*1, *R*3. При цьому напруга на виході стрибком збільшується до  $U_{\text{вих}}^+ \approx E_K$ , і

мультивібратор переходить у тимчасово стійкий стан. Напруга на неінвертувальному вході змінюється на позитивну  $U_{\text{вк}}^+ = B U_{\text{вк}}^+$ , ле  $B = R_1 / (R_1 + R_3)$  – нове значення коефіцієнта передачі напруги з виходу ОП на неінвертувальний вхід  $(B \neq \Gamma)$ , адже діод VD2 внаслідок зміни полярності вихідної напруги зміщується в зворотному напрямі і від'єднує елементи R2, C1 від подільника напруги R1, R3. Позитивний рівень вихідної напруги закриває відкритий до цього моменту діод VD1, і конденсатор *С* починає заряджатися в колі з резистором *R*. Напруга на конденсаторі  $u_c = U_{\text{вх}}^-$  експоненціально зростає до асимптотичного рівня  $U_{\text{вих}}^+$ . Коли у момент часу  $t_2 = U_{\text{вх}}^- = U_{\text{вх}}^+ = \beta U_{\text{вих}}^+$  ОП входить у підсилювальний режим, напруга на виході зменшується. При цьому як результат дії зворотного зв'язку зменшується також вхідна напруга U<sub>вх</sub>, що викликає подальше зменшення вихідної напруги і т. інше. Розвиток регенеративного процесу призводить до перевертання мультивібратора (підсилювач спрацьовує як двовходовий компаратор) і закінчення процесу формування імпульсу позитивної полярності. Одновібратор повертається до стійкого стану рівноваги.

Процес зарядження конденсатора *C* описує рівняння (6.83), в якому  $u_c(\infty) = U_{\text{вих}}^+$ ,  $\phi = RC$ ,

$$u_c(t) = U_{\text{BHX}}^+ (1 - e^{-t/\tau}). \tag{6.99}$$

У процесі зарядження напруга на конденсаторі не досягає  $U_{\text{вих}}^+$ , оскільки у момент часу  $t_2 (U_{\text{вих}}^- = u_c = B U_{\text{вих}}^+)$  ОП повертається у початковий стан, тому, прийнявши в рівнянні (6.99)  $u_c(t_i) = B U_{\text{вих}}^+$ , визначимо тривалість вихідного імпульсу

$$t_i = \phi \ln[1/(1-B)] = \phi \ln(1+R_1/R_3).$$
(6.100)

Час відновлення стійкого стану мультивібратора  $t_{відн}$  визначається процесом перезарядження конденсатора через резистор *R* та вихід ОП, який згідно з рівнянням (6.74), де  $U_c(0) = BU_{BHX}^+$ ,  $u_c(\infty) = -U_{BHX}^+$  (полярність напруги на виході ОП змінилася), описується залежністю

$$u_{c}(t) = (BU_{BHX}^{+} + U_{BHX}^{-})e^{-t/\tau}.$$
 (6.101)

Через те, що в процесі перезарядження конденсатора, напруга на якому у момент часу  $t = t_{\text{відн}}$  зменшується до нуля (рис. 6.496), то, прийнявши в рівнянні (6.140)  $U_c = 0$ , а також  $U_{\text{вих}}^+ = U_{\text{вих}}^-$ , отримаємо

$$t_{\text{BinH}} = \phi \ln(1+B) = \phi \ln[(2R_1 + R_3)/(R_1 + R_3)].$$
(6.102)

Порівнявши вирази (6.92) та (6.94) і враховуючи, що B < 1, переконуємося у правильності нерівності  $t_{відн} < t_i$ . Якщо в схемі (рис. 6.49а) змінити полярність вмикання діода *VD*1 (катод діода приєднати до корпусу), то вихідна напруга ОП в режимі стійкого стану мультивібратора буде позитивною, а полярність вихідних імпульсів – негативною.

**Приклад 6.7.** Розрахувати симетричний мультивібратор на біполярних транзисторах з такими параметрами:  $U_m = 10B$ ;  $f = 5 \kappa \Gamma u$ ;  $t_{\pm} = 0.5 \text{ мкс}$ ;  $T, \circ C = 50 \circ C$ .

Розв'язання. 1. Вибираємо схему рис. 6.40а.

2. Напруга джерела живлення

 $E_{\rm K} \ge (1,1...1,2)U_m = 1,2 \cdot 10 = 12 B$ .

3. Вибираємо тип транзистора, параметри якого задовольняють умовам

$$f_{h_{21\mathrm{E}}} \ge \frac{1}{2\mathrm{p}t_{\phi}} = \frac{1}{2\mathrm{p}\cdot0.5 \cdot 10^{-6}} = 320 \,\kappa\Gamma u ;$$
  
$$U_{\mathrm{KE \ max \ AOH}} = U_{\mathrm{KE \ max \ AOH}} \ge 2E_{\mathrm{K}} = 2 \cdot 12 = 24 B ;$$
  
$$h_{21\mathrm{E}} \ge \frac{3(Q-1)(K_{\mathrm{HaC}}+1)}{\ln 2} = \frac{3(2-1)(1+1)}{\ln 2} = 8.7 ,$$

де  $Q = T / t_i = \frac{1}{ft_i} = 2$ .

Вибираємо транзистор *n-p-n-*типу КТЗ69Б, для якого  $f_{\rm rp} = 200 M \Gamma u$ ;  $f_{\rm h_{216}} > 320 \kappa \Gamma u$ ;

 $U_{\rm KE} = 45\,B \; ; \; U_{\rm KE} = 45\,B \; ; \; I_{\rm K\,_{\rm gon}} = 250 {}_{M}\!A \; ; \;\; h_{\rm 21E} = 40...200 \; ; \; I_{\rm KEO} = 10 {}_{M}\!\kappa A \; . \label{eq:KE}$ 

4. Вибираємо колекторний струм насичення транзистора

$$I_{\rm K\, hac} = 50 \, \text{MA} < I_{\rm K\, gon} \, .$$

5. Визначаємо колекторні та базові опори

$$R_{\rm K} = \frac{E_{\rm K}}{I_{\rm K \, Hac}} = \frac{12}{50 \cdot 10^{-3}} = 240 \, O_{\rm M} ;$$

$$R_{\rm B} = \frac{h_{21\rm E} E_{\rm K}}{(2...3) \left(\frac{E_{\rm K}}{R_{\rm K}} - h_{21\rm E} I_{\rm KB0}\right)} = \frac{100 \cdot 12}{2.5 \left(\frac{12}{240} - 100 \cdot 10 \cdot 10^{-6}\right)} = 10.7 \, \kappa O_{\rm M} .$$

Вибираємо  $R_{\rm b} = 10 \kappa O_M$ .

6. Ємність конденсаторів

$$C_{\rm E} = \frac{t_i}{R_{\rm E} \ln \left( 1 + \frac{E_{\rm K}}{E_{\rm K} + I_{\rm KE0} R_{\rm E}} \right)} = \frac{100 \cdot 10^{-6}}{10 \cdot 10^3 \ln \left( 1 + \frac{12}{12 + 10 \cdot 10^{-6} \cdot 10^4} \right)} = 14.6 \, n\varphi \,,$$

де  $t_i = T/2 = 1/2f = 1/2 \cdot 5 \cdot 10^3 = 100 \cdot 10^{-6} c$ . Вибираємо  $C_{\rm F} = 0.015 \, {\rm MK} \Phi$ .

**Приклад 6.8.** Розрахувати симетричний мультивібратор на операційному підсилювачі з частотою вихідних імпульсів  $f = 4 \kappa \Gamma \mu$  і амплітудою  $U_m = 10 B$ .

Розв'я зання. 1. Вибираємо схему мультивібратора рис. 6.43а.

2. З довідника вибираємо ОП типу К140УД2А, у якого  $U_{\text{вих}} = \pm 10B$  за  $E_{\text{K}} = \pm 12,6B$ .

- 3. Приймаємо  $C = 0,047 \text{ мк} \Phi$ .
- 4. Опір резистора *R* визначаємо з виразу (6.125)

$$R = \frac{T}{2C \ln\left(1 + 2\frac{R_1}{R_2}\right)} = \frac{1}{4 \cdot 10^3 \cdot 2 \cdot 0,047 \cdot 10^{-6} \ln(1 + 2 \cdot 0,1)} = 14,6 \, \kappa O_M \,,$$

де  $R_1 / R_2 = 0,1 - вибираємо.$ 

Приймаємо стандартну величину  $R = 15 \kappa O_M$ .

- 5. Вибираємо опір резистора  $R_2 = R = 15 \kappa O_M$ .
- 6. Визначаємо опір резистора  $R_1 = R_2 / 0, 1 = 150 \kappa O_M$ .

# КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Якими параметрами характеризуються електричні сигнали? 2. Що таке активна тривалість імпульсу? 3. Як визначаються тривалість фронту та зрізу імпульсу? 4. Що таке спад вершини імпульсу? 5. Що таке коефіцієнт заповнення? 6. Поясніть фізичні процеси, які відбуваються в диференціюючому колі за дії на його вході прямокутних імпульсів напруги. 7. Як змінюється форма напруги на виході диференціюючого кола, якщо змінювати опір резистора R, ємність C, тривалість і період вхідних прямокутних імпульсів? 8. У чому різниця прохідного кола від диференціюючого? 9. Як впливає на форму вихідного імпульсу диференціюючого кола паразитна ємність, яка шунтує резистор, і внутрішній опір генератора імпульсів? 10. Поясніть фізичні процеси, які відбуваються в інтегруючому колі за дії на його вході прямокутних імпульсів напруги. 11. Як змінюється форма вихідного сигналу інтегруючого кола, якщо змінити опір кола, ємність, тривалість і період вхідних прямокутних імпульсів? 12. Чим визначається напруга вмикання послідовного діодного ключа? 13. Які граничні значення має кут нахилу передавальної характеристики діодних ключів? 14. Як впливає місце ввімкнення джерела на вигляд передавальної характеристики діодних ключів різних типів? 15. Чим визначаються інерційні властивості напівпровідникового діода? 16. Що таке ефект модуляції опору бази діода? 17. Як бар'єрна ємність діода впливає на процеси встановлення напруги на діоді під час його вмикання? 18. Як рівень інжекції пов'язаний з інерційними властивостями напівпровідникового діода під час його вмикання? 19. Чому безпосередньо після перемикання вхідної напруги напівпровідниковий діод має практично нульовий опір? 20. Які відміни має перехідний процес у послідовному ключі за вхідної напруги у вигляді однополярних імпульсів? 21. Від чого залежить тривалість дії післяінжекційної напруги? 22. Чому спад напруги на насиченому транзисторі менше спаду напруги на прямо зміщеному діоді? 23. Доведіть, чому спад напруги на насиченому транзисторі практично не залежить від сигналу керування. 24. Чому транзисторна схема комутації характеризується двома статичними передавальними характеристиками, водночас для діодної схеми існує тільки одна така характеристика? 25. Що таке коефіцієнт насичення біполярного транзистора? 26. Доведіть, чому потужність, яка розсіюється в транзисторі в режимі пасивного вимикання, більша потужності в режимі глибокої відсічки. 27. Як визначити параметри кола керування біполярного транзистора для забезпечення режимів пасивного вимикання та глибокої відсічки? 28. У чому причина виникнення перехідних процесів під час перемикання ключа на біполярному транзисторі? 29. Які можна виділити стадії вмикання біполярного транзистора? 30. Сформулюйте умови, ввімкнення яких дозволяє виділити три етапи ввімкнення біполярного транзистора. 31. Чим відрізняються процеси перемикання дрейфових і дифузійних транзисторів? 32. Як час життя неголовних носіїв у ділянці бази впливає на тривалість фронту та спаду колекторного струму біполярного транзистора? 33. Чому процес ввімкнення біполярного транзистора не закінчується в момент  $i_{\rm K} = I_{\rm KHac}$ ? 34. Які фази вимкнення біполярного транзистора можна виділити? 35. Як змінюється колекторний струм на інтервалі розсмоктування неголовних носіїв у ділянці бази? 36. Як перехідні процеси перемикання біполярного транзистора пов'язані з частотою керуючої напруги? 37. Чому застосування форсуючого конденсатора у базовому колі біполярного транзистора зменшує час його перемикання? 38. Якими способами можна забезпечити роботу біполярного транзистора без заходу в режим насичення? 39. Назвіть відмінність статичних передавальних характеристик транзисторних ключів на польових і біполярних транзисторах. 40. Чим відрізняються процеси перемикання біполярного і польового транзисторів? 41. Які параметри впливають на тривалість перехідних процесів у ключі на МОН-транзисторі з активним навантаженням? 42. Доведіть, що в ключі з навантажувальним МОН-транзистором останній виконує роль нелінійного елемента. 43. Яка схема комутації реалізується у КМОН-ключі? 44. За яких умов КМОН-ключ забезпечує найбільш економічний режим роботи? 45. Чому зміна відносної тривалості відкритого стану транзисторного ключа призводить до зміни потужності, яка виділяється в навантаженні? 46. Поясніть, за яких умов стан рівноваги називається стійким, а за яких квазістійким? 47. Які умови треба виконати для побудови схеми тригера? 48. Які існують основні схеми побудови тригерів? 49. Яку роль виконують ємності кіл зв'язку в схемах тригерів? 50. Якими параметрами визначається максимальна частота перемикання тригера? 51. Докажіть, чому в схемі тригера з емітерним зв'язком введення в емітерні кола транзисторів спільного резистора забезпечує формування кола ПЗЗ. 52. Порівняйте характеристики симетричного тригера та тригера з емітерним зв'язком. 53. Як відбувається зміна стану тригера? 54. Який пристрій зветься мультивібратором? 55. Яку роль у схемах мультивібраторів виконують конденсатори зв'язку? 56. Які існують принципові відмінності між схемами автоколивних і загальмованих мультивібраторів? 57. Якими процесами визначаються тривалості фронту та зрізу вихідних імпульсів різних мультивібраторів? 58. З яких умов за заданої частоти перемикання можна визначити мінімальну тривалість імпульсів автоколивних мультивібраторів? 59. Які умови треба виконати для того, щоб у схемах тригера і загальмованого мультивібратора відмовитися від додаткового джерела зміщення? 60. Намалюйте часову діаграму зміни напруги на конденсаторах симетричного мультивібратора.

# РОЗДІЛ 7 АРИФМЕТИЧНІ ОСНОВИ ЦИФРОВИХ ПРИСТРОЇВ

# 7.1. Системи числення

Існуючі системи числення поділяються на позиційні та непозиційні.

Під системою числення розуміють сукупність різних способів позначення чисел. Якщо для запису числа одна й та сама цифра має різне значення (вагу), яке визначається позицією, в якій вона знаходиться, то така система числення називається *позиційною*. Від однієї позиції (розташування) до іншої значення цифр у позиційній системі змінюються за визначеним законом.

У *непозиційних* системах значення конкретної цифри стале та не залежить від її розташування у записі числа. Наприклад, у числі XXVII значення цифри X не залежить від її місця розташування у записі числа. Воно всюди дорівнює 10. Запис чисел у такій системі, як ми бачимо, дуже громіздкий, а проведення арифметичних операцій дуже складне.

В обчислювальній техніці застосовуються тільки позиційні системи числення. Числа в таких системах зображуються послідовністю цифр (цифр розрядів), розділених комою на дві групи: групу розрядів, що зображує цілу частину числа, та групу розрядів, що зображує дробову частину числа

$$\dots x_{n-1} x_{n-2} \dots x_2 x_1 x_0, x_{-1} x_{-2} \dots x_{-m},$$
(7.1)

де  $x_0, x_1, x_2, ...$  — цифри нульового, першого і т. ін. розрядів цілої частини числа;  $x_{-1}, x_{-2}, ...$  — цифри першого, другого і т. ін. розрядів дробової частини числа.

Будь-яке число може бути зображене як сума значень *x<sub>i</sub>*, помножених на деякий ваговий коефіцієнт *p<sup>i</sup>*, значення якого залежить від місця (або позиції), яку займає символ у зображенні числа

 $A_p = x_{n-1}p^{n-1} + x_{n-2}p^{n-2} + ... + x_1p^1 + x_0p^0 + x_{-1}p^{-1} + ... + x_{-m}p^{-m} = \sum_{i=-m}^{n-1} x_ip^i$ , (7.2) де  $x_i$  — розрядний коефіцієнт ( $x_i = 0, ..., n-1$ );  $p^i$  — ваговий коефіцієнт; p — основа системи числення; n — кількість знаків до коми; m — кількість знаків після коми.

Номер позиції цифри  $x_i$  називають його розрядом. Розряди з позитивними ступенями p утворюють цілу частину числа  $A_p$ , з негативними ступенями — дробову. Цифри  $x_n$  та  $x_{-m}$  відповідно є старшим та молодшим розрядами числа.

У звичайній *десятковій системі числення* (p=10) для запису цифр розрядів використовується набір з десяти символів: 0, 1, 2, 3, 4, 5, 6, 7, 8, 9. При цьому будь-яке число, наприклад, 826,234<sub>10</sub> (тут і далі індекс при числі буде вказувати основу системи числення, в якій зображене число) в десятковій системі числення можна зобразити виразом (7.2)

8 2 6 , 2 3 4 =  $8 \cdot 10^2 + 2 \cdot 10^1 + 6 \cdot 10^0 + 2 \cdot 10^{-1} + 3 \cdot 10^{-2} + 4 \cdot 10^{-3}$ .  $\downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow$ 10<sup>2</sup> 10<sup>1</sup> 10<sup>0</sup> 10<sup>-1</sup> 10<sup>-2</sup> 10<sup>-3</sup> Вагові коефіцієнти розрядів

Десяткова система числення. якою МИ користуємося в повсякденному житті, не є найкращою з точки зору її технічної реалізації в цифрових пристроях. Відомі на сьогодні елементи, які мають десять стійких станів, наприклад, декатрони, мають невелику швидкодію та складні для виготовлення. Критерієм для вибору р є мінімізація апаратних витрат за забезпечення лостатньої завадостійкості. Математичне вирішення цієї задачі показало, що оптимальною за цих вимог є система числення з основою  $e = 2.718... \approx 3$ . Проте практично створити таку систему складно та технічно недоцільно.

Широке розповсюдження в цифровій техніці знайшла позиційна система числення з основою p = 2 — *двійкова (бінарна) система числення*, яка складається з двох цифр — 0 та 1. Звідси й походження слова *«біт»*, що означає «двійкова цифра», тобто 0 або 1. Двійкова система дозволяє найефективніше відобразити інформацію за допомогою електричних цифрових сигналів, якщо, наприклад, низький рівень напруги або відсутність імпульсу позначити як логічний нуль (лог. 0), а високий рівень напруги або наявність імпульсу — як логічну одиницю (лог. 1). Таким чином, вся інформація може бути зображена у вигляді ланцюжка з 0 та 1.

Будь-яке число  $A_2$  в двійковій системі, яке має набір цифр {0, 1}, можна зобразити виразом (7.2), який дає десятковий еквівалент. Наприклад, запис  $A_2 = 10011,011_2$  відповідає в десятковій системі числення числу

 $\begin{aligned} A_2 &= 1 \quad 0 \quad 0 \quad 1 \quad 1 \quad , \quad 0 \quad 1 \quad 1_2 \quad = (1 \cdot 2^4 + 0 \cdot 2^3 + 0 \cdot 2^2 + 1 \cdot 2^1 + 1 \cdot 2^0 + \\ & \downarrow \quad + 0 \cdot 2^{-1} + 1 \cdot 2^{-2} + 1 \cdot 2^{-3})_{10} = 19,375_{10} \\ & 2^4 \quad 2^3 \quad 2^2 \quad 2^1 \quad 2^0 \quad 2^{-1} \quad 2^{-2} \quad 2^{-3} \end{aligned}$ 

Вагові коефіцієнти розрядів

Трійки сусідніх бітів, починаючи з молодшого біту двійкового числа, утворюють тріади. Чотири сусідніх біти називають тетрадою, групу з 8 біт називають байтом, а з 16 біт – словом. Таким чином, байт складається з двох тетрад (молодшої та старшої, розташованої ліворуч від молодшої тетради), а машинне слово відповідно з двох байтів (молодшого та старшого, ліворуч від молодшого байту). Сукупність з  $1024 = 2^{10}$  байт називають кілобайтом (1K=1 Кбайт =1024 байт = $2^{10}$  байт). У свою чергу, 1024 кілобайт називають мегабайтом, що призводить до таких співвідношень:
1М=1 Мбайт = 1024 Кбайт =  $2^{10}$  Кбайт = 1048576 байт = $2^{20}$  байт. Нарешті, 1024 ( $2^{10}$ ) Мбайт називають гіга байтом, тобто 1Г=1 Гбайт = 1024 Мбайт = $2^{10}$  Мбайт = 1048576 Кбайт. Сучасні персональні ЕОМ можуть зберігати в своїй пам'яті на жорстких магнітних дисках цифрову інформацію обсягом у десятки та сотні гігабайт.

Вісімкова система числення має основу p=8. Отже, для зображення цифр розрядів має використовувати вісім різних символів, за які обрані: 0, 1, 2, 3, 4, 5, 6, 7 (відзначимо, що символи 8 та 9 тут не використовуються і в запису чисел зустрічатися не повинні). Наприклад, запису 635,46<sub>8</sub> у десятковій системі числення відповідало б таке число

Вагові коефіцієнти розрядів

тобто запис 635,46<sub>8</sub> означає число, яке вміщує шість разів по  $8^2 = 64$ , три рази по  $8^1 = 8$ , п'ять разів по  $8^0 = 1$ , чотири рази по  $8^{-1} = 1/8$ , шість разів по  $8^{-2} = 1/64$ .

Шістнадцяткова система числення має основу p=16 і для запису цифр розрядів має використовуватися набір з 16 символів: 0,1,2,3,4,5,6,7,8,9, *A*, *B*, *C*, *D*, *E*, *F*. У ньому використовуються 10 арабських цифр, і до потрібних шістнадцяти їх доповнюють шістьма початковими літерами латинського алфавіту. При цьому символ *A* відповідає кількості, яка в десятковій системі числення дорівнює 10, *B*-11, *C*-12, *D*-13, *E*-14 та *F*-15.

При цьому запис *AB*8, *E*2*F*16 відповідає наступному числу в десятковій системі числення

 $A \ B \ 8$ ,  $E \ 2 \ F_{16} = (10 \cdot 16^2 + 11 \cdot 16^1 + 8 \cdot 16^0 + 14 \cdot 16^{-1} + \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow \downarrow + 2 \cdot 16^{-2} + 15 \cdot 16^{-3})_{10} = 16^2 \ 16^1 \ 16^0 \ 16^{-1} \ 16^{-2} \ 16^{-3} = 2684, 8864745..._{10}$ . Вагові коефіцієнти розрядів

Розглянуті системи числення порівняні в табл. 7.1.

Збереження *n*-розрядних чисел у цифрових пристроях можна здійснювати за допомогою *n* елементів, кожний з яких запам'ятовує цифру відповідного розряду числа. Найбільш просто здійснюється збереження чисел, зображених у двійковій системі. За збереження десяткових чисел кожна цифра десяткового числа попередньо зображується в двійковій формі. Така форма зображення чисел має назву двійково-десятковий код (ДДК). Особливістю ДДК є те, що кожній десятковій цифрі цього розряду відповідає чотирибітове (група з чотирьох

# бітів) двійкове число — тетрада. Наприклад, число 845,9310 у ДДК зображується у вигляді

 $845,93_{10} = \underbrace{100001000101}_{8},\underbrace{10010011}_{9},\underbrace{10010011}_{9}_{2-10}.$ 

Таблиця 7.1

| «8» | «10»                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | «16»                                                   |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------|
| 0   | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0                                                      |
| 1   | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 1                                                      |
| 2   | 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 2                                                      |
| 3   | 3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 3                                                      |
| 4   | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 4                                                      |
| 5   | 5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 5                                                      |
| 6   | 6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 6                                                      |
| 7   | 7                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 7                                                      |
| 10  | 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 8                                                      |
| 11  | 9                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 9                                                      |
| 12  | 10                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | A                                                      |
| 13  | 11                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | В                                                      |
| 14  | 12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | С                                                      |
| 15  | 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | D                                                      |
| 16  | 14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | Ε                                                      |
| 17  | 15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | F                                                      |
| 20  | 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 10                                                     |
| 21  | 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 11                                                     |
|     | •••                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                        |
| 31  | 25                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 19                                                     |
| 32  | 26                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 1A                                                     |
| 33  | 27                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 1 <i>B</i>                                             |
|     | •••                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | •••                                                    |
|     | $\begin{array}{c c} & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & & \\ & & & & &$ | $\begin{array}{c c c c c c c c c c c c c c c c c c c $ |

Порівняння систем числення

Треба відзначити, що, незважаючи на зовнішню схожість ДДК з двійковим числом (має в розрядах тільки цифри 0 та 1), він не є двійковим. У цьому легко переконатися, якщо цілу частину наведеного вище запису в правій частині рівності розглядати як двійкове число. Воно за переведення в десяткову систему числення дорівнювало б 1893<sub>10</sub>, що не збігається з цілою частиною вихідного числа 845.

Треба мати на увазі, що обидва коди — «16» та «8» — це тільки спосіб зображення двійкових чисел, якими оперують цифрові пристрої та мікропроцесори. Однак з точки зору інформатики код «16» має більші можливості, ніж код «8». Перевага коду «16» над кодом «8» полягає в тому, що мікропроцесори маніпулюють словами, які залежно від функціональних можливостей можуть мати набори з 4, 8, 16 або 32 біт.

ДДК називають ще *кодом 8421*, бо ці цифри відповідають вагам розрядів однієї тетради відповідно 2<sup>3</sup> старшого розряду), 2<sup>2</sup>, 2<sup>1</sup> і 2<sup>0</sup>

(молодшого розряду). Поряд з цим кодом за двійкового кодування десяткових цифр використовують різні інші коди, найбільш поширені з яких наведено в табл. 7.2.

Таблиця 7.2

|        |           | Двійкове кодування десяткового числа |             |               |            |  |  |
|--------|-----------|--------------------------------------|-------------|---------------|------------|--|--|
| Десят- |           |                                      | Код         | Оборионий     | Доповняль- |  |  |
| кове   | Код       | Код                                  | 8421+3      | обернении     | ний код    |  |  |
| число  | 8421      | 2421                                 | (код з над- | код двикового | двійкового |  |  |
|        |           |                                      | лишком 3)   | числа         | числа      |  |  |
| 0      | 0000      | 0000                                 | 0011        | 11111         | 00000      |  |  |
| 1      | 0001      | 0001                                 | 0100        | 11110         | 11111      |  |  |
| 2      | 0010      | 0010                                 | 0101        | 11101         | 11110      |  |  |
| 3      | 0011      | 0011                                 | 0110        | 11100         | 11101      |  |  |
| 4      | 0100      | 0100                                 | 0111        | 11011         | 11100      |  |  |
| 5      | 0101      | 1011                                 | 1000        | 11010         | 11011      |  |  |
| 6      | 0110      | 1100                                 | 1001        | 11001         | 11010      |  |  |
| 7      | 0111      | 1101                                 | 1010        | 11000         | 11001      |  |  |
| 8      | 1000      | 1110                                 | 1011        | 10111         | 11000      |  |  |
| 9      | 1001      | 1111                                 | 1100        | 10110         | 10111      |  |  |
| 10     | 0001 0000 | 0001 0000                            | 0001 0011   | 10101         | 10110      |  |  |
| 11     | 0001 0001 | 0001 0001                            | 0001 0100   | 10100         | 10101      |  |  |
| 12     | 0001 0010 | 0001 0010                            | 0001 0101   | 10011         | 10100      |  |  |
| 13     | 0001 0011 | 0001 0011                            | 0001 0110   | 10010         | 10011      |  |  |
| 14     | 0001 0100 | 0001 0100                            | 0001 0111   | 10001         | 10010      |  |  |
| 15     | 0001 0101 | 0001 1011                            | 0001 1000   | 10000         | 10001      |  |  |
| 16     | 0001 0110 | 0001 1100                            | 0001 1001   | 01111         | 10000      |  |  |
| 17     | 0001 0111 | 0001 1101                            | 0001 1010   | 01110         | 01111      |  |  |
|        |           |                                      |             |               |            |  |  |

## Коди, що використовують за двійкового кодування десяткових цифр

У <u>коді 7421</u> будь-яка кодова комбінація вміщує не більше двох одиниць.

У <u>коді 2 з 5</u> усі кодові комбінації вміщують точно дві одиниці. Ця властивість використовується для виявлення помилкових комбінацій (помилкове розпізнавання будь-якого із символів прийнятої кодової комбінації змінює число одиниць у цій комбінації).

Пари десяткових цифр, сума яких дорівнює дев'яти, складають цифри, взаємно доповняльних одна одну до дев'яти (0 та 9, 1 та 8, 2 та 7, ...).

У <u>коді 2421</u> та <u>коді з надлишком 3</u> кодова комбінація, яка відповідає будь-якій з десяткових цифр, зображує собою інверсію комбінації, яка відповідає її доповненню до дев'яти. Наприклад, у *коді 2421* пари взаємно доповняльних до дев'яти цифр 2 та 7 відповідають комбінації 0010 та 1101, кожна з яких утворюється як інверсія іншої. Ця властивість спрощує виконання в цифрових пристроях арифметичних операцій над

десятковими числами. Такою самою властивістю доповнення до дев'яти володіє <u>код 3a+2</u>. Крім того, цей код має і іншу корисну властивість: будь-яка пара кодових комбінацій відрізняється не менше ніж у двох розрядах, що дозволяє виявити помилкові комбінації (похибка, яка змінює цифру одного розряду будь-якої з кодових комбінацій, призводить до так званої забороненої комбінації, що не використовується для зображення десяткових цифр у цьому коді).

Особливе місце серед позиційних систем кодування посідає *код* Грея, який називається також циклічним, або рефлексно-двійковим кодом (табл. 7.3).

IC. - Г. . -

Таблиця 7.3

| код г рея |           |          |           |           |          |  |  |
|-----------|-----------|----------|-----------|-----------|----------|--|--|
| Десяткові | Двійковий | Кол Гред | Десяткові | Двійковий | Кол Гред |  |  |
| числа     | код       | код трея | числа     | код       | код трея |  |  |
| 0         | 0000      | 0000     | 8         | 1000      | 1100     |  |  |
| 1         | 0001      | 0001     | 9         | 1001      | 1101     |  |  |
| 2         | 0010      | 0011     | 10        | 1010      | 1111     |  |  |
| 3         | 0011      | 0010     | 11        | 1011      | 1110     |  |  |
| 4         | 0100      | 0110     | 12        | 1100      | 1010     |  |  |
| 5         | 0101      | 0111     | 13        | 1101      | 1011     |  |  |
| 6         | 0110      | 0101     | 14        | 1110      | 1001     |  |  |
| 7         | 0111      | 0100     | 15        | 1111      | 1000     |  |  |

Цей код має непостійну вагу розрядів. Якщо в двійковому коді під час переходу від зображення одного числа до зображення наступного може відбуватися одночасна зміна цифр у кількох його розрядах, то в коді Грея сусідні числа відрізняються цифрою (1 або 0) тільки в одному розряді. Така особливість коду запобігає появі джерела помилки в роботі апаратури в тих випадках, коли здійснюється послідовний перехід (зміна) числа з одного такту в наступний (наприклад, від 8 до 7).

Перехід від двійкового коду до коду Грея відбувається шляхом їх додавання за модулем 2 (mod 2) з тими самими числами, що зсунуті на один розряд праворуч. Наприклад, зображення двійкового числа 1011 у коді Грея одержується таким чином:

1
 0
 1
 1
 двійкове число

 
$$\oplus$$
 1
 0
 1
  $\rightarrow$ 
 1
 зсунуте праворуч число

 1
 1
 1
 0
 число у коді Грея.

Згідно з виразом (7.2) для запису числа  $A_p$  в позиційних системах числення можна відзначити *унітарну систему числення*, в якій використовується основа p=1,a її єдиний символ позначається через  $x_i = 1$ . Оскільки вага  $p^i = 1$ , то вага розряду не залежить від його положення в запису числа, тобто система числення за суттю перетворюється в непозиційну. В електроніці унітарна система числення використовується для зображення чисел кількістю імпульсів, що подаються на вхід пристрою (наприклад,  $A_p = (111111)_1 = 7_{10}$ , де символ 1 означає один імпульс).

Для кодування інформації в електронних схемах широке застосування знаходить *унітарний код*, який вміщує символ 1 тільки в одній позиції *m*-розрядного коду (в інших позиціях проставляються символи 0), тобто для зображення інформації використовується спеціальне двійкове її кодування. Так, наприклад, числа від 0 до 7 можна записати за допомогою унітарного коду:

Унітарний код найчастіше застосовується для кодування нечислової інформації. Зокрема, на виходах повних дешифраторів (див. § 5.1) завжди реалізується унітарний код.

# 7.2. Перетворення числової інформації з однієї системи числення в іншу

У процесі перетворення інформації, яку несуть цифрові сигнали, у цифровому пристрої виникає необхідність переведення чисел з однієї системи числення в іншу еквівалентну систему.

Переведення чисел з однієї системи в іншу систему числення можна здійснити двома способами.

За першого способу під час переведення всі дії над числами здійснюються в новій системі числення і переведення цілих чисел та дробових частин здійснюється за однаковими правилами. Для того щоб задане число (7.1) перевести в нову систему числення, треба зобразити його у формі багаточлена (7.2) та розкрити всі його члени в новій системі числення.

Основи вісімкової та шістнадцяткової систем числення виражаються цілим ступенем двох  $(8=2^3, 16=2^4)$ . Цим пояснюється простота перетворення чисел, зображених у цих системах числення, у двійкову систему числення та навпаки.

Для переведення чисел з вісімкової системи числення в двійкову достатньо кожну цифру вісімкового числа замінити відповідним 3-розрядним двійковим числом (тріадою). Наприклад,

$$535, 24_8 = \underbrace{110}_{6} \underbrace{011}_{3} \underbrace{101}_{5}, \underbrace{010}_{2} \underbrace{100}_{4}_{2}.$$

Переведення у двійкову систему числення шістнадцяткових чисел досягається заміною цифр шістнадцяткової системи представленням їх 4-розрядними двійковими числами (тетрадами). Наприклад,

$$A3B, C9_{16} = \underbrace{1010}_{A} \underbrace{00111011}_{3}, \underbrace{1100}_{B}, \underbrace{1001}_{C} \underbrace{1001}_{9}.$$

За зворотногоу переведення чисел з двійкової системи у вісімкову або шістнадцяткову систему числення треба розряди двійкового числа, відраховуючи їх від коми ліворуч та праворуч, розподілити на групи по три розряди (у випадку переводу у вісімкову систему) або на групи по чотири розряди (у випадку переводу в шістнадцяткову систему числення). Якщо останні групи неповні, їх треба доповнити нулями. Потім кожна двійкова група зображується цифрою тієї системи числення, в яку переводиться число. Наприклад,

$$\underbrace{\underbrace{0111111}_{3},\underbrace{101010}_{5},\underbrace{2}_{2}=37,52_{8};}_{7},\underbrace{\underbrace{01111100}_{7},\underbrace{10110101}_{8}}_{5}=7C,B5_{16}$$

Більшу складність викликає переведення чисел з десяткової системи в двійкову і навпаки. Метод такого переводу залежить від системи числення, в якій зображені числа, над якими проводяться арифметичні операції. Якщо перевід здійснюється вручну, то операції будуть виконуватися в десятковій системі числення, а якщо цифровим пристроєм — то в двійковій системі.

Оскільки переводити числа з двійкової системи в шістнадцяткову і навпаки просто, то для скорочення викладок розглянемо тільки переведення чисел з шістнадцяткової системи в десяткову і навпаки.

Як приклад розглянемо переведенняд числа 7*B*3D, *A*83C<sub>16</sub>. З урахуванням ваги розрядів шістнадцяткової системи числення запишемо це число в десятковій системі числення:



Ціла частина перетворюється точно, дробова — приблизно. При цьому обчислення за знаходження дробової частини виконувались з точністю, яка визначається сімома десятковими розрядами.

Переведення цілих чисел з однієї системи числення в іншу можна здійснити і іншим способом. Загальним правилом є виконання таких послідовних кроків: треба послідовно ділити задане число  $A_p$  на основу pтої системи, в яку переводиться це число  $A_p$  доти, доки остання частка не буде менше нової основи p; виписати всі остачі в зворотному порядку, починаючи з останньої, і взяти їх за цифри шуканого числа  $x_{n-1}x_{n-2}...x_2x_1x_0$ .

510

За переведення неправильного дробового десяткового числа спочатку переводиться ціла частина, а потім дробова.

Дробова частина числа переводиться послідовним множенням її та одержаних дробових частин добутків на основу нової системи числення. Результатом переведення є пряма послідовність цілих частин одержаних добутків. Як і під час переведення цілих чисел всі арифметичні дії виконуються в старій системі. Якщо за послідовного множення дробова частина не стає рівною нулю, то переведення здійснюється з округленням. При цьому задається точність результату. Крім того, в окремих випадках може спостерігатися повторюваність результатів, що дає можливість не проводити операцію подальшого множення.

Розглянемо обернене переведення чисел з десяткової системи числення в шістнадцяткову. Скористаємося наведеним вище прикладом. Будемо вважати заданим число 31549,6571655<sub>10</sub> і шукатимемо його зображення в шістнадцятковій системі числення. Перетворимо цілу частину числа



Звідси 3154910 = 7ВЗДа .

Тепер розглянемо перетворення дробової частини десяткового числа в шістнадцяткову систему числення. Для одержання цифр розрядів дробової частини шістнадцяткового числа треба послідовно множити на 16 дробову частину вихідного десяткового числа та дробові частини добутків, що утворюються. При цьому цілі частини цих добутків є цифрами шістнадцяткового представлення.

 $\begin{array}{c} \times & 16 \\ A \leftarrow & 10,514648 \\ \times & 16 \\ 8 \leftarrow & 8,234368 \\ \times & 16 \\ 3 \leftarrow & 3,749888 \\ \times & 16 \\ B \leftarrow & 11,998208 \\ \times & 16 \\ F \leftarrow & 15,971328 \\ \times & 16 \\ F \leftarrow & 15,971328 \\ \times & 16 \\ F \leftarrow & 15,971328 \\ \times & 16 \\ F \leftarrow & 15,971328 \\ \times & 16 \\ F \leftarrow & 15,971328 \\ \end{array}$ 

0.6571655

Таким чином,  $0,6571655_{10} = 0, A83BFF..._{16} \approx 0, A83C_{16}$ . I в цьому випадку переконуємося, що дробові числа перетворюються неточно.

Розглянемо переведення десяткових чисел у двійкову систему числення. Для ілюстрації метода переведення оберемо число 827, 36810, яке зобразимо у такій формі

827, 368<sub>10</sub> = 
$$(8 \cdot 10^2 + 2 \cdot 10^1 + 7 \cdot 10^0 + 3 \cdot 10^{-1} + 6 \cdot 10^{-2} + 8 \cdot 10^{-3})_{10}$$
 =  
=  $\underbrace{(8 \cdot 10 + 2) \cdot 10 + 7}_{\text{ціла частина}} + \underbrace{10^{-1} \cdot (3 + 10^{-1} \cdot (6 + 8 \cdot 10^{-1}))}_{\text{дробова частина}}$ .

Зобразивши числа, які входять в праву частину рівності, 4-розрядними двійковими числами, запишемо вирази для перетворення цілої та дробової частин:

$$\begin{split} & 827_{10} = \left[ (\underbrace{1000}_{8}, \underbrace{1010}_{10} + \underbrace{0010}_{2}, \underbrace{1010}_{10} + \underbrace{0111}_{7} \right]_{2} = 1100111011_{2} = \\ & = \left[ \underbrace{1 \cdot 2^{3}}_{8}, \underbrace{(1 \cdot 2^{3} + 1 \cdot 2^{1})}_{10} + \underbrace{1 \cdot 2^{1}}_{2} \right] \cdot \underbrace{(1 \cdot 2^{3} + 1 \cdot 2^{1})}_{10} + \underbrace{(1 \cdot 2^{2} + 1 \cdot 2^{1} + 1 \cdot 2^{0})}_{7} \right]_{10} = \\ & = 827_{10}; \\ & 0, 368_{10} = \left[ (\underbrace{1000}_{8}; \underbrace{1010}_{10} + \underbrace{0110}_{10}; \underbrace{1010}_{10} + \underbrace{00111}_{3}; \underbrace{1010}_{10} \right]_{2} = 0, 10111_{2} = \\ & = \left\{ [\underbrace{1 \cdot 2^{3}}_{8}; (\underbrace{1 \cdot 2^{3} + 1 \cdot 2^{1}}_{10}) + (\underbrace{1 \cdot 2^{2} + 1 \cdot 2^{1}}_{10}) + (\underbrace{1 \cdot 2^{1} + 1 \cdot 2^{0}}_{3}) \right\} : \\ & : (\underbrace{1 \cdot 2^{3} + 1 \cdot 2^{1}}_{10} \right) = 0, 368_{10}. \end{split}$$

Результати, одержані під час виконання операцій над двійковими числами, являють собою двійкові зображення відповідно цілої та дробової частин вихідного числа.

Здійснимо перевід десяткового числа 827,368<sub>10</sub> в двійкову систему числення іншим способом:



Під час переведення цілої та дробової частин отримали: 827<sub>10</sub> =1100111011,

 $\begin{array}{l} 0,368_{10} = 0,0101111 = 1 \cdot 2^{-2} + 1 \cdot 2^{-4} + 1 \cdot 2^{-5} + 1 \cdot 2^{-6} + 1 \cdot 2^{-7} = \\ = 0,3671875_{10} \approx 0,367_{10}, \end{array}$ 

де Ср і Мр – відповідно старший та молодший розряди (біти). Таким чином, остаточно отримуємо рівність

Cp Mp Cp Mp 827, 368<sub>10</sub>  $\approx$  1100111011, 0101111<sub>2</sub>.

## 7.3. Форми зображення чисел

У цифрових пристроях використовуються три форми зображення чисел: цілі, з фіксованою комою (точкою) та напівлогарифмічні – з плаваючою комою (точкою). Для всіх форм зображення знаки дійсних чисел «+» і «-» кодують цифрами – відповідно нулем (0) і одиницею (1). При цьому код знака двійкового числа розташовують перед старшим розрядом цього числа, кожний розряд якого має в розрядній сітці своє місце (рис. 7.1*a*).

**Числа з фіксованою комою.** Якщо кома фіксується після молодшого розряду, числа з фіксованою комою – цілі. Наприклад, потрібно перетворити десяткове число –25<sub>10</sub> у двійковий код і розмістити його в однобайтну розрядну сітку, один розряд якої відведений під код знака числа. Маємо –25<sub>10</sub> = –11001<sub>2</sub>: це число буде розташоване в розрядній сітці у вигляді, показаному на рис. 7.1*б*. Тут вільні старші розряди заповнюються нулями.



#### Рис. 7.1. Наведені:

 а – зображення чисел у розрядній сітці, б – приклад розташування числа з фіксованою комою в розрядній сітці

Якщо кількість значущих розрядів модуля числа перевищує n-1, відбувається втрата старших розрядів модуля. Це явище, яке називається *переповненням розрядної сітки*, призводить до похибки в зображенні числа. Якщо n — число розрядів сітки, то діапазон модулів цілих чисел, які можуть бути представлені в ній, від 0 (при цифрі 0 в усіх розрядах модуля) до  $2^{n-1}-1$  (при цифрі 1 в усіх розрядах модуля).

В універсальних ЕОМ як правило використовують два формати цілих чисел: *короткий* з числом розрядів *n*=16 і *довгий* з *n*=32. При цьому максимальні значення модулів чисел відповідно

 $2^{15}$ -1 =  $2^5 \cdot 2^{10}$ -1 =  $32 \cdot 1024$ -1  $\approx 32 \cdot 10^3$  (при n = 16);  $2^{31}$ -1  $\approx 2 \cdot 2^{30}$ -1  $\approx 2 \cdot 10^{30 \cdot 0,3} = 2 \cdot 10^9$  (при n = 32).



Рис.7.2. Розташування коми в розрядній сітці

Якщо абсолютне значення числа менше одиниці, то кома ставиться перед старшим розрядом модуля числа (рис. 7.2). У цьому випадку передбачається збереження лише дробової частини числа. Тому вихідні дані та результати всіх проведених над ними операцій мають бути числами, абсолютне значення яких менше одиниці. Виконання цієї умови забезпечується вибором визначених *масштабних коефіцієнтів*, на які множаться вихідні дані задачі. Неправильний вибір коефіцієнтів може спричинити так зване переповнення розрядної сітки — виникнення похибки, якщо як результат виконання операцій у числі утворюється ціла частина, для збереження якої в розрядній сітці не передбачено місце, і вона губиться.

Під час занесення числа в комірку пам'яті вільні молодші розряди заповнюються нулями, а якщо число значущих розрядів модуля більше за n-1, то молодші розряди модуля, які не вмістилися в розрядну сітку, губляться. Це призводить до похибки, значення якої менше одиниці молодшого розряду розрядної сітки, тобто  $e_{abc} < 2^{-(n-1)}$ . Так, за n = 16  $e_{abc} < 2^{-15} = 1/(32 \cdot 10^3)$ , за n = 32  $e_{abc} < 2^{-31} = 1/(2 \cdot 10^9)$ .

Число -0,11011<sub>2</sub> розміщується в розрядній сітці таким чином (рис. 7.3)

Якщо число має цілу частину, то для її збереження в розрядній сітці місця немає, вона губиться, число в розрядній сітці виявляється помилковим.



Рис. 7.3. Приклад розміщення числа в розрядній сітці

Перевагою представлення чисел у формі з фіксованою комою є простота виконання арифметичних операцій; недоліки – необхідність вибору масштабних коефіцієнтів і низька точність представлення чисел з

малим значенням модуля (нулі в старших розрядах модуля призводять до зменшення кількості розрядів, які займає значуща частина модуля числа).

**Числа з плаваючою комою.** Для різних розрахунків треба зображати числа в широкому діапазоні та з достатньо великою точністю. Цим вимогам відповідають числа з плаваючою комою. Будь-яке число за зображення з плаваючою комою в напівлогарифмічній формі має вигляд:

$$A = X \cdot p^{k} \quad (X < 1), \tag{7.3}$$

де *X* — мантиса числа, *p* — основа системи числення, *k* — порядок числа.

За двійкової системи числення (p=2) число складається з мантиси, старший розряд якої визначає знак числа, та порядку зі знаком. Значення модуля мантиси зображується двійковим дробовим числом, тобто кома фіксується перед старшим розрядом мантиси, порядок зображується цілим числом. Порядок вказує на дійсне положення коми в числі. Наприклад, двійкове число 10111111000<sub>2</sub> не може бути безпосередньо введено у 8-розрядний регістр. Проте воно може бути уявлено у вигляді 0,10111111<sub>2</sub> · 2<sup>10112</sup>, де 0,10111111<sub>2</sub> — мантиса, 2 — основа системи числення, 1011<sub>2</sub> — порядок.

У комірці пам'яті такі числа зберігаються у вигляді двох груп цифр: перша група, яка зветься мантисою, визначає число; друга група, яка зветься порядком, — місце коми в числі (рис. 7.4).



Рис.7.4. Вигляд збереження числа з плаваючою комою в комірці пам'яті

Наведене вище двійкове число може мати таке розміщення в елементах запам'ятовуючої комірки (рис. 7.5).





Аналогічно дуже мале двійкове число 0,000010111111<sub>2</sub> можна уявити як 0,10111111·2<sup>-1002</sup>.

Точність уявлення значень залежить від кількості значущих цифр мантиси. Для підвищення точності числа з плаваючою комою зображуюються в нормалізованій формі, за якої значення модуля мантиси лежить у межах  $0.5 \le |x| < 1$ . Ознакою нормалізованого числа є наявність одиниці в старшому розряді модуля мантиси. У нормалізованій формі можуть бути уявлені всі числа з декотрого діапазону за винятком нуля.

Нормалізовані двійкові числа з плаваючою комою являють значення модуля чисел у діапазоні

 $0.5 \cdot 2^{-\Pi_{\max}} \le |X| \le (1 - 2^{m-1}) \cdot 2^{\Pi_{\max}} \approx 2^{\Pi_{\max}}, (7.4)$  де  $\Pi_{\max} = 2^{k-1}$  — максимальне значення модуля порядку.

Додатне число в комірці матиме найменше значення, якщо мінімальне значення матиме мантиса (всі її розряди, крім старшого, містититимуть нуль:  $0,100...0_2$ ), а порядок матиме негативний знак і максимальне абсолютне значення (тобто всі розряди модуля порядку міститимуть одиницю:  $11...1_2 = 2^{k-1} - 1$ ).

3 (7.4) бачимо, що діапазон чисел у нормалізованій формі визначається тільки k-1. Так, за k=7  $\Pi_{max} = 2^{k-1} - 1 = 2^6 - 1 = 63$  і діапазон зображення модулів нормалізованих чисел

 $|A_{\min}| = 0, 5 \cdot 2^{-63} = 2^{-64} \approx 10^{-64 \cdot 0,3} \approx 10^{-19};$ 

 $|A_{\rm max}| = 2^{63} \approx 10^{63 \cdot 0.3} \approx 10^{19}.$ 

Таким чином, діапазон чисел від 10-19 до 1019.

Для розширення діапазону чисел, які зображені за фіксованої довжини розрядної сітки (m+k) за основу системи числення обирається  $2^4 = 16$ . При цьому число, зображене в розрядній сітці, набуває значення  $A = X \cdot 16^k$ . Нормалізована мантиса 16-річного числа з плаваючою комою має значення, яке знаходиться в діапазоні  $1/16 \le X < 1$ . Ознакою нормалізації такого числа є наявність хоча б однієї одиниці в чотирьох старших розрядах модуля мантиси. Діапазон зображення чисел у цьому випадку суттєво розширюється, знаходячись за тієї самої кількості розрядів порядку в межах від  $10^{-75}$  до  $10^{75}$ .

Якщо діапазон зображення чисел, як показано вище, визначається числом розрядів, відведених у комірці пам'яті для зображення порядку, то точність зображення чисел визначається числом розрядів, відведених для зображення мантиси.

Якщо кількість розрядів у мантисі числа більша за *m*-1, то в комірку пам'яті заносяться *m*-1 старших розрядів мантиси числа; молодші її розряди відкидаються і можна проводити округлювання збереженої частини мантиси. Округлювання мантиси чисел у двійковій системі числення виконується за таким правилом: якщо старший з відкинутих розрядів мантиси вміщує одиницю, то до молодшого розряду частини мантиси, яка зберігається, додається одиниця.

Абсолютна похибка зображення числа

 $\varepsilon_{abc} = 2^{-(m-1)} \cdot 2^k$ .

Гранична відносна похибка — відношення абсолютної похибки до числа за мінімального значення модуля мантиси нормалізованого числа

 $\varepsilon_{\text{Big}} = \varepsilon_{\text{acc}} / (|X|_{\min} \cdot 2^k) = 2^{-(m-1)} \cdot 2^k / (0, 5 \cdot 2^k) = 4 \cdot 2^{-m}.$ 

В сучасних ЕОМ числа з плаваючою комою мають основу системи числення 16 і зображуються в двох форматах: короткому (з числом розрядів 32) і довгому (з числом розрядів 64). Довгий формат передбачає збільшення кількості розрядів, які відводяться в розрядній сітці під мантису, за рахунок чого підвищується точність зображення чисел.

# 7.4. Виконання арифметичних операцій над числами

Основною арифметичною операцією, яка використовується в цифрових пристроях для виконання різних обчислень, є операція алгебраїчного додавання чисел (додавання, в якому можуть брати участь як додатні, так і від'ємні числа). Операція віднімання легко виконується через додавання, якщо замінити знак від'ємника на протилежний, а саме A-13 = A+(-13). Операції множення і ділення також виконуються за допомогою операції додавання та деяких логічних дій за застосування зсуву часткових результатів ліворуч або праворуч.

Додавання додатних двійкових чисел. Операція додавання в цифрових пристроях виконується порозрядно, починаючи з молодших розрядів доданків. При цьому в кожному однойменному розряді доданків підсумовуються відповідні цифри та перенесення, який надходить в цей розряд з попереднього. Додавання молодших розрядів двійкових чисел здійснюється лише з двома доданками:

> 0+0=0; 0+1=1; 1+0=1; 1+1=10,

де в числі 10 цифра 1— перенос в наступний (старший) розряд.

Приклад 7.1. Додати числа  $A_1 = 0.0110_2$  та  $A_2 = 0.0011_2$ .



Приклад 7.2. Додати числа  $A_1 = 0.0111_2$  та  $A_2 = 0.0011_2$ .

За додавання чисел з фіксованою комою всі числа знаходяться в межах -1<*A*<1. Внаслідок обмеженості розрядної сітки ЕОМ у процесі обчислень можливо одержання результатів, модулі яких перевищують максимально припустимі значення чисел, зображених в арифметичному пристрої. Це явище називають переповненням розрядної сітки. Воно може

призвести до спотворення результатів, якщо не буде вжито спеціальних заходів.

Приклад 7.3. Додати числа  $A_1 = 0,1101_2$  та  $A_2 = 0,0101_2$ .

Переноси 1 1 1 1  

$$A_1$$
 0, 1 1 0 1  
 $+$   
 $A_2$  0, 0 1 0 1  
 $A_1 + A_2$  1, 0 0 1 0.

Одержаний результат є неправильним з двох позицій. По-перше, у знаковому розряді стоїть одиниця, яка показує, що результат негативний, проте він позитивний. По-друге, у значущих розрядах числа одержано також неправильне значення. Це відбувається через те, що фактична сума зображених чисел не вкладається у відведені чотири розряди. У зв'язку з цим під час підготовки задачі до розв'язку в ЕОМ треба особливо ретельно продумувати можливі варіанти, які можуть виникнути в процесі обчислень, з тим, щоб уникнути переповнення розрядної сітки. Проте, у більшості випадків не вдається заздалегідь передбачити всі ці ситуації та переповнення все ж таки виникають.

Щоб повністю виключити вплив переповнення розрядної сітки на результати обчислень, в ЕОМ передбачена спеціальна система виявлення переповнень. Якщо переповнення виникає, то процес обчислення припиняється і видається спеціальний сигнал.

У двійковій системі числення часто виникає випадок, коли одиниця перенесення має додаватися не до наступного розряду, а через один (або декілька).

Приклад 7.4. Додати числа  $A_1 = 1111_2$ ,  $A_2 = 0011_2$  та  $A_3 = 0111_2$ .

| $A_1$                            |   | 1 | 1 | 1 | 1  |  |
|----------------------------------|---|---|---|---|----|--|
| $A_2$                            | + | 0 | 0 | 1 | 1  |  |
| $A_3$                            | + | 0 | 1 | 1 | 1  |  |
| $A = \overline{A_1 + A_2 + A_3}$ | 1 | 1 | 0 | 0 | 1. |  |

Треба відзначити, що під час додавання в другому праворуч розряді одержано суму чотирьох одиниць, яка в двійковій системі дорівнює 100. Тому одиниця перенесення додається до старшого розряду. Перевіримо правильність виконання додавання за допомогою десяткової системи числення

$$\begin{array}{rl} 1111_2 = 1 \cdot 2^3 + 1 \cdot 2^2 + 1 \cdot 2^1 + 1 \cdot 2^0 &= 15_{10} \\ + & & \\ 0011_2 = 0 \cdot 2^3 + 0 \cdot 2^2 + 1 \cdot 2^1 + 1 \cdot 2^0 &= 3_{10} \\ + & & \\ 0111_2 = 0 \cdot 2^3 + 1 \cdot 2^2 + 1 \cdot 2^1 + 1 \cdot 2^0 &= 7_{10} \\ \hline 11001_2 = 1 \cdot 2^4 + 1 \cdot 2^3 + 0 \cdot 2^2 + 0 \cdot 2^1 + 1 \cdot 2^0 &= 25_{10}. \end{array}$$

Додавання десяткових чисел. Спосіб додавання десяткових цифр залежить від того, який двійковий код обраний для зображення десяткових цифр. Розглянемо операцію додавання за використання коду 8421.

Двійкові зображення десяткових цифр додаються за звичайними правилами додавання двійкових чисел. Якщо одержана сума вміщує десять або більше одиниць, то формується одиниця перенесення, яка передається в наступний десятковий розряд, а з суми віднімається десять одиниць. Одержаний результат є цифра відповідного розряду суми. Наявність в одержаних сум десяти або більше одиниць виявляється за такими ознаками: поява перенесення з розряду 8, який виникає за додавання цифр; наявність одиниць одночасно в розрядах 8; 4 або 8; 2 в одержаній сумі. При цьому потрібна корекція суми додаванням до неї шести одиниць (числа 0110<sub>2</sub>).

Приклад 7.5. Додати десяткові числа 5 та 3 і перенос 1, яка

|             | Десяткова система | Код 8421 |
|-------------|-------------------|----------|
| Переноси    | 1                 | 1111 ←   |
|             |                   | $\nabla$ |
| Перша цифра | 5                 | 0101     |
|             | +                 | +        |
| Друга цифра | 3                 | 0 0 1 1  |
| Сума        | 9                 | 1001     |
| Корекція    |                   |          |
| Результат   |                   | 1001.    |

надходить з попереднього десяткового розряду.

У цьому випадку одержане як результат додавання число 1001<sub>2</sub> менше 10 і корекція суми не потрібна.

Приклад 7.6. Додати десяткові числа 9 та 9.

| Десяткова система           | Код 8421                                                                    |
|-----------------------------|-----------------------------------------------------------------------------|
| $1 \leftarrow 0 \leftarrow$ | 1 10←                                                                       |
|                             | 7 7                                                                         |
| 9                           | 1001                                                                        |
| +                           | +                                                                           |
| 9                           | 1001                                                                        |
| 8                           | 0 0 1 0                                                                     |
|                             | + 0110                                                                      |
|                             | 1000.                                                                       |
|                             | Десяткова система<br>$1 \leftarrow 0 \leftarrow$<br>9<br>+<br><u>9</u><br>8 |

У такому випадку додавання двох одиниць в розряді 8 дає у відповідному розряді суми 0 та перенос з розряду 8.

Таким чином поява переносу з розряду 8, який передається в наступний десятковий розряд, зменшує суму не на 10, а на 16 одиниць. Вихід зі суми шести зайвих одиниць компенсується додаванням шести одиниць у ході корекції.

Приклад 7.7. Додати десяткові числа 5 та 7.

|             | Десяткова система           | Код 8421                             |
|-------------|-----------------------------|--------------------------------------|
| Переноси    | $1 \leftarrow 0 \leftarrow$ | 1 1110 ←                             |
| *           |                             | $\gamma\gamma\gamma\gamma$           |
| Перша цифра | 5                           | 0101                                 |
|             | +                           | +                                    |
| Друга цифра |                             | 0111                                 |
| Сума        | 2                           | 1100                                 |
| Корекція    |                             | +0110                                |
| Результат   |                             | $\lfloor 0 \ 0 \ \overline{1 \ 0}$ . |

У цьому прикладі додавання десяткових цифр у коді 8421 призводить до числа 1100<sub>2</sub> (12<sub>10</sub>). Оскільки сума більша за десять, то необхідно передати перенос у наступний десятковий розряд, а суму

скоректувати, додавши до неї шість одиниць. У процесі корекції виникає перенос з розряду 8, що зменшує суму на 16 одиниць.

За використання інших кодів для зображення десяткових цифр правила додавання відрізняються від наведених вище.

Віднімання двійкових чисел виконується за такими правилами:

0-0=0; 1-0=1; 1-1=0;10-1=1.

Ці правила нічим не відрізняються від правил віднімання в будьякій позиційній системі числення. Тут треба тільки пам'ятати, що за потреби здійснити позику зі старшого розряду число запозичених одиниць (рівне основі системи) береться з першого розряду, який відрізняється від нуля. У цьому випадку всі проміжні розряди зменшуваного замінюються одиницями.

**Приклад 7.8.** Від двійкового числа  $A_1 = 100,01_2$  відняти  $A_2 = 0,10_2$ .

| _1 | 0 | 0,<br>0, | 0<br>1 | 1<br>0 | позика зі старшого розряду |
|----|---|----------|--------|--------|----------------------------|
| 0  | 1 | 1,       | 1      | 1.     |                            |

Позика зі старшого розряду може бути записана в загальному вигляді:

$$1 \underbrace{000000...0}_{k \text{ нулів}} - 1 = \underbrace{111111...1}_{k \text{ одиниць}}$$
,

тобто всі проміжні розряди замінені одиницями.

<u>Під час множення двійкових чисел</u> так само, як і під час множення десяткових, спочатку одержують часткові добутки, після чого знаходять їх суму. Часткові добутки одержують, використовуючи правила:

```
0 \times 0 = 0;

0 \times 1 = 0;

1 \times 0 = 0;

1 \times 1 = 1.
```

Якщо виконується множення багаторозрядних двійкових чисел, то множене послідовно множиться на всі розряди множника, а кожний частковий добуток зсувається на один розряд. Відзначимо, що множення в двійковій системі числення володіє наступними двома особливостями. Якщо будь-яка цифра множника дорівнює нулю, то весь частковий добуток, який одержують під час множення на цю цифру, також дорівнює нулю.

Отже, кожний частковий добуток, одержаний під час множення множеного на одиницю, не є що інше, як саме множене, що записується зі

зсувом. Двійкова арифметика дозволяє здійснити зсув у будь-який бік (праворуч або ліворуч) без спотворення результату.

Приклад 7.9. Помножити два двійкових числа 110112 та 10012.

Слушні дві форми запису процедури множення.

| 11011                    | 1 1 0 1 1                |         |
|--------------------------|--------------------------|---------|
| × 1001                   | × <u>1001</u>            |         |
| 11011                    | 1 1 0 1 1                |         |
| 00000                    | 1 1 0 1 1                | _← зсув |
| 00000                    | множеного на два         |         |
| 11011                    | $1\ 1\ 1\ 1\ 0\ 0\ 1\ 1$ | розряди |
| $1\ 1\ 1\ 1\ 0\ 0\ 1\ 1$ | ліворуч.                 |         |

Друга особливість двійкового множення ілюструється наступним прикладом, де показано можливість проведення операції, починаючи як з молодшого, так і старшого розряду множника. У другому випадку зсув часткових добутків здійснюється праворуч.

Приклад 7.10.



Під час множення дробових двійкових чисел (як це було зроблено в прикладі) місце коми в добутку визначається позиціями ком у множеному та множнику. Відокремлювана комою кількість розрядів добутку дорівнює сумі розрядів дробових часток співмножників.

<u>Ділення двійкових чисел</u> мало відрізняється від ділення десяткових чисел. Дробові числа приводяться до зручного для ділення виду множенням діленого та дільника на число, яке відповідає цілому ступеню основи системи. Розглянемо два випадки ділення.

**Приклад 7.11.** Ділене більше подільника. Результат ділення – ціле число. Праворуч подана операція ділення над тими самими числами, які зображені в десятковій формі.

| _10                    | 1001101     | 1001   | _ 333 | 9  |
|------------------------|-------------|--------|-------|----|
| <u>10</u>              | 0 1         | 100101 | 27    | 37 |
|                        | 1011        |        | _ 63  |    |
|                        | 1001        |        | 63    | -  |
|                        | _1001       |        | 0     |    |
|                        | <u>1001</u> |        |       |    |
|                        | 0           |        |       |    |
| $100101_2 = 37_{10}$ . |             |        |       |    |

522

**Приклад 7.12.** Ділене менше подільника. Результат ділення — дробове число. Ділення виконується до одержання шостого знаку після коми.



Результат: 0,111001+ 1011 .

Простота виконання арифметичних операцій у двійковій системі зайвий раз доводить доцільність її використання як алфавіт ЕОМ.

Для виконання операції додавання від'ємних чисел застосовуються спеціальні коди — обернений та доповняльний. Обернений код  $\bar{A}_{2}$ від'ємного числа А2 отримується за інвертування всіх цифр у кожному розряді, тобто заміни нуля одиницею, одиниці – нулем, а в знаковому розряді ставиться одиниця. Отже, обернений код числа А10 = -25 буде  $\bar{A}_2 = 1,11001$ . Якщо виконувати операцію  $A_2 - B_2 = A_2 + \bar{B}_2$ , тобто зображати від'ємне число  $B_2$  оберненим кодом  $\overline{B}_2$ , може виникнути одиниця перенесення, яку потрібно додати до молодшого розряду одержаної суми. Проте цю операцію, яка називається циклічним перенесенням, технічно реалізувати не вигідно, бо вона вимагає ще однієї операції додавання, що істотно збільшує час виконання дії. Тому для додавання від'ємних чисел перевага надається доповняльному коду числа  $\tilde{A}_2$ , який утворюється від оберненого додаванням одиниці до його молодшого розряду. При цьому відпадає необхідність у циклічному перенесенні одиниці та ще одного додавання. У випадку переповнення в знаковому розряді одиниця перенесення просто відкидається і не враховується. Тому всі від'ємні числа, які використовуються для виконання різних арифметичних дій, подають в доповняльному коді. Отже, доповняльний код А, від'ємного прозрядного числа  $A_2$  одержується з оберненого  $\overline{A}_2$  як  $\tilde{A}_2 = \overline{A}_2 + 1$  (у молодшому розряді), де  $\bar{A}_2 = 1, \bar{x}_n \bar{x}_{n-1} \dots \bar{x}_1 \bar{x}_0$  – від'ємне число в оберненому коді. Наприклад, якщо  $A_2 = 1,10110$  то  $\tilde{A}_2 = 1,01010$ . Зворотне перетворення з доповняльного коду в прямий код виконується за тим самим правилом.

Приклад 7.13. Додати числа  $A_1 = 0,10110_2$  та  $A_2 = 1,01101_2$ .

Перенос, який виникає в знаковому розряді, як було вказано вище, відкидається.

Якщо в знаковому розряді суми отримано одиницю, тобто результат від'ємний, значення отриманого числа є в доповняльному коді, а якщо нуль — результат додавання отримано в прямому коді. Сума доповняльних кодів двійкових чисел має доповняльний код результату. Отже, віднімання чисел довільного знаку можна звести до операції додавання:

 $A_2 - B_2 = A_2 + (-B_2) = A_2 + \overline{B}_2 + 1 = A_2 + \widetilde{B}_2 \; .$ 

**Приклад 7.14.** Додати числа  $A_2 = 1,10110_2$  та  $A_2 = 0,01101_2$ .

| Переноси                                  |   | ı  | 1 |   |   |   |    |
|-------------------------------------------|---|----|---|---|---|---|----|
| $\tilde{A}_1$                             |   | 1, | 0 | 1 | 0 | 1 | 0  |
| $	ilde{A}_2$                              | + | 0, | 0 | 1 | 1 | 0 | 1  |
| $\tilde{A} = (\tilde{A}_1 + \tilde{A}_2)$ |   | 1, | 1 | 0 | 1 | 1 | 1  |
| $A = A_{1} + A_{2}$                       |   | 1, | 0 | 1 | 0 | 0 | 1, |

За додавання багаторозрядних десяткових чисел від'ємні числа мають бути попередньо зображені в доповняльному коді: для цього в усіх розрядах, крім знакового, записуємо доповнення до 9 і потім додаємо одиницю в молодший розряд.

**Приклад 7.15.** Додати числа A<sub>1</sub> = 736 та A<sub>2</sub> = -198.

Переноси 1  

$$\tilde{A}_1$$
 0  
 $+$   
 $A = A_1 + A_2$ 

**Приклад 7.16.** Додати числа  $A_1 = -736$  та  $A_2 = 198$ .

| Переноси                          | 1 1  |
|-----------------------------------|------|
| $\tilde{A}_{l}$                   | 1264 |
|                                   | +    |
| $A_2$                             | 0198 |
| $\tilde{A} = (\tilde{A}_1 + A_2)$ | 1462 |
| $A = A_1 + A_2$                   | 1538 |

Розглянемо, як можна одержати доповнення до 9 (позначимо *a*<sub>i</sub>') до десяткової цифри *a*<sub>i</sub>:

 $a_i' = 9 - a_i = 9 + 6 - (a_i + 6) = 15 - (a_i + 6)$ .

Звідси випливає, що доповнення до 9 може бути одержано додаванням 6 і потім знаходження доповнення до 15 для цієї суми. За зображення десяткових цифр чотирирозрядним кодом 8421 доповнення до 15 одержується простим інвертуванням цифр розрядів двійкового коду.

**Приклад 7.17.** Нехай *A* = -236 зображується в двійково-десятковому коді *8421*: *A*<sub>2-10</sub> = 1 0010 0011 0110.

Спочатку в усі тетради додається 01102(6):

**1** 0010 0011 0110 + 0110 0110 0110

**1** 1000 1001 1100<sup>.</sup>

Після інвертування цифр розрядів (крім знакового) одержуємо обернений код

 $\overline{A} = \mathbf{1} \underbrace{0111}_{7} \underbrace{0110}_{6} \underbrace{0011}_{3}.$ 

Легко переконатися, що кожна тетрада  $\bar{A}$  являє собою доповнення до 9 до тетрад прямого коду *A*.

Для одержання доповняльного коду достатньо до молодшого розряду  $\bar{A}$  додати одиницю

 $\tilde{A} = \mathbf{1} \ 0111 \ 0110 \ 0100$ .

За використання коду з надлишком 3 та коду 2421 доповнення до 9 одержується простим інвертуванням цифр тетради, яка зображує десяткову цифру в прямому коді (без таких додаткових дій, як додавання  $0110_2$  у коді 8421), що становить перевагу цих кодів.

## КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Що таке система числення? 2. Чому в цифровій техніці прийнята саме двійкова система числення? 3. Яку роль відіграє двійково-десятковий код? 4. Які коди ви знаєте? 5. Над числами 6304,352<sub>8</sub>, *FBA*, 975<sub>16</sub>, 3987,654<sub>10</sub>,

1011111000,1011102 проведіть такі операції: а) перетворення вісімкових чисел у двійкову систему числення; б) перетворення шістнадцяткових чисел у двійкову систему числення; в) перетворення двійкових чисел у вісімкову систему числення: г) перетворення двійкових чисел у шістнадцяткову систему числення; д) перетворення вісімкових чисел у десяткову систему числення; е) перетворення шістнадцяткових чисел у десяткову систему числення; ж) перетворення десяткових чисел у шістнадцяткову систему числення; з) перетворення десяткових чисел у вісімкову систему числення. 6. У яких формах зображуються числа в цифрових пристроях? 7. Як зображуються числа з фіксованою комою в розрядній сітці? 8. Як зображуються числа з плаваючою комою в розрядній сітці? 9. Чим визначається точність представлення чисел з фіксованою та плаваючою комою? 10. Що таке нормалізована форма зображення числа з плаваючою комою? 11. Як відбувається додавання двох двійкових чисел? 12. Для чого потрібні спеціальні коди — обернений та доповняльний? 13. Виконайте арифметичні операції: додавання  $A_1 + A_2$ ; віднімання  $A_1 - A_2$ ; добутку  $A_1 \cdot A_2$ ; ділення  $A_1/A_2$  над числами:

a) 
$$A_1 = +0,0101111; A_2 = +0,1100110$$

$$\mathbf{5}) \ A_1 = -0,0111101 \ ; \ A_2 = +0,1101101$$

B) 
$$A_1 = +0,0100101; A_2 = -0,1010111$$

 $\Gamma ) \ A_1 = -0,0110011 \ ; \ A_2 = -0,1001101 \ .$ 

# РОЗДІЛ 8 ЛОГІЧНІ ЕЛЕМЕНТИ

## 8.1. Загальна характеристика логічних елементів

*Логічними елементами* (ЛЕ) називають функціональні пристрої, за допомогою яких реалізуються елементарні логічні функції. Вони зазвичай використовуються для обробки і перетворення інформації в складних перетворювачах цифрових сигналів, які широко застосовують цифрові методи. Ці методи базуються на використанні сигналів у цифровій формі і мають два фіксованих рівня напруги (струму): високий та низький. Цим рівням напруг (струмів) приписують логічні символи 1 та 0.

Сигнали в цифровій формі обробляються цифровими (логічними) інтегральними мікросхемами (IC). Головним елементом IC є електронний ключ, який може перебувати в одному з двох станів. Цим станам відповідає одне з двох фіксованих значень електричної величини: високий або низький потенціал, наявність або відсутність імпульсу. Найбільш часто зустрічається *потенціальний спосіб* відображення логічних рівнів. При цьому використовується напруга (струм) двох рівнів. Залежно від того, який з цих рівнів ставлять відповідно значенням 0 та 1, розрізнюють позитивну і негативну логіки. Для позитивної логіки високому рівню напруги (струму) приписують стан логічної 1, а низькому – логічного 0, для негативної логіки – навпаки. Це визначення справедливе для будьякої полярності використаної напруги або будь-яких напрямках протікання струму.

Логічні рівні (напруги), яким відповідають логічні змінні лог. 0 і лог. 1, позначають відповідно  $U^0$  і  $U^1$ ; поряд з цим можуть використовуватися і позначення низького та високого рівнів напруги відповідно як L ( $Low - U^L$ ) та H (High –  $U^H$ ).

При *імпульсному способі* відображення значенню лог. 1 відповідає наявність імпульсу або його позитивного перепаду, а значенню лог. 0 – відсутність імпульсу або його негативний перепад.

Треба відзначити, що за потенціального способу відображення значення логічної змінної може бути визначено в будь-який довільний момент часу. За імпульсного ж відображення це може бути зроблено тільки в чітко визначені дискретні моменти часу. Тобто за потенціального відображення можливе як синхронне, так і асинхронне зняття інформації. За імпульсного ж відображення можливе тільки синхронне зняття інформації.

У подальшому, якщо це не застережено спеціально, будемо використовувати тільки позитивну логіку, яка одержала найбільше розповсюдження на практиці. Для оцінювання властивостей ЛЕ використовують вхідну та вихідну статичні характеристики. Вхідна характеристика являє собою залежність  $I_{\text{вх}} = f(U_{\text{вх}})$ , коли  $I_{\text{вих}} = 0$ , і служить для розрахунку умов узгодження цього елемента з попереднім у різних режимах роботи. Вихідна характеристика описується залежністю  $I_{\text{вих}} = f(U_{\text{вих}})$ , коли  $I_{\text{вх}} = 0$ , і дозволяє розрахувати умови узгодження цього елемента з наступним, тобто оцінити навантажувальну здатність цього елемента.

Статичні характеристики дозволяють визначити статичні параметри ЛЕ, до яких відносять: *середню потужність споживання* від джерела живлення  $P_{cn.c} = 0.5(P_{cn}^0 + P_{cn}^1)$ , де  $P_{cn}^0$ ,  $P_{cn}^1$  – потужності, які споживаються мікросхемою в стані лог. 0 та лог. 1 відповідно; вхідна  $U_{ax}^0$  і вихідна  $U_{aux}^0$  і вихідний  $I_{aux}^0$  струми лог. 0; вхідний  $I_{aux}^1$  і вихідний  $I_{aux}^1$  струми лог. 1; порогова напруга лог. 0  $U_{nop}^0$  – найбільше значення низького рівня напруги в момент переходу з одного стійкого стану в інший; порогова напруга лог. 1  $U_{nop}^1$  – найменше значення високого рівня напруги в момент переходу з одного стану в інший; коефіціснт об'єднання по входу  $K_{of}$  – число входів ЛЕ, призначених для подачі логічних змінних ( $K_{of} = 2,...,8$ ); коефіціснт розгалуження по виходу  $K_{posr}$  – число одиничних навантажень, які можна одночасно під'єднати до виходу ЛЕ ( $K_{posr} = 4...30$ ).

На рис. 8.1. наведено передавальну характеристику  $U_{\text{вих}} = f(U_{\text{вх}})$ ЛЕ. З метою нормального функціонування цифрових пристроїв ЛЕ потенціального типу мають мати три точки перетину з оберненою передавальною характеристикою (рис. 8.1). Вихідні порогові напруги знаходять за допомогою порогових точок *a* та *b*, в яких диференціальний коефіцієнт підсилення за напругою  $K_U = -1$ .

Як бачимо з передавальної характеристики ЛЕ чіткого поділу діапазонів низького  $U^0$  (лог. 0) і високого  $U^1$  (лог. 1) рівнів у ЛЕ немає. Між ними існує проміжна невизначена зона, в якій логічний стан ЛЕ є нестійким. Тому важливо для кожного типу IC знати вхідні  $U_{Bx}^0$ ,  $U_{Bx}^1$  та вихідні  $U_{Bux}^0$ ,  $U_{Bux}^1$  рівні напруг, а також границі зони логічної невизначеності, від якої залежить завадостійкість IC. Передавальна характеристика ЛЕ (рис. 8.1) має три явно виражені ділянки: 1 – відповідає стану  $U_{Bux} = U_{Bux\min}^1$ , 2 – проміжному стану (логічному перепаду  $U_{лп} = U_{Bux\min}^0 - U_{Bux\max}^0$ ), в якому ЛЕ знаходиться в активному режимі роботи; 3 – стану  $U_{Bux} = U_{Bux\max}^0$ . Зі сторони входу  $U_{Bx}$  на передавальній характеристиці також можна виділити пороги перемикання  $U_{Bx\max}^0$  для лог. 0 і  $U_{Bx\min}^1$  для лог. 1 та область між ними – зону логічної невизначеності  $\Delta U = U_{\text{вх min}}^1 - U_{\text{вх max}}^0$ . Напруга, яка відповідає точці *с* передавальної характеристики, називається пороговою  $U_{\text{п}}$ .



Рис. 8.1. Передавальна характеристика ЛЕ

Статична завадостійкість ( $U_{3aB}$ ) – це максимальна напруга завади, яка за появи на вході ЛЕ не викликає хибного перемикання елемента із стану лог. 1 в стан лог. 0 або навпаки. Завадостійкість ЛЕ за верхнім  $U_{3aB}^1$ та нижнім  $U_{3aB}^0$  рівнями вхідного сигналу (рис. 8.1) визначається виразами  $U_{3aB}^1 = |U_{Bax min}^1 - U_{Bx min}^1|$ ,  $U_{3aB}^0 = |U_{Bax max}^0 - U_{Bx max}^0|$ .

Ідеальна передавальна характеристика, для якої завадостійкість максимальна, має відповідати умовам  $U^0_{\text{вих max}} = 0$ ,  $U^1_{\text{вих min}} = U_{\pi\pi}$ ,  $U^0_{\text{вих max}} = U^1_{\pi\pi} = U_{\pi\pi}/2$ ; тоді  $U^0_{3ab} = U^1_{3ab} = U_{\pi\pi}/2$ .

Для підвищення статичної завадостійкості ЛЕ, виходячи з передавальної характеристики, треба збільшувати логічний перепад  $U_{\rm лп}$  і значення вхідних порогових напруг. Проте збільшення логічного перепаду пов'язане зі зростанням напруги живлення  $E_{\rm k}$  і збільшенням споживаної потужності, тому що для більшості ЛЕ  $P_{\rm cn.\,c} \sim E_{\rm k}^2$ . У свою чергу, збільшення порогових напруг призводить до збільшення усередненого часу затримки розповсюдження сигналу.

Швидкодія ЛЕ характеризується максимальною частотою зміни вхідних сигналів, за якої ще не порушується нормальне його функціонування. Цей параметр визначає час обробки інформації. Інерційність напівпровідникових приладів і паразитні ємності є причиною того, що кожне перемикання супроводжується перехідними процесами, тому фронти імпульсів розтягуються. Коли частота зміни вхідних сигналів мала, можна вважати, що перемикання відбувається миттєво, а на підвищених частотах доводиться враховувати спотворення імпульсів. Фронти спотворених прямокутних імпульсів являють собою ділянки кривих, проте для простоти їх прийнято замінювати відрізками прямих.

Основними параметрами: ЛЕ під час роботи в динамічному режимі є: • час затримки поширення сигналу  $t_{PHL}$ ,  $t_{PLH}$ , який являє собою інтервал часу між вхідним і вихідним імпульсами, виміряними на рівні 0,5 від амплітуди сигналу або за заданої напруги:  $t_{PHL}$  – час затримки під час переходу вихідного сигналу з високого рівня на низький (*Propagation delay time /high-to-low-level output*) і  $t_{PLH}$  – час затримки під час переходу вихідного сигналу з низького рівня на високий (*Propagation delay time /low-to-high-level output*). Часи затримки розповсюдження сигналу під час вмикання  $t_{PHL}$  та вимикання  $t_{PLH}$  близькі, проте не рівні.

• середній час затримки поширення сигналу (Propagation delay time)  $t_{Pd} = 0.5(t_{PHL} + t_{PLH})$  – усереднений параметр (рис. 8.2);

• інколи використовують близькі параметри – *час затримки вмикання*  $t_d^{1,0}$  та вимикання  $t_d^{0,1}$ . Вони вимірюються на рівнях 0,1 вхідного та 0,9 вихідного сигналів і відповідно 0,9 вхідного та 0,1 вихідного;

максимальна робоча частота схеми F<sub>max</sub> – частота, за якої зберігається працездатність схеми.



Рис. 8.2. Фронти спотворених прямокутних імпульсів

530

Для порівняння між собою IC окремих серій використовують інтегральний параметр, який називається *енергією перемикання*  $W_n = P_{cn.e}t_{Pd}$ . Вона вимірюється в пікоджоулях (пДж=мВт·нс). У довідниках її значення призводиться для одного ЛЕ (одного інвертора) цієї серії.

Для кількісного оцінювання складності IC використовуються поняття малого, середнього, великого та надвеликого *степеня інтеграції*, який визначається за формулою  $K = \lg N$ , де N - кількість елементів в IC.Відповідно цьому IC підрозділяють на MIC (до 100 компонентів), CIC (101 ÷ 1000 компонентів), BIC (1001 ÷ 10000 компонентів) та HBIC (більше 10000 компонентів). Англійською мовою перелічені ступені інтеграції називаються: SSI – Small-scale integration (мала ступінь інтеграції); MSI – Medium-scale integration (середній ступінь інтеграції); LSI – Large-scale integration (великий ступінь інтеграції); VLSI – Verylarge-scale integration (надвеликий ступінь інтеграції).

## 8.2. Базові логічні елементи

Функціональна схема ЛЕ складається, як правило, з трьох частин. Перша – логічна – призначена для виконання заданої логічної функції. Друга – підсилювальна – виконує підсилення малопотужних сигналів і сумісно з третьою частиною – формуючою або вихідною – забезпечує формування потенціальних рівней або імпульсних сигналів з електричними характеристиками, які віповідають кодованій інформації на виході елемента. Ці функції виконуються пасивними та активними елементами, які входять до складу ЛЕ. Декотрі з них здійснюють одночасно декілька функцій.

Логічні IC випускають, як правило, у вигляді серії ЛЕ, які складають функціонально повну систему. Ця система доповнюється низкою інших елементів, що призначені для вирішення додаткових функцій: розширення числа входів, підвищення вихідної потужності, спрощення реалізації логічних функцій. Для цієї самої мети у склад серії входять елементи, які реалізують однакові функції, але мають різне число входів.

# 8.2.1. Простіші логічні елементи

Простіші ЛЕ можуть бути виконані на діодних або транзисторних ключах.

Розглянемо ідею побудови ЛЕ на прикладі простіших діодних кіл (рис. 8.3*a*, *б*).

За позитивної логіки схема рис. 8.3*а* дозволяє реалізувати операцію кон'юнкції (операцію І – логічного множення), а схема рис. 8.3*6* – операцію диз'юнкції (операцію АБО – логічного додавання).



Рис. 8.3. Схеми діодних ЛЕ:

У схемі рис. 8.3*а* при низькому рівні сигналу на будь-якому з входів  $x_1$ ,  $x_2$ ,  $x_3$  відповідний діод відкривається і на виході буде також низький рівень. Якщо на всіх входах присутній високий рівень, всі діоди будуть закриті, і на виході також буде високий рівень. Для позитивної логіки такий опис відповідає операції кон'юнкції, тому рис. 8.3*а* зображує схему тривходового діодного ЛЕ І. Розмірковуючи аналогічно, доходимо висновку, що схема рис. 8.3*б* реалізує операцію диз'юнкції (діодний ЛЕ АБО).

До недоліків простіших діодних ЛЕ відносяться зменшення вихідної напруги порівняно з вхідною через її спад на відкритому діоді, а також нестабільність рівней вихідних напруг.

Для компенсації деякого послаблення сигналу або розв'язки з навантаженням на виході діодного елемента І часто вмикають транзистор. Схема ЛЕ І на три входи з можливістю розширення по І (можна підключати до вільного четвертого входу ще один діод паралельно іншим діодами) наведено на рис. 8.3*в*.

Якщо на всіх входах схеми низький потенціал (лог. 0), то всі діоди відкриті. При цьому через резистори R1, R2 та діоди протікають струми від джерела живлення  $E_K$ , замикаючись через входи джерел вхідних сигналів. Оскільки сумарний опір R1+R2 набагато більший за опір діодів, зміщених у прямому напрямі, напруга на виході діодів (виведення бази транзистора), а також на виході транзистора (виведення емітера) близька до нуля (лог. 0).

Після надходження до одного з виходів високого потенціалу  $U > E_{\rm K}$ (лог. 1) відповідний діод закривається. Однак інші діоди відкриті, а тому на виході схеми зберігається нульовий потенціал (діоди ввімкнені паралельно). Коли на всіх входах з'явиться напруга лог. 1, всі діоди закриваються, струми діодів через опір R1+R2 дорівнюють нулю, і

*а* – кон'юнкції; б – диз'юнкції; *в* – кон'юнкції з можливістю розширення за І

напруга на виході діодів (отже, на виході схеми) стрибком досягає значення, яке дорівнює  $+E_{\rm K}$  (лог. 1).

Логічну функцію НЕ реалізують ЛЕ, схеми яких містять ключі з одним входом і одним виходом (рис. 8.4*a*). Логічний елемент НЕ реалізує функцію  $f = \bar{x}$ . За відсутності на вході *x* сигналу (за наявності лог. 0) транзистор *VT* закритий і на виході *f* високий рівень напруги (лог. 1, рис. 8.4*б*). З подачею до входу схеми *x* позитивного імпульсу (високого рівня напруги – лог. 1) транзистор відкривається (насичується), і на виході з'являється негативний імпульс (низький рівень напруги ( $U_{KE_{Hac}} \approx 0$ ), тобто f = 0.



Рис. 8.4. Наведено: *a* – схема транзисторного ЛЕ, яка реалізує логічну функцію НЕ; *б* – часові діаграми напруг на вході та виході схеми; *в* – схема транзисторного ЛЕ НЕ з джерелом зміщення

На рис. 8.4*в* наведено схему транзисторного ЛЕ НЕ з джерелом зміщення  $U_{3M}$ , яке надійно підтримує транзистор у закритому стані за відсутності на вході позитивної напруги.

Дуже часто ЛЕ АБО виконують на транзисторах. Розглянемо роботу транзисторної схеми АБО на два входи з паралельним ввімкненням транзисторів VT1 та VT2 на спільне навантаження (рис. 8.5*a*). У початковому стані обидва транзистори закриті негативним зміщенням на бази від джерела  $E_5$ . Оскільки емітерний повторювач (транзистори VT1 та VT2 ввімкненні за схемою із СК) не підсилює напругу і не повертає фази вхідного сигналу, після подачі до будь-якого з входів позитивного потенціалу (лог. 1) відповідний транзистор відкривається і на виході з'являється позитивний потенціал (лог. 1) того самого рівня. Часові діаграми напруг на входах  $x_1$ ,  $x_2$  та виході f схеми АБО показані на рис. 8.5*6*.



а – транзисторна схема АБО на два входи з паралельним ввімкненням транзисторів VT1 та VT2 на спільне навантаження;
 б – часові діаграми напруг на входах x<sub>1</sub>, x<sub>2</sub> та виході f схеми АБО

У схемі логічного елемента І-НЕ сигнал на виході відсутній (лог. 0) лише тоді, коли сигнали одночасно надходять до всіх входів. В інших випадках на виході є сигнал, що відповідає лог. 1. На рис. 8.6 наведено схему (*a*) та часові діаграми для двовходового логічного елемента І-НЕ. У схемі з трьома входами і розширенням по І операцію І здійснюють діодна частина (діоди VD1-VD3) з резисторами R1, R2 та транзистор VT1 (повний аналог схеми рис. 8.3*6*). Підсилювальний каскад (інвертор на транзисторі VT2) здійснює операцію НЕ. Діод VD5, що зв'язує діодну частину з інвертором, служить для надійного закривання транзистора VT2, потенціал бази якого нижчий за потенціал точки А на величину прямого спаду напруги на діоді.



**Рис. 8.6. Наведено:** *а* – схема двовходового логічного елемента І-НЕ; *б* – часова діаграма для двовходового логічного елемента І-НЕ

Якщо до всіх входів надходять низькі рівні напруг (лог. 0), то діоди *VD*1 — *VD*3 відкриті і забезпечують потенціал точки *A* близький до нуля (див. рис. 8.3*в*). Транзистор *VT*2 надійно закритий діодом *VD*5 і напруга на колекторі (на виході схеми) дорівнює  $+E_{K2}$  (лог. 1). Логічна 1 на виході зберігатиметься доти, поки до всіх входів не надійдуть сигнали високого рівня (лог. 1). В цьому випадку діоди VD1-VD3 закриються, потенціал точки A збільшиться до  $+E_{K1}$ , а транзистор VT2 ввійде в режим насичення з низькою напругою на колекторі (лог. 0). Це відповідає логічній операції І-НЕ.

Логічна схема на основі транзисторних ключів з двома або більше входами і одним виходом виконує функцію заперечення логічного додавання (АБО-НЕ), якщо вхідним сигналам, які дорівнюють одиниці, відповідає логічний 0 на виході, а за нульових сигналів на всіх входах вихідний сигнал 1.

Схема логічного елемента АБО-НЕ на транзисторах на чотири входи (*a*) і часові діаграми на два входи (*б*) наведено на рис. 8.7. За низького рівня напруги на входах (лог. 0) транзистори закриті і на виході лог. 1 ( $U_{\text{KE}\text{-Bire}} \approx + E_{\text{K}}$ ). Якщо хоча б до одного з входів прикласти високий рівень напруги, що відповідає лог. 1, то відповідний до цього входу транзистор ввійде в режим насичення і потенціал колекторів всіх транзисторів (вихід схеми) зменшиться майже до 0 (лог. 0). Таким чином реалізується логічна операція АБО-НЕ.



### Рис. 8.7. Наведено:

a – схема логічного елемента АБО-НЕ на транзисторах на чотири входи;  $\delta$  – часові діаграми логічного елемента АБО-НЕ на транзисторах на два входи

Розглянуті вище простіші логічні елементи реалізують основні логічні операції. Проте широке практичне розповсюдження одержали тільки деякі з них. Ці елементи найкращим чином сполучають низка важливих як для споживача, так і для виготовлювача характеристик.

Зараз під час розробки IC найбільше розповсюдження одержали такі базові логічні елементи: транзисторно-транзисторна логіка (ТТЛ); емітерно-зв'язана логіка (ЕЗЛ); інтегрально-інжекційна логіка (ПЛ або І<sup>2</sup>Л); логіка на однотипних польових транзисторах (*n*-MOH і *p*-MOH); логіка на комплементарних польових транзисторах (КМОН). Перші три типи використовують біполярні транзистори, останні два – польові.

Найбільш розповсюдженими є ІС, які реалізують ТТЛ і її різновиди. ІС цього типу найбільш масові, вони володіють середньою швидкодією ( $F_{\text{max}} = 20...50 \text{ MF}_{\Pi}$ ) та середньою споживаною потужністю.

IC, які реалізують ЕЗЛ, є найбільш швидкодіючими, але потужність, що споживається цими елементами, перевищує потужність елементів ТТЛ. Проте гнучкість її схемотехнічних рішень дозволяє достатньо просто реалізовувати складні логічні функції.

Базові елементи І<sup>2</sup>Л розроблені спеціально для використання у великих інтегральних схемах. Їх відрізняє високий, недоступний для ТТЛ і ЕЗЛ, ступінь інтеграції, знижена напруга живлення, простота узгодження з елементами ТТЛ і можливість регулювання в широких межах швидкодії шляхом зміни споживаної потужності.

Основною особливістю IC на польових транзисторах є дуже мале споживання вхідного струму в статичному режимі (<100 мкА). Проте за швидкодією вони поступаються логіці на біполярних транзисторах і володіють високою завадостійкістю. Польові транзистори мають менші розміри та простіші у виготовленні, ніж біполярні транзистори. Це дозволяє розташовувати на одиниці площі кристала більше елементів. Тому сферу їх застосування – функціонально складні пристрої невеликої швидкодії та малого струмоспоживання. У міру удосконалення технології, спрямованої на підвищення їх швидкодії, цей клас IC стане найбільш масовим (у першу чергу це стосується IC КМОН).

Технологія виготовлення IC безперервно удосконалюється з метою збільшення їх швидкодії та навантажувальної здатності, зменшення споживаної потужності та збільшення ступеня інтеграції – кількості компонентів, що розміщуються на кристалі заданої площі.

# 8.3. Тригерні пристрої

У загальному випадку тригер вміщує елемент пам'яті і вхідну схему, яка перетворює вхідні сигнали тригера в сигнали, необхідні для керування елементом пам'яті. У найпростішому випадку тригер вміщує тільки елемент пам'яті, побудований на двох ЛЕ АБО-НЕ чи І-НЕ (рис. 8.8). Кожний з цих ЛЕ характеризується визначеним логічним рівнем (лог. 0 або лог. 1), наявність якого на одному з входів повністю визначає логічний рівень на виході. При цьому логічний рівень на виході ЛЕ не залежить ні від яких комбінацій логічних рівней на інших входах цього ЛЕ. Таким логічним рівнем ЛЕ АБО-НЕ є лог. 1, а для ЛЕ І-НЕ – лог. 0.



**Рис. 8.8. Схеми асинхронного** *RS* **-тригера:**  $a - \text{на двох ЛЕ АБО-НЕ; } \delta - \text{на двох ЛЕ I-НЕ}$ 

Дійсно, якщо на одному з входів ЛЕ АБО-НЕ лог. 1, то на виході цього елемента виникає лог. 0 незалежно від того, які логічні рівні на інших входах; лог. 0 на одному з входів ЛЕ І-НЕ встановить на виході рівень лог. 1, який не залежатиме від логічних рівней на інших входах елемента.

Логічний рівень, наявність якого на одному з входів ЛЕ однозначно визначає логічний рівень на його виході незалежно від рівней на інших входах, називається *активним логічним рівнем*. Таким чином, активний логічний рівень для ЛЕ АБО-НЕ – лог. 1, для ЛЕ І-НЕ – лог. 0.

Оскільки наявність активного логічного рівня на одному з входів ЛЕ визначає рівень на виході елемента (вихідний рівень ЛЕ при цьому не залежить від рівней на інших входах), то можна говорити, що при цьому відбувається логічне відмикання інших входів елемента.

Рівень, зворотний активному, називається *пасивним логічним рівнем*. Пасивним рівнем для ЛЕ АБО-НЕ є рівень лог. 0, а для ЛЕ І-НЕ – лог. 1. За пасивного логічного рівня на одному з входів ЛЕ рівень на виході елемента визначається логічними рівнями на інших входах.

Елементи пам'яті (рис. 8.8) мають два інформаційних входи: R (*Reset*) — вхід сигналу установлення тригера в нуль (скидання); S (*Set*) — вхід сигналу установлення в стан логічної одиниці (установлення) та два виходи, з яких знімаються сигнали Q і  $\overline{Q}$ .

Таким чином, якщо Q=1, а  $\overline{Q}=0$ , то тригер знаходиться в стані установлення, або просто установлений; якщо Q=0, а  $\overline{Q}=1$ , то тригер знаходиться у скинутому стані, або просто скинутий.

Цифрові тригери класифікують за різними ознаками.

За логічним функціонуванням (логічним зв'язком) розрізняють тригери типів: *RS*-тригер має два входи – установлення в нуль (*R*) і установлення в одиницю (*S*) (одночасна подача сигналів установлення *S*  та скиду *R* не дозволяється (ця комбінація сигналів називається забороненою); *D*-тригер (*Delay* – затримка) має один вхід, стан якого повторює вхідний сигнал, але із затримкою, що визначається тактовим сигналом; *T*-тригер (*Toggle* – перевертати) має один вхід, який називається лічильним (рахунковим), і змінює свій стан кожного разу за надходження вхідного сигналу; *JK*-тригер (універсальний) має входи установлення (*J*—*Jark* – раптово вмикати) та скиду (*K*—*Kill* – раптово вимикати), як і *RS*-тригер. На відміну від останнього *JK*-тригер допускає ситуацію з одночасною подачею сигналів на обидва ці входи (*J*=*K*=1). У цьому режимі тригер працює як лічильний тригер відносно третього (тактового) входу *C* (*Clock* – первинне джерело сигналів синхронізації).

Крім основних входів, указаних вище, деякі тригери можуть мати входи *v*, *E* (*Valve* – клапан, вентиль, *Enable* – дозвіл), які блокують роботу тригера, і він може зберігати раніше записану в нього інформацію як завгодно довго (вхід запису або зчитування інформації).

У комбінованих тригерах (*RST* -, *JKRS* -, *DRS* -) поєднуються кілька режимів. Наприклад, *RST* -тригер — лічильний тригер, що має також входи установлення та скиду.

Прикладом тригера зі складною вхідною логікою є *JK*-тригер з групами входів *J*<sub>1</sub>*J*<sub>2</sub>*J*<sub>3</sub> і *K*<sub>1</sub>*K*<sub>2</sub>*K*<sub>3</sub>, з'єднані операцією кон'юнкції

$$J = J_1 \cdot J_2 \cdot J_3 \,, \ K = K_1 \cdot K_2 \cdot K_3 \,.$$

Тип тригера визначається функціональною залежністю між сигналом на виході і сигналами на входах. Ця залежність може бути подана різними способами: аналітично (логічним рівнянням), графічно (графом переходів), часовими діаграмами, таблично (таблицями станів).

Логіка функціонування тригера, яка визначає той чи інший тип тригера, дає значення вихідного сигналу (стану)  $Q^{t+1}$  після перемикання в момент часу t+1 і вихідного сигналу (стану)  $Q^t$  до перемикання тригера в момент часу t залежно від значень інформаційних сигналів.

За способом запису інформації, що характеризує часову діаграму роботи тригера і, отже визначає хід процесу запису інформації у тригер, розрізняють асинхронні (не синхронізовані, не тактові) та синхронні (тактові) тригери.

Особливістю асинхронних тригерів є те, що запис інформації в них здійснюється безпосередньо з надходженням інформаційного сигналу (сигналів), поданого на інформаційний вхід (входи) тригера. У синхронного тригера крім інформаційного є так званий тактовий (синхронізуючий) вхід для тактових імпульсів, які дають дозвіл на запис інформації.

За видом активного логічного рівня, який діє на інформаційних входах, тригери поділяються на *статичні* – керовані рівнем (потенціальні), і *динамічні* – керовані перепадом вхідного сигналу.

Керування рівнем означає, що за одного рівня тактового сигналу тригер сприймає вхідні сигнали та реагує на них, а за іншого не сприймає і залишається в незмінному стані. За керування фронтом дозвіл на перемикання дається тільки в момент перепаду тактового сигналу (на його фронті або спаді). В інший час незалежно від рівня тактового сигналу тригер не сприймає вхідні сигнали та залишається в незмінному стані.

Динамічний вхід може бути прямим або інверсним. Пряме динамічне керування означає дозвіл на перемикання за зміни тактового сигналу з нульового значення на одиничне, інверсне – за зміни тактового сигналу з одиничного значення на нульове.

За характером процесу перемикання тригери поділяють на одноступеневі та двоступеневі. В одноступеневому тригері перемикання в новий стан відбувається відразу, у двоступеневому – перемикання відбувається за два етапи. Двоступеневі тригери складаються з вхідного та вихідного ступенів. Перехід у новий стан відбувається в обох ступенях почергово. Один з рівней тактового сигналу дозволяє прийом інформації у вхідний ступінь за незмінного стану вихідного ступеня. Другий рівень тактового сигналу дозволяє передачу нового стану з вхідного ступеня у вихідний. Двоступеневий тригер позначається двома літерами T. Двоступеневі тригери часто називають тригерами типу MS (від англійського Master - Slave, тобто «пан – раб», «ведучий – ведений»). Ця абревіатура відображує характер роботи тригера: вхідний ступінь виробляє нове значення змінної Q, а вихідний його копіює.

На рис. 8.9 наведені часові діаграми, які пояснюють роботу синхронних тригерів, а також позначення тактуючих (синхронізуючих) входів.



Рис. 8.9. Часові діаграми, які пояснюють роботу синхронних тригерів

### 8.3.1. Одноступеневі тригери

Асинхронний RS-тригер (рис. 8.8) має тільки два інформаційних входи: вхід скиду R та вхід установлення S. Він виконаний у базисі відповідно двох елементів Пірса (2АБО-НЕ) (рис. 8.8*a*) і двох елементів Шефера (2І-НЕ) (рис. 8.8*б*).

*RS*-тригер з прямими входами побудований на двох ЛЕ АБО-НЕ, які зв'язані таким чином, що вихід кожного ЛЕ підімкнений до одного з входів іншого (рис. 8.8*a*), створюючи коло позитивного зворотного зв'язку. Таке з'єднання елементів у пристрої забезпечує два стійких стани. Принцип дії тригера пояснюється таблицею переходів (табл. 8.1). За впливу на обидва входи тригера сигналів лог. 0 (*S* = *R* = 0) у тригері зберігаються попередні стани (0 або 1) (перший та п'ятий рядок таблиці переходів). Коли S = 0, *R* = 1 і  $Q = Q^t = 0$  (другий рядок у таблиці переходів), тригер після впливу вхідних сигналів залишається в попередньому стані, тобто  $Q = Q^{t+1} = 0$  і, отже,  $\bar{Q} = \bar{Q}^{t+1} = 1$ . Якщо за тих самих вхідних сигналів  $Q = Q^t = 1$ , то після впливу сигналу *R* = 1 на вхід елемента *DD*1 на його виході стан зміниться, тобто  $Q = Q^{t+1} = 0$ . При цьому на обох входах ЛЕ *DD*2 будуть лог. 0, що зумовлює  $\bar{Q} = \bar{Q}^{t+1} = 1$  (шостий рядок у таблиці переходів).

Таблиця 8.1

| S | R | Q <sup>t</sup> | Q <sup>t+1</sup> |
|---|---|----------------|------------------|
| 0 | 0 | 0              | 0                |
| 0 | 1 | 0              | 0                |
| 1 | 0 | 0              | 1                |
| 1 | 1 | 0              | -                |
| 0 | 0 | 1              | 1                |
| 0 | 1 | 1              | 0                |
| 1 | 0 | 1              | 1                |
| 1 | 1 | 1              | -                |

Аналізуючи схему *RS*-тригера зі статичним керуванням, аналогічно можна показати, що за впливу на входи сигналів зворотної комбінації (*R* = 0, *S* = 1) тригер встановлюється в стан  $Q = Q^{t+1} = 1$  та  $\overline{Q} = \overline{Q}^{t+1} = 0$ .

Одночасна подача активних рівней лог. 1 на обидва входи R та s (четвертий та восьмий рядки таблиці переходів) забороняється, тому що при цьому на обох виходах установиться рівень лог. 0, а після зняття з входів активних логічних рівней стан тригера буде невизначеним: тригер може встановитися або в стан лог. 0, або в стан лог. 1.
На рис. 8.10*а* наведено таблицю станів *RS*-тригера у вигляді карти Вейча, за якою можна записати логічний вираз, що описує функціонування *RS*-тригера

$$Q^{t+1} = S + \overline{R} \mathbf{\Psi} Q^{t}, R \mathbf{\Psi} S = 0, \qquad (8.1)$$

тобто тригер установлюється у стан 1, якщо S = 1, або залишається у цьому стані 1, якщо R = 0 і попередній стан тригера  $Q^t = 1$ . На рис. 8.10б наведено умовне позначення асинхронного *RS*-тригера з прямими входами.



Рис. 8.10. Наведено:

*а* – таблиця станів *RS* -тригера у вигляді карти Вейча; *б* – умовне позначення асинхронного *RS* -тригера з прямими входами

На рис. 8.11 наведено ідеалізовану часову діаграму *rs*-тригера, на якій час перемикання тригера прийнятий таким, що дорівнює нулю.



Рис. 8.11. Часова діаграма RS-тригера

За перемикання тригера з одного стану в інший його елементи послідовно перемикаються і час перемикання дорівнює подвійному середньому часу затримки розповсюдження сигналу в ЛЕ АБО-НЕ:  $t_n = 2t_3$ . Для надійного перемикання тригера тривалість вхідного сигналу на перемикання не має бути меншою, ніж  $t_n$ . Вочевидь, що менше  $t_n$ , то вище частота перемикань, а отже, і швидкодія тригера.

Асинхронний *Rs*-тригер з інверсними входами (рис.  $8.8, \delta$ ) побудований на ЛЕ I-HE, для яких лог.1 є пасивним сигналом: з її надходженням на вхід стан виходу елемента не змінюється. Тому тригер на ЛЕ I-HE перемикається лог. 0. На умовному зображенні такого тригера (рис. 8.12) це відображено інверсними входами. Через те, що тригери на ЛЕ АБО-НЕ та I-нЕ перемикаються протилежними логічними сигналами, таблицю станів для розглядуваного тригера можна одержати з табл. 8.1, замінюючи 1 на 0 і навпаки в стовпцях *s* і *R*. Табл. 8.1 відповідатиме тригеру на ЛЕ I-HE, якщо вважати, що у вказаних стовпцях записані інверсії вхідних сигналів  $\overline{s}$  та  $\overline{R}$ . Функціонування тригера описується логічним виразом

$$Q^{t+1} = \overline{S} + R \Psi Q^{t}.$$
(8.2)

За виразом (8.2) можна визначити стан  $Q^{t+1}$ , в якому буде знаходитися тригер після надходження логічних сигналів на *S* та *R* входи, якщо його вхідний стан відповідав  $Q^t$ .



Рис. 8.12. Умовне позначення тригера на ЛЕ І-НЕ

Синхронний RS-тригер зі статичним керуванням відрізняється від асинхронного тим, що синхронний тригер має додатковий вхід, який називається синхронізуючим (тактовим). Призначення синхронізуючого входу в тому, щоб сигналом на цьому вході дозволяти приймання сигналів з інформаційних входів (входів, сигналами на яких здійснюється перемикання тригера) у задані часові інтервали.

На входи ЛЕ або пристрою сигнали надходять не одночасно, тому що перед цим вони можуть проходити через різне число вузлів, які не володіють до того ж однаковою затримкою. Це явище називають *змаганнями* або *гонками*. Як результат протягом деякого часу на входах створюється непередбачена ситуація: нові значення одних сигналів сполучаються з попередніми значеннями інших, що може привести до хибного спрацювання елемента (пристрою).

Наслідки гонок можна усунути часовим стробуванням, коли на елемент крім інформаційних сигналів подаються синхронізуючі (тактові) імпульси, до моменту приходу яких інформаційні сигнали встигають встановитися на входах. При цьому забезпечується одночасне приймання сигналів різними частинами схеми в задані часові відрізки. На рис. 8.13*a*, б наведено логічні структури синхронного *RS*-тригера. Як бачимо з цих структур, синхронний *RS*-тригер складається з асинхронного тригера з прямими (або інверсними) входами, на входах *R* і *s* якого ввімкнені ЛЕ I (I-HE). За допомогою ЛЕ I (I-HE) забезпечується передача активних логічних рівней інформаційних входів *s* і *R* синхронного тригера на входи *s* і

*к* асинхронного тригера, що входить у його склад, тільки за рівня лог. 1 на синхронізуючому вході *С*.

Таким чином, за C=0 на входи асинхронного тригера не передаються активні рівні і тригер зберігає раніше установлений в ньому стан  $Q^{t} = 0$ . За C = 1 стан тригера визначається діючими на входах рівнями так само, як і в розглянутому вище асинхронному *RS*-тригері. Отже функціонування синхронного *RS*-тригера може бути описане логічним виразом

$$Q^{t+1} = C \cdot Q^t + C \cdot (S + R \cdot Q^t).$$
(8.3)



## Рис. 8.13. Наведено:

*а*, *б* – логічні структури синхронного *RS* -тригера; *в* – умовне позначення синхронного *RS* -тригера

Логічний вираз (8.3) вміщує два доданки:

 перший доданок – логічний добуток активного логічного рівня сигналу синхронізації на логічну функцію, що описує роботу асинхронного тригера;

 другий доданок – логічний добуток пасивного логічного рівня сигналу синхронізації на попередній стан тригера.

Слід відзначити, що аналогічну структуру мають логічні функції для всіх синхронних тригерів.

Нормальна робота синхронного *RS*-тригера вимагає, щоб за час дії лог. 1 на синхронізуючому вході *C* рівні на інформаційних входах *R* і *S* залишалися незмінними. Зміна рівней на входах дозволяється лише у той час, коли C = 0 і тригер не реагує на рівні на входах *R* і *S*.

На рис. 8.13*в* наведено умовне позначення синхронного *RS* -тригера.

Синхронні *Rs*-тригери можуть бути доповнені асинхронними встановлювальними входами, сигнали яких подаються безпосередньо на елемент пам'яті (рис. 8.14*a*) і тому володіють більш високим пріоритетом, ніж сигнали синхронних входів. За використання для побудови синхронного тригера однотипних ЛЕ (І-НЕ або АБО-НЕ) його синхронні та асинхронні входи керуються різними активними логічними рівнями. У випадку елементів І-НЕ для синхронних входів активним є сигнал лог. 1, а для асинхронного *Rs*-тригера з прямими інформаційним та інверсними встановлювальними входами наведено на рис. 8.14*б*.

Слід відзначити, що одержана структура синхронного тригера за умови C = 1 функціонує як асинхронний *RS*-тригер.

RS -тригери, що випускаються в державах СНД, мають позначення ТР.



Рис. 8.14. Наведено:

*а* – схема синхронного *RS* -тригера доповненого асинхронними встановлювальними входами; *б* – умовне графічне зображення синхронного *RS* -тригера з прямими інформаційним та інверсними встановлювальними входами

На рис. 8.15 наведені інтегральні схеми деяких *RS*-тригерів:

555TP2 – чотири *RS*-тригера, що описуються логічною функцією (8.8);

74118 — шість *RS*-тригерів із загальним сигналом  $\overline{R}$  установлення в стан Q=0;

561ТР2, *CD*4044*B* – чотири *RS*-тригера з *Z* станом виходів.

*D*-тригер (*тригер затримки*) з статичним керуванням має лише один інформаційний вхід *D* і тактовий вхід *C*. Функціонування *D*-тригера визначається таблицею станів (табл. 8.2). Як бачимо з таблиці, за *C*=1 тригер установлюєтся в стан, що визначається логічним рівнем на вході *D* (за *C*=0 він зберігає раніше установлений стан  $Q^t$ ). Таке функціонування може бути описано логічним виразом

$$Q^{t+1} = \overline{C} \cdot Q^t + C \cdot D \cdot (1+Q^t) = \overline{C} \cdot Q^t + C \cdot D.$$
(8.4)



**Рис. 8.15. Наведені інтегральні схеми** *RS* **-тригерів:** 555TP2,74118,561TP2,*CD*4044*B* 

Таблиця переходів *D*-тригера

Таблиця 8.2

| ruoninga neperogib D ripinepu |   |       |        |  |  |  |  |  |
|-------------------------------|---|-------|--------|--|--|--|--|--|
| С                             | D | $Q^t$ | Q ++ 1 |  |  |  |  |  |
| 1                             | 0 | 0     | 0      |  |  |  |  |  |
| 1                             | 1 | 0     | 1      |  |  |  |  |  |
| 1                             | 0 | 1     | 0      |  |  |  |  |  |
| 1                             | 1 | 1     | 1      |  |  |  |  |  |
| 0                             | 0 | 0     | 0      |  |  |  |  |  |
| 0                             | 1 | 0     | 0      |  |  |  |  |  |
| 0                             | 0 | 1     | 1      |  |  |  |  |  |
| 0                             | 1 | 1     | 1      |  |  |  |  |  |

# На рис. 8.16 наведено логічні структури ( $\delta$ , $\epsilon$ ) та умовне графічне позначення (a) *D*-тригера, що складається з асинхронного *RS*-тригера з логічними елементами на входах. За *C*=0 на входах елементів I (I-HE) виникають пасивні для входів асинхронного *RS*-тригера рівні. За *C*=1

545

рівень, поданий на інформаційний вхід D, створює активний рівень або на вході R (за D=0), або на вході S (за D=1) асинхронного RS-тригера, і тригер установлюється в стан, що відповідає логічному рівню на вході D. Таким чином, D-тригер сприймає інформацію з входу D за C=1 і потім зберігає її невизначений час, поки C=0.



Рис. 8.16 Наведені:

*а* – умовне графічне позначення *D* -тригера; *б*, *в* – логічні структури *D* -тригера.

Різновидом *D*-тригера є *DV*-тригер (рис. 8.17*a*). За V = 1 він функціонує аналогічно *D*-тригеру. Якщо на *V* вході установити лог. 0, то тригер блокується: його стан залишається таким, яким він був до цієї установки незалежно від зміни сигналів на *D* вході та надходження синхронізуючих (тактових) імпульсів. Можливість відмикати *DV*-тригер від інформаційних сигналів розширює його функціональні можливості порівняно з *D*-тригером.

Умовне графічне зображення *DV*-тригера наведено на рис. 8.176.

Через те, що в розглядуваних тригерах (див. рис. 8.166, *в* і 8.17*а*) інформація надходить по одній шині — на *D* вхід, то явище гонок тут виключено. Це дозволяє використовувати *D*-тригери в швидкодіючих цифрових пристроях.



Рис. 8.17 Наведено:

a – логічна структура DV -тригера;  $\delta$  – умовне графічне позначення DV -тригера

У тригерах з динамічним керуванням (керуванням фронтом синхронізуючого сигналу) процеси, що пов'язані з перемиканням, відбуваються протягом короткого часу поблизу фронту сигналу на синхронізуючому вході.

Серед тригерів з динамічним керуванням широке розповсюдження одержала так звана схема трьох тригерів (шестиелементний тригер). Ідея побудови структури такого тригера складається в запам'ятовуванні сигналів, що діяли на інформаційних входах у момент зміни значення сигналу на вході синхронізації. Ця ідея реалізується подачею інформаційних сигналів на основну комірку пам'яті (асинхронний *RS*тригер) не через допоміжну комбінаційну схему, а з використанням додаткових елементів пам'яті, тобто асинхронних *RS*-тригерів.

Оскільки асинхронний тригер має два інформаційні входи, то для реалізації описаної ідеї потрібні два допоміжних *RS*-тригери. Звідси і назва структури – схема трьох тригерів.

На рис. 8.18 наведено структуру *D*-тригера з динамічним керуванням. Вона побудована на трьох елементарних тригерах, з них два тригери на елементах *DD*1...*DD*4 утворюють схему синхронізації основної запам'ятовувальної комірки на елементах *DD*5,*DD*6. Розглянемо роботу динамічного *D*-тригера. Припустимо, що у початковому стані *C*=0 і на виходах  $x_2, x_3$  підтримуються пасивні логічні рівні ( $x_2 = x_3 = 1$ ) незалежно від значення сигналу *D*. Це відповідає режиму збереження інформації в основному тригері. Перемикання рівня на вході *D* впливає тільки на логічні стани виходів  $x_1$  і  $x_4$  тригерів схеми синхронізації: якщо *D*=0, то  $x_4 = 1$  і  $x_1 = 0$ , а у випадку *D*=1 маємо  $x_4 = 0$ ,  $x_1 = 1$ . При цьому один з тригерів схеми синхронізації знаходиться в стійкому стані, а інший – у режимі розриву тригерних зв'язків за рівнів лог. 1 на обох виходах. Наприклад, якщо *D*=0, то на виходах тригера на елементах *DD*3,*DD*4 установлюються однакові рівні  $x_3 = x_4 = 1$ .

За позитивним фронтом синхроімпульсу C = 0/1 тригер, що знаходився до цього в режимі розриву тригерних зв'язків, переходить у нормальний стійкий стан і на входах основного тригера формуються взаємноінверсні логічні рівні. Якщо D=0, то  $x_3 = 0, x_2 = 1$  і тригер установлюється в стан Q=0; якщо D=1, то  $x_3 = 1, x_2 = 0$  і відбувається установлення в стан Q=1.

За C = 1 перемикання стану інформаційного входу D не впливає на стан цього D-тригера. Це пояснюється тим, що під час установлення основного тригера в стан Q=0 сигналом  $x_3=0$  одночасно блокується логічний елемент DD4 і на його виході  $x_4=1$  незалежно від стану входу D. Під час установлення основного тригера в стан Q=1 сигналом  $x_2=0$ блокуються логічні елементи DD1 і DD3, тому перемикання станів D та  $x_4$ 

547

не впливає на стан основного тригера, тобто наскрізне керування в таких *D*-тригерах відсутнє.



## Рис. 8.18. Стрктура D-тригера з динамічним керуванням

Розглянутий тригер є тригером з прямим динамічним керуванням. На практиці в нього звичайно вводять входи асинхронного установлення початкового стану (на рис. 8.18 показані штриховими лініями, що йдуть від  $\overline{S}$  та  $\overline{R}$ ), які володіють найвищим пріоритетом над усіма інформаційними входами тригера.

Слід ще раз підкреслити, що тригер з динамічним керуванням не чутливий до зміни інформаційних сигналів на інтервалах дії сигналів *C* =1 і *C* =0. Перемикання відбувається за зміни сигналу синхронізації.

На рис. 8.19 наведено часові діаграми, що ілюструють реакцію *D*-тригерів різних типів на показані вхідні сигнали.

Як бачимо з часових діаграм рис. 8.19 виходи  $Q_1$  та  $Q_2$  повторюють стан *D* входу з надходженням чергового тактового імпульсу на вхід *C*, тобто із затримкою.

*D*-тригери, що випускаються в державах СНД, мають позначення ТМ.

На рис. 8.20 наведено інтегральні схеми деяких *D*-тригерів:

155ТМ5 – дві пари тригерів із спільними сигналами синхронізації, що описуються логічною функцією (8.4);

561ТМЗ — чотири тригери зі спільним сигналом  $C = \overline{C_1 \oplus C_2}$ , що описуються логічною функцією (8.4);

561ТМ2, 74АС11074 — два тригери.



Рис. 8.19. Часові діаграми, що ілюструють реакцію *D*-тригерів різних типів на показані вхідні сигнали



**Рис. 8.20 Наведені інтегральні схеми** *D***-тригерів:** 155TM5, 561TM3, 561TM2, 74AC11074

## 8.3.2. Двоступеневі тригери

Особливістю тригерів з двоступеневим запам'ятовуванням інформації є те, що вони вміщують дві тригерні структури: ведучий та ведений тригери (рис. 8.21). Обидва тригери фукнціонують як синхронні тригери зі статичним керуванням. Якщо на синхронізуючому вході C=1, ведучий тригер установлюється в стан, що відповідає сигналам, які надходять на інформаційні входи. Ведений тригер, що має інверсний синхронізуючий вхід, при цьому несприйнятливий до інформації, яка надходить на його вхід з виходу ведучого тригера. Він продовжує знаходитися в стані, в який був раніше установлений (у попередньому тактовому періоді).



## Рис. 8.21. Схема тригера з двоступеневим запам'ятовуванням інформації

За зміни значення C(3 C=1 на C=0) ведучий тригер відмикається від інформаційних входів і перестає реагувати на зміни значень сигналів на цих входах; ведений тригер установлюється в стан, в якому знаходиться ведучий тригер. З цього моменту на виходах установлюються значення, відповідні вхідним сигналам, які надходили до моменту розглядуваного фронту сигналу на синхронізуючому вході.

Таким чином, керування процесами в тригері з двоступеневим запам'ятовуванням інформації за час тактового періоду здійснюється двома фронтами сигналу на синхронізуючому вході: на позитивному фронті відбувається установлення ведучого тригера, на негативному фронті – веденого тригера.

Двоступеневі RS-тригери. Розглянуті вище синхронні RS-тригери перемикаються за наявності на C вході імпульсу або потенціалу. Тактування тригера фронтом імпульсу або перепадом потенціалу можна забезпечити, виконавши його двоступеневим. Кожна ступінь такого тригера (рис. 8.22*a*) являє собою синхронний RS-тригер. За наявності на вході C лог. 1 тригер T1 сприймає інформацію, що надходить на входи S і R і визначає його стан. У цей час на C вході тригера T2 лог. 0 за рахунок інвертора, і інформація з виходів T1 не впливає на T2. У момент закінчення дії лог. 1 на вході C (C=0) на виході інвертора з'являється лог. 1, яка дозволяє перезапис у T2 інформації з T1.



Рис. 8.22. Наведено:



Таким чином, у першу ступінь інформація з входів *s* та *R* записується з надходженням тактового імпульсу, тобто за його переднім фронтом; стан першого ступеня передається другому по закінченні тактового імпульсу, тобто за його зрізом.

Умовне зображення двоступеневого *RS*-тригера з динамічним *C* входом, коли перемикання відбувається перепадом вхідного сигналу з 1 в 0 (перепадом 1/0), наведено на рис. 8.226.

Різниця між одноступеневим і двоступеневим синхронними тригерами в тому, що одноступеневий тригер (див. рис. 8.13*a*) можна перемкнути, якщо за C=1 змінити комбінацію на встановлювальних входах з попередньої (наприклад, S=1, R=0) на нову (S=0, R=1) або навпаки. У двоступеневому тригері за C=1 другий ступінь відімкнений від першого, а за C=0 перший ступінь не приймає інформації з S і R входів. Тільки за зміни сигналу на тактовому вході інформація з першого ступеня перезаписується в другий, і стан виходів Q і  $\overline{Q}$  змінюється.

Таким чином, перемикання відбувається в два такти; його здійснюють дві послідовності імпульсів, що зміщені у часі. Одна з них впливає на тактовий вхід першого ступеня, друга одержується в цьому випадку її інвертуванням і знімається з виходу інвертора. Тому двоступеневий тригер розглянутої структури називають двотактним.

*т-тригер* (лічильний, рахунковий тригер) має перемикатися кожним імпульсом на лічильному (рахунковому) вході.

*T*-тригер можна виконати на базі синхронного *RS*-тригера, якщо перед надходженнням кожного тактового імпульсу мати на інформаційних входах потенціали, які після перемикання мають бути на виходах Q і  $\overline{Q}$ . Такими потенціалами до перемикання володіють відповідно виходи  $\overline{Q}$  та Q, тому що як результат перемикання виходи будь-якого тригера, за суттю, обмінюються потенціалами. Тому перемикання кожним лічильним імпульсом буде забезпечено, якщо вихід  $\overline{Q}$  з'єднати з *S* входом, а вихід Q з *R* входом.

Проте такий *T*-тригер на основі одноступеневого синхронного *RS*-тригера не буде нормально функціонувати: перемикання тригера і внаслідок цього зміна потенціалів на *S* та *R* входах відбувається за дуже малий час, за який імпульс на тактовому вході не встигає закінчитися. Як результат під дією одного лічильного імпульсу тригер може перемкнутися декілька разів, і його остаточний стан невизначений. Для усунення цього явища треба затримати зміну потенціалів на входах Q і  $\overline{Q}$  до закінчення імпульсу на *C* вході. Таку можливість дає двоступеневий синхронний *T*-тригер (рис. 8.23*a*). З появою тактового імпульсу тригер *T*1 першого ступеня перемикається в стан, протилежний стану тригера *T*2. Але це не викликає зміни потенціалів на входах Q і  $\overline{Q}$ , тому що на тактовому вході тригера *T*2 за рахунок інвертора зараз присутній лог. 0. Тільки після

закінчення імпульсу на вході Т1 перемкнеться тригер T2 і відбудеться зміна потенціалів на виходах Q і  $\overline{Q}$ , а також на R і S входах першого ступеня. Таким чином у T-тригері, оскільки і у двоступеневому синхронному *RS*-тригері, перший ступінь перемикається за переднім фронтом вхідного імпульсу, а другий – за зрізом.



**Рис. 8.23. Наведено:** *а* – логічна структура двоступеневого *T* -тригера; *б* – умовне зображення двоступеневого *T* -тригера

Умовне зображення двоступеневого *T*-тригера, який перемикається перепадом 1/0, наведено на рис. 8.236.

Режим *T*-тригера можна одержати на основі *D*-тригера, якщо з'єднати його вхід *D* з інверсним виходом  $\overline{Q}$ , тобто зробити  $D = \overline{Q}$  (рис. 8.24). У такій схемі кожний перехід 1/0 на вході *C* буде приводити до переходу тригера в протилежний стан. Наприклад, якщо  $Q^t = 1$ , то  $\overline{Q}^t = D^t = 0$  і тому черговий імпульс переводить тригер у новий стан, тобто зробить  $Q^{t+1} = D^t = 0$ .



Рис. 8.24. Схема одержання режиму Т-тригера на основі D-тригера

*JК - тригери* — це синхронні універсальні тригери з двома інформаційними входами *J* і *K*, які за своїм впливом аналогічні входам *S* і *R RS* - тригера.

На рис. 8.25 наведено одну з функціональних схем *JK*-тригера. Вона відрізняється від схеми *T*-тригера (див. рис. 8.23*a*) елементами ЛЕ1 та ЛЕ2 вхідної логіки першого ступеня: для створення інформаційних входів *J* і *K* вони обрані тривходовими. Перемикаючий вхід *C* – динамічний.



Рис. 8.25. Функціональна схема ЈК -тригера

За J = K = 0 на входах елементів ЛЕ1 і ЛЕ2 установлюються лог. 0, які для тригерів з прямими входами є пасивними сигналами – тригер T1 і, отже, *JK* -тригер загалом зберігають попередній стан.

Логічна 1 на одному з входів елемента І не визначає потенціал на його виході, тому сполучення J = K = 1 не впливає на вхідну логіку першого ступеня – схеми T - і JK - тригерів (див. рис. 8.23a та 8.25) принципово перестають відрізнятися, тобто JK -тригер працює в лічильному режимі.

Для того, щоб на виході елемента ЛЕ1 з'явилась лог. 1 (якою тригер Т1 може перемикатися в стан P=1), на його входах потрібна присутність сигналів J=1, C=1, а також лог. 1 з виходу  $\overline{Q}$ . Аналогічно, лог. 1, буде на виході елемента ЛЕ2, коли K=1, C=1 і Q=1. Таким чином, комбінація J=1, K=0 зумовлює за тактовим імпульсом перемикання JK-тригера загалом у стан Q=1, а комбінація J=0, K=1-y стан Q=0.

Таблицю переходів для *JK*-тригера наведено у табл. 8.3. За J = K = 0 $Q^{t+1} = Q^t$  – тригер зберігає попередній стан; комбінація J = K = 1 призводить до того, що тактовим імпульсом тригер перемикається в стан, протилежний попередньому:  $Q^{t+1} = \overline{Q}^t$ . Сполучення J = 1, K = 0 та J = 0, K = 1 дають тригеру дозвіл перемикатися відповідно в стан  $Q^{t+1} = 1$  і  $Q^{t+1} = 0$ .

Таблиця 8.3

| J | K | $Q^t$ | $Q^{t+1}$               |
|---|---|-------|-------------------------|
| 0 | 0 | $Q^t$ | $Q^t$                   |
| 0 | 1 | 0     | 0                       |
| 0 | 1 | 1     | 0                       |
| 1 | 0 | 0     | 1                       |
| 1 | 0 | 1     | 1                       |
| 1 | 1 | $Q^t$ | $\bar{\mathcal{Q}}^{t}$ |

## Таблиця переходів для *JK*-тригера

На рис. 8.26*а* наведено умовне зображення *JK* -тригера з інверсними *S* та *R* входами для асинхронного (нетактованого) установлення його в стан 1 та 0, з динамічним тактовим входом *C*, зміна потенціалу 1/0 на якому викликає перемикання. Тригер має три *J* входи та три *K* входи; кожна група входів об'єднана кон'юнкцією, тобто елемент ЛЕ1 (див. рис. 8.25) має три входи *J*, а елемент ЛЕ2 три входи *K*.

Універсальність *JK*-тригера виявляється в тому, що, змінюючи зовнішню комутацію, його можна перетворити в будь-який інший тип тригера: *т*-тригер (рис. 8.266), *D*-тригер (рис. 8.26*в*) і *DV*-тригер (рис. 8.26*г*).



#### Рис. 8.26. Наведено:

*а* – умовне зображення *JK* -тригера;  $\delta - T$  -тригер; e - D -тригер; z - DV -тригер

*JК* -тригери, що випускаються в державах СНД, мають позначення ТВ. На рис. 8.27 наведені інтегральні схеми деяких *JK* -тригерів:

1533ТВ15, 561ТВ1, 1564ТВ3, 74*L*S76, 74*H*106, 74*A*C11109, 74*A*C11112 — два *JК*-тригера.



Рис. 8.27. Інтегральні схеми ЛК -тригерів

*Тригер Шмітта* (несиметричний тригер) в інтегральному виконанні повторює принципові особливості подібних тригерів на дискретних компонентах: один зв'язок між транзисторами колекторно-базовий, другий – емітерний. Тригер має різні рівні вмикання та вимикання (пороги спрацьовування). Інтегральні тригери Шмітта виконують, крім того, функцію ЛЕ НЕ, І-НЕ, АБО-НЕ (інвертувальні тригери Шмітта) або І, АБО (неінвертувальні тригери Шмітта).

Ha рис. 8.28*a* навелено часові діаграми формування неінвертувальним тригером Шмітта вихідного сигналу U<sub>вих</sub> з крутими фронтами з вхідної напруги U<sub>ву</sub>, що повільно змінюється. Вихідна напруга U<sub>вих</sub> стрибком змінюється з 0 до 1 за досягнення вхідною напругою U<sub>вх</sub> верхнього порогу U<sub>2</sub> та стрибком змінюється з 1 до 0 за перетину вхідною напругою нижнього рівня U1, тобто тригери Шмітта мають два стійких стани, але на відміну від тригерів, розглянутих у розд. 7.1, вони мають один вхід і можуть керуватися як цифровим, так і аналоговим сигналом (під цифровими сигналами розуміємо сигнали, що мають фронти малої тривалості, а під аналоговими – сигнали, що повільно змінюються). На рис. 8.286 наведено передавальну характеристику (петля гістерезису) тригера Шмітта. Різницю рівней  $\Delta U = U_2 - U_1$  називають шириною петлі гістерезису.

Тригери Шмітта часто використовують для формування прямокутної напруги із синусоїдної, а також для фільтрації завад у лініях зв'язку, величина яких не перевищує значення  $\Delta U$ . Для збільшення завадозахищеності IC на декотрих входах установлюються вбудовані тригери Шмітта.

Тригери Шмітта, що випускаються в державах СНД, мають позначення ТЛ.



Рис. 8.28. Наведені: часові діаграми формування неінвертувальним тригером Шмітта вихідного сигналу та передавальна характеристика (петля гістерезису) тригера Шмітта

На рис. 8.29 наведено інтегральні схеми деяких тригерів Шмітта. Якщо тригер Шмітта має вхідну логіку І або АБО, то сигнал, що подається на вхід тригера, формується як кон'юнкція або диз'юнкція декількох сигналів.



Рис. 8.29. Інтегральні схеми тригерів Шмітта

У тригерів Шмітта, які виготовляються за КМОН-технологією, пороги спрацьовування та ширина петлі гістерезису залежать від напруги живлення (1561ТЛ1, *CD*4093). Інтегральна схема *MC*14583*B* вміщує два тригери Шмітта – *A* і *B*, які мають прямий *A* (*B*) та інверсний  $\overline{DO}_A$  ( $\overline{DO}_B$ ) виходи, причому інверсний вихід знаходиться в *Z*-стані за OE = 0. У склад IC входить фазовий детектор, що виконує функцію  $F = A \oplus B$ , тобто IC може використовуватися як чутливий елемент у системах фазового автопідстроювання частоти. Крім того, IC має входи *RPA* (*RPB*), *RNA* (*RNB*) та *RA* (*RB*) керування порогами спрацьовування  $U_2$  та  $U_1$ . Пороги  $U_2$  та  $U_1$  можна змінювати незалежно двома резисторами *R*1 та *R*2 або одним резистором *R* обидва пороги одночасно.

# 8.4. Регістри

Регістри (Registrum – список, покажчик) – це послідовний пристрій, призначений для приймання, запам'ятовування, перетворення та передачі інформації, яка зображена у вигляді багаторозрядного двійкового числа (слова коду). Під перетвореннями розуміють зсув чисел на задану кількість розрядів, праворуч або ліворуч, а також перетворення послідовного двійкового коду в паралельний і паралельного в послідовний.

За способом приймання і передачі інформації (чисел) регістри можуть бути:

- з послідовними входом (записом) і виходом (зчитуванням) – регістр типу *SI/SO* (*SI – Serial Input, SO – Serial Output*);

- з послідовним входом (записом) і паралельним виходом (зчитуванням) – регістр типу *SI/PO* (*PO* – *Parallel Output*);

- з паралельним входом (записом) і послідовним виходом (зчитуванням) – регістр типу *PI/SO* (*PI – Parallel Input*);

- з паралельними входом (записом) і виходом (зчитуванням) – регістр типу *PI/PO*.

Регістр *SI/SO – регістр зсуву –* призначений для послідовного (почергового) біт за бітом виконання операцій запису і зчитування *m*-розрядного коду. Регістр *SI/PO* завантажується (тобто здійснює запис коду) послідовно біт за бітом, а видає записану інформацію одночасно з усіх своїх розрядів за один такт синхросигналу. У регістрі *PI/SO* приймання інформації здійснюється одночасно в усіх розрядах коду за один такт керування, а зчитування – послідовно. Регістр *PI/PO – регістр пам'яті (статичний регістрр) –* найбільш швидкодіючий, тому що і запис, і зчитування коду в нього відбувається одночасно і незалежно.

Розрядність регістра визначається числом тригерів, кожний з яких як двостановий запам'ятовувач одного розряду коду відповідає за введення, збереження і виведення 1 біту інформації.

За числом каналів передачі інформації регістри можуть бути: *парафазними*, в яких інформація записується та зчитується в прямому (Q) та оберненому ( $\overline{Q}$ ) кодах; *однофазними*, в яких інформація записується і зчитується або в прямому (Q), або в оберненому ( $\overline{Q}$ ) коді.

За способом тактування регістри можуть бути *однотактними*, які керуються однією послідовністю синхросигналів; багатотактними, які керуються кількома послідовностями синхросигналів.

Такі операції, як встановлення регістра в початковий стан, приймання інформації з одного пристрою і передача її в інший пристрій, зсув коду ліворуч або праворуч реалізуються за допомогою комбінаційної схеми регістра.

## 8.4.1. Регістри пам'яті

Регістри пам'яті (статичні) це накопичуючі регістри – пристрої з паралельним записом та зчитуванням інформації. Їх основне призначення – збереження двійкової інформації невеликого обсягу (не більше 2 байт), яка подана в паралельному коді. Регістри пам'яті можуть бути синхронізовані рівнем (дозволом C = 1 або  $\overline{C} = 0$ ) або фронтом (чи зрізом) синхросигналу залежно від типу застосованих тригерів.

Нехай на вхід регістра надходить парафазний код числа. При цьому для кожного розряду числа передбачається два входи, на один з яких надходить прямий код, на другий – інверсний. Приймання такого числа може відбуватися в регістр, побудований з використанням синхронних *RS*-тригерів, як показано на рис. 8.30*a*.



#### Рис. 8.30. Наведені:

 а – схема регістра пам'яті побудованого з використанням синхронних RS -тригерів; б – умовні позначення регістра пам'яті, побудованого з використанням синхронних RS -тригерів

Якщо цифра *i*-го розряду  $x_i = 1$ , то на вхід *S* відповідного тригера надходить l і за подачі рівня *лог*. l на вхід *C* тригер установлюється в стан l.

Якщо  $x_i = 0$  ( $\bar{x}_i = 1$ ), то 1 надходить на вхід *R* і цей тригер встановлюється в стан 0. Таким чином, тригери встановлюються в стани, які визначаються цифрами розрядів числа, що надходять на їх входи.

Якщо на вхід регістра надходить однофазний код числа (без подачі інверсних значень цифр розрядів), регістр може бути побудований з використанням синхронних *D*-тригерів (рис. 8.31a). У такому регістрі за рівня лог. 1 на вході *C* тригери встановлюються в стани, що визначаються цифрами розрядів, які діють на входах *D*. На рис. 8.306 і 8.316 наведено умовні позначення розглянутих типів регістрів.



Рис. 8.31. Наведені:

а – схема регістра пам'яті побудованого з використанням синхронних
 *D*-тригерів; б – умовні позначення регістра пам'яті, побудованого з
 використанням синхронних *D*-тригерів

## 8.4.2. Регістри зсуву

Регістри зсуву це регістри послідовної дії, призначені для виконання операції зсуву двійкової інформації, яка подається в послідовному коді розряд за розрядом. Зсув або переміщення всіх цифр числа може здійснюватись за допомогою регістрів зсуву в напрямі від старших до молодших розрядів (зсув праворуч) або від молодших до старших (зсув ліворуч).

На основі синхронних *D*- і *RS*-тригерів можна побудувати різні структури регістрів зсуву. На рис. 8.32*a* наведено регістр зсуву типу *SI/PO* (*SO*) на базі чотирьох синхронних *D*-тригерів, який описується логічною

функцією (8.4):  $D_0 = DS$  (*Data Serial* – послідовний вхід даних),  $D_r = Q_{r-1}$ , r = 1,2,K, N-1, N - число розрядів. Він має один інформаційний вхід <math>DS, на який інформація надходить у вигляді послідовного коду, і керуючий вхід C, на який подаються тактові (синхронізуючі) імпульси.

*D*-тригер 1 відповідає за молодший розряд, а *D*-тригер 4 – за старший розряд чотирирозрядного числа, яке необхідно записати в цей регістр зсуву. Тоді з надходженням тактових імпульсів одночасно на динамічні входи *C D*-тригерів, для яких активним сигналом є позитивний фронт тактових імпульсів, вихід кожного тригера набуватиме стану попереднього.

Таким чином, одиниця, що надійшла на інформаційний вхід *DS* регістра, зсунеться (на рис. 8.326 праворуч) з молодшого розряду до старшого синхронно з періодом надходження тактових імпульсів. Значення вхідного сигналу *DS*( $t_{a}$ ) у дискретний момент часу  $t_{a}$  з'явиться на виході  $Q_{3}$  через чотири такти, тобто  $Q_{3}(t_{a} + 4) = DS(t_{a})$ . Такий регістр належить до регістрів зсуву ліворуч.



Рис. 8.32. Наведено:

Слід зазначити, що правильність запису інформації в регістр зсуву (праворуч чи ліворуч) залежить і від того, як на його вхід надходять біти послідовного двійкового коду (починаючи з молодшого чи старшого

*а*- регістр зсуву типу *SI/PO* (*SO*) на базі чотирьох синхронних *D*-тригерів; *б* – часові діаграми регістра зсуву типу *SI/PO* (*SO*)

розряду). У розглянутому регістрі зсуву ліворуч послідовний код надходить на вхід *DS*, починаючи зі старшого біта. Для запису чотирирозрядного числа (так само, як і для зчитування) в цей регістр потрібно чотири такти синхроімпульсів.

Зчитування даних з регістра, що після припинення подачі тактових імпульсів зберігатимуться на його виходах  $Q_0$ ,  $Q_1$ ,  $Q_2$ ,  $Q_3$ , можна виконувати як у послідовному коді з виходу останнього тригера 4, так і в паралельному коді зразу з усіх розрядів.

Для здійснення зсуву праворуч треба в регістрі зсуву змінити зв'язки між тригерами, підмикаючи вихід тригера до входу *D*-тригера сусіднього ліворуч (більш молодшого) розряду.

На рис. 8.33 наведено схему реверсивного регістра зсуву, здатного зсувати записану інформацію і праворуч, і ліворуч, тобто завантажене у регістрі число можна зсувати вдовж лінійки тригерів як праворуч, так і ліворуч. Напрям зсуву визначається рівнем керуючого сигналу (1 або 0). Регістри зсуву часто виконують на синхронних *RS*-тригерах, що виконують логічну функцію (8.1). На рис. 8.34 наведено схему чотирирозрядного регістра зсуву з послідовним виходом  $SO = Q_3$ . Такий регістр зсуву може бути використаний для цифрової затримки інформації *DS* на чотири такти.



Рис. 8.33. Схема реверсивного регістра зсуву



Рис 8.34. Схема чотирирозрядного регістра зсуву з послідовним виходом $SO=\mathcal{Q}_3$ 

Будь-який *m*-розрядний регістр зсуву, побудований на тригерах, має вхід послідовного вводу інформації *DS* та вихід послідовного виведення інформації  $SO = Q_{m-1}$  з останнього тригера, проте виходи паралельного виводу інформації можуть бути і відсутні.

На рис. 8.35*a* наведено 4-розрядний регістр зсуву типу *SI/PO* з послідовним  $SO = Q_3$  та паралельними прямим  $Q_3 Q_2 Q_1 Q_0$  і інверсними  $\overline{Q_3}$  $\overline{Q_2} \overline{Q_1} \overline{Q_0}$  виходами, виконаний на *DRS*-тригерах 1533TM2 (є і інверсний послідовний вихід  $\overline{SO} = \overline{Q_3}$ ). Асинхронні потенціальні входи  $\overline{R}$  і  $\overline{S}$  використовуються для встановлення тригерів регістра в один з вихідних станів 0000 за  $\overline{R} = 0$  або 1111 за  $\overline{S} = 0$  (повинна виконуватися умова  $R \cdot S = 0$ ).



### Рис.8.35. Наведено схеми:

a - 4-розрядного регістру зсуву типу *SI/PO* з послідовним *SO* =  $Q_3$  та паралельними прямим  $Q_3 Q_2 Q_1 Q_0$  і інверсними  $\overline{Q_3} \overline{Q_2} \overline{Q_1} \overline{Q_0}$  виходами, виконаного на *DRS* -тригерах 1533TM2;  $\delta - 8$ -розрядного регістру зсуву типу *SI/SO*, виконаного на чотирьох IC 555ИР35

На рис. 8.35б наведений 8-розрядний регістр зсуву типу SI/SO, виконаний на чотирьох IC 555ИР35. Восьмирозрядні дані  $DS^7 DS^6 \dots DS^0$ , які вводяться послідовно, з'являються на 8 послідовних виходах  $SO^7 SO^6 \dots SO^0$ через чотири такти. Асинхронний потенціальний вхід  $\overline{R}$  використовується для скиду регістра в нульовий стан.

На рис. 8.36 наведені деякі IC регістрів зсуву: типу *SI/PO* – 1533ИР31 – 24-розрядний; 555ИР8 – 8-розрядний; 1554ИР46, 564ИР2, 74*HC*4015 – два 4-розрядних; типу *SI/SO* – 1554ИР47, 564ИР1, 176ИР10, 74*HC*4006 – два

4- та два 5-розрядних зі спільним тактовим сигналом; *MC*14562*B* – 128розрядний з доступом до вихідного сигналу кожного 16-го тригера.



Рис. 8.36. Інтегральні схеми регістрів зсуву

Каскадування регістрів зсуву для збільшення їх розрядності здійснюється з'єднанням послідовного виходу *SO* одного регістра з послідовним входом *DS* другого регістра. На рис. 8.37 наведено побудований у такий спосіб 8-розрядний регістр зсуву на основі двох 4-розрядних регістрів зсуву ( $SO = Q_3$ ).



Рис. 8.37. Схема 8-розрядного регістра зсуву на основі двох 4-розрядних регістрів зсуву ( $SO = Q_3$ )

Промисловістю випускаються цифрові пристрої, які об'єднують регістри зсуву типу *SI/PO* з вихідними регістрами пам'яті (рис. 8.38): 74LS594 — 8-розрядний пристрій з синхронним регістром пам'яті, що встановлюється асинхронним потенціальним сигналом скиду  $\overline{RR}$  у нульовий стан; 74LS599 — 8-розрядний пристрій, який відрізняється від IC 74LS594 тільки відкритими колекторними виходами регістра пам'яті; 74LS595 — 8-розрядний пристрій, який відрізняється від IC 74LS594 тільки Z-станом виходів регістра пам'яті та зміною сигналу скиду  $\overline{RR}$  на сигнал  $\overline{OE}$  керування Z-станом виходів.



Рис. 8.38. Схеми цифрових пристроїв, які об'єднують регістри зсуву типу SI/PO з вихідними регістрами пам'яті

*m*-розрядні регістри зсуву з паралельним записом (завантаженням) даних D<sub>m-1</sub>, ..., D<sub>0</sub> завжди мають послідовний вхід SI вводу даних DS та послідовний вихід SO. Для мультиплексування функцій (зсув і завантаження), виконуваних регістрами, треба використовувати додаткові сигнали керування. Один сигнал керування L (Load – завантаження) дозволяє вмикати два режими роботи регістра: *L* = 0 – послідовні введення і зсув даних, L=1 – синхронне паралельне завантаження даних. За асинхронного паралельного завантаження даних регістри зсуву будуються на DDL-тригерах, що описуються логічною функцією  $O^{t+1} = AD\Psi + (D\Psi^{0} + O^{t}\Psi^{-})\Psi$ , ge AD - Asynhronous Data - acuntyponniдані.

На рис. 8.39 наведено деякі IC регістрів зсуву: типу *PI/PO* 155ИРІ — 4-розрядний регістр зсуву зі синхронним паралельним завантаженням даних і двома тактовими входами *CL* (*Clock Load* – тактовий сигнал для завантаження даних) та *CS* (*Clock Shift* – тактовий сигнал для зсуву даних), що пов'язані функцією  $C = CS \cdot \overline{L} + CL \cdot L$  (можна використовувати один тактовий сигнал CS = CL = H); 531ИР12 – 4-розрядний регістр зсуву зі синхронним паралельним завантаженням даних, асинхронним потенціальним сигналом  $\overline{R}$  скиду регістру в нульовий стан і входами послідовного введення даних *JS* і  $\overline{KS}$  (при *JS* =  $\overline{KS}$  одержуємо вхід *DS*); типу *PI/SO* – 555ИР9 – 8-розрядний регістр зсуву з асинхронним паралельним завантаженням даних, побудований на *DDL*-тригерах.



Рис. 8.39. Інтегральні схеми регістрів зсуву

Каскадування регістрів зсуву типів *PI/SO* та *PI/PO* здійснюється таким самим чином, як і регістрів типу *SI/SO* та *SI/PO* (див рис. 8.30). Сигнал *OE*, який керує *Z*-станом виходів, не має чинити вплив на функції, виконувані схемою, одержаною за каскадування IC.

На рис. 8.40 наведено схему 8-розрядного регістру зсуву з паралельним синхронним записом даних, виконана на двох IC типу *PI/PO* 555ИР25. Ці IC окрім виходів  $DQ_r$ , керовані сигналом  $\overline{OE}$ , мають додатковий послідовний вихід  $SO = Q_3$ . Цей вихід дозволяє виконувати каскадування IC незалежно від значення сигналу  $\overline{OE}$ .



Рис. 8.40. Схема 8-розрядного регістру зсуву з паралельним синхронним записом даних, виконана на двох IC типу *PI/PO* 555/025

Деякі IC реверсивних регістрів зсуву типу PI/PO наведено на рис. 8.41: 531ИР11, 1561ИР15, *MC*14194*B*, *CD*40194*B*, 74*AC*11194*B* – 4-розрядні регістри зсуву з асинхронним потенціальним скидом сигналом  $\overline{R}$  у нульовий стан; *CD*40104*B*, 74*HC*40104 – 4-розрядні регістри зсуву зі синхронним скидом і *Z*-станом виходів.



Рис. 8.41. Інтегральні схеми реверсивних регістрів зсуву типу РІ/РО

# 8.5. Лічильники

Лічильник – послідовний пристрій, призначений для підрахування числа вхідних імпульсів і фіксації цього числа в його регістрі у вигляді двійкового коду.

Лічильники виконують такі мікрооперації над кодовими словами: встановлення в початковий стан (запис нульового коду); запис та видачу інформації в паралельній формі; збереження інформації; збільшення (інкремент) чи зменшення (декремент) на одиницю кодового числа, що зберігається.

Лічильники, як і регістри зсуву, будуються на основі m однотипних розрядних схем, кожна з яких складається з тригера та декотрої комбінаційної схеми, які певним чином з'єднані один з одним. Внутрішній стан лічильника визначається тільки кількістю лог. 1, які надійшли на його вхід (лог. 0 не змінює стану лічильника).

Основним параметром лічильника є його модуль лічби (коефіцієнт перерахунку) М<sub>п</sub>, що визначає максимальне число імпульсів, після надходження якого лічильник встановлюється в початковий стан. Після повернення початковий утворюється (імпульс) в стан сигнал переповнення. Це означає, що підрахунок одиниць здійснюється лічильником за модулем лічби М<sub>п</sub>, який характеризує місткість лічильника. Така характеристика лічильника залежить віл його розрядності та основи системи числення.

Залежно від модуля лічби  $M_{\pi}$  лічильники є двійкові (бінарні) (лічильники, модуль лічби яких дорівнює цілому ступеню числа 2-  $M_n = 2^m$ ) і з довільним модулем (лічильники за модулем M, в яких  $M_n \, N \Omega^m$ , причому число *m* округлюється до більшого цілого числа).

Швидкодія лічильника характеризується параметрами: *розрізняльна* здатність лічильника – це мінімальний період проходження вхідних сигналів (імпульсів), за якого забезпечується надійна робота лічильника (максимальна частота надходження лічильних імпульсів); час установлення коду  $t_3$  лічильника – часовий інтервал між моментом закінчення подачі вхідного сигналу (імпульсу) і моментом установлення коду в регістрі лічильника (переходу лічильника в новий стійкий стан).

За функціональним призначенням лічильники поділяють на *підсумовувальні* ( $U_p$  — *counter*), *віднімальні* (*Down-counter*) та *реверсивні* ( $U_p$ -*down-counter*). У підсумовувальному лічильнику за подачі на вхід імпульсу код числа, що зберігається в лічильнику, зростає на одиницю, а у віднімальному зменшується на одиницю. Отже, підсумовувальний лічильник виконує прямий, а віднімальний — обернений (зворотний) підрахунок кількості одиниць, що надійшли на його вхід. Реверсивний лічильник може працювати в режимі прямого та оберненого підрахунку.

Якщо для роботи лічильника потрібна наявність синхросигналу, то такий лічильник називається синхронним. Лічильники, які працюють без синхросигналів, називаються асинхронними.

За способом організації міжрозрядних зв'язків лічильники поділяють на лічильники з послідовним, паралельним (наскрізним) і послідовно-паралельним (груповим) переносом. Вони відрізняються способами подачі вхідних (тактових) імпульсів на входи розрядів. У послідовному лічильнику вхідні імпульси подаються тільки на вхід першого тригера, а в паралельному – одночасно (паралельно) на сихровходи тригерів у всіх розрядах. Послідовно-паралельний лічильник будують за принципом послідовного з'єднання (каскадування) кількох паралельних лічильників.

Лічильники є з попереднім установленням і без нього. Для установлення попереднього початкового стану лічильника використовуються спеціальні входи попереднього установлення. Установлення початкового стану відбувається тільки за спеціальною командою запису. Під час роботи лічильника в лічильному режимі входи попереднього установлення блокуються і на роботу лічильника не впливають. Лічильники з попереднім установленням називають також програмовними, тому що дозволяють змінювати модуль лічби М,, який можна розрахувати за формулою:

 $M_n = A_m 2^m + A_{m-1} 2^{m-1} + \dots + A_2 2^2 + A_1 2^1 + A_0 2^0,$ (8.5)  $\text{ge } A_k = 0 \text{ afo } 1.$ 

# 8.5.1. Асинхронні лічильники

Асинхронні лічильники – це послідовні лічильники, що мають один вхід С і *п* виходів (О) відповідно до числа послідовно з'єднаних тригерів. Найпростіші двійкові або лічильники за модулем 2<sup>m</sup> (M<sub>n</sub> = 2<sup>m</sup>) з послідовним переносом реалізуються на базі кількох тригерів, кожний з яких працює як лічильник за модулем 2. У більшості випадків для цих цілей використовують *D*-тригери (рис. 8.24) або *JK*-тригери (рис. 8.266) в лічильному режимі. В асинхронних лічильниках відсутня спільна для усіх розрядів синхронізація і перехід розрядів у нові стани відбувається послідовно розряд за розрядом, починаючи від вхідного, на який надходять лічильні імпульси. На рис. 8.42а наведено схему 4-розрядного лічильника на *D*-тригерах. Він складається зі з'єднаних послідовно чотирьох лічильних тригерів таким чином, що вихід  $\bar{Q}_{k}$  кожного тригера з'єднаний з входом C<sub>k+1</sub> наступного (лічильник за mod 16). За надходження лічильних імпульсів на вхід С<sub>1</sub> тригери лічильника будуть змінювати свої стани, що описуються послідовно зростаючими двійковими числами (рис. 8.42б). З таблиці станів виходів 4-розрядного асинхронного двійкового лічильника (табл. 8.4) бачимо, що ознакою зміни станів будь-якого з розрядів лічильника є перехід попереднього розряду (або вхідного сигналу) з стану «1» в «0».

Якщо для реєстрації двійкового числа в лічильнику використовуються *m* тригерів, то максимальне значення числа, до якого може вестися лічба,  $N = 2^m - 1$  (за m = 4 N = 15 див. табл. 8.4).

Перед початком роботи лічильника всі його тригери переводяться в нульовий стан (рис. 8.426) імпульсом скиду R, який надходить одночасно на всі входи R тригерів. Надходження першого імпульсу своїм зрізом переводить тригер 1 (тобто молодший розряд) лічильника в стан 1, і на виході лічильника фіксується код (число) 0001. Другий імпульс, що надходить на вхід  $C_1$  тригера 1, повертає його в стан 0, але при цьому виникає імпульс перенесення, утворений на першому ступені тригера 2, який змінить тепер стан тригера 2 на 1. Отже, на виході лічильника з'являється число 0010. Заповнення розрядів лічильника з кожним імпульсом буде продовжуватися доти, поки лічильник не відрахує максимальне число на його виході 1111.

Шістнадцятий імпульс на вході лічильникаа переводить своїм зрізом тригер 1 у стан 0, а імпульс переносу – тригери 2, 3 і 4 в стан 0, повертаючи таким чином лічильник у початковий (нульовий) стан (0000).



## Рис.8.42 Наведено:

а – схема 4-розрядного лічильника на *D*-тригерах; б – часова діаграма лічильника; в – логічна схема, яка забезпечуе подачу сигналів з інверсного виходу *Q* за підсумовування або з прямого виходу *Q* – за віднімання від попереднього тригера на лічильний вхід наступного тригера

Таблиця 8.4

|                              |       |       |         |       | •                            |       |       |         |       |
|------------------------------|-------|-------|---------|-------|------------------------------|-------|-------|---------|-------|
| Кількість                    |       | Стани | тригері | В     | Кількість                    |       | Стани | григері | В     |
| імпульсів, що<br>надійшли, N | $Q_3$ | $Q_2$ | $Q_1$   | $Q_0$ | імпульсів, що<br>надійшли, N | $Q_3$ | $Q_2$ | $Q_{l}$ | $Q_0$ |
| 0                            | 0     | 0     | 0       | 0     | 8                            | 1     | 0     | 0       | 0     |
| 1                            | 0     | 0     | 0       | 1     | 9                            | 1     | 0     | 0       | 1     |
| 2                            | 0     | 0     | 1       | 0     | 10                           | 1     | 0     | 1       | 0     |
| 3                            | 0     | 0     | 1       | 1     | 11                           | 1     | 0     | 1       | 1     |
| 4                            | 0     | 1     | 0       | 0     | 12                           | 1     | 1     | 0       | 0     |
| 5                            | 0     | 1     | 0       | 1     | 13                           | 1     | 1     | 0       | 1     |
| 6                            | 0     | 1     | 1       | 0     | 14                           | 1     | 1     | 1       | 0     |
| 7                            | 0     | 1     | 1       | 1     | 15                           | 1     | 1     | 1       | 1     |

Стан виходів чотирирозрядного асинхронного двійкового лічильника

Розглянутий підсумовувальний двійковий лічильник можна перетворити у віднімальний за модулем 16 (*mod*16), якщо замість прямих виходів  $Q_0$ ,  $Q_1$ ,  $Q_2$ ,  $Q_3$  у тригерів використати їх інверсні виходи  $\overline{Q}_0$ ,  $\overline{Q}_1$ ,  $\overline{Q}_2$ ,  $\overline{Q}_3$ , які при цьому будуть утворювати його регістр вихідного коду. У цьому неважко переконатись, бо за такої комутації виведень тригерів перенесення від розряду до розряду буде утворюватися під час переведення відповідного тригера в стан 1, а не в стан 0, як це мало місце у підсумовувальному лічильнику. У віднімальному лічильнику кожний прихід імпульсів на його вхід не збільшує, а зменшує вміст лічильника на одиницю. Тому, коли потрібно підрахувати число імпульсів (віддаваних), цей віднімальний лічильник попередньо треба встановити в стан 1111.

Таким чином, з кожним надходженням вхідних імпульсів у регістрі віднімального лічильника фіксуватиметься обернений код.

Для побудови асинхронного реверсивного лічильника, який може працювати як в режимі підсумовування, так і в режимі віднімання, можна за допомогою логічної схеми забезпечити подачу сигналів з інверсного виходу  $\overline{Q}$  під час підсумовування або з прямого виходу Q – під час віднімання від попереднього тригера на лічильний вхід наступного, як показано на рис. 8.42*в*. Ця схема вмикається між виходом одного розряду і входом наступного, і, залежно від керуючих сигналів — підсумовування (U) або віднімання  $(\overline{D})$ , на вхід наступного розряду надходить сигнал перенесення або сигнал позики Z.

Асинхронний лічильник з послідовним перенесенням може бути побудований на JK-тригерах, які працюють у лічильному режимі (рис. 8.43*a*). Входи J і K у кожному тригері об'єднані і на ці входи подається рівень лог. 1, а синхронізуючий вхід C кожного тригера є лічильним входом тригера. Сигнал з прямого виходу тригера кожного розряду надходить на лічильний вхід C тригера наступного, більш старшого розряду, а на лічильний вхід тригера 1 першого розряду подаються вхідні імпульси.

Якщо на лічильному вході *С* тригера діє імпульс, то його позитивним фронтом перемикається ведуча частина тригера, негативним (зрізом) — ведена. Тобто, за кожної зміни сигналу на лічильному вході з рівня лог. 1 на рівень лог. 0 змінюється на протилежний стан виходу тригера. Таким чином, за негативного фронту сигналу на виході тригера відбувається перемикання наступного за ним тригера більш старшого розряду. На рис. 8.43*6* наведено часову діаграму роботи лічильника.

З кожним вхідним імпульсом число в лічильнику збільшується на одиницю. Таке зростання числа відбувається доти, поки після (2<sup>m</sup> - 1)-го вхідного імпульсу (m — число розрядів у лічильнику) в лічильнику встановлюється двійкове число 11..1. Далі з надходженням 2<sup>m</sup>-го імпульсу в лічильнику встановлюється початковий стан 00..0, після чого

лічба ведеться спочатку. Таким чином, за безперервного надходження імпульсів лічильник циклічно з періодом 2<sup>*m*</sup> вхідних імпульсів установлюється в початковий стан.



Рис. 8.43. Наведено: *а* – асинхронний лічильник з послідовним перенесенням побудований

на *JК* -тригерах; б – часова діаграма роботи лічильника

Загальним недоліком асинхронних лічильників з послідовним перенесенням є значний час реєстрації підрахованого числа вхідних сигналів (імпульсів), тобто мала швидкодія. Цей недолік зумовлений втратою часу на послідовне формування імпульсу перенесення в кожному розряді лічильника. У найбільш несприятливому випадку перенесення, що виникло у молодшому розряді, викличе чергове перенесення в усіх інших розрядах лічильника і час реєстрації при цьому дорівнюватиме  $t_{3max} = mt_3$ , де  $t_3$ — час затримки перенесення (час установлювання вихідного коду) в одному розряді лічильника.

Як бачимо з часових діаграм рис. 8.426 і 8.43,6 тригери в асинхронному лічильнику з послідовним перенесенням працюють з різною частотою перемикання. Максимальну частоту має перший тригер, а частоти перемикання кожного наступного тригера вдвічі менші. Тому як перший тригер треба використовувати найбільш швидкодіючий тригер, а швидкодія інших тригерів може бути нижчою. Таким чином максимальна частота проходження лічильних імпульсів визначається незалежно від структури лічильника граничною частотою перемикання першого тригера:  $f_{amax} = 1/(mt_a)$ .

Через те, що асинхронні двійкові лічильники реалізують коефіцієнт перерахунку (модуль лічби)  $M_{\pi} = 2^{m}$ , то їх можна використовувати як подільники частоти тактового сигналу

$$f_{\rm BHX} = f_{\pi}/M_{\pi}$$
 (8.6)

Розглянуті двійкові лічильники залежно від числа розрядів (тригерів) *m* здатні підраховувати та реєструвати на своєму регістрі лише 2, 4, 8, 16, ...,  $2^m$  імпульсів. На практиці часто потрібно мати лічильники з довільним модулем лічби  $M = M_n N \Omega^m$ , який має некратний цілий ступінь 2. Прикладом такого лічильника може бути двійково-десятковий лічильник, тобто лічильник за mod 10.

Розрядність лічильника за модулем M визначається з умови  $2^{m-1} < M < 2^m$ , причому m визначається мінімальним цілим числом. Таким чином, для зображення цифр кожного розряду десяткового числа (кожної декади) потрібно чотири тригера, бо  $2^3 < 10 < 2^4$ . Якщо число десяткових розрядів k, то число тригерів, необхідне для реєстрації чисел у лічильнику, дорівнює 4k, а максимальне значення чисел  $N = 10^k - 1$ . У табл. 8.5 показано послідовність станів тригерів у дворозрядному десятковому лічильнику.

Таблиця 8.5

| Кількість                 | Стани тригерів |       |       |       |       |       |       |       |
|---------------------------|----------------|-------|-------|-------|-------|-------|-------|-------|
| импульсів, що<br>надійшли | $Q_3$          | $Q_2$ | $Q_1$ | $Q_0$ | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ |
| 0                         | 0              | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1                         | 0              | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 2                         | 0              | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
|                           |                |       |       |       |       |       |       |       |
| 9                         | 0              | 0     | 0     | 0     | 1     | 0     | 0     | 1     |
| 10                        | 0              | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 11                        | 0              | 0     | 0     | 1     | 0     | 0     | 0     | 1     |
|                           |                |       |       |       |       |       |       |       |
| 99                        | 1              | 0     | 0     | 1     | 1     | 0     | 0     | 1     |

## Послідовність станів тригерів у дворозрядному десятковому дічильнику

Так як лічильник за mod 10 має бути чотирирозрядним, то за появи на його регістрі коду  $1010_2 = 10_{10}$  він має скидуватися в нуль. Такий двійковий лічильник має  $2^m - M = L$  зайвих (надлишкових) станів, які треба вилучити ( $L = 2^4 - 10 = 6$ ). Щоб позбутися цих непотрібних станів, застосовують зворотні зв'язки з виходу лічильника на входи тригерів тих розрядів, які в двійковому поданні числа L мають одиницю. Для десяткового лічильника  $L = 6_{10} = 0110_2$  і, отже, сигнал зворотного зв'язку слід подавати на відповідні входи тригерів другого і третього розрядів.

На рис. 8.44*a* наведено асинхронний лічильник за mod 10, одержаний за допомогою послідовного з'єднання лічильника за mod 2 і лічильника за mod 5, а на рис. 8.44 $\delta$  – часові діаграми, що пояснюють його роботу (затримка сигналу  $Q_0$  відносно сигналу  $H_0$  не показана). Числа *j*, що характеризують внутрішній стан лічильника, змінюються з кожним переходом на одиницю згідно з двійковою системою числення (рис. 8.44 $\delta$ ), тобто одержано двійково-десятковий лічильник з кодуванням внутрішніх станів у десятковій системі числення 8421.



Рис. 8.44. Наведено:

*а* – схема асинхронного лічильника за *mod* 10; *б* – часові діаграми лічильника

Промисловістю випускаються IC асинхронних лічильників (*CT*- *Counter*- лічильник), деякі з яких наведено на рис. 8.45: 555ИЕ5 – двійковий лічильник за *mod* 2 та *mod* 8 з асинхронним потенціальним установленням нульового стану сигналом  $R = R_1 \Psi_2 = 1$ ; за з'єднання лічильного входу  $H_2$  лічильника за *mod* 8 з виходом  $Q_0$  лічильника за *mod* 2

одержуємо лічильник за mod16; 74LS69 — двійкові лічильники за mod2, mod8 та mod16 з асинхронним потенціальним установленням нульового стану сигналом  $\overline{R} = 0$ ; 176ИЕ1 — двійковий лічильник за mod64 з асинхронним потенціальним установленням нульового стану сигналом R = 1; 1561ИЕ20, 74HC4040 — двійковий лічильник за mod4096 з асинхронним потенціальним установленням нульового стану сигналом R = 1 (знак «↑» означає ступінь числа 2, тобто мнемоніка CT↑12 означає лічильник за mod2<sup>12</sup>; 555ИЕ2 — двійково-десятковий лічильник лічильники за mod2<sup>12</sup>; 555ИЕ2 — сигналами  $R = R_1 \Psi_2 = 1$ , і  $S = S_1 \Psi_2 = 1$ ; 74LS68 — лічильник за mod2, mod5 і mod10 з асинхронним потенціальним установленням нульового стану сигналом  $\overline{R} = 0$ .



Рис. 8.45. Інтегральні схеми асинхронних лічильників

#### 8.5.2. Синхронні лічильники

Синхронні лічильники – це лічильники з паралельним перенесенням, в яких вхідні сигнали (імпульси) надходять на синхровходи С тригерів всіх розрядів одночасно (паралельно). При цьому розряди, що перемикаються, переходять у нові стани одночасно. Перемикання їх у потрібній послідовності забезпечується логічними колами, які під час надходження вхідного імпульсу одні тригери затримують від перемикання, а іншим дозволяють перемкнутися. Тригери такого лічильника, крім лічильного, повинні мати інформаційні входи, на які надходять дозволи чи заборони з логічних кіл.

Синхронні лічильники, як правило, будують на базі двоступеневих *RS*-, *JK* - або *D*-тригерів.

Як бачимо з табл. 8.4 та рис. 8.426 у підсумовувальному лічильнику наступний розряд має перемикатися вхідним імпульсом в 1, коли всі попередні розряди вже перебувають у такому стані. Така умова виконується, якщо на інформаційний вхід кожного тригера подати кон'юнкцію сигналів з прямих виходів попередніх тригерів. Дійсно, з кон'юнктора на інформаційний вхід тригера надійде дозволяюча перемикання 1, якщо всі попередні тригери знаходяться в 1, і за сигналом на лічильному вході він змінить стан.

На рис. 8.46 наведено функціональну схему чотирирозрядного синхронного лічильника з паралельним перенесенням (за *mod*16), побудованим на *JK*-тригерах. На синхровходи *C* всіх тригерів лічильні імпульси надходять одночасно з входу *T*. Інформаційні входи *J* та *K* кожного тригера об'єднані. Тригер T1 змінює стан з кожним лічильним імпульсом, тому що на його входи *J* і *K* постійно подається 1. Інші тригери змінюють стан лічильними імпульсами за таких умов: T2 – за  $Q_0 = 1$ ; T3 – за  $Q_0 = 1$ ,  $Q_1 = 1$ ; T4 – за  $Q_0 = 1$ ,  $Q_1 = 1$ .



Рис. 8.46. Функціональна схема чотирирозрядного синхронного лічильника з паралельним перенесенням (за mod 16), побудованим на *JK* -тригерах

Недоліком розглянутого лічильника є необхідність мати кон'юнктори з великою кількістю входів, число яких має зростати зі збільшенням числа розрядів. Якщо в *JK*-тригерах є по декілька входів *J* та *K* (див. рис. 8.26*a*), то можна побудувати подібний лічильник без зовнішніх кон'юнкторів. Швидкодія роботи синхронних лічильників значно вища, ніж асинхронних. Час реєстрації синхронних лічильників дорівнює часу перемикання одного тригера  $t_{3max} = t_3$ . Готовність до зчитування результату з регістра синхронного лічильника, таким чином, визначається паузою між вхідними імпульсами. Тому розрізняльна здатність підвищується тільки у випадку, коли час спрацювання ЛЕ  $t_{3,\text{ЛЕ}}$  менший за час перемикання тригера  $t_3$ .

У лічильниках з паралельним перенесенням напрямок лічби не залежить від того, який (прямий або інверсний) динамічний вхід мають тригери, що складають його розрядні схеми. Напрямок лічби визначається виключно тим, який (прямий або інверсний) вихід тригера використовується для формування сигналу перенесення. Якщо для формування сигналу перенесення будуть використані інверсні виходи тригерів розрядних схем, лічильник буде віднімальним.

Реверсивний синхронний лічильник має працювати як на підсумовування, так і на віднімання (рис. 8.47). У схемі передбачено два кола передачі перенесень, одне з яких відповідає схемі підсумовувального лічильника, інше – схемі віднімального лічильника. Керуючі сигнали  $I_1$  та  $I_2$  вводять у роботу одне або інше коло. За  $I_1 = 1$ ,  $I_2 = 0$  закритий ЛЕ2 і, отже, відімкнено коло передачі перенесення режиму віднімання. Лічильник працює в режимі підсумовування. За  $I_1 = 0$ ,  $I_2 = 1$  ЛЕ1 закритий і, отже, відімкнено коло передачі переносів режиму підсумовування. Лічильник працює в режимі віднімання.



Рис. 8.47. Схема реверсивного синхронного лічильника

На рис. 8.48 наведено схему синхронного двійково-десяткового лічильника (одна декада), кодування внутрішніх стану якого здійснюється згідно з двійково-десятковим кодом 8421, а на рис. 8.49 — часові діаграми його роботи. Тривалість активного рівня сигналу  $P_4 = 1$  дорівнює періоду тактового сигналу  $T_H$ . Одна декада — двійковий лічильник з періодом
циклу N = 10. Як бачимо зі схеми, вхідними імпульсами наступної декади є імпульси, що виникають на виході тригера старшого розряду цієї декади ( $P_4 = 1$ ). У момент негативного фронту десятого імпульсу, що надходить на вхід цієї декади, тригери цієї декади переходять у стан 0, на виході четвертого розряду виникає зміна рівня від лог. 1 до лог. 0. Це викликає перехід наступної декади в стан, що відповідає двійковому числу, на одиницю більшому.



Рис. 8.48. Схема синхронного двійково-десяткового лічильника





Синхронні лічильники, що випускаються в інтегральному виконанні, як правило, мають додаткові керуючі входи, які призначені для каскадування  $P_0$  ( $P_0 = 1$  — дозвіл лічби та переносу) або  $P_0, E, U$  ( $P_0$  – дозвіл лічби, E – дозвіл лічби та перенесення; лічба дозволена за значення  $P_0E = 1; U$  – напрям лічби: U = 1 – підсумовування, U = 0 – віднімання).

Промисловістю випускаються IC синхронних лічильників, деякі з яких наведені на рис. 8.50: 555ИЕ10, 1561ИЕ21, *CD*40161, 74*AC*11161 – лічильник за *mod*16 з перенесенням  $P_m = E \Psi_{r=0}^{m-1} Q_r$ , де m = 4 – число тригерів

у лічильнику, зі синхронним завантаженням даних  $d_{\rm M} = D_3 D_2 D_1 D_0$  ( $\overline{L} = 1$  лічба,  $\overline{L} = 0$  — завантаження) і асинхронним потенціальним скидом у нульовий стан значенням сигналу  $\overline{R} = 0$ ;

1554ИЕ23, 561ИЕ10, 74HC4520 — два лічильника за mod16 з асинхронним потенціальним скидом у нульовий стан значенням сигналу R = 1;

555ИЕ9, *MC*14160*B*, *CD*40160*B*, 74*AC*11160 – лічильник за mod10, аналогічний двійковому лічильнику 74*AC*11161;

*MC*14518*B*, 74*HC*4518 – два незалежних лічильника за *mod*10, аналогічні двійковим лічильникам 74*HC*4520;

555ИЕ17, 74*LS*669 – реверсивний лічильник за *mod* 16 з перенесенням  $P_m = E \mathbf{\Psi} \mathbf{X} \overset{m+1}{\mathbf{Q}}_r + E \mathbf{\overline{\Psi}} \overset{m-1}{\mathbf{X}} \overset{-}{\mathbf{Q}}_r$  зі синхронним завантаженням даних  $d_{\rm M} = D_3 D_2 D_1 D_0$ 

561ИЕ11, 74*HC*4516 – реверсивний лічильник за *mod* 16 з перенесенням  $P_m = P_0 U \Psi_{r=0}^{m-1} Q_r + P_0 \overline{U} \Psi_{r=0}^{m-1} \overline{Q}_r$ , з асинхронним завантаженням даних  $d_M = D_3 D_2 D_1 D_0$  (L = 0 – лічба, L = 1 – завантаження) і асинхронним скидом значенням сигналу R = 1 (вхід R має вищий пріоритет).

Складність практичної реалізації синхронних лічильників складається в тому, що за збільшення числа розрядів пропорційно збільшується число входів ЛЕ I, які використовуються в колах формування сигналу перенесення. Тому за збільшення числа розрядів використовують структури лічильників з груповим (послідовнопаралельним або паралельно-послідовним) перенесенням.

Ідея побудови лічильників з груповим перенесенням складається в розбитті розрядних схем лічильника на групи, в середині яких здійснюють або послідовне, або паралельне перенесення. Формування сигналу перенесення між групами виконується ЛЕ І тільки в тому випадку, коли тригери всіх розрядних схем, які входять до цієї групи, установлені в одиничний стан, тобто за паралельним принципом (рис. 8.51).



Рис. 8.50. Інтегральні схеми синхронних лічильників



Рис. 8.51. Схема лічильника з груповим перенесенням

Час установлення вихідного коду в такій структурі

$$t_{3\max} = t_{3\Gamma p},$$

де  $t_{\rm 3rp}$  – час установлення вихідного коду в межах однієї групи. За використання в межах однієї групи послідовного перенесення  $t_{\rm 3rp} = t_{\rm 3}m_j$ , де  $m_i$  – число тригерів у *j*-групі.

Вочевидь, що спрощення лічильника з послідовно-паралельним перенесенням досягається за рахунок деякого зниження його швидкодії.

За організації в середині групи паралельного перенесення швидкодія лічильника збільшується. Це відбувається за рахунок зменшення часу  $t_{arp}$ , який у такому випадку дорівнює  $t_{arp}=t_{a}$ .

Максимальний час підготовки лічильника з груповим перенесенням до наступного перемикання

$$t_{\rm nigmax} = t_{\rm 3c}(l - 1)$$
,

де <sub>*t*<sub>3c</sub></sub> – час спрацювання ЛЕ; *l* – число груп у лічильнику.

Максимально можлива частота перемикання лічильника з груповим перенесенням визначається виразом

$$f_{\max} = 1/(t_{3rp} + t_{\pi i \exists \max}).$$

Слід відзначити, що число розрядних схем у кожній групі може бути довільним. В окремому випадку кожна група може вміщувати тільки одну розрядну схему, і схема з груповим перенесенням вироджується в так звану схему лічильника з наскрізним перенесенням (рис. 8.52). У цій схемі перемикання всіх тригерів відбувається одночасно, проте для підготовки до наступного перемикання має пройти час, потрібний для послідовного формування на виходах всіх ЛЕ І нових значень сигналу перенесення. Цей час, як і час установлення вихідного коду в лічильниках з послідовним перенесенням, залежить від конкретного коду, записаного в лічильник. Одержуваний у цьому випадку виграш за швидкодією визначається меншим часом розповсюдження сигналу в ЛЕ І порівняно з часом установлення вихідного коду в окремому тригері.



Рис. 8.52. Схема лічильника з наскрізним перенесенням

Кільцеві лічильники – це лічильники, в яких відбувається зсув одного символа 1 або одного символа 0, причому з виходу останнього тригера (старшого розряду регістра) інформація подається на вхід першого тригера. З цього випливає, що кодування внутрішніх станів (молодшого розряду регістра) лічильника відбувається прямим 00...001 або інверсним 11...110 унітарним кодом, а, отже, лічильник за mod m може бути реалізований на *m*-розрядному регістрі зсуву. Кільцевий лічильник може бути реалізований на *JK* -, *RS* - або *D*-тригерах. Логічна структура 5-розрядного кільцевого лічильника на *JK* -тригерах і його часова діаграма наведені на рис. 8.53. У даному регістрі по сигналу на вході установлення «Уст.» всі тригери, крім першого, установлюються в нульовий стан, а в перший записується сигнал лог. 1. Далі, за першим імпульсом синхронізації лог. 1 з першого тригера переписується в другий; в перший тригер з останнього записується сигнал лог. 0. За другим імпульсом синхронізації лог. 1 з другого тригера переписується в третій, поступаючись місцем сигналу лог. 0, який переписується в нього з другого тригера і т. далі. Таким чином, за тим, який з тригерів знаходиться в стані 1, тобто на виході якого з тригерів виникає рівень лог. 1, виявляється число імпульсів, які надходять на вхід, безпосередньо в десятковій системі числення.



Рис. 8.53. Наведено: *а* – схема 5-розрядного кільцевого лічильника на *JK* -тригерах; *б* – часова діаграма лічильника

Кільцевий лічильник забезпечує високу швидкість роботи. Це пов'язано з тим, що одиниця з одного тригера в інший передається безпосередньо (без використання в колі передачі логічних елементів) шляхом підмикання входів *J* і *K* кожного тригера відповідно до прямого та інверсного виходів попереднього тригера.

Після подачі N-1 імпульсів у стані 1 виявиться (N-1)-й тригер, а з надходженням N-го імпульсу одиниця з цього тригера перепишеться в тригер 0 і лічба імпульсів почнеться спочатку. Отже, період циклу кільцевого лічильника дорівнює числу використаних в ньому тригерів. Наприклад, для побудови декади десяткового лічильника потрібні 10 тригерів (замість чотирьох тригерів у двійковій системі). Таким чином, можливість побудови лічильника, який видає число безпосередньо в десятковій системі числення, досягається суттєвим збільшенням числа елементів, що використовуються в схемі лічильника.

Кільцевий лічильник може бути побудований на D-тригерах. На рис. 8.54a наведено схему кільцевого лічильника за *mod* 4, яка відповідає функції збудження

$$K_0 = D_0 = \overline{Q}_2 \overline{Q}_1 \overline{Q}_0, \qquad (8.7)$$

де  $K_0(Q_2Q_1Q_0)$  – мінтерми.

У цьому лічильнику лог.1 послідовно передається від тригера до тригера і за обнулення регістра зсуву з'являється на виході ЛЕ І, що забезпечує її перезапис у наступному такті в тригер  $Q_0$ . Стан лічильника повністю характеризується положенням одиниці на одному з виходів  $K_0 = D_0$ ,  $Q_2$ .  $Q_1$  або  $Q_0$ .

Як правило в схему кільцевого лічильника, виконаного на регістрі зсуву, що має мінімальне число тригерів, додається ще один тригер, який виробляє зсув вихідного сигналу останнього тригера регістра зсуву, як це показано на рис. 8.54*a* (тригер  $Q_3$ ). У такому випадку стан лічильника повністю характеризується положенням символа 1 на одному з виходів  $Q_3$ ,  $Q_2$ ,  $Q_1$  або  $Q_0$  (тут параметри всіх чотирьох вихідних сигналів ідентичні, водночас як сигнал  $D_0$ , що формується ЛЕ I, має більшу затримку відносно тактового сигналу, ніж сигнали, які формуються тригерами). Часові діаграми, що пояснюють роботу кільцевого лічильника за *mod* 4, наведено на рис. 8.54*6*.



a – схема кільцевого лічильника за *mod* 4;  $\delta$  – часова діаграма кільцевого лічильника за *mod* 4

Кільцевий лічильник за *mod* 4 можна задати і кодовим кільцем 1110.1110 (інверсним унітарним кодом), якому відповідає функція збудження  $D_0 = \overline{Q}_2 + \overline{Q}_1 + \overline{Q}_0 = \overline{Q_2 Q_1 Q_0}$ . Цій функції відповідає схема рис. 8.55*a* (ЛЕ І-НЕ реалізує макстерм  $M_3 = \overline{Q}_2 + \overline{Q}_1 + \overline{Q}_0 = D_0$ ).

У загальному випадку кільцевий лічильник за *mod m* зі зсувом одного символа 0, побудований на *m*-розрядному регістрі зсуву, описується функцією збудження

$$D_0 = \overline{\mathbf{X}}_{r=0}^{\overline{m-2}} \mathcal{Q}_r = \mathbf{B}_{r=0}^{\overline{m-2}} \overline{\mathcal{Q}}_r.$$
(8.8)

На рис. 8.55 наведено схему (б) кільцевого лічильника за mod8, побудована згідно з виразом (8.8) (m=8), і часові діаграми (в), що пояснюють її роботу. З часових діаграм бачимо, що кільцевий лічильник можна побудувати на основі лічильника з будь-яким кодуванням внутрішніх станів і дешифратора всіх його внутрішніх станів (дешифратор з прямими виходами реалізує прямий унітарний код, а дешифратор з інверсними виходами – інверсний унітарний код).

Щоб збільшити *M<sub>n</sub>* кільцевого лічильника, треба мати регістр з більшою розрядністю або застосувати каскадування кількох регістрів.

Модуль лічби М, кільцевого лічильника можна збільшити вдвічі (до M<sub>"</sub> = 2m), якщо між будь-якими двома тригерами застосувати перехресний зворотний зв'язок, з'єднавши інверсний вихід одного з тригерів із входом наступного тригера. Оскільки лічильник кільцевий, не має значення, між якими розрядами виконується перехресний зв'язок, проте на схемах для наочності з'єднують вихід останнього тригера з входом першого. Такі пристрої називають лічильниками Джонсона. На рис. 8.56 наведено схему десяткового лічильника Джонсона, який має модуль лічби  $M_{\pi} = 2^{m} + 2 = 10$  (у ньому додатково фіксуються стани 0000 і 1111). Таблиця істинності лічильника Джонсона (табл. 8.6) з M<sub>п</sub> = 10 ілюструє потактове поширення спочатку «хвилі» одиниць, а потім «хвилі» нулів, завдяки тому, що спочатку  $Q_4 = 1$ , а потім  $Q_4 = 0$ . Оскільки на всіх виходах лічильника сигнали мають однаковий період повторення, що дорівнює  $10T_H$ , де  $T_H$  – період повторення вхідних імпульсів, і до того ж зсунуті один щодо другого на T<sub>H</sub>, їх можна використати для генерування багатофазного сигналу. На розглянутому чотирирозрядному лічильнику Джонсона можна реалізувати генерування восьмифазного сигналу шляхом подачі тактових імпульсів потрібної частоти. У загальному випадку *m*-розрядний кільцевий лічильник дозволяє генерувати імпульсні сигнали, що містять 2*m* фаз.

## Таблиця 8.6

| Стан<br>лічильника | $Q_0$ | Ql | <i>Q</i> <sub>2</sub> | <i>Q</i> <sub>3</sub> | <i>Q</i> <sub>4</sub> | Спосіб дешифрування<br>стану                                                             |
|--------------------|-------|----|-----------------------|-----------------------|-----------------------|------------------------------------------------------------------------------------------|
| 0                  | 0     | 0  | 0                     | 0                     | 0                     | $\overline{Q}_0$ Ч $\overline{Q}_4$ або $\overline{Q}_0$ Ъ $\overline{Q}_4$              |
| 1                  | 1     | 0  | 0                     | 0                     | 0                     | $Q_0$ Ч $\overline{Q}_1$ або $\overline{\overline{Q}_0}$ Ъ $\overline{Q_1}$              |
| 2                  | 1     | 1  | 0                     | 0                     | 0                     | $Q_1$ <b>Ч</b> $\overline{Q}_2$ або $\overline{Q_1}$ <b>Ъ</b> $Q_2$                      |
| 3                  | 1     | 1  | 1                     | 0                     | 0                     | $Q_2$ Ч $\overline{Q}_3$ або $\overline{\overline{Q}_2}$ Ъ $Q_3$                         |
| 4                  | 1     | 1  | 1                     | 1                     | 0                     | $Q_3$ Ч $\overline{Q}_4$ або $\overline{Q}_3$ Ъ $Q_4$                                    |
| 5                  | 1     | 1  | 1                     | 1                     | 1                     | $Q_4$ <b>Ч</b> $Q_0$ або $\overline{\bar{Q}_4}$ <b>Ъ</b> $\overline{\bar{Q}_0}$          |
| 6                  | 0     | 1  | 1                     | 1                     | 1                     | $\overline{Q}_0$ <b>ч</b> $\overline{Q}_1$ або $\overline{Q_0$ <b>Ъ</b> $\overline{Q_1}$ |
| 7                  | 0     | 0  | 1                     | 1                     | 1                     | $\overline{Q}_1$ <b>Ч</b> $Q_2$ або $\overline{Q_1  {f b}  \overline{Q}_2}$              |
| 8                  | 0     | 0  | 0                     | 1                     | 1                     | $\overline{Q}_2$ <b>Ч</b> $Q_3$ або $\overline{Q_2$ Ъ $\overline{Q}_3}$                  |
| 9                  | 0     | 0  | 0                     | 0                     | 1                     | $\overline{Q}_3$ <b>Ч</b> $Q_4$ або $\overline{Q_3  {\bf b}  \overline{Q}_4}$            |

Стани декадного лічильника Джонсона





## Рис. 8.55. Наведено:

*a* – схема кільцевого лічильника за mod 4;
 *δ* – схема кільцевого лічильника за mod 8; *в* – часові діаграми

Лічильнику Лжонсона також властиві збої в роботі. які проявляються у вигляді обривів хвиль одиниць або нулів. Для збільшення надійності роботи лічильника можна застосувати таку коректуючу комбінаційну схему як дешифратор вихідного коду, що стежитиме за станом тригерів. Перевага лічильника Джонсона в тому, що стани 01 і 10 (табл. 8.6) двох сусідніх тригерів протягом одного циклу зустрічаються лише один раз незалежно від М<sub>п</sub>. Отже, роль коректуючих дешифраторів станів можуть відігравати двовходові ЛЕ 2І або 2АБО-НЕ (рис. 8.57). Лічильник у випадку збою до початку наступного циклу буде приведений у стан, що відповідає табл. 8.6. До переваг лічильника Джонсона ще можна віднести той факт, що під час лічби вхідних імпульсів тільки один із тригерів змінює свій стан і тому на виходах не виникають хибні імпульси напруги, зумовлені затримками сигналів у різних розрядах.



Рис. 8.56. Схема десяткового лічильника Джонсона





На рис. 8.58 наведено ІС, виконані на основі лічильників Джонсона:

561ИЕ8, 74*HC*4017 — лічильник за *mod*10, побудований на 5-розрядному регістрі зсуву, з повним дешифратором внутрішніх станів і асинхронним потенціальним скидом тригерів у нульовий стан значенням сигналу *R*-1;

561ИЕ9, 74*HC*4022 — лічильник за *mod* 8, побудований на 4-розрядному регістрі зсуву, з повним дешифратором внутрішніх станів і

асинхронним потенціальним скидом тригерів у нульовий стан значенням сигналу R = 1;

561ИЕ19 — лічильник з програмовним модулем лічби (*CTV* — *Variable counter*), побудований на 5-розрядному регістрі зсуву, має асинхронні потенціальні входи завантаження даних  $D_r$  значенням сигналу L=1 та скиду в нульовий стан значенням сигналу R=1 (вхід R має приорітет відносно входу L).



Рис. 8.58. Інтегральні схеми, виконані на основі лічильників Джонсона

Мікросхема 561ИЕ19 має п'ять виходів, комутація яких із входом *DS* дозволяє будувати різні варіанти схем програмованих подільників частоти з коефіцієнтом ділення  $K_{\mu} = 2...10$  (рис. 8.58). зокрема, на лічильнику 561ИЕ19 можна будувати подільник на парне число  $K_{\mu}$  без додаткових ЛЕ. Для ділення на 2, 4, 6, 8, 10 достатньо відповідні входи лічильника  $\overline{Q_0}, \overline{Q_1}, \overline{Q_2}, \overline{Q_3}, \overline{Q_4}$  з'єднати із входом *DS*, а для ділення на непарне число потрібно застосувати ЛЕ 2I або 2АБО-НЕ, з'єднавши його з двома виходами лічильника і входом *DS* таким чином, як це вказано у табл. 8.7. На рис. 8.59 зображено подільник частоти на лічильнику Джонсона, що має  $K_{\mu} = 10$ .



Рис. 8.59. Схема подільника частоти на лічильнику Джонсона, що має  $K_n = 10$ 

| IC JUINEI)            |    |                       |    |  |  |  |  |  |
|-----------------------|----|-----------------------|----|--|--|--|--|--|
| DS                    | Кд | DS                    | Кд |  |  |  |  |  |
| $\bar{Q}_0$           | 2  | $\bar{Q}_3 \bar{Q}_2$ | 7  |  |  |  |  |  |
| $\bar{Q}_1 \bar{Q}_0$ | 3  | $\bar{Q}_3$           | 8  |  |  |  |  |  |
| $\bar{Q}_1$           | 4  | $\bar{Q}_4 \bar{Q}_3$ | 9  |  |  |  |  |  |
| $\bar{Q}_2 \bar{Q}_1$ | 5  | $\bar{Q}_4$           | 10 |  |  |  |  |  |
| $\bar{Q}_2$           | 6  |                       |    |  |  |  |  |  |

## Модулі перерахунку ІС 561ИЕ19

Керування лічильником 561ИЕ19 можна робити і асинхронним потенціальним завантаженням даних  $D_4D_3D_2D_1D_0$  значенням сигналу L = 1 (за значення R = 0).

## 8.6. Напівпровідникові запам'ятовувальні пристрої. Призначення, класифікація та головні параметри

Запам'ятовувальні пристрої (ЗП) призначені для зберігання інформації, що зображена у вигляді цифрового коду, та обміну нею з іншими цифровими пристроями.

Для зберігання великого об'єму інформації застосовується зовнішня пам'ять, яка реалізується на основі пристроїв з рухомим носієм інформації (магнітні та оптичні диски, магнітні стрічки та ін.). У посібнику пристрої зовнішньої пам'яті не розглядаються. Зупинимося тільки на ЗП, побудованих з використанням напівпровідникової технології.

Основою будь-якого ЗП є запам'ятовувач, що являє собою елементарну запам'ятовувальну комірку пам'яті (ЗК), яка здатна зберігати, а під час звернення до неї записувати або зчитувати 1 біт інформації, тобто один розряд двійкового слова. Таким запам'ятовувачем, як правило, є тригер.

Інформація про вхідні дані та проміжні результати вирішуваної задачі зображується в запам'ятовувальному пристрої у вигляді скінченної послідовності цифр, які звуться *словами*. У такий спосіб зображують не тільки власну числову інформацію про задачу, але й літерну, тобто будьякі слова, поняття і т. інше. Для цього літери прийнятого алфавіту кодують відповідним сполученням цифр. Фіксоване для цього запам'ятовувача число цифр у слові називають *розрядністю*, а саме слово *машинним словом*, або *машинним кодом*.

Для зберігання невеликого масиву двійкових слів можуть використовуватися регістри і навіть дешифратори. Але вже за потреби запам'ятовувати десятки слів об'ємом у тисячі біт без спеціально для цього зконструйованих і організованих ЗП обійтись неможливо. Тому ЗП великих об'ємів будують об'єднанням окремих запам'ятовувачів.

Для суттєвого скорочення числа зовнішніх виведень таких ЗП матричний принцип застосовують побудови. Матриця пам'яті (нагромаджувач) складається з *п* рядків (число слів). У склад кожного рядка входять *т* запам'ятовувальних комірок (*т* – число стовпців, розрядів), які утворюють *т*-розрядне слово. Матриця ЗП має лише дві шини – запису і зчитування, на перетинах яких знаходяться запам'ятовувачі (шина – це інформаційний канал, який забезпечує обмін даними у вигляді двійкових чисел). Оскільки звертання (запис або зчитування) має здійснюватися тільки до одного запам'ятовувача, то шукану комірку знаходять за номером стовпчика і рядка, тобто за адресою. Для зображення адрес застосовують комбінації *m*-розрядного двійкового коду. Отже, число запам'ятовувачів (число слів) ЗП може СТАНОВИТИ  $n = 2^m (m = 4, 5, 6, ...)$ .

За способом зберігання інформації ЗП поділяють на статичні та динамічні. У перших запам'ятовувачем є тригер, який зберігає свій стан поки схема одержує живлення і нема нового запису даних. У других дані зберігаються у вигляді зарядів конденсаторів, які утворюються елементами МОН-структур. Саморозряджання конденсаторів веде до руйнування даних, тому вони мають періодично (кожні декілька мілісекунд) відновлювати (регенерувати) стан елементів пам'яті в процесі зберігання інформації. Регенерація даних у динамічних ЗП здійснюється за допомогою спеціальних контролерів. Розроблені також ЗП з динамічними запам'ятовувачами з внутрішньо вбудованою системою регенерації, в яких зовнішня поведінка відносно керуючих сигналів стає аналогічною повелінці статичних 3П. Такі ЗП називають квазістатичними

За організаційним принципом розробляють одно-  $(n \times 1)$  та багаторозрядні  $(n \times m)$  ЗП, де n, m – відповідно число адрес і розрядів слів, які може зберігати ЗП.

За способом доступу до даних ЗП класифікують на адресні, послідовні та асоціативні (рис. 8.60).

За адресного доступу код на адресному вході показує комірку, з якою ведеться обмін. Всі комірки адресної пам'яті в момент звернення рівнодоступні. Ці найбільш розроблені ЗП та інші види пам'яті часто будують на основі адресної з відповідними модифікаціями.

Адресні ЗП розподіляються на оперативні (ОЗП або ЗПДВ – ЗП з довільною вибіркою, *RAM – Random Access Memory*) та постійні (ПЗП, *ROM – Read Only Memory*).



#### Рис. 8.60. Класифікація запам'ятовувальних пристроїв за способом доступу до даних

Оперативні ЗП виконують операції звертання (запису і зчитування) довільної двійкової інформації майже за однаковий час. ОЗП призначені для тимчасового зберігання поточної інформації і швидкого звертання до запам'ятовувачів. Запам'ятовувачі ОЗП, як правило, енергозалежні, тому що не зберігають інформацію за відсутності напруги живлення. Статичні ОЗП називаються SRAM (Static RAM), а динамічні – DRAM (Dynamic RAM).

Статичні ОЗП поділяються на асинхронні і тактовані (синхронні). В асинхронних ОЗП сигнали керування можуть задаватися як імпульсами, так і рівнями. У тактованих ОЗП декотрі сигнали обов'язково мають бути імпульсними. Наприклад, сигнал дозволу роботи в кожному циклі звернення до пам'яті має переходити з пасивного стану в активний (має формуватися фронт цього сигналу в кожному циклі).

Динамічні ОЗП характеризуються найбільшою інформаційною ємністю та невеликою вартістю, тому саме вони використовуються як основна пам'ять ЕОМ.

Статичні ОЗП у 4–5 разів дорожчі за динамічні та приблизно у стільки ж разів мають меншу інформаційну ємність. Їх перевагою є висока швидкодія, а типова сфера застосування – схеми кеш-пам'яті. Постійна пам'ять типу ПЗПМ (ПЗП маскова, ROM (M)) програмується під час виготовлення методами інтегральної технології за допомогою однієї з масок, що використовується при цьому. Ця пам'ять являє собою матриці пасивних елементів пам'яті зі схемами керування, призначеними для відтворення незмінної інформації, яка заноситься в матрицю під час виготовлення (у режимі зберігання інформації енергія не споживається). Змінити вміст пам'яті користувач не може. У ПЗПМ передбачені лише два режими роботи – зберігання та зчитування.

На відміну від ПЗПМ програмовні ПЗП (ППЗП, *PROM* (від *Programmable*)) допускають одноразове електричне програмування користувачем; вони відрізняються від ПЗПМ тим, що дозволяють у процесі застосування мікросхеми одноразово змінити стан запам'ятовувальної матриці електричним шляхом за заданою програмою.

Репрограмовні ПЗП з ультрафіолетовим стиранням та електричним записом інформації (РПЗП-Уф, *EPROM* (*Electrically Programmable ROM*)) допускають багаторазовий електричний запис інформації, а стирання виконується за допомогою опромінювання кристала ультрафіолетовим промінням, для чого в корпусі мікросхеми є спеціальне вікно. Число циклів перепрограмування від 10 до 100.

Репрограмовні ПЗП з електричним стиранням (РПЗП-ЕС, *EEPROM*,  $E^2 PROM - Electrically Erasable Programmable ROM) допускають багатократне електричне перепрограмування. Вони допускають багатократний електричний запис інформації, проте число циклів запису та стирання обмежене (до <math>10^4$  циклів).

Програмування ППЗП та репрограмування РПЗП-Уф і РПЗП-ЕС здійснюється у звичайних лабораторних умовах за допомогою або спеціальних програматорів, або спеціальних режимів без спеціальних приладів (для РПЗП-ЕС).

Флеш-пам'ять (Flash-Memory, Flash – сполох, мить) за типом запам'ятовувачів і основним принципом роботи подібна пам'яті типу РПЗП-ЕС, проте низка архітектурних і структурних особливостей дозволяють виділити її в окремий клас. У схемах Флеш-пам'яті не передбачено стирання окремих слів; стирання інформації відбувається або для всієї пам'яті одночасно, або для достатньо великих блоків. Це дозволяє спростити схему ЗП, тобто сприяє досягненню високого рівня інтеграції та швидкодії за зниження вартості. Технологічно схеми Флешпам'яті виконуються з високими якістю і параметрами.

Одночасне стирання всієї інформації ЗІІ реалізується найбільш просто, проте має той недолік, що заміна навіть одного слова в ЗП потребує стирання та нового запису для всього ЗП загалом. Для багатьох застосувань це незручно. Тому поряд зі схемами з одночасним стиранням всього вмісту є схеми з блочною структурою, в яких увесь масив пам'яті поділяється на блоки, які стирають незалежно один від одного. Число циклів репрограмування для флеш-пам'яті хоча й велике, проте обмежене, тобто комірки для перезапису «зношуються». Аби збільшити довговічність пам'яті в її роботі використовуються спеціальні алгоритми, які сприяють «зрівнюванню» числа перезаписів за всіма блоками мікросхеми.

Двома основними напрямками ефективного використання флешпам'яті є зберігання даних, які не дуже часто змінюються (оновлюваних програм), та заміна пам'яті на магнітних дисках.

Флеш-пам'ять з адресним доступом, що орієнтована на зберігання інформації, яка не дуже часто змінюється, може мати одночасне стирання всієї інформації (архітектура *Bulk Erase*) або блочне стирання (архітектура *Boot Block Flash-Memory*).

Файлова флеш-пам'ять (ФФП) орієнтована на заміну магнітних дисків і в сотні разів скорочує споживану потужність і на стільки ж збільшує механічну міцність та надійність ЗП, зменшує її розміри та вагу, на декілька порядків збільшує швидкодію за зчитування даних, зберігаючи при цьому програмну сумісність із засобами керування пам'яттю. Разом з тим, за дисковою пам'яттю залишаються переваги щодо інформаційної ємності та вартості.

Використання ФФП для заміни дискової пам'яті в портативних комп'ютерах – один з найважливіших факторів, що сприяють розвитку цього напрямку. При цьому традиційне сполучення «жорсткий диск – динамічний ОЗП» може замінюватися сполученням «флеш-пам'ять – статичний ОЗП». Команди програми, що зберігаються у ФФП, читаються в цьому випадку безпосередньо процесором, результати також записуються прямо у ФФП, а операції з інтенсивними обчисленнями, які потребують швидкого доступу до пам'яті та запису даних з байтовою розрізнювальною здатністю, виконуються з використанням швидкодіючої статичної пам'яті. ФФП має симетричну блочну структуру.

У ЗП з послідовним доступом записувані дані утворюють декотру чергу. Зчитування відбувається з черги слово за словом, або в порядку запису, або в зворотному порядку. Моделлю такого ЗП є послідовний ланцюжок запам'ятовувачів, в якому дані передаються між сусідніми елементами.

Прямий порядок зчитування має місце в *буферах FIFO* з дисципліною «перший прийшов – перший вийшов» (*First In – First Out*), а також у файлових та циклічних ЗП.

Різниця між пам'яттю *FIFO* і файловим ЗП складається в тому, що у *FIFO* запис у порожній буфер відразу ж стає доступним для зчитування, тобто надходить у кінець ланцюжка (моделі ЗП). У файлових ЗП дані надходять на початок ланцюжка і з'являються на виході після деякого числа звернень, рівного числу елементів у ланцюжку. За незалежності операцій зчитування та запису фактичне розташування даних у ЗП на

момент зчитування не пов'язане з будь-якою зовнішньою ознакою. Тому, записувані дані об'єднують у блоки, які обрамляють спеціальними символами кінця та початку (файли). Приймання даних із файлового ЗП починається після виявлення приймачем символа початку блока.

У циклічних ЗП слова доступні одне за одним зі сталим періодом, що визначається ємністю пам'яті. До такого типу серед напівпровідникових ЗП відноситься відеопам'ять (*VRAM*).

Зчитування у зворотному порядку властиве стековим ЗП, для яких реалізується дисципліна «останній прийшов – перший вийшов» (Last In – First Out). Такі ЗП називають буферами LIFO.

В *асоціативних* (*безадресних*) ЗП пошук інформації здійснюється незалежно від координат запам'ятовувачів, тобто не за адресою або місцем у черзі, а за певними ознаками самої інформації, що міститься в запам'ятовувачі ЗП. У найбільш повній версії всі слова, що зберігаються в пам'яті, одночасно перевіряються на відповідність ознаці, наприклад, на збіг визначених полів слів (тегів – від англійського слова *tag*) з ознакою, яка задається вхідним словом (теговою адресою). На вихід видаються слова, що задовольняють ознаці. Дисципліна видачі слів, якщо тегу задовольняють декілька слів, а також дисципліна запису нових даних можуть бути різними. Головна сфера застосування асоціативної пам'яті в сучасних ЕОМ – кешування даних.

Кеш-пам'ять запам'ятовує копії інформації, що передається між пристроями (перш за все між процесором та RAM). Вона має невелику ємність порівняна з RAM та більш високу швидкодію (реалізується на тригерних елементах пам'яті). Під час зчитування даних спочатку виконується звернення до кеш-пам'яті. Якщо в кеші є копія даних адресної комірки RAM, то кеш виробляє сигнал *Hit* (влучання) і видає дані на спільну шину даних. У протилежному випадку сигнал *Hit* не виробляється і виконується зчитування з RAM з одночасним розміщенням зчитаних даних у кеш.

Ефективність кешування зумовлена тим, що більшість прикладних програм мають циклічний характер і багатократно використовують одні й ті самі дані. Тому після першого використання даних з відносно повільної *RAM* повторні звернення вимагають менше часу. До того ж за використання процесором кеш-пам'яті *RAM* звільняється і може виконуватися регенерація даних у динамічному ЗП або використання пам'яті іншими пристроями.

Об'єм кеш-пам'яті набагато менший за ємність RAM і будь-яка одиниця інформації, яка вміщується в кеш, має супроводжуватися додатковими даними (тегом), які визначають, копією вмісту якої комірки RAM є ця одиниця інформації.

За технологією виконання ЗП поділяють на біполярні, що використовують схемотехніку ТТЛШ, ЕЗЛ, 1<sup>2</sup>Л, на основі МОН-структур (*p*-MOH, *n*-MOH, KMOH) та на основі приладів із зарядовим зв'язком.

Слід зазначити, що незалежно від технології виконання ЗП рівні їх вхідних і вихідних сигналів зазвичай приводяться до рівнів стандартних серій елементів ТТЛ, ЕЗЛ або КМОН.

## Основні параметри ЗП

Інформаційна ємність M — максимально можливий об'єм збережуваної інформації, який задається кількістю або біт (чи байт), або слів з вказівкою їх розрядності. Отже, у першому випадку інформаційна ємність ЗП виражається (чи вимірюється) в бітах (або в байтах) як добуток числа запам'ятовувачів *n* на розрядність *m*: M = nm, а в другому випадку в розкритій формі —  $n \times m$  (*організація* ЗП). Наприклад, позначення ЗП у формі 256×4 і 1024×1 біт означає, що ЗП інформаційною ємністю 1024 біт (або 128 байт) здатний зберігати 128 слів по 8 розрядів, проте він має різну організацію. Збільшення обсягу пам'яті розширює функціональні можливості цифрових систем.

Динамічні характеристики ЗП у загальному випадку визначаються великим числом різних часових параметрів, основними з яких є час вибірки (час доступу до пам'яті) і час циклу запису.

Час вибірки  $t_A$  – інтервал часу між моментом подачі на вхід пам'яті заданого сигналу до появи інформації на виході ЗП за умови, що всі інші сигнали подані (індексом A - Access – позначаються часи доступу). Згідно з визначенням час вибірки можна визначати відносно будь-якого з необхідних для роботи пам'яті сигналів.

*Часом циклу* адреси в режимі запису (*t<sub>СY(A)</sub>*) називають мінімальний час збігу сигналів на керуючих входах пам'яті, потрібний для надійного запису в неї інформації.

Для деяких сучасних ЗП ці традиційні параметри мають бути доповнені новими. Причиною є більш складний характер доступу до даних, що зберігаються, коли звернення до першого слова деякої групи слів (пакета) потребує більшого часу, ніж звернення до наступних. Для таких режимів вводять параметр часу доступу за першого звернення (Latency) та memny передач для наступних слів пакета (Bandwidth). Темп передач у свою чергу оцінюється двома значеннями – граничним (в середині пакета) і осередненим (з урахуванням Latency). Із зменшенням пакета усереднений темп знижується, все більше відрізняючись від граничного.

Для надійної роботи ЗП треба дотримувати визначені часові співвідношення між різними керуючими сигналами.

На рис. 8.61 наведений один з можливих наборів сигналів ЗП, який вміщує такі сигнали:

A – адреса, розрядність якої *n* визначається числом комірок ЗП, тобто максимально можливим числом слів N, що зберігаються в ЗП ( $m = \log_2 N$ );

*CS* – (*Chip Select*) або *CE* (*Chip Enable*), який дозволяє або забороняє роботу даної мікросхеми;

*W*/*R* – (*Write*/*Read*) задає виконувану операцію (за нульового – запис, за одиничного значення – зчитування);

DI та DO (Data Input) і (Data Output) – шини (набори провідників) вхідних і вихідних даних, розрядність яких *m* визначається організацією ЗП (розрядністю його комірок). У деяких ЗП ці лінії об'єднані.



Рис. 8.61. Наборів сигналів запам'ятовувальних пристроїв

Вимоги до взаємного розташування двох сигналів (*A* та *B*) задаються часами попереднього установлення, утримання та зберігання.

*Час попереднього установлення* сигналу *А* відносно сигналу *В*  $t_{SU(A-B)}$  – інтервал між початками обох сигналів.

*Час утримання*  $t_{H(A-B)}$  – інтервал між початком сигналу *A* та закінченням сигналу *B*.

*Час зберігання*  $t_{V(A-B)}$  – інтервал між закінченням сигналу *A* та закінченням сигналу *B*.

Тривалість сигналів позначається як t<sub>w</sub> (Width – ширина).

Для ЗП характерна наступна послідовність сигналів. Перед усім подається адреса, щоб наступні операції не торкнулися будь-якої іншої комірки, крім обраної. Потім дозволяється робота мікросхеми сигналом *CS* (*CE*) і подається строб запису/зчитування *W*/*R* (взаємне розташування сигналів *CS* і *W*/*R* для різних ЗП може бути різним).

Якщо задана, наприклад, операція зчитування, то після подачі перелічених сигналів ЗП готує дані для зчитування, що потребує визначеного часу. Задній фронт сигналу W/R, розміщення якого у часі має забезпечувати установлення правильних даних на виході ЗП, зчитує дані. Приклад часової діаграми для розглянутого набору сигналів ЗП і операцій зчитування (*a*) та запису ( $\delta$ ) наведений на рис. 8.62.  $t_{DZ}$  – затримка переходу виходу з активного стану в стан відключено;  $t_{rec(WR)}$  — час відновлення, який відраховується як необхідна пауза між повтореннями активних інтервалів сигналу W/R.



Рис. 8.62. Приклад часової діаграми для набору сигналів ЗП і операцій зчитування (*a*) та запису (*б*)

Решта параметрів та характеристик інтегральних ЗП (споживана потужність, струми, завадостійкість, логічні рівні, температурний діапазон та ін.) визначаються так само, як і для інших типів мікросхем цифрової техніки. Виключення становить властивість енергонезалежності, тобто здатність ЗП зберігати дані в разі відмикання напруги живлення. Енергонезалежність може бути природною, тобто властивою самим запам'ятовувальним елементам, або штучною, яка досягається введенням резервних джерел живлення, що автоматично підмикаються до нагромаджувача ЗП за зняття основного живлення.

## 8.7. Оперативні запам'ятовувальні пристрої

Для побудови ОЗП використовується практично вся відома на сьогодні схемотехніка ТТЛ(Ш), ЕЗЛ, І<sup>2</sup>Л, (К)МОН тощо. ОЗП виконуються як статичні, так і динамічні.

#### 8.7.1. Статичні запам'ятовувальні пристрої

На рис. 8.63 наведено структурну схему статичного ОЗП.

Основою статичного ОЗП є нагромаджувач або матриця пам'яті, що складається з окремих запам'ятовувальних (бістабільних) комірок. Зазвичай як комірки використовуються різного роду тригери.



Рис. 8.63. Структурна схема статичного ОЗП

За використання такого нагромаджувача вирішуються дві задачі: вибір конкретної комірки нагромаджувача, в яку буде записана або з якої буде зчитана інформація; що треба зробити – записати або зчитати інформацію в комірці.

Перша задача вирішується за допомогою адресації усіх комірок нагромаджувача. Друга задача вирішується переводом комірки пам'яті в режим запису або зчитування за сигналом на вході схеми керування.

Відповідні шини в нагромаджувачі керуються від дешифраторів рядків (X) і стовпців (Y), на входи яких надходять адресні сигнали  $A_0...A_N$ . Під час запису та зчитування здійснюється звернення (вибірка) до однієї або декількох запам'ятовувальних комірок одночасно. Дешифратори рядків і стовпців виконують вибір потрібних комірок пам'яті за допомогою адресних сигналів  $X_0 \dots X_n$  $Y_0 \dots Y_m$ . Така матриця та запам'ятовувальних комірок (ЗК) може працювати в двох режимах: з адресацією (послівною) і одномірною 3 двомірною адресацією (двокоординатною). Структура з одномірною адресацією наведено на рис. 8.64а. Як бачимо зі схеми, адресні шини X<sub>0</sub>...X<sub>n</sub> електрично зв'язані з кожною ЗК одного слова, водночас розрядні шини  $Y_0...Y_m$  мають зв'язок із ЗК однойменного розряду всіх слів. За наявності на адресній шині  $X_i$ сигналу вибору *i*-го слова, відповідного високому рівню, стан кожної комірки в цьому слові може бути зчитаний за розрядними шинами  $Y_0...Y_m$ . Якщо треба записати інформацію за вибраною адресою  $X_i$ , то на розрядні шини  $Y_0...Y_m$  подаються відповідні електричні сигнали, які підводяться до всіх ЗК *i*-го рядка (слова).



#### Рис. 8.64. Наведено:

a – структура матриці запам'ятовувальних комірок з одномірною адресацією,  $\delta$  – структура матриці запам'ятовувальних комірок із двомірною адресацією

Під час роботи матриці ЗК з двомірною адресацією за допомогою

шин рядків і стовпців обирається будь-яка комірка матриці. У цьому випадку розрядна шина ШР, яка є спільною для всіх ЗК, використовується як для запису, так і для зчитування інформації в адресних ЗК (рис. 8.64*б*).

Елементарним запам'ятовувальним елементом 3К є RS-тригер, побудований на двох багатоемітерних біполярних транзисторах VT1 і VT2 (рис. 8.65). Цей елемент використовує технологію ТТЛ, має максимальну швидкодію і призначений для застосування в 3П з двомірною адресацією. Дві пари попарно об'єднаних емітерів транзисторів утворюють виводи вибірки елемента CS1 і CS2. Третя пара емітерів транзисторів створює прямий (лінія розряду лР1) та інверсний (лР2) виходи елемента, які через вхідні опори підсилювача зчитування (на рис 8.63 не показані) під'єднані до спільної шини.

У режимі зберігання на один або обидва виводи вибірки (*CS*1,*CS*2) ЗК подається напруга низького рівня. При цьому тригер знаходиться в одному із стійких станів. Припустимо, що транзистор *VT*1 насичений, а *VT*2 закритий. Увесь струм насиченого транзистора *VT*1 тече через один з виведень вибірки елемента на спільну шину. Тому в колі вихідного виведення лР2 струм відсутній і інформація із ЗК не потрапляє на вхід підсилювача зчитування ( $U_{R_{nxn}} = 0$ ).



# Рис. 8.65. Елементарний запам'ятовувальний елемент ЗК (*RS* -тригер, побудований на двох багатоемітерних біполярних транзисторах *VT*1 і *VT*2)

Для зчитування інформації на обидва входи вибірки елемента треба подати напругу високого рівня. При цьому єдиним шляхом протікання струму насиченого транзистора залишається вихідний вивід лр1. Цей струм створює на вхідному опорі підсилювача зчитування напругу  $U_{R_{\rm вхn}}$ , полярність якої відповідає записаній в елемент інформації. Слід відзначити, що під час зчитування з елемента інформації вона не втрачається. За подачі на один або обидва входи вибірки напруги низького рівня тригер продовжує залишатися в тому самому стані.

За потреби записати в елемент нову інформацію на нього також спочатку подаються сигнали вибірки. Після чого на зовнішніх шинах встановлюється полярність напруги, що відповідає новій інформації. Для випадку, що розглядається, на виведення лР1 подається напруга високого рівня, а на лР2 – низького рівня. Оскільки всі кола протікання емітерного струму транзистора VT1 виявляються розірваними, на його колекторі формується напруга високого рівня. Ця напруга насичує транзистор VT2, який, формуючи на своєму колекторі напругу низького рівня, підтверджує закритий стан транзистора VT1. У запам'ятовувальний елемент ЗК записується нова інформація. Після зняття з елемента сигналів вибірки нова інформація буде зберігатися в тригері до моменту наступного перезапису.

Таким чином, запис нової інформації в ЗК, що розглядається, виконується високим рівнем вхідної напруги.

Описана побудова елемента дозволяє, по-перше, з'єднувати паралельно виходи будь-якого числа елементів, і, по-друге, використовувати для запису-зчитування одні і ті самі його виведення. Отже, описаний елемент повністю відповідає вимогам, що накладає на нього структурна схема рис. 8.646. Слід також відзначити, що у такому випадку формування другого входу вибірки виконано з мінімальними затратами і не призводить до значного ускладнення елемента пам'яті.

Якщо з багатоемітерних транзисторів елемента виключити по одному емітеру, одержимо елемент для ЗП з одномірною адресацією.

Запам'ятовувальний елемент ЗК на *n*-MOH транзисторах (рис. 8.66*a*) являє собою *RS*-тригер на транзисторах *VT*1 і *VT*2 з ключами вибірки VT3 і VT4, об'єднані затвори яких утворюють вивід вибірки елемента *CS* (ША,). За звернення до цієї ЗК з'являється високий потенціал на шині вибірки ША, (через і, і відповідно позначені номери рядка та стовпця, на перетині яких розташована ЗКії). Цей потенціал відкриває ключі вибірки (транзистори VT3, VT4) у всьому рядку, і виходи тригерів рядка з'єднуються зі стовпцевими шинами зчитування-запису. Одна зі стовпцевих шин зв'язана з прямим виходом тригера D<sub>i</sub>, друга – з інверсним  $\overline{D}_i$ . Через стовпцеві шини можна зчитувати стани тригера зображений (штриховими лініями диференціальний підсилювач зчитування П<sub>24</sub>). Через них саме можна записувати дані в тригер, подаючи низький потенціал лог. 0 на ту чи іншу шину ШР.



#### Рис. 8.66. Наведені:

*a* – запам'ятовувальний елемент ЗК на *n*-МОН транзисторах; *б* – навантажувальний *n*-МОН транзистор з вбудованим каналом; *в* – високоомний навантажувальний резистор

За подачі нуля на вихід  $\overline{D}_j$  знижується стокова напруга транзистора *VT*1, що закриває транзистор *VT*2 і підвищує напругу на його стоці. Це відкриває транзистор *VT*1 і фіксує створений на його стоці низький рівень і після зняття сигналу запису. Тригер установлений у стан лог. 1. Аналогічним чином нульовим сигналом по шині  $D_i$  можна встановити тригер у нульовий стан. За вибірки рядка зі своїми стовпцевими шинами з'єднуються всі тригери рядка, проте тільки одна пара шин зв'язується з вихідними колами зчитування або вхідним колом запису згідно з адресою стовпця.

Резистори *R*1, *R*2 зменшують ємнісні струми в моменти відкривання ключових транзисторів. Як навантаження Н можуть використовуватися двополюсники, показані на рис. 8.666, в. У першому випадку це *n*-МОН транзистор з вбудованим каналом та нульовою напругою затвору, тобто звичайний елемент навантаження в схемах з *n*-каналом. У другому випадку це високоомні навантажувальні резистори з полікристалічного кремнію.

Розглянута ЗК може бути легко перетворена в пристрій з двомірною вибіркою (адресацією). Для цього послідовно з транзисторами VT3 та VT4 треба увімкнути ще два аналогічних транзистори, об'єднані затвори яких створять друге виведення CS2 вибірки елемента (рис. 8.67).



Рис. 8.67. Схема, яка дозволяе перетворіти запам'ятовувальний елемент ЗК на *n*-МОН транзисторах в пристрій з двомірною вибіркою (адресацією)

Номенклатура мікросхем статичних ОЗП дуже різноманітна. Вона охоплює серії найбільш швидкодіючих мікросхем пам'яті, виконаних за різними технологіями: ТТЛ – К155РУ, К541РУ, К134РУ, К185РУ; ЕЗЛ – К500РУ, К1500РУ; *n*-MOH – К132РУ, К565РУ; КМОН – К537РУ, К58ІР, К561РУ, К176РУ.

На рис. 8.68 наведено умовне графічне позначення IC ОЗП типу 132РУ6, що виконана на *n*-МОН-транзисторах. Організація цієї IC 16К×1. Інтегральна схема має 14 адресних входів (A13...A0), вхід введення інформації *DI*, вихідне виведення *DO*, виведення дозволу роботи  $\overline{CS}$  та виведення керування режимами зчитування-запису  $\overline{W}/R$ . За подачі на керуючий вхід напруги низького рівня ( $\overline{W}/R=0$ ) виконується запис інформації, а за подачі напруги високого рівня ( $\overline{W}/R=1$ ) – її зчитування. Ця IC має три вихідних стани.



Рис. 8.68. Умовне графічне позначення ІС ОЗП типу 132РУ6

Статичні ОЗП енергозалежні – в разі зняття живлення інформація в запам'ятовувальних елементах губиться. Штучну тригерних енергонезалежність їм можна забезпечити за допомогою резервного джерела живлення. Це найбільш придатно для ЗП на елементах КМОН, тому що вони в режимі зберігання споживають дуже малу потужність. Для підмикання до нагромаджувача ЗП резервного джерела живлення застосовують схему рис. 8.69а. Напруга резервного джерела Ерез дещо нижча напруги основного джерела E<sub>c</sub>. У робочому режимі нагромаджувач живиться від напруги E, діод VD1 відкритий, а діод VD2 закритий. За зниження робочої напруги до нагромаджувача автоматично підмикається джерело резервного живлення. При цьому діод VD2 відкривається, а VD1 закривається, тому що за малих Ес до нього прикладається зворотна напруга. У зв'язку з тим, що зазвичай напругу Е одержують від випрямляча, на виході якого є згладжувальний фільтр із значною інерційністю, в разі аварії напруга живлення E<sub>c</sub> відразу не зникає, а відносно повільно зменшується. На початковому етапі цього процесу система продовжує працювати, проте в її роботі можливі похибки. Тому бажано мати швидкодіючу систему резервного живлення (рис.  $8.69\delta$ ).



Рис. 8.69. Наведено:

 а – схема, що застосовується для під'єднання до нагромаджувача ЗП резервного джерела живлення; б – швидкодіюча система резервного живлення

Порушення нормальної роботи джерела живлення виявляється контролем напруги змінного струму (AC – Alternative Current). Порушення можливо виявити за один-два періоди змінної напруги, поки постійна напруга Е, ще не змінилася. Ознака порушення AC\_low служить запитом переривання для процесора CPU (Central Processor Unit). Процесор виконує підпрограму обслуговування переривання А (IntA – Interrupt A), якщо одержано запит, і передає вміст своїх регістрів у стек нагромаджувача та закінчує підпрограму установленням тригера Т, що діє на обмотку реле, яке керує ключем. Як результат пам'ять під'єднується до резервного джерела. За відновлення нормального живлення ознака AC norm викликає програму обслуговування переривання В, в перебігу якої зі стеку (магазину пам'яті) повертаються в процесор дані для регістрів процесора і скидується тригер, що веде до під'єднання пам'яті до основного джерела живлення.

## 8.7.2. Динамічні запам'ятовувальні пристрої

У динамічних ОЗП (*DRAM*) дані зберігаються у вигляді зарядів ємностей *n*-МОН транзисторів і основою ЗК є просто конденсатор невеликої ємності. Така ЗК значно простіша за тригерну, що вміщує 6 транзисторів (див. рис.  $8.66a, \delta$ ), що дозволяє розмістити на кристалі набагато більше ЗК (у 4...5 разів) і забезпечує динамічним ОЗП максимальну інформаційну ємність. Перевага динамічних запам'ятовувачів ще й в тому, що їм не потрібне джерело живлення.

За струму спливу зворотно зміщеного *p*-*n*-переходу близько  $10^{-10}$  А та ємності зберігання  $C_3$  0,1 пФ час зберігання не перевищує 1мс. Тому, аби розрізнити одиницю інформації (1 або 0), яка зберігається у вигляді заряду, необхідно її відновлювати (регенерувати) з періодом не меньше 1мс. Для цього інформація із ЗК періодично зчитується, а потім повторно записується з відновленням потрібного рівня напруги.

Відомі конденсаторні ЗК різної складності. Зараз практично завжди застосовують однотранзисторні ЗК (рис. 8.70a, на якому наведено фрагмент структурної схеми динамічного ОЗП). Запам'ятовувач ЗК складається з конденсатора  $C_3$  і транзисторного ключа VT1, який від'єднує або під'єднує конденсатор до лінії запису-зчитування ЛЗЗ (шини записузчитування). Стік транзистора не має зовнішнього виведення і утворює одну обкладинку конденсатора  $C_3$  (рис.  $8.70\delta$ ). Другою обкладинкою є підкладка. Між обкладинками розташований тонкий шар діелектрика – оксиду кремнію  $SiO_2$ . Затвор транзистора VT1 під'єднаний до лінії вибірки ЛА (до виходу дешифратора адреси *CS*). За появи на цьому виході дешифратора напруги високого рівня транзистор VT1 відкривається, під'єднуючи конденсатор  $C_3$  до лінії запису-зчитування ЛЗЗ. У цьому випадку залежно від режиму роботи можна або зчитати інформацію, що вже є, або записати нову.



а – фрагмент структурної схеми динамічного ОЗП;
 б – структура запам'ятовувача ЗК

До лзз під'єднаний затвор транзистора VT2, який виконує роль підсилювача П зчитування. Після під'єднання потрібного конденсатора до ЛЗЗ з виходу підсилювача знімається напруга, пропорційна початковій напрузі на конденсаторі  $C_3$ .

Слід відзначити, що до л33 під'єднано стільки ЗК, скільки рядків є в запам'ятовувальній матриці (нагромаджувачі). Тому л33 має велику довжину, і отже, велику власну ємність  $C_{\rm m} >> C_3$ . Під'єднання до л33 конденсатора малої ємності за рахунок перерозподілу зарядів ємностей  $C_{\rm m}$  та  $C_3$  незначно змінює її потенціал. Для розпізнавання цієї зміни треба чітко знати початкову напругу шини, яка в процесі роботи може приймати довільне значення.

Тому процес зчитування інформації припускає наступну послідовність дій:

• безпосередньо перед зчитуванням інформації фіксують рівень напруги Л33, для цього за допомогою ключа VT3 ємність  $C_{\rm m}$  заряджають до напруги живлення  $E_{\rm c}$ ;

• на потрібну ЗК подають сигнал вибірки *CS*;  $C_3$  під'єднується до  $C_{\rm m}$ , що супроводжується перерозподілом заряду та відповідною зміною напруги на лзз;

• з виходу підсилювача зчитується сигнал, пропорційний заряду конденсатора обраної ЗК.

Як витікає з описаного алгоритму, зчитування інформації із ЗК завжди супроводжується її руйнуванням. Тому за потреби її подальшого зберігання інформація має бути записана наново.

Запис інформації в ЗК виконується з використанням транзисторів *VT3* і *VT4*, які за сигналом керування під'єднують ЛЗЗ або до джерела живлення, або до спільної шини. За вибірки потрібної ЗК її конденсатор заряджується до напруги ЛЗЗ.

Реальна структура динамічного ОЗП багато складніша за наведений фрагмент на рис. 8.70*a*. Вона вміщує регістри та кола керування процесами регенерації, а також додаткову матрицю ЗК, яка використовується як еталон. Для регенерації за сигналом з блока керування вміст цілого рядка матриці ЗК перезаписується в регістр і обернено, за рахунок чого і підтримується потрібний рівень напруги на конденсаторах пам'яті.

Сучасні мікропроцесори характеризуються високою швидкодією. Це потребує і швидкості роботи ОЗП, які обмінюються інформацією з процесорами. Особливо гостро ця задача стоїть перед розробниками динамічних ОЗП, які завдяки максимальній інформаційній ємності та низькій вартості займають провідне місце в складі основної пам'яті комп'ютерів.

В останній час запропоновано низку варіантів динамічних ОЗП підвищеної швидкості. Методи, що використовуються в таких ОЗП, побудовані на припущені про купчастість адресів за звернень до ОЗП. Це відповідає тенденції, що проявляеться під час виконання різних програм, які полягають в тому, що адреси наступних звернень до ОЗП найімовірніше всього розташовані поряд з адресою поточного звернення.

Для опанування динамічних ОЗП з ємністю 256 Мбіт об'єднали зусилля такі відомі фірми, як *IBM*, *Siemens*, *Toshiba* та *Samsung*. Вже була продемонстровавна розробка *DRAM* з часом доступу в пакетному режимі 26 нс на кристалі площею 256 мм<sup>2</sup> з 280 мільйонами транзисторів на кристалі.

Промисловістю випускається IC динамічних ОЗП типу К565РУ. На рис. 8.71 наведено умовне графічне позначення IC динамічного ОЗП типу 565РУ5. Організація цієї IC  $64K \times 1$ . Вона має 8 адресних виведень (A7...A0), виведення входу *D1* та виходу *D0* інформації, виведення керування режимом роботи ( $\overline{W}/R$  – запис–зчитування) і два виведення для подачі стробувальних сигналів адреси *RAS* (*Row Address Strobe*) та *CAS* (*Column Address Strobe*). Останні два сигнали дозволяють зменшити потрібне число адресних виводів IC. Дійсно для звернення до 64К слів інформації треба мати 16-розрядне адресне слово. Причому половина розрядів відповідає за вибір потрібного рядка, а половина – за вибір потрібного стовпця. Тому старші та молодші розряди адресного слова подаються на одні й ті самі виведення ІС почергово.



Рис. 8.71. ІС динамічних ОЗП типу К565РУ

Після подачі на виведення  $\overline{RAS}$  напруги низького рівня на адресні виведення подають вісім молодших розрядів адресного слова, які забезпечують вибір з матриці ЗК потрібного рядка. Після цього напруга низького рівня подається і на виведення  $\overline{CAS}$ , а на адресних виведеннях формують вісім старших розрядів адресного слова, які вибирають потрібний стовпець матриці.

За такої побудови IC динамічного ОЗП забезпечують меншу швидкодію, ніж статичного. Цьому крім власних особливостей елементної бази, що використовується, сприяють стробування адреси (послідовна його передача) та потреба періодичної регенерації інформації.

Треба зазначити, що для вибору IC динамічного ОЗП не використовується сигнал  $\overline{CS}$ . Його роль виконують сигнали  $\overline{RAS}$  і  $\overline{CAS}$ , які подаються послідовно.

## 8.8. Постійні запам'ятовувальні пристрої

Запам'ятовувальні пристрої типу *ROM* (пам'ять тільки для зчитування) зберігають інформацію, яка або зовсім не змінюється (у ЗП типів ROM(M)(M) і *PROM*), або змінюється рідко, але не в оперативному режимі (у ЗП типів *EPROM EEPROM*).

Програмування постійної пам'яті міститься в тому або іншому розміщенні елементів зв'язку між горизонтальними та вертикальними лініями матриці запам'ятовувальних елементів.

На рис. 8.72 наведено структурну схему ПЗП, яка відрізняється від схеми ОЗП (рис. 8.63) відсутністю пристрою запису і ліній, які його обслуговують. Крім того, змінюється виконання накопичувача (матриці пам'яті). Зараз знаходять застосування два типи нагромаджувачів ПЗП: маскові та програмовні. Елементами зв'язку в маскових ЗП можуть бути діоди, біполярні транзистори, МОН-транзистори та інші. До маскових відносять ПЗП, в які інформація записується безпосередньо в процесі виготовлення. Назва цього підкласу пристроїв пов'язана з технологічним процесом їх виготовлення. Відомо, що нанесення «рисунка» структури на вихідний напівпровідниковий матеріал виконується за допомогою декількох послідовних циклів фотолітографії (проекціювання рисунка через фотошаблон, який зветься маскою). При цьому окремі елементи напівпровідникових приладів, що формуються, виконуються 3 використанням різних масок, наприклад, колекторні та емітерні переходи біполярних або виведення стоку та витоку польових транзисторів.



Рис. 8.72. Структурна схема ПЗП

Спочатку виготовляються всі фотошаблони, які забезпечують з'єднання всіх ША з ШР. У цьому випадку за всіма адресами з ПЗП зчитується однаковий сигнал, наприклад, лог. 1. Далі один з шаблонів замінюють іншим, в якому відсутні деякі ділянки приладів (наприклад, колекторні переходи транзисторів) розташовані відповідно до таблиці істинності між шинами в тих місцях, де з'єднання має бути відсутнім. Цей метод дозволяє для виготовлення ПЗП з різною інформацією замінювати тільки один з фотошаблонів, що суттєво прискорює та здешевлює процес виготовлення.

У матриці діодного *ROM* (*M*) (рис. 8.73) горизонтальні лінії є лініями вибірки слів, а вертикальні – лініями зчитування. Слово, яке зчитується, визначається розташуванням діодів у вузлах координатної сітки. За наявності діода високий потенціал обраної горизонтальної лінії

передається на відповідну вертикальну лінію, і в цьому розряді слова з'являється сигнал лог. 1. За відсутності діода потенціал близький до нульового, оскільки вертикальна лінія через резистор зв'язана із землею. У матриці, що зображена на рис. 8.73, за збудження лінії вибірки ША1 зчитується слово 10010001 (у комірці номер один зберігається це слово). За збудження ША2 зчитується слово 10101011 (воно зберігається в комірці номер два). Шини вибірки є виходами дешифратора адреси; кожна адресна комбінація збуджує свій вихід дешифратора, що призводить до зчитування слова з адресованої комірки.



Рис. 8.73. Схема матриці діодного ROM (М)

Слід відзначити, що ПЗП зберігають інформацію у вигляді багаторозрядних слів і тому їх структура будується за принципом одномірної адресації.

На рис. 8.74 наведено фрагменти матриць ЗК маскових ПЗП, що виконані з використанням біполярних і польових транзисторів. В обох випадках, якщо з'єднувальний транзистор виконаний повністю, то за появи на ША напруги активного рівня цей транзистор вмикається, формуючи на вихідній шині напругу лог. 0. Якщо відповідний транзистор у процесі виготовлення був позбавлений деяких своїх частин, поява напруги на ША не супроводжується закорочуванням вихідної шини і на ній залишається напруга лог. 1.



Рис. 8.74. Фрагменти матриць ЗК маскових ПЗП, виконані з використанням:

а – біполярних транзисторів; б- польових транзисторів

Маскові ПЗП мають просту і регулярну структуру, що передбачає виконання IC, здатних зберігати великі об'єми інформації.

У програмовних ПЗП (*PROM*) нагромаджувач виконують на базі ЗК з плавкими перемичками. Такий пристрій програмується один раз безпосередньо споживачем. При цьому у вихідному стані ЗП має всі перемички, а під час програмування частина з них ліквідується шляхом розплавлення імпульсами струму достатньо великої амплітуди та тривалості. У ЗП з плавкими перемичками ці перемички вмикаються в електроди діодів або транзисторів. Перемички можуть бути металевими (з титановольфрамових та інших сплавів) або полікристалічними (кремнієвими). У вихідному стані запам'ятовувальний елемент зберігає лог. 1; лог. 0 треба записати, розплавивши перемичку (рис. 8.75*а*).

Другий тип запам'ятовувального елемента – два зустрічно ввімкнених діода. У вихідному стані опір такого кола настільки великий, що практично рівноцінно розімкненому колу, і запам'ятовувальний елемент зберігає лог. 0. Для запису лог. 1 до діодів прикладається підвищена напруга, яка пробиває діод, що зміщений у зворотному напрямку. Діод пробивається з утворенням у ньому короткого замикання і відіграє роль провідної перемички (рис. 8.756).

На рис. 8.75 показано описані запам'ятовувальні елементи у вихідному стані і після програмування.



**Рис. 8.75. Запам'ятовувальні елементи:** *а* – у вихідному стані; *б* – після програмування

Як запам'ятовувальний елемент може бути використаний багатоемітерний транзистор з плавкою перемичкою в колі емітера. На рис. 8.76 наведено матрицю запам'ятовувальних елементів ЗП з плавкими перемичками в техниці ТТЛ (мікросхема К155РЕЗ з організацією 32×8) і має 32 транзистори з 9 емітерами в кожному (8 робочих і один технологічний для уточнення режиму пропалювання; технологічний емітер на рисунку не показано). Високий потенціал на будь-якій шині вибірки ША активізує відповідний транзистор, що працює в режимі емітерного повторювача. До програмування транзистори передають високий потенціал бази на всі вихідні (розрядні) шини ШР, тобто за всіма адресами слова. які складаються 3 записані одних одиниць. Перепалювання перемички в колі будь-якого емітера дає нуль у цьому розряді слова, наприклад, для комірки з номером 1 наведено варіант програмування для зберігання за цією адресою слова 11101101. Виходи матриці зв'язані із зовнішніми колами через буферні каскади, що мають виходи типу відкритий колектор або типу трьох станів.



Рис. 8.76. Матриця запам'ятовувальних елементів ЗП з плавкими перемичками в техниці ТТЛ

Серед IC типу *PROM* в країнах СНД провідне місце займають мікросхеми серії К556РТ, виконані за ТТЛ(Ш)-технологією, які мають інформаційну ємність 1...64 Кбіт і час доступу за адресою 70...90 нс.

Невелика частина мікросхем *PROM* виконана за іншими технологіями:  $l^2 \Pi$  (К541), *n*-МОН (К565), ЕЗЛ (К500, К1500), КМОН (К1623).

На рис. 8.77 наведено умовне графічне позначення IC *рком* типу 556РТ16. Організація цієї IC 8К×8.



Рис. 8.77. Умовне графічне позначення IC PROM типу 556РТ16

Зовнішня організація пам'яті типів ROM(M) і *PROM* проста: вхідними сигналами для них служать адресний код і сигнал вибору мікросхеми *CS*. У часі послідовність сигналів така: спочатку подається адресний код (аби відбулося дешифрування адреси і було вимкнене звернення до непередбаченої комірки), потім надходить сигнал вибору мікросхеми *CS* і після затримки, яка визначається швидкодією мікросхеми, на виходах даних установлюються правильні значення сигналів, що зчитуються.

Програмовні логічні матриці (ПЛМ – PLA – Programmable Logic Array) як і ППЗП (*PROM*) відносяться до програмових IC, що складаються з двох послідовних матриць, а саме «матриця І – матриця АБО». ПЛМ відрізняється від ППЗП тим, що в ППЗП матриця І жорстка, а матриця АБО програмовна, а в ПЛМ обидві матриці І та АБО програмовні. Другою відміною є те, що на ПЛМ можна реалізувати не будь-яку систему перемикальних функцій, як на ППЗП, а лише задовольняючу додатковому обмеженню: довжина диз'юнктивних нормальних форм відтворюваних функцій не повинна перевищувати число перехідних кіл між матрицями І та АБО.

На рис. 8.78 наведено структурну схему ПЛМ, яка складається з буферних вхідних ( $B_{BX}$ ) і вихідних ( $B_{BHX}$ ) каскадів та матриці елементів І ( $M_{1}$  – M1) і АБО ( $M_{AEO}$  – M2). Вхідні буфери перетворюють вхідні сигнали в парафазні та формують сигнали потрібної потужності для живлення матриці елементів І. Вихідні буфери забезпечують потрібну навантажувальну здатність виходів, дозволяють або забороняють вихід ПЛМ на зовнішні шини за допомогою сигналу *OE*.

Основними параметрами ПЛМ  $\epsilon$  число входів *m*, число перехідних кіл (термів) *l* і число виходів *n*.



Рис. 8.78. Структурна схема ПЛМ

Змінні x<sub>1</sub>,..., x<sub>m</sub> подаються через Б<sub>вх</sub> на входи елементів І (кон'юнкторів), і в матриці І створюються *l* термів. Під термом розуміється кон'юнкція, що зв'язує вхідні змінні, зображені в прямій або інверсній формі. Число формованих термів дорівнює числу кон'юнкторів або, що те саме, числу виходів матриці І. Терми подаються далі на входи матриці АБО, тобто на входи диз'юнкторів, які формують вихідні функції. Число диз'юнкторів дорівнює числу вироблених функцій. Таким диз'юнктивну нормальну чином. реалізує форму ПЛМ **(ДНФ)** відтворюваних функцій (дворівневу логіку). ПЛМ здатна реалізувати систему n логічних функцій від m аргументів, яка вміщує не більше lтермів. Відтворювані функції є комбінаціями з будь-якого числа термів, формованих матрицею І. Які саме терми будуть вироблені та які комбінації цих термів складуть вихідні функції, визначається програмуванням ПЛМ.

Випускаються ПЛМ як на основі біполярної технології, так і на МОН-транзисторах. У матрицях є системи горизонтальних і вертикальних зв'язків, у вузлах перетину яких під час програмування створюються або ліквідуються елементи зв'язку.

На рис. 8.79а в спрощеному вигляді (без буферних елементів) наведено схемотехніку біполярної ПЛМ К556РТ1 з програмованим перепалюванням перемичок. Елементами зв'язків у матриці І служать діоди, які з'єднують горизонтальні та вертикальні шини, як показано на рис. 8.796, що зображує кола вироблення терму  $t_1$ . Сумісно з резистором і джерелом живлення кола вироблення термів створюють звичайні діодні схеми І. До програмування всі перемички цілі, і діоди зв'язку розміщені у всіх вузлах координатної сітки. За будь-якої комбінації аргументів на виході буде нуль, тому що на вхід схеми подаються одночасно прямі та інверсні значення аргументів, а  $x\bar{x} = 0$ . Під час програмування в схемі залишаються тільки потрібні елементи зв'язку, а зайві усуваються перепалюванням перемичок. У такому випадку на вхід кон'юнктора подані  $\bar{x}_1, \bar{x}_2, x_3$ . Високий рівень вихідної напруги (лог. 1) з'явиться тільки за наявності високих напруг на всіх входах. Низька напруга хоча б на одному вході фіксує вихідну напругу на низькому рівні, тому що відкривається діод цього входу. Так виконується операція І, в такому випадку виробляється терм  $\bar{x}_1 \bar{x}_2 x_3$ .

Елементами зв'язку в матриці АБО є транзистори (рис. 8.79*e*), які з'єднані за схемою емітерного повторювача відносно ліній термів і які утворюють схему АБО відносно виходу (горизонтальної лінії). На рис. 8.79*e* показано вироблення функції  $F_1 = \bar{x}_1 \bar{x}_2 x_3 \vee x_2 \bar{x}_3 \vee x_1 \bar{x}_4 = t_1 \vee t_2 \vee t_3$ . Під час зображення запрограмованих матриць наявність елементів зв'язків (цілі перемички) помічаються точкою у відповідному вузлі.

У схемах на МОН-транзисторах як базову логічну комірку використовують інвертувальні АБО–НЕ, І–НЕ. Відтак змінюються й операції, що реалізуються в першій та другій матрицях ПЛМ. У схемотехніці *n*-МОН базовою коміркою зазвичай служить комірка АБО–НЕ, а структура ПЛМ має вигляд (рис. 8.80). Така ПЛМ є послідовним з'єднанням двох матриць АБО–НЕ, одна з яких слугує для вироблення термів, інша – для вироблення вихідних функцій.

Терм *t*<sub>1</sub> у цьому випадку дорівнює

$$t_1 = \overline{x_1 \vee x_2 \vee \overline{x_3}} = \overline{x_1} \overline{x_2} x_3,$$

а функція

 $F_1 = \overline{t_1 \vee t_2 \vee t_3} \; .$ 



Рис. 8.79. Наведено:

а – схемотехніка біполярної ПЛМ К556РТ1 з програмованим перепалюванням перемичок; б – діоди, як елементи зв'язків у матриці І; в – транзистори як елементи зв'язків у матриці АБО



Рис. 8.80. Вигляд структури ПЛМ

На основі цих виразів можна зробити висновок, що відомий зв'язок між операціями, описуваний правилами де Моргана, говорить про фактичний збіг функціональних характеристик біполярної ПЛМ та ПЛМ на МОН-транзисторах: якщо на входи останньої подавати аргументи, інвертовані відносно аргументів біполярної ПЛМ, то на виході одержимо результат, який відрізняється від виходу біполярної ПЛМ тільки інверсією.
Схеми ПЛМ достатньо громіздкі і тому зображувати їх бажано з максимально можливим спрощенням.

Використовуються зображення, в яких багатовходові елементи I, АБО умовно замінюються одновходовими. Єдина лінія входу таких елементів перетинається з декількома лініями вхідних змінних. Якщо перетин відзначений точкою, дана змінна подається на вхід зображеного елемента; якщо точки немає, то змінна на елемент не подається (приклад багатовходового кон'юнктора з входами  $x_1 \overline{x_2} x_3$  наведено на рис. 8.81*a*, а схема рис. 8.79*a* в спрощеному вигляді – на рис. 8.81*б*).



#### Рис. 8.81. Наведені:

a – приклад багатовходового кон'юнктора з входами  $x_1 \overline{x}_2 x_3$ ;  $\delta$  – схемотехніка біполярної ПЛМ К556РТ1 в спрощеному вигляді

Якщо число N функцій в системі більше за число виходів ПЛМ (N > n), то декілька ПЛМ з'єднують паралельно за входами (рис. 8.82). Оскільки число термів передбачається достатнім ( $l_{ener} < l$ ), всі ПЛМ можна запрограмувати на одні й ті самі терми. Якщо число термів системи  $l_{ener}$ більше за число термів ПЛМ ( $l_{ener} > l$ ), то до однієї ПЛМ під'єднують додаткові з тим самим числом входів і виходів. За входами ПЛМ з'єднують паралельно, а відповідні виходи з'єднують за АБО чи просто об'єднують, якщо це виходи з третім станом або можливістю монтажної логіки. Кожна ПЛМ програмується на свої терми, потім із термів на виходах «збираються» потрібні функції (рис. 8.83).



Рис. 8.82. Схема з'єднання декількох ПЛМ паралельно за входами



Рис. 8.83. Програмування ПЛМ на свої терми

У країнах СНД випускаються ПЛМ, виконані за ТТЛШ технологією (К556РТ1, К556РТ2), які мають ідентичні характеристики і конструктивні параметри, але відрізняються типом виходу: у першої з мікросхем вихід з відкритим колектором, у другої – на три стани.

Програмовна матрична логіка (ПМЛ – PAL – Programmable Array Logic) на відміну від ПЛМ має меншу функціональну гнучкість, тому що в ній матриця АБО фіксована, проте її виготовлення та використання простіші. У ПМЛ (рис. 8.84) виходи елементів I (виходи першої матриці) жорстко розподілені між елементами АБО (входами матриці АБО). У наведеній ПМЛ *m* входів, *n* виходів і 4*n* елементів I, оскільки кожному елементу АБО надається чотири кон'юнктори. У початковому стані на перетин шин вхідних змінних  $x_m$  і шин вхідних виведень елементів I є всі перемички. Програмування IC виконується усуненням зайвих зв'язків між вказаними шинами з точки зору алгоритму, що реалізується.



Рис. 8.84. Програмовна матрична логіка (ПМЛ)

Для ПМЛ важливо зменшити число елементів І для кожного виходу, проте якщо для ПЛМ намагаються шукати зображення функції з найбільшим числом спільних термів, то для ПМЛ цього не потребується, оскільки елементи І фіксовані за своїми виходами і не можуть бути використаними іншими виходами (тобто для інших функцій).

У країнах СНД випускаються ПМЛ серії КР1556 (мікросхеми ХЛ8, ХП4, ХП6, ХП8).

Базові матричні кристали (БМК – вентильні матриці з масковим програмуванням) призначені для заміни фрагментів схеми конкретних пристроїв, виконаних на основі ІС малого та середнього ступеня інтеграції. Їх основна відміна від ПЛМ і ПМЛ складається в суттєво більших функціональних можливостях під час розробки вузлів різного призначення. Базовий матричний кристал – це сукупність регулярно розташованих топологічних фрагментів (базових комірок), між якими залишені вільні зони для створення з'єднань. Така архітектура зветься канальною. Базові комірки займають внутрішню ділянку БМК, в якій вони розташовані за рядками та стовпцями, і вміщують групи нез'єднаних елементів (транзисторів, резисторів та ін.). У периферійній ділянці кристала розташовані комірки введення-виведення, набір схемних компонентів яких орієнтований на реалізацію зв'язків БМК із зовнішніми колами.

Таким чином, БМК є заготівкою (напівфабрикатом), яка перетворюється в потрібну схему виконанням необхідних з'єднань. Споживач може реалізовувати на основі БМК декотру множину пристроїв означеного класу, задавши для кристала той або інший варіант рисунка з'єднань компонентів. Такі ВІС і НВІС називають півзамовленими на відміну від повністю замовлених. БМК можуть бути цифровими, аналоговими та цифроаналоговими. Застосовуються схемотехнології КМОН, ТТЛШ, ЕЗЛ, AsGa. У наш час рівень інтеграції БМК досягає міліонів вентилів на кристалі. Перші БМК (фірми Amdahl Corp., USA) виконувалися за схемотехнікою ЕЗЛ, для якої повний процес виготовлення потребував 13 фотошаблонів, 10 з яких залишалися незмінними, а 3 змінювалися залежно від заданого замовником алгоритму обробки вхідної інформації.

Важливою характеристикою БМК є число шарів міжз'єднань (зараз це 2–6). Багатошаровість полегшує трасирування та дозволяє виготовляти БМК більш високого рівня інтеграції.

На рис. 8.85 наведено компонентний склад базової комірки БМП типу ЕЗЛ.



Рис. 8.85. Компонентний склад базової комірки БМП типу ЕЗЛ

Промисловістю випускається БМК типу К1520ХМ.

Перепрограмовні (репрограмовні) ПЗП (РПЗП) поділяють на дві групи: з електричним програмуванням і ультрафіолетовим стиранням (РПЗП-Уф або *EPROM*); з електричним програмуванням і електричними стиранням (РПЗП-Ес або *E<sup>2</sup>PROM*).

Запам'ятовувальними елементами сучасних РПЗП є транзистори типів МНОН: метал Al – нітрид кремнію  $Si_3N_4$  – оксид кремнію  $SiO_2$  – напівпровідник Si та n-MOH із плаваючим затвором ЛІЗМОН з використанням механізму лавинної інжекції заряду.

МНОН-транзистор рис. 8.86а відрізняється від звичайного МОНтранзистора двошаровим підзатворним діелектриком. На границі діелектричних шарів виникають центри захоплювання (пастки) заряду. Завдяки тунельному ефекту носії заряду можуть проходити крізь тонку плівку оксиду (до 5 нм) і нагромаджуватися на границі поділу шарів. Цей заряд і є носієм інформації, що зберігається МНОН-транзистором. Він записується створенням під затвором напруженості електричного поля (близько 20В), достатньої для виникнення тунельного переходу носіїв заряду через шар  $SiO_2$ . Наявність негативного заряду на границі поділу шарів збільшує порогову напругу (для транзистора з п-каналом екранує вплив позитивної напруги на затворі, яка відкриває транзистор). При цьому порогова напруга збільшується настільки, що робочі напруги на затворі транзистора не в змозі його відкрити (створити в ньому провідний канал). Транзистор, в якому заряд відсутній або має інший знак, легко відкривається робочим значенням напруги. Так здійснюється зберігання біта в МНОН: один із станів трактується як відображення лог. 1, інший лог. 0.



Рис.8.86. Наведені:

*а* – структура МНОН-транзистора; *б* – структура транзистора ЛІЗМОН з подвійним затвором

Після 10<sup>4</sup>...10<sup>6</sup> перезаписів МНОН-транзистор перестає стійко зберігати заряд. РПЗП на МНОН-транзисторах енергонезалежні та можуть зберігати інформацію протягом десятків років. Перед новим записом стара інформація стирається записом нулів у всі запам'ятовувальні елементи (тип ЗП – РПЗП-Ес – Е<sup>2</sup>PROM).

Транзистори типу ЛІЗМОН мають так званий плаваючий затвор, який може бути єдиним або другим додатковим до звичайного (керуючого) затвору. Транзистори з одним плаваючим затвором використовуються в ЗП типу РПЗП-Уф (EPROM), а транзистори з подвійним затвором використовуються як у РПЗП-Уф, так і в РПЗП-Ес.

Транзистори ЛІЗМОН з подвійним затвором (рис. 8.86б) більш сучасні. Принцип їх роботи близький до принципу роботи МНОНтранзистора. У ньому також між керуючим затвором і ділянкою каналу розміщується ділянка, в яку під час програмування можна вводити заряд, що впливає на величину порогової напруги транзистора. Тільки ділянка введення заряду являє собою не границю поділу шарів діелектрика, а оточену з усіх боків діелектриком провідну ділянку (зазвичай з полікристалічного кремнію), в яку, як у пастку, можна ввести заряд, здатний зберігатися в ній протягом дуже тривалого часу. Ця ділянка і зветься плаваючим затвором.

За подачі на керуючий затвор, витік і стік імпульсу позитивної напруги (20...25В) у зворотно зміщених р-п-переходах виникає лавинний пробій, ділянка якого насичується електронами. Частина електронів, які мають енергію, достатню для подолання потенціального бар'єра діелектричної ділянки, проникає в плаваючий затвор. Зняття високої програмовної напруги відновлює звичайний стан областей транзистора і запирає електрони в плаваючому затворі, де вони можуть перебувати тривалий час (декілька років).

Заряджений електронами плаваючий затвор збільшує порогову напругу транзистора настільки, що в діапазоні робочих напруг провідний канал у транзисторі не створюється. За відсутності заряду в плаваючому затворі транзистор працює у звичайному ключовому режимі.

Стирання інформації може здійснюватися двома способами – ультрафіолетовим опромінюванням через спеціальне прозоре вікно в корпусі IC або електричними сигналами.

Опромінювання ультрафіолетовим променем призводить до різкого збільшення струму спливу, що сприяє розсмоктуванню носіїв заряду. Операція стирання інформації цим способом займає десятки хвилин і стирається відразу в усьому кристалі, а число циклів перезапису дорівнює 10...100.

Електричне стирання інформації здійснюється подачею на керуючі затвори низької (нульової) напруги, а на стоки — високої напруги програмування. Інформацію за електричного стирання можна стирати не з всього кристала, а вибірково (індивідуально для кожної адреси). Тривалість процесу стирання значно менша, а число циклів перепрограмування  $10^4...10^6$ .

На рис. 8.87 показано під'єднання двозатворних ЛІЗМОН-транзисторів до шин вибірки рядків ША і шин зчитування ШР в матрицях ЗП. Запис лог. 0 здійснюється шляхом заряду плаваючого затвора інжекцією «гарячих» електронів у режимі програмування. Стирання інформації, тобто вилучення заряду плаваючого затвора, приводить до запису в усі запам'ятовувальні елементи лог. 1, тому що в такому випадку опитувані транзистори відкриваються та передають напругу  $E_c$  на шини зчитування ШР.



Рис. 8.87. Під'єднання двозатворних ЛІЗМОН-транзисторів до шин вибірки рядків ША і шин зчитування ШР в матрицях ЗП

На рис. 8.88 наведено структурну схему ПЗП з електричним програмуванням.



Рис. 8.88. Структурна схема ПЗП з електричним програмуванням

Серед РПЗП-Уф країн СНД (у позначенні вони мають літери РФ) найбільш відома серія К573, а серед РПЗП-Ес (у позначенні вони мають літери РР) є серії КР558 (на основі п-МНОН), К1609, К1624, К1626 (на ЛІЗМОН з двома затворами).

На рис. 8.89 наведено умовне графічне позначення IC РПЗП-Уф типу 573РФ6 (організація  $8K \times 8$ ). Інтегральна схема має 13 адресних входів (A0...A12), 8 виведень входів-виходів даних (D0...D7), виведення вибору IC ( $\overline{CS}$ ), виведення дозволу по входу ( $\overline{CEO}$ ), виведення сигналу програмування ( $\overline{PR}$ ) та виведення для під'єднання напруги програмування ( $U_{PR}$ ).



Рис. 8.89 Умовне графічне позначення ІС РПЗП-Уф типу 573РФ6

#### КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Що спільного та які відмінності потенціального та імпульсного способів зображення лог. 0 і лог. 1? 2. Основні характеристики та параметри ЛЕ. 3. Що характеризує коефіцієнти об'єднання за входом і розгалуження за виходом і які їх типові значення? 4. У чому відмінність ЛЕ різних технологій? 5. між параметрами показують амплітудна Співвілношення якими передавальна, вхідна та вихідна характеристики ЛЕ? 6. Як за передавальною характеристикою ЛЕ визначити запас завадостійкості? 7. Назвіть головні схемотехнічні рішення, які застосовуються під час створення базових ЛЕ різних типів; порівняйте їх за технічними параметрами. 8. Яке призначення та склад тригерних пристроїв? 9. Чому тригер можна використовувати як елемент пам'яті та як подільник частоти? 10. За якими принципами розрізняють тригери? 11. У чому їх відмінність і подібність? 12. Які входи може мати тригер? 13. У чому їх особливість? 14. У чому особливість будови двоступеневих тригерів? 15. Чим відрізняються один від одного одно- та двоступеневі тригери різних типів? 16. Проілюструйте виконання тригерів різних типів на основі *JK*-тригера. 17. Як будуються тригери з динамічним керуванням? 18. Наведіть часові діаграми, які пояснюють роботу синхронних тригерів. 19. Наведіть часові діаграми роботи RS-тригера. 20. Наведіть часові діаграми роботи різних типів *D*-тригерів. 21. Складіть таблицю переходів *JK*тригера. 22. Для чого призначені регістри і яка між ними відмінність? 23. За якими ознаками класифікують регістри? 24. Які є способи здійснення переносів у різних типів регістрів? 25. Наведіть структурні схеми та умовні позначення регістрів: пам'яті, зсуву, реверсивного. 26. Як організовано обмін інформацією між регістрами? 27. Як здійснюється каскадування регістрів? 28. Призначення лічильників. 29. Класифікація лічильників. 30. Які параметри характеризують лічильники? 31. За якими ознаками розрізняють лічильники? 32. Які існують типи лічильників? 33. Які способи зв'язку між розрядними схемами лічильників? 34. Чим вони розрізняються один від одного? 35. Поясніть роботу двійкових підсумовувальних асинхронних лічильників. 36. Поясніть роботу двійкових підсумовувальних синхронних лічильників. 37. Як перетворити підсумовувальний лічильник у віднімальний? 38. Для чого потрібні лічильники з довільним модулем лічби? 39. Яким чином досягається підвищення швидкодії лічильників? 40. Як здійснюється попереднє установлення лічильників? 41. Які особливості кільцевого лічильника? 42. Які особливості лічильників Джонсона? 43. Як збільшується надійність лічильника Джонсона? 44. Якими параметрами характеризуються ЗП? 45. Які існують різновиди ЗП за функціональними ознаками? 46. У чому міститься принцип побудови ІС ЗП з одномірною адресацією; з двомірною адресацією? 47. Наведіть схему запам'ятовувального елемента на біполярних транзисторах. 48. ЗП яких типів реалізують на його основі? 49. Наведіть схеми запам'ятовувальних елементів на польових транзисторах для двомірних і одномірних ЗП. 50. Що таке нагромаджувач інформації? 51. За яким принципом будується структурна схема ІС ОЗП? 52. Як відбувається запис і зчитування інформації у нагромаджувачі ОЗП? 53. У чому полягає особливість динамічних запам'ятовувальних елементів? 54. На основі яких типів транзисторів вони базуються та чому? 55. За яким принципом будується структурна схема ІС ПЗП? 56. Як організовані схеми ПЗП і на яких запам'ятовувальних елементах вони виконуються? 57. Яка технологія виготовлення маскових ПЗП? 58. Які існують способи програмування ПЗП? 59. Як програмуються одноразово програмовні ПЗП? 60. Наведіть структурну схему ПЛМ. 61. Що спільного і в чому відмінність між ПЗП, ПЛМ і ПМЛ? 62. У чому особливість побудови ПЛМ на польових транзисторах? 63. У чому полягає нарощування ПЛМ? 64. На яких елементах виконуються репрограмовні ПЗП? 65. Чим відрізняється РПЗП на основі транзисторів ЛІЗМОН і на основі МНОН-транзисторів? 66. Як здійснюється запис інформації в РПЗП? 67. Які типи РПЗП Ви знаєте? 68. Яка відмінність між МПЗП, ППЗП і РПЗП? 69. Навеліть структурну схему ПЗП з електричним програмуванням. 70. Навеліть визначення БМК.

# РОЗДІЛ 9 АНАЛОГО-ЦИФРОВІ ТА ЦИФРО-АНАЛОГОВІ ПЕРЕТВОРЮВАЧІ

# 9.1. Принцип аналого-цифрового перетворення. Параметри аналого-цифрових перетворювачів

В електронних системах однаково широко використовується обробка інформації, зображеної як в аналоговій, так цифровій формах. Пояснюється це тим, що в більшості випадків первинна, вхідна інформація про різні фізичні величини та процеси носить, як правило, аналоговий (безперервний) характер. Обробку ж цієї інформації зручніше вести в цифровій формі. Використання одержаних після цифрової обробки результатів також у більшості випадків потребує їх аналогового зображення. Отже, будь-яка система, яка використовує цифрові методи обробки інформації, має вміщувати пристрої взаємного перетворення аналогових і цифрових сигналів. Роль таких пристроїв виконують аналого-цифрові та цифро-аналогові перетворювачі.

Аналого-цифровий перетворювач (АЦП) — пристрій, призначений для перетворення безперервно змінюваної електричної величини (напруги, струму, потужності, опору, ємності та ін.) у цифровий (двійковий) код. Найбільш часто вхідною величиною є напруга. Всі інші величини перед подачею на АЦП треба попередньо перетворити в напругу, тому що серійні IC призначені тільки для роботи з напругою.

Оскільки напруга може характеризуватися миттєвим u(t) і середнім  $U_d$  за обраний інтервал часу T значеннями, всі типи АЦП можна поділити на дві групи: АЦП миттєвих значень напруги та АЦП середніх значень напруги. Оскільки операція усереднення припускає інтегрування миттєвого значення напруги, АЦП середніх значень часто називають інтегрувальними.

Під час перетворення напруги в цифровий код використовуються три незалежні операції: дискретизація, квантування, кодування. Процедура аналого-цифрового перетворення безперервного сигналу являє собою перетворення безперервної функції u(t) в послідовність миттєвих значень цього сигналу  $u(t_n)$ , що відповідають визначеним моментам часу  $t_n = nT_{a}$ , де  $n = 0, 1, 2, ..., T_{a}$  — крок дискретизації. За дискретизації безперервна функція u(t) перетворюється в послідовність її відліків  $u(t_n)$ (рис. 9.1*a*). Під час квантування миттєві значення функції u(t)обмежуються тільки визначеними рівнями, які називаються рівнями квантування. Як результат квантування безперервна функція u(t) приймає вигляд східчастої кривої  $u_{\kappa}(t)$  (рис. 9.1*б*).



Рис. 9.1. Перетворення напруги в цифровий код: *а* – дискретизація; *б* – квантування.

Під час кодування дискретні квантовані величини зображуються у вигляді цифрового коду, тобто послідовності цифр, підпорядкованих визначеному закону. За допомогою операції кодування здійснюється умовне зображення чисельного значення величини.

Дискретизація буває рівномірною та нерівномірною. За рівномірної дискретизації крок дискретизації (період відліків) залишається сталим  $(T_{\rm A} = {\rm const})$ , за нерівномірної — крок може змінюватися  $(T_{\rm A} = {\rm var})$ . Нерівномірна дискретизація частіше всього зумовлена швидкістю зміни сигналу і тому називається адаптивною. У дискретизованому сигналі відсутні проміжні значення між моментами дискретизації  $t_n$ ,  $t_{n+1}$ , тому в багатьох випадках треба відновлювати в сигналі всі проміжні значення. При цьому сигнал на інтервалі  $t_1 K t_2$  відновлюється із заданою похибкою. Як відновлювальний сигнал використовують суму базисних функцій

$$u_{\rm B}(t) = \sum_n a_n f_n(t) \,,$$

де  $a_n$  — декотрі коефіцієнти або відліки, що характеризують вхідний сигнал у дискретні моменти часу (коефіцієнти ряду);  $f_n(t)$  — набір базисних функцій, що використовуються для відновлення сигналу за його відліками.

Коефіцієнти ряду  $a_n$  та базисні функції  $f_n(t)$  обирають на основі критерію мінімуму середньої квадратичної похибки відновлення або критерію збігу відновлюваного сигналу з миттєвими значеннями дискретизованого сигналу. Якщо коефіцієнти ряду та базисні функції обирають за критерієм мінімуму середньої квадратичної похибки відновлення

$$\delta_{\min} = \sqrt{\frac{1}{T} \int_{t_1}^{t_2} \left[ u_{\scriptscriptstyle B}(t) - u(t) \right]^2 dt} ,$$

то система базисних функцій обирається ортогональною, а коефіцієнти ряду визначаються як

$$a_n = \int_{t_1}^{t_2} u(t) f_n(t) dt \,.$$

623

В основі рівномірної дискретизації лежить теорема відліків (Котельникова), згідно з якою як коефіцієнти  $a_n$  треба використовувати миттєві значення сигналу  $u(t_n)$  в дискретні моменти часу  $t_n = nT_n$ , а період дискретизації обирати з умови

$$T_{\mathfrak{A}} \leq 1/(2f_m), \tag{9.1}$$

де  $f_m$  — частота максимальної гармоніки в спектрі вхідного сигналу u(t). Згідно з наведеною умовою (9.1) дискретні значення  $U(nT_{\pi})$  повністю визначають вхідну функцію u(t), і заміна аналогової функції u(t) на дискретну  $U(nT_{\pi})$  не спряжена зі спотворенням виду вхідної залежності, оскільки за  $U(nT_{\pi})$  можна однозначно відновити вхідний вид функції u(t). Отже, за виконання умови (9.1) похибка перетворення на етапі дискретизації за часом відсутня.

Для сигналів з обмеженим спектром їх можна відновити за допомогою ряду Котельникова

$$u(t) = \sum_{n=-\infty}^{\infty} u(nT_{\pi}) \frac{\sin\left[2\pi f_m(t-nT_{\pi})\right]}{2\pi f_m(t-nT_{\pi})}$$

За дискретизації сигналу з'являється похибка, зумовлена кінцевим часом одного перетворення та невизначеністю моменту часу його закінчення. Як результат замість рівномірної дискретизації одержуємо дискретизацію із змінним періодом. Така похибка називається апертурною. Якщо вважати, що апертурна похибка визначається швидкістю зміни сигналу, то її можна визначити виразом

$$\Delta u_{\mathbf{a}}(t_n) = u'(t_n)T_{\mathbf{a}} = \left(\frac{du(t)}{dt}\right)_{\substack{t=t_n\\t=t_n}}^{T_{\mathbf{a}}},$$

де  $T_a$  — апертурний час,  $u'(t_n)$  — швидкість зміни сигналу в момент часу  $t_n$ .

Для гармонічного сигналу  $u(t) = U_m \sin \omega t$  максимальне значення апертурної похибки за умови  $u'(t) = U_m$ , тобто за  $\cos \omega t = 1$ . Відносна апертурна похибка в цьому випадку матиме значення

$$\delta_{a} = \Delta u_{a} / U_{m} = \omega T_{a} . \tag{9.2}$$

Порівнюючи вирази (9.1) та (9.2), одержимо

$$T_{\mu}/T_{\rm a} = \pi/\delta_{\rm a} \ . \tag{9.3}$$

З виразу (9.3) випливає, що для зменшення апертурної похибки треба в  $\pi/\delta_a$  разів збільшувати частоту перетворення АЦП.

На відміну від дискретизації, яка теоретично є обіговою операцією, квантування являє собою необігове перетворення вхідної величини та супроводжується появою неминучих похибок (рис. 9.16). На рис. 9.2*а* наведено характеристику ідеального кантувача за рівномірного квантування відстаней між двома сусідніми значеннями, які є сталими. Різниця між двома сусідніми значеннями квантованої величини

називається кроком квантування *h*. Процес квантування за рівнем безперервного сигналу (рис. 9.1*б*) завжди пов'язаний із внесенням декотрої похибки  $\delta_n$ , значення якої (див. рис. 9.2*б*) визначається нерівністю  $-h/2 \le \delta_n \le h/2$ .



Рис. 9.2. Наведені:

 а – характеристика ідеального кантувача за рівномірного квантування відстаней між двома сусідніми значеннями; б – процес квантування за рівнем безперервного сигналу

Величина  $\delta_n$  зветься *шумом квантування* і однозначно визначається числом припустимих значень функції  $U_n^*$  (рис. 9.2*a*), тобто розрядністю використовуваного коду. Тому похибка аналого-цифрового перетворення, що зумовлена шумом квантування, за збільшення розрядності вихідного коду може бути зменшена до будь-якої малої величини. Проте на відміну від похибки дискретизації за часом вона принципово властива цьому алгоритму і не може бути зведена до нуля вибором параметрів пристрою.

За перетворення довільного сигналу максимальна похибка (рис. 9.26) зустрічається порівняно рідко, тому в більшості випадків для оцінювання якості АЦП використовують не максимальну, а середньоквадратичну похибку  $\delta_{\rm kB} = \delta_n / \sqrt{12} = h / \sqrt{12}$ , яка приблизно в 3,5 рази менша за максимальну. В АЦП похибка квантування визначається як одиниця молодшого значущого розряду (ОМР).

Розглянуті похибки зумовлені самим алгоритмом аналогоцифрового перетворення. Окрім них у реальних АЦП виникають похибки, пов'язані з неідеальністю використовуваної елементної бази, тобто інструментальні похибки.

Основні характеристики АЦП поділяються на статичні та динамічні. До статичних характеристик відносять: абсолютні значення та полярності вхідних сигналів, вхідний опір, значення та полярності вихідних сигналів, вихідний опір, значення напруг і струмів джерел живлення, кількість двійкових або десяткових розрядів вихідного коду, похибки перетворення постійної напруги і т. інше. До динамічних характеристик відносять: час перетворення, максимальну частоту дискретизації, апертурний час, динамічну похибку і т. інше.

*Діапазон перетворення* – різниця між максимальним та мінімальним значеннями вхідної напруги  $u_{\text{вх}}$ .

*Розрізняльна здатність* – показує вхідну напругу, що відповідає приросту вихідного коду на одиницю у молодшому розряді

$$\Delta = U_{\rm BX\,max} / (2^m - 1), \tag{9.4}$$

де  $2^{m} - 1$  — максимальна вага коду.

Відносне значення розрізняльної здатності

$$\delta = \Delta / U_{\rm BX \ max} = 1 / (2^m - 1). \tag{9.5}$$

Для АЦП  $\Delta$  — найменша сходинка вхідного сигналу, яку можна розрізнити. Сигнал меншого рівня АЦП не зареєструє. Так, за  $U_{\text{вх max}} = 10B$ , m = 12,  $\Delta = 10/(2^{12} - 1) = 2.45 \text{ мB}$ . Що більше m, то менше  $\Delta$  і точніше вхідною напругою може бути зображений вихідний код.

Реальне значення розрізняльної здатності відрізняється від розрахункової через похибки АЦП. Точність АЦП визначається значеннями абсолютної похибки, диференціальної та інтегральної нелінійностей. Абсолютну похибку АЦП  $\Delta U_{\rm Bx}$  визначають у кінцевій точці характеристики перетворення, тому її зазвичай називають похибкою повної шкали і вимірюють в одиницях молодшого розряду (ОМР) (рис. 9.36).

Диференціальну нелінійність АЦП (DNL) визначають через ідентичність двох сусідніх приростів сигналу, тобто як різницю напруг двох сусідніх квантів (рис. 9.3*a*):  $DNL = h_i - h_{i+1}$ .



**Рис. 9.3. Диференціальну нелінійність АЦП:** *а* – ідентичність двох сусідніх приростів сигналу; *б* – похибка повної шкали

Інтегральна нелінійність АЦП (INL) характеризує ідентичність приростів у всьому діапазонні вхідного сигналу. Як правило її визначають за максимальним відхиленням згладженої характеристики перетворення від ідеальної прямої лінії (рис. 9.36):  $INL = U'_i - U_i$ .

Час перетворення t<sub>пер</sub> визначають як інтервал часу від початку перетворення до появи на виході АЦП стійкого коду вхідного сигналу. Для одних типів АЦП цей час сталий і не залежить від значення вхідного сигналу, для інших АЦП цей час залежить від значення вхідного сигналу. Якщо АЦП працює без пристрою вибірки та збереження, то час перетворення є апертурним часом.

Максимальна частота дискретизації – це частота, з якою можливо перетворення вхідного сигналу за умови, що обраний параметр (наприклад, абсолютна похибка) не виходить за задані межі. Інколи максимальну частоту перетворення приймають рівною зворотній величині часу перетворення.

## 9.2. Аналого-цифрові перетворювачі

Відомо багато способів АЦ-перетворення, і кожний з них має свої переваги і недоліки для конкретних практичних випадків.

АЦП, які дозволяють визначити код миттєвих значень напруги, можна поділити на: послідовної лічби, послідовного наближення (порозрядного зрівноважування, кодоімпульсні), паралельні, послідовнопаралельні та з проміжним перетворенням у часовий інтервал (часоімпульсні).

На рис. 9.4*а* наведено структурну схему АЦП *послідовної лічби*, яка вміщує компаратор *DA*, за допомогою якого виконується порівняння вхідної напруги  $u_{BX}$  з вихідною напругою  $u_5$  цифро-аналогового перетворювача (ЦАП). З приходом від схеми керування (на рисунку її не показано) імпульсу «Пуск», який замикає ключ *s*, перетворювач починає роботу. Через замкнений ключ *s* імпульси  $u_1$  від генератора тактових імпульсів ГТІ надходять на лічильник СТ, який керує роботою ЦАП. Як результат послідовного збільшення вихідного коду лічильника СТ *N* відбувається послідовне східчасте збільшення вихідної напруги  $u_5$  ЦАП. Живлення ЦАП здійснюється від джерела опорної напруги ДОН  $u_4$ .

Коли вихідна напруга  $u_5$  ЦАП порівняється з вхідною напругою  $u_{Bx}$ , відбувається перемикання компаратора *DA* і за його вихідним сигналом  $u_6$ «Стоп» ключ *s* розмикається. Як результат імпульси  $u_1$  від генератора ГТІ перестають надходити на вхід лічильника СТ. Вихідний код  $u_3(N)$ , що відповідає рівності  $u_{Bx} = u_5$ , знімається з вихідного регістру лічильника СТ.

З часових діаграм (рис. 9.46) бачимо, що час перетворення змінний і залежить від рівня вхідного сигналу  $u_{\rm BX}$ . При числі двійкових розрядів лічильника *m* та періоді надходження лічильних імпульсів *T* максимальний час перетворення дорівнює  $t_{\rm nep} = (2^m - 1)T$ .



Рис. 9.4. АЦП послідовної лічби: *a* – структурна схема; б – часові діаграми

Рівняння перетворення АЦП послідовної лічби можна записати у вигляді

$$u_{\rm BX} = k V U$$
,

де  $0 \le k \le m$  — число сходинок до моменту порівняння; VU = h — значення однієї сходинки, тобто крок квантування.

АЦП послідовного наближення належать до найбільш поширених перетворювачів аналог-код (рис. 9.5*a*). Порівняно зі схемою АЦП послідовної лічби (рис. 9.4*a*), в ній зроблено одну суттєву зміну – замість лічильника (СТ) введений регістр послідовного наближення (РПН). Це змінило алгоритм зрівноваження та скоротило час перетворення.



Рис. 9.5. АЦП послідовного наближення:

*а* – перетворювач аналог-коду; *б* – перехідний процес встановлення напруги на виході ЦАП за фіксованої напруги на вході АЦП

В основі роботи АЦП з РПН лежить принцип послідовного порівняння вхідної напруги  $u_{\rm BX}$  з 1/2, 1/4, 1/8 і т. інше можливого максимального його значення  $U_m$ . Це дозволяє для *m*-розрядного АЦП

виконати весь процес перетворення за *m* послідовних кроків наближення (ітерацій) замість (2<sup>*m*</sup> – 1) за використання послідовної лічби та одержати суттєвий виграш у швидкодії.

У початковому стані в старший розряд регістра за допомогою схеми керування (на рисунку не показана) заноситься одиниця. Отже, на виході *m*-розрядного АЦП встановлюється код {100...0}, а на виході ЦАП напруга  $u_3 = (2^{m-1})\Delta U$ . Це значення відповідає  $U_m/2$  (повної шкали АЦперетворення). Якщо вхідний сигнал  $u_{BX} > u_3$ , на першому такті перетворення в регістрі РПН стан лог. 1 в старшому розряді зберігається; якщо  $u_{BX} < u_3$ , старший розряд регістра скидується в нуль і в стан лог. 1 встановлюється інший молодший розряд регістра. При цьому на виході АЦП з'явиться {010...0}, а на виході ЦАП —  $u_3 = (2^{m-2})VU$ . Далі цей процес повторюватиметься доти, поки в молодшому розряді регістра не з'явиться лог.1. Перехідний процес встановлення напруги на виході ЦАП за фіксованої напруги на вході АЦП показано на рис. 9.5*б*.

Отже, кількість порозрядних зрівноважень цього АЦП визначається його розрядністю, а швидкодія роботи – частотою тактових імпульсів генератора.

До найбільш швидкодіючих перетворювачів аналог-код належать паралельні АЦП. Висока швидкодія цього типу АЦП забезпечується за рахунок одночасного квантування сигналу  $u_{\text{вх}}$  за допомогою набору компараторів DA, кількість яких дорівнює  $2^m - 1$ , ввімкнених паралельно джерелу вхідного сигналу (рис. 9.6). Частота перетворення АЦП визначається часом перемикання компараторів. На неінвертувальні входи компараторів подаються напруги, що чисельно дорівнюють рівням квантування  $U_n^*$ . Як результат з виходів компараторів знімається паралельний N-розрядний унітарний код. Число одиниць в ньому дорівнює кількості рівнів квантування за величиною менших значень  $u_{\text{вх}}$ .

Одержаний унітарний код подається на вхід перетворювача кодів (ПК), в якому він перетворюється в двійковий з числом розрядів  $m = \log_2 N$ . З виходу ПК двійковий код через логічні перемикачі на елементах 21 подається на вхід паралельного регістра, з виходу якого він і зчитується. Перезапис коду ПК у паралельний регістр відбувається за сигналом «Запис». Цей сигнал подається в схему після того, як усі перехідні процеси, пов'язані зі спрацьовуванням компараторів і одержанням двійкового коду, завершені.

Для одержання напруг, що дорівнюють рівням квантування в схемі, використано подільник напруги на *N* однакових резисторах, під'єднаний до виходу джерела опорної напруги *U*<sub>оп</sub>.



Рис. 9.6. Паралельні АЦП

Слід зазначити, що підвищення точності роботи АЦП цього типу завжди пов'язане зі значними апаратними витратами. Так, для побудови 10-розрядного АЦП необхідні 1023 компаратори.

На практиці компроміс між швидкодією та складністю схеми вирішується в *послідовно-паралельних* схемах АЦП (рис. 9.7).



Рис. 9.7. Послідовно-паралельна схема АЦП

У таких АЦП *m*-розрядів розбивається на декілька *n* груп. Всередині кожної групи застосовується паралельне перетворення, а група за групою працюють послідовно у часі (у декілька тактів). У схемі, наведеній на рис. 9.7, в першому такті АЦП1 перетворює старші розряди вхідної величини  $u_{\rm вx}$  в цифровий код (на схемі це розряди  $2^3$  К  $2^5$ ). Потім у другому такті ці розряди перетворюються за допомогою ЦАП в напругу, яка віднімається з вхідного сигналу у віднімальному пристрої (ВП). У третьому такті АЦП2 перетворює одержану різницю в код молодших розрядів ( $2^0$  К  $2^2$ ) вхідної напруги  $u_{\rm вx}$ .

Такі перетворювачі характеризуються меншою швидкодією порівняно з паралельними, але мають меншу кількість компараторів. Так, наприклад, для 6-розрядного паралельного АЦП потрібно 63 компаратори, а для послідовно-паралельного АЦП – всього 16.

Кількість каскадів у таких АЦП може бути збільшена, тому вони часто називаються багатокаскадними або конвеєрними. Вихідний код

таких АЦП являє собою суму кодів  $N = N_1 + N_2 + N_3 + K$ , вироблюваних окремими каскадами.

В основу роботи АЦП з *часоімпульсним перетворенням* (з перетворенням у часовий інтервал) покладено метод перетворення вхідної напруги  $u_{\text{вх}}$  у часовий інтервал, тривалість якого пропорційна  $u_{\text{вх}}$ . На рис. 9.8 наведена структурна схема такого АЦП (*a*) і часові діаграми процесу перетворення ( $\delta$ ).



Рис. 9.8. АЦП з часоімпульсним перетворенням: *a* – структурна схема; *б* – часові діаграми

АЦП складається з генератора лінійно змінюваної напруги ГЛЗН, двох компараторів *DA*1 і *DA*2, формувача Ф тривалості імпульсів  $\tau_i$ , генератора тактових імпульсів ГТІ і лічильника СТ, з виходу якого знімається код перетвореної напруги. Перший імпульс  $u_2$  формується за порівняння напруги  $u_{\text{вх}}$  з напругою  $u_1$ , а другий імпульс  $u_3$  формується за досягнення напругою  $u_1$  нульового рівня. Швидкодія такого АЦП мала, час перетворення становить 20...50 мкс.

Напруга и<sub>1</sub>, яка виробляється ГЛЗН, має вигляд

$$u_1 = U_m - kt , \qquad (9.6)$$

де *k* — крутість пилкоподібної напруги.

Моменти часу  $t_2$  та  $t_3$  спрацьовування компараторів *DA*1 і *DA*2 визначаються з виразу (9.6).

$$t_2 = \frac{U_m - u_{\text{BX}}}{k}; \qquad t_3 = \frac{U_m}{k}$$

Тривалість імпульсу визначаємо як різницю  $\tau_i = t_3 - t_2 = u_{BX}/k$ . Кількість імпульсів, підрахованих лічильником, дорівнює  $N = f \tau_i$ , де f — частота тактового генератора. Розглянуті АЦП мають спільний недолік — відносно низьку завадостійкість, яка обмежує розрізняльну здатність перетворювача до рівня  $m \le 10$ . Недостатня розрядність АЦП при цьому знижує і точність АЦ-перетворення. Цей суттєвий недолік практично відсутній в АЦП середніх значень напруги (інтегруючому), принцип дії якого полягає у використанні в процесі перетворення операції інтегрування вхідного сигналу за фіксований відрізок часу.

На рис. 9.9. наведена структурна схема АЦП подвійного (двотактного) інтегрування (*a*) та часові діаграми (б), які пояснюють роботу АЦП.



Рис. 9.9. АЦП подвійного (двотактного) інтегрування: *а* – структурна схема; *б* – часові діаграми

Перед початком роботи АЦП ключ *s4* замкнений і вхід інтегратора через опір *R*1 з'єднаний зі спільною шиною, що забезпечує на виході інтегратора рівень напруги  $u_1$  трохи більший за нуль, але достатній для підтримання нульового рівня на виході компаратора *DA*2.

За подачі імпульсу запуску сигнали зі схеми керування СК переводять ключ *s*1 у замкнений стан, ключ *s*4 — у розімкнений стан, а ключі *s*2,*s*3,*s*5 залишаються розімкненими. При цьому вхідна напруга  $u_{\text{вx}}$ , яка в цій схемі АЦП стала та може бути будь-якої полярності (часові діаграми наведені для негативної полярності  $u_{\text{вx}} = -U_d$ ), через підсилювач *DA*1 подається на вхід інтегратора на ОП *DA*2 і конденсатор *C*1 через опір *R*1 починає заряджатися. Вихідна напруга інтегратора  $u_1$  зростає лінійно у часі (див. рис. 9.9*б*). У кінці фіксованого інтервалу  $T_0$  (першого такту) напруга на виході інтегратора дорівнює

$$u_{1}(T_{0}) = k \int_{0}^{T_{0}} u_{\text{BX}} dt = k T_{0} U_{d} , \qquad (9.7)$$

де  $k^{-1} = R_1 C_1$  – стала часу інтегратора;  $U_d$  – середнє значення вхідної напруги;  $T_0 = n_0 T$ ; T – період тактових імпульсів генератора ГТІ;  $n_0$  – число тактових імпульсів.

Другий такт роботи АЦП починається з того, що на виході схеми керування з'являються сигнали, які переводять ключ *S*1 у розімкнений стан, ключ *S*2(*S*3) у замкнений стан, та сигнал  $u_2$ , який під'єднує генератор тактових імпульсів ГТІ до входу лічильника результату СТ. Протягом інтервалу часу  $T_x$  конденсатор *C*1 розряджається, а лічильник СТ підраховує тактові імпульси доти, поки за позитивної опорної напруги  $U_{on}$  вихідна напруга  $u_1$  інтегратора не стане рівною нулю.

Розряд конденсатора C1 відбувається зі сталою швидкістю, яка не залежить від нагромадженого в конденсаторі заряду, тому із збільшенням нагромадженого заряду час розряду також збільшується. Кінець розряду конденсатора C1 фіксується компаратором, *DA*2 після чого ключ *S*2 (або *S*3) розмикається, а на вихідному регістрі ВР лічильника фіксується числовий код.

Оскільки початок розряду визначає схема керування, а кінець — компаратор, то тривалість розряду конденсатора *С*1 можна визначити з виразу

$$u_1(T_0) - k \int_0^{T_x} U_{0\Pi} dt = 0,$$

звідки

$$kT_0U_d = kU_{on}T_x \qquad \text{afo} \qquad T_x = \frac{T_0}{U_{on}}U_d , \qquad (9.8)$$

що свідчить про пропорційність інтервалу  $T_x$  середньому значенню вхідної напруги  $U_d$ . Заповнення інтервалу  $T_x$  тактовими імпульсами, що надходять від ГТІ, дозволяє знайти числовий код

$$V_x = T_x f_0 \,. \tag{9.9}$$

Як бачимо з (9.9), кінцевий результат на виході АЦП подвійного інтегрування не залежить від періоду T тактових імпульсів генератора та сталої часу інтегрування RC. Очевидно, що точність розглянутого способу АЦ-перетворення залежатиме від стабільності опорної напруги  $U_{on}$  і числа  $n_0$  тактових імпульсів генератора.

На третьому етапі проводиться корекція нульового рівня інтегратора. Для цього замикаються ключі s4 та s5, а інші ключі розмикаються. Оскільки вхід інтегратора через опір R1 з'єднаний зі спільною шиною, то конденсатор C2 через замкнений ключ s5 заряджається до напруги похибки, яка після розмикання ключів s4 та s5 віднімається з вихідного сигналу. Важливою особливістю АЦП подвійного інтегрування є те, що він забезпечує високу завадостійкість завдяки процесам усереднення та згладжування (придушення) швидкозмінних шумових чи завадових складових вхідного сигналу, які можуть бути присутні на вході АЦП. Якщо на вхідний сигнал накладена гармонічна завада, то за рівності періоду завади часу заряду конденсатора  $C1 T_3 = T_0$  середнє значення завади до кінця інтервалу інтегрування дорівнюватиме нулю, як показано штриховою лінією на рис. 9.96.

Розглянуті переваги АЦП подвійного інтегрування дозволяють досить легко досягнути точності перетворення 0,01%. Недоліком цього способу перетворення є мала швидкодія (за заданої розрядності швидкодія АЦП визначається частотою 1/*T*, вибір якої обмежується в основному часом спрацьовування компаратора).

В інтегральному виконанні випускаються АЦП:

а) миттєвих значень: К572ПВ1(*AD*7570), К572ПВ3(*AD*7574), *AD*677, *AD*7882 – послідовного наближення; К1107ПВ1/4 (*AD*7570) – паралельні; *AD*775, *AD*876 – конвесрні (послідовно-паралельні);

б) інтегрувальні: К572ПВ2/5 (*ICL*7107), К572ПВ6 (*ICL*7135), К572ПВ7/8 (*ICL*7117), К572ПВ9/10 – подвійного інтегрування.

На рис. 9.10 наведено умовне графічне позначення АЦП типу К1107ПВ2, що являє собою 8-розрядний швидкодіючий АЦП паралельної дії вхідної напруги, яка змінюється від -2 В до 0, у двійковий код (прямий або обернений) з доповненням до двох (прямого або оберненого). Тип вихідного коду задається кодовою комбінацією на виводах 36 (вибір коду ВК2), 41 (вибір коду ВК1). Частота перетворення АЦП не перевищує 20 МГц. Слід передбачити розділення цифрової та аналогової землі із з'єднанням їх тільки в одній точці – на затискачі джерела живлення.



Рис. 9.10. Умовне графічне позначення АЦП типу К1107ПВ2

**Приклад 9.1.** Визначити верхню граничну частоту  $f_{\rm B}$  аналогових сигналів, які перетворюються 12-розрядним АЦП послідовної лічби, тактова частота якого  $f_{\rm T} = 10 \, {\rm MFu}$ .

Розв'я зання. Максимальне число *N* імпульсів, перелічене двійковим лічильником з *m* = 12, становить  $N = 2^m - 1 = 4095$ . Тоді максимальна частота дискретизації перетворюваного сигналу буде  $f_a < f_r / N = 2,442 \, \kappa \Gamma \mu$ , а його верхня гранична частота (за умовою однозначності перетворення) становить  $f_a = f_{max} < f_a / 2 = 1,221 \, \kappa \Gamma \mu$ .

**Приклад 9.2.** Визначити код на виході АЦП послідовного наближення, якщо на його вході максимальна вхідна напруга  $U_{\text{вх max}} = 0,8B$ , число розрядів 10, а перетворювана напруга  $U_{\text{вх max}} = 20 \text{ мB}$ .

Розв'язан ня. Результати першого порівняння:  $U_{\text{вх}} < U_{\text{вх max}}/2$  (20<400); другого порівняння:  $U_{\text{вх}} < U_{\text{вх max}}/4$  (20<200); третього порівняння:  $U_{\text{вх max}}/8$  (20<100); четвертого порівняння:  $U_{\text{вх max}}/4$  (20<200); п'ятого порівняння:  $U_{\text{вх max}}/8$  (20<100); четвертого порівняння:  $U_{\text{вх max}}/4$  (20<20); п'ятого порівняння:  $U_{\text{вх max}}/32$  (20<25); шостого порівняння:  $U_{\text{вх}} > U_{\text{вх max}}/64$  (20>12,5); сьомого порівняння:  $U_{\text{вх max}} > (1/64+1/128)U_{\text{вх max}}$  (20>18,75); восьмого порівняння:  $U_{\text{вх}} < (1/64+1/128+1/256)U_{\text{вх max}}$  (20<21,875); дев'ятого порівняння:  $U_{\text{вх}} < (1/64+1/128+1/512)U_{\text{вх max}}$  (20<20,21); десятого порівняння:  $U_{\text{вх}} > (1/64+1/128+1/1024)U_{\text{вх max}}$  (20>19,56). Таким чином, на виході АЦП встановлюється код 0000011001.

# 9.3. Принцип цифро-аналогового перетворення. Параметри цифро-аналогових перетворювачів.

Цифро-аналоговий перетворювач (ЦАП) — пристрій, призначений для перетворення цифрових сигналів у аналогові, та служить для сполучення цифрових пристроїв формування й обробки сигналів з аналоговими споживачами інформації. Вони широко використовуються для керування аналоговими пристроями за допомогою ЕОМ у таких галузях техніки, як:

- системи керування технологічними процесами (виконавчі пристрої верстатів з ЧПК, роботів, електронно-променева фотолітографія та ін.);

- пристрої зв'язку, телемеханіки, телевимірювань (модеми, активні та цифрові фільтри, системи розподілу аналогових даних);

- дискретна автоматика та обчислювальна перетворювальна техніка (генератори складних функцій, інтегратори, цифрокеровані сельсини, розв'язувальні трансформатори, функціональні перетворювачі);

- випробувальна та вимірювальна техніка (програмовні джерела живлення, автоматичні мостові вимірювальні прилади, цифрові вимірювальні пристрої). Схеми ЦАП можна класифікувати за різними ознаками: принципом дії, видом вихідного сигналу, полярністю вихідного сигналу, елементною базі та ін. За принципом дії найбільше розповсюдження одержали ЦАП з додаванням струмів, з діленням напруги та додаванням напруги. У мікроелектронному виконанні застосовуються тільки перші два типи.

За видом вихідного сигналу ЦАП поділяють на: із струмовим виходом і виходом за напругою. Для перетворення вихідного струму ЦАП у напругу використовуються операційні підсилювачі. За полярністю вихідного сигналу ЦАП поділяють на однополярні та двополярні.

Керуючий код, що подається на вхід ЦАП, може бути різним: двійковим, двійково-десятковим, Грея, унітарним та ін.

Під час формування вихідної напруги ЦАП під дією керуючого коду зазвичай використовують джерела еталонної (опорної) напруги. Залежно від виду джерела еталонної напруги ЦАП поділяють на: зі сталою еталонною напругою та зі змінюваною еталонною напругою.

Ідея, що лежить в основі ЦА-перетворення, міститься в одержанні миттєвого значення аналогового сигналу, відповідного вхідному цифровому коду, шляхом підсумовування еталонних струмів з наступним перетворенням їх у напругу. Керування еталонними струмами, або, що те ж саме, еталонними напругами, здійснюється за допомогою, як правило, двійкового коду. При цьому рівню лог. 1 відповідає наявність еталонної напруги, рівню лог. 0 – відсутність напруги. Величини еталонних напруг нормуються.

Залежність вихідного параметра ЦАП, наприклад, напруги на його виході від кодового еквівалента  $N_2$  вхідного сигналу називають характеристикою перетворення. Використовуючи для значень двійкових чисел (p=2) вираз (1.2), одержимо загальний вираз для характеристики перетворення *m*-розрядного ЦАП

$$U_{\rm BHX} = \Delta U \sum_{i=0}^{n} 2^{i} x_{i} = \Delta U N_{2}$$
(9.10)

де  $\Delta U = U_{on}/2^m$  — крок квантування за рівнем, тобто вага молодшого розряду (розрізняльна здатність) двійкового числа;  $U_{on}$  — еталонна (опорна) напруга;  $N_2 = 2^{m-1}x_{m-1} + 2^{m-2}x_{m-2} + ... + 2^1x_1 + 2^0x_0$  — вхідний цифровий (двійковий) *m*-розрядний код;  $x_i$  — вхідні змінні, що набувають значення 1 або 0.

Для прикладу трирозрядний код  $N_2 = 101$  можна інтерпретувати як двійкове число із значенням  $N_{10} = (1 \cdot 2^2) + (0 \cdot 2^1) + (1 \cdot 2^0) = 4 + 1 = 5$ . Крайній ліворуч розряд називають старшим (СР), а крайній праворуч — молодшим (МР). Максимальним значенням трирозрядного коду в двійковій системі є 7 (всі одиниці), мінімальним — 0. На практиці зручно використовувати дробовий еквівалент двійкових чисел. У такому уявленні двійкове число ділять на 2<sup>m</sup>, де m число розрядів. Наприклад, дробовий еквівалент N числа 101 можна уявити у вигляді

$$N = \frac{(1 \cdot 2^2) + (0 \cdot 2^1) + (1 \cdot 2^0)}{2^3} = (1 \cdot 2^{-1}) + (0 \cdot 2^{-2}) + (1 \cdot 2^{-3}) = \frac{5}{8}.$$

Таким чином, максимальним значенням буде 7/8 або 1-1/8, мінімальним — 0. Звичайно старшому розряду присвоюється номер 1, наступному 2 і т.д. до молодшого розряду, номер якого *m*.



Рис.9.11. Характеристика перетворення трирозрядного ЦАП

Незалежно від кількості розрядів всі значення вихідної напруги можна розглядати відносно практично недосяжної повної шкали з нормованим значенням  $U_{\text{вих}}/U_{\text{оп}} = 1$ . Фактично кожний розряд має своє стале значення (старший розряд завжди  $1/2^1$ ), не залежне від кількості розрядів (всі розряди зазвичай нумеруються за позитивними ступенями 2, починаючи праворуч, тобто розряд 0 - MP, m - 1 - CP).

Якщо *N* є дробовим еквівалентом двійкового числа, то характеристика перетворення матиме вигляд

 $U_{\text{вих}} = NU_{\text{оп}} = (\frac{1}{2} + \frac{1}{4} + ... + \frac{1}{2^m})U_{\text{оп}} = (1 - 2^{-m})U_{\text{оп}} .(9.11).$  На рис. 9.11 наведено характеристику перетворення трирозрядного ЦАП.

Максимальна вихідна напруга за трирозрядного коду (111)

 $U_{\text{BUX max}} = (1/2 + 1/4 + 1/8)U_{\text{OII}} = (7/8)U_{\text{OII}}$ .

Абсолютна похибка перетворення дорівнює половині кроку квантування за рівнем  $\Delta U$ .

Відносна розрізняльна здатність  $\delta U$  *m*-розрядного ЦАП визначається виразом (9.5).

Похибку перетворення ЦАП прийнято поділяти на диференціальну та похибку нелінійності. З ростом коду на вході ЦАП зростає і вихідна напруга, проте за збільшення напруги може бути відхилення від лінійної залежності. *Похибкою нелінійності* називають максимальне відхилення вихідної напруги від ідеальної прямої в усьому діапазоні перетворення.

*Диференціальною похибкою* називають максимальне відхилення від лінійності для двох суміжних значень вхідного коду.

*Напруга зміщення* нуля визначається вихідною напругою за вхідного коду, відповідного нульовому значенню.

*Час установлення*  $t_{yet}$  – це інтервал часу від подачі вхідного коду до входження вихідного сигналу в задані границі, що визначаються похибкою.

Максимальна частота перетворення — найбільша частота дискретизації, за якої всі параметри ЦАП відповідають заданим значенням.

# 9.4. Цифро-аналогові перетворювачі

Оскільки вихідна напруга ЦАП зображується у вигляді суми окремих доданків, які залежно від значень коефіцієнтів *x<sub>i</sub>* можуть входити (за одиничного значення) або не входити (за нульового значення відповідного коефіцієнта) у кінцевий результат, ЦАП може бути побудований на основі аналогового суматора та транзисторних ключів, які забезпечують потрібну комутацію напруг (або струмів).

Серед різних способів ЦА-перетворення широке використання знайшли ЦАП, спільною ознакою яких є наявність матриці резисторів *R* з вихідним (аналоговим) суматором на операційному підсилювачі. Матриця резисторів призначена для «зваження» цифрового сигналу, поданого паралельним кодом залежно від його двійкового розряду. Через те, що за різних способів з'єднання резисторів такі схеми нагадують сходинки, називають багатоланковою резистивною матрицю іноді схемою реалізації ЦА-перетворення східчастого типу. Для переважно використовують два типи матриці резисторів: складеної з двійковозважених резисторів; постійного імпедансу типу R – 2R.

На рис. 9.12 наведена структурна схема *m*-розрядного ЦАП з двійково-зваженими резисторами, побудована на основі суматора на операційному підсилювачі *DA*, матриці двійково-зважених резисторів  $R_1 - R_2 - \ldots - R_i - \ldots - R_m$ , опори яких визначаються за формулою  $R_i = R \cdot 2^{i-m}$ , транзисторних ключів  $S_1 \ldots S_m$  на кожний розряд, які керуються

638

паралельним двійковим кодом, що надходить, наприклад, з виходів регістру або лічильника, та джерела еталонної напруги U<sub>on</sub>.



Рис. 9.12 Структурна схема *m*-розрядного ЦАП з двійково-зваженими резисторами

Оскільки прямий вхід ОП з'єднаний із землею, то за рахунок негативного зворотного зв'язку напруга в підсумовувальній точці А також буде дорівнювати нулю (див. п. 4.1) і резистивна матриця працює в закороченому режимі. Коли на транзисторні ключі подано двійковий *m*-розрядний цифровий код, то кожний цифровий сигнал  $x_i$  керує ключем  $S_i$ , забезпечуючи під'єднання резистора з опором  $R_i = R \cdot 2^{i-m}$  до джерела опорної напруги або до землі.

Вихідна напруга суматора визначається сумою виду (див. п. 4.2):

$$U_{\rm BHX} = -R_{33}U_{\rm off} \left( \frac{1}{R_1} + \frac{1}{R_2} + \dots + \frac{1}{R_i} + \dots + \frac{1}{R_m} \right). \tag{9.12}$$

Отже, внесок *i*-го розряду у вихідну напругу

$$\Delta U_{\rm BHX} = (R_{33}/R_i) U_{\rm off} = \binom{R_{33}}{R \cdot 2^{i-m}} U_{\rm off} \,. \tag{9.13}$$

3 урахуванням (9.13) вираз (9.12) може бути зображений у вигляді

$$U_{\text{BHX}} = -\frac{R_{33}}{R} U_{\text{on}} \sum_{i=1}^{m} x_i 2^{m-i} = -\frac{R_{33}}{R} U_{\text{on}} (x_1 2^{m-1} + \dots + x_m 2^0) =$$
  
=  $-\frac{R_{33}}{R} U_{\text{on}} 2^{-m} (x_1 \frac{1}{2^1} + \dots + x_m \frac{1}{2^m}) = -\frac{R_{33}}{R} \frac{U_{\text{on}}}{2^m} N_2,$  (9.14)

де  $x_1,...,x_m$  — вхідні змінні, що приймають значення 0 або 1 залежно від стану відповідних ключів  $S_1...S_m$ .

Відношення  $R_{33}/R$  еквівалентно внеску у вихідний сигнал розряду 2<sup>-*i*</sup>, тому  $R_{33}/R_i = 2^{-i}$ ,  $R_i = 2^i R_{33}$ . Таким чином, резистори, які реалізують струми розрядів, мають мати такі значення:  $R_1 = 2R_{33}$ ,  $R_2 = 4R_{33}$  і т. інше. За такої умови максимальне значення вихідної напруги буде

$$U_{\rm BUX\,max} = U_{\rm on} \left( \frac{1}{2} + \frac{1}{4} + \dots + \frac{1}{2^m} \right), \tag{9.15}$$

що відповідає виразу (9.11).

Для практичної реалізації схеми ЦАП з двійково-зваженими резисторами (рис. 9.12) потрібна велика кількість резисторів з різними значеннями опорів. За реалізації ЦАП зі зваженими резисторами в мікроелектронному виконанні виникають труднощі створення великого числа резисторів з різними номіналами. Крім того, схема володіє низькими динамічними характеристиками, тому що до підсумовувальної точки А та джерела опорної напруги підмикається змінне навантаження, що визначається керуючим кодом. За перемикання, коли відбувається розімкнення та замикання великої кількості ключів (наприклад, від 111 до 000), можлива поява проміжних помилкових кодів.

Для забезпечення точності перетворення абсолютні значення опорів резисторів мають витримуватися з прецизійною точністю. Так, у випадку 12-розрядного ЦАП опори розрядних резисторів мають відрізнятися в 2<sup>11</sup> = 2048 разів, що дуже важко виконати технологічно.

На рис. 9.13 наведено структурну схему чотирирозрядного ЦАП з підсумовуванням струмів, в якому використано одне джерело еталонної напруги  $U_{on}$ , резистивна матриця типу R-2R, чотири ключі S4,...,S1 на МОН-транзисторах  $VT_{41},...,VT_{11}$  та  $VT_{42},...,VT_{12}$ , чотири інвертори DD4,...,DD1 та ОП DA з колом НЗЗ. На входи інверторів подаються сигнали розрядів вхідного коду  $x_4...x_1$ . Особливість цієї резистивної матриці міститься в тому, що за будь-якого стану ключів S4,...,S1 вхідний опір матриці завжди дорівнює R, а отже, струм, що втікає в матрицю, дорівнює  $I_0 = U_{on}/R$ . Далі він послідовно розподіляється у вузлах a, b, c, d за двійковим законом. Двійковий закон розподіляення струмів у вітках резистивної матриці виконується за умови рівності нулю опору навантаження. Оскільки навантаженням резистивної матриці є ОП, охоплений негативним зворотним зв'язком через резистор  $R_{33}$ , то вхідний опір дорівнює нулю з достатньо високою точністю.



Рис. 9.13. Схема 4-розрядного ЦАП з підсумовуванням струмів

Вихідна напруга операційного підсилювача визначається виразом

$$U_{\rm BHX} = \frac{R_{33}}{R} \frac{U_{\rm off}}{2^m} (x_1 2^{m-1} + x_2 2^{m-2} + \dots + x_m 2^0) = \frac{R_{33}}{R} \frac{U_{\rm off}}{2^m} N_2 , \qquad (9.16)$$

де  $x_i = 1$ , якщо ключ  $S_i$  знаходиться в стані, за якого струм тече на інвертувальний вхід ОП, та  $x_i = 0$ , якщо ключ  $S_i$  знаходиться в стані, за якого струм тече на землю (спільну шину), m – число розрядів перетворювача,  $N_2 - m$ -розрядний цифровий код.

Максимальне значення вихідної напруги (тобто напруга в кінцевій точці діапазону) має місце за всіх  $x_i = 1$  і визначається формулою

$$U_{\text{BHX max}} = \frac{R_{33}}{R} U_{\text{orr}} (1 - 2^{-m}) = \frac{R_{33}}{R} U_{\text{orr}} - \Delta U , \qquad (9.17)$$
$$\left(\frac{R_{33}}{R}\right) \left(\frac{U_{\text{orr}}}{2^{m}}\right).$$

де  $\Delta U = \left(\frac{N_{33}}{R}\right) \left(\frac{V_{\text{on}}}{2^m}\right)$ . Як бачимо з (9.16), вихідна напруга ЦАП залежить не тільки від вхідного коду  $N_2$ , але й від напруги  $U_{\text{on}}$ . Якщо припустити, що напруга  $U_{\text{on}}$  змінюється, то вихідна напруга ЦАП буде пропорційною добутку двох величин: вхідного коду та напруги поданого на вхід опорного

двох величин: вхідного коду та напруги поданого на вхід опорного сигналу. У зв'язку з цим такі ЦАП зазвичай називають перемножувальними. В інтегральних мікросхемах перемножувальних ЦАП джерело еталонної напруги відсутнє, але є вхід для його підключення.

В інтегральному виконанні випускаються ЦАП: К572ПА1, К572ПА2, К594ПА1, К1108ПА1, К1118ПА1.

На рис. 9.14 наведено умовне графічне позначення ЦАП перемножувального типу К572ПА1, який являє собою 10-розрядний ЦАП, виконаний на основі КМОН-технології з часом перетворення, не більшим 5 мкс. ЦАП цього типу завжди доповнюють зовнішньою мікросхемою ОП, під'єднання якої показано на рис. 9.14.



Рис.9.14. Умовне графічне позначення ЦАП перемножувального типу К572ПА1

**Приклад 9.3.** Визначити: а) розрізняльну здатність 10-розрядного ЦАП у відсотках повної шкали; б) кількість розрядів, яка потрібна для забезпечення розрізняльної здатності 5 мВ за повної шкали 0...10 В; в) напругу на виході 12-розрядного ЦАП з повною шкалою 0...+10 В за подачі на його вхід паралельного двійкового коду 100111100011. Розв'я з а н н я. 1. Згідно виразу (9.5) відносне значення розрізняльної здатності дорівнює у відсотках

$$\delta\% = \left\lfloor \frac{1}{\left(2^m - 1\right)} \right\rfloor 100 \approx 0,1\%.$$

2. Згідно з виразом (9.4) для одержання розрізняльної здатності 5 мВ, або 0,05% за повної шкали 10 В потрібно 11 розрядів.

3. За подачі на вхід перетворювача коду 100111100011 та повній шкалі +10 В вихідний сигнал двійкового ЦАП становить 10(1/2+1/16+1/32+1/64+1/128+1/2048+1/4096) = 6,18 В.

**Приклад 9.4.** Для схеми ЦАП рис. 9.12, в якій  $U_{on} = +10$  в,  $R_{33} = 5 \text{ ком}$ ,  $R_1 = 10 \text{ ком}$ ,  $R_2 = 20 \text{ ком}$ ,  $R_3 = 40 \text{ ком}$ ,  $R_4 = 80 \text{ ком}$ , визначити: а) вихідну напругу за коду на вході 1000; б) вихідну напругу повної шкали; в) які ключі мають бути замкнені, щоб встановити код, відповідний напрузі 6,87 в; г) якщо в цілях розширення схеми для досягнення 8-розрядного розрізняння додати резистори та ключі, яким буде значення опору резистора самого молодшого розряду.

Розв'я зання. 1. Код 1000 означає, що ср = 1, тобто замкнений ключ S1. Вихідна напруга згідно з (9.12) дорівнює  $-(5 \cdot 10^3/10 \cdot 10^3) \cdot 10 = -5$  в.

2. Оскільки СР складає половину повної шкали, U<sub>вих тах</sub> = -10 В.

3. Щоб визначити, які ключі замкнені, скористаємося методом послідовного наближення. Комутовні виводи забезпечують напругу відповідно 5; 2, 5; 1, 25; 0, 62 В. Відомо, що S1 має бути замкнений, оскільки -6, 87B > -5B. Якщо замкнути ключ S2, то на виході схеми буде -7, 5B, тобто дуже висока напруга, отже S2 треба розімкнути. Після замикання S3 загальна напруга зросте до -6, 25B, оскільки до -5B додається -1, 25B. Якщо замкнені, а ключ S2 розімкнений. Це еквівалентно коду 1011.

4. Опір резистора молодшого розряду становить 28 · 5 · 103 = 1,28 МОм.

**Приклад 9.5.** Для схеми 10-розрядного ЦАП на основі мікросхеми К572ПА1 і ОП К140УД6 (рис. 9.14) визначити напругу на виході ЦАП, якщо на його вході діє двійковий код N<sub>2</sub> = 101011.

Розв'я зання. Згідно з довідковими даними для мікросхеми десятирозрядного ЦАП К572ПА1  $U_{ou} = \pm 17$  В. Вважаючи, що  $U_{min} = 0$ ,  $R = R_{33}$ , значення одного кроку квантування  $\Delta U$  згідно з (9.17) можна визначити як  $\Delta U = (R_{33}/R)(U_{ou}/2^m) = 1 \cdot 17/2^{10} = 0,017$  В.

Тоді для заданого коду  $N_2$  =101011 напруга на виході ЦАП (9.16)  $U_{\text{вих}} = \Delta U N_2 = 0,017 (1 \cdot 2^5 + 1 \cdot 2^3 + 1 \cdot 2^1 + 1 \cdot 2^0) = 0,73 \text{ B}.$ 

### 9.5. Пристрої вибірки та зберігання аналогових сигналів

Як зазначалося в п. 9.1 під час обробки аналогових сигналів з частотою сумірною або більшою, ніж швидкість роботи АЦП, з аналогового сигналу доводиться робити вибірки (відліки). Для цього декотрі значення сигналу в обраний час запам'ятовуються на інтервал, потрібний для того, щоб зробити перетворення його в двійковий код за допомогою АЦП. Цю функцію виконують пристрої вибірки та зберігання (ПВЗ), які є аналоговими запам'ятовувальними пристроями (Simple Hold Amplifier – SHA).

У більшості випадків для цього використовують різні поєднання накопичувального конденсатора та аналогових ключів з узгоджувальними підсилювачами.

Зберігання даних можна було б реалізувати і в цифровій формі, проте швидкодія та складність відповідних пристроїв не дозволили їм знайти широке застосування.

В аналогових пристроях вибірки та зберігання здійснюється операція дискретизації безперервного сигналу з тим, щоб у подальшому за допомогою АЦП виконати його квантування та кодування (рис. 9.15). Сигнал стробування керує процесом дискретизації, а квантування зазвичай здійснюється АЦП або лінійкою компараторів (типу паралельного АЦП).



### Рис. 9.15. Операція дискретизації безперервного сигналу

В основу операції вибірки та зберігання в ідеальному випадку покладена фільтрувальна властивість імпульсної функції  $\delta(t - t_m)$ 

$$u_{\rm BX}(t_m) = \int_{-\infty}^{\infty} u_{\rm BX}(t) \delta(t-t_m) dt ,$$

згідно з якою визначається миттєве значення функції в дискретні моменти часу  $t_m$ .

У дійсності стробування здійснюється за допомогою стробувальних сигналів  $g(t-t_m)$ , які мають кінцеву тривалість і складну форму, тому

визначається декотра функція від вхідного сигналу в межах існування стробувального імпульсу

$$u^*_{_{\mathrm{BX}}}(t_m) = \sum_{m=-\infty}^{\infty} F[u_{_{\mathrm{BX}}}(t)g(t-t_m)],$$

де F — символ функціонального перетворення під час дії стробувального імпульсу  $g(t-t_m)$ .

У зв'язку з цим реальне стробування можна класифікувати за видом стробувального імпульсу або за видом функціонального перетворення F. За видом стробувальних імпульсів розрізняють: переривання вхідного сигналу послідовністю прямокутних імпульсів з фіксованою тривалістю  $t_{\rm crp}$  (рис. 9.16*a*) та модуляцію вхідним сигналом послідовності імпульсів довільної форми (рис. 9.16*b*). Спільним для цих двох процесів стробування є те, що стробований сигнал одержується як результат перемноження послідовності строб-імпульсів і вхідного сигналу, а відміна міститься в механізмі одержання вибірки.



Рис. 9.16. Стробувальний імпульс:

 а – переривання вхідного сигналу послідовністю прямокутних імпульсів з фіксованою тривалістю t<sub>стр</sub>; б – модуляція вхідним сигналом послідовності імпульсів довільної форми.

За способом одержання відліків вхідного сигналу розрізняють: стробування прямокутними імпульсами за малої сталої часу кола зберігання вибірки; стробування з інтегруванням на інтервалі вибірки та стробування перемноженням.

Найбільше розповсюдження одержав перший спосіб.

Повний цикл роботи пристрою вибірки та зберігання (ПВЗ) складається з чотирьох етапів: 1) вибірки, 2) переходу від вибірки до зберігання, 3) зберігання, 4) перехід від зберігання до нової вибірки.

У режимі вибірки основними параметрами ПВЗ є час вибірки та коефіцієнт передачі. *Часом вибірки t*<sub>в</sub> називається інтервал часу, протягом якого утворюються вибіркові значення напруги на накопичувальному конденсаторі. Час вибірки задається тривалістю стробувального імпульсу.

Коефіцієнт передачі (коефіцієнт підсилення) К<sub>п</sub> ПВЗ – це відношення вибраного значення до значення вхідної напруги в момент вибірки. Найбільш часто ПВЗ повторює вхідний сигнал, тобто має коефіцієнт передачі, що дорівнює одиниці. Проте, у деяких випадках використовуються ПВЗ з підсиленням вхідного сигналу. Похибка коефіцієнта передачі характеризує його відхилення від розрахункового значення.

При переході від режиму вибірки до режиму зберігання основними параметрами ПВЗ є: апертурний час і похибка перемикання. Апертурний час t<sub>a</sub> являє собою інтервал часу, протягом якого зберігається невизначеність між утвореним вибірковим значенням сигналу та моментом часу, до якого воно дійсно відноситься. Цей час іноді називають апертурною затримкою.

Перехід від режиму вибірки до режиму зберігання супроводжується надходженням на схему ПВЗ сигналу керування (або зняття стробімпульсу, поданого на час вибірки). Цей сигнал керування наводить через паразитні ємності завади на конденсаторі зберігання та змінює результат вибірки. Ця зміна результату вибірки називається *похибкою перемикання*.

У режимі зберігання основним параметром ПВЗ є *швидкість зміни* вихідної напруги, яка характеризує похибку ПВЗ в режимі зберігання. Зазвичай цей параметр визначається швидкістю розряду накопичувального конденсатора  $dU_C/dt = I/C_{36}$ , де I – сума струмів спливу ключа та зміщення підсилювача,  $C_{36}$  – ємність зберігання. Спад вихідної напруги визначає *час зберігання напруги* із заданою похибкою.

За переходу від зберігання до вибірки основним параметром є *час* встановлення  $t_{\rm BCT}$ , який характеризує тривалість перехідного процесу після надходження стробу, який дозволяє вибірку.

Узагальненою характеристикою точності та швидкодії ПВЗ є його пропускна здатність *C<sub>t</sub>*, яка визначається кількістю інформації про вхідний сигнал, що передається на вихід ПВЗ за одиницю часу. Ця характеристика визначається за формулою

$$C_t = -\log_2\left(\delta/t_{\rm B}\right),$$

де t<sub>в</sub> – час вибірки нового значення вхідного сигналу із заданою похибкою δ.

Час вибірки залежить переважно від швидкості заряду ємності  $C_{36}$ , тому що менша ємність зберігання, то менший час вибірки та вище якість ПВЗ. Проте за малої ємності відбувається втрата інформації за час зберігання за рахунок розряду ємності зберігання струмами спливу. У цьому випадку компромісним рішенням є застосування двокаскадних ПВЗ.

Схема простішого ПВЗ яка складається з ключа, що керується строб-імпульсом та ємності зберігання  $C_{36}$  наведена на рис. 9.17*a*, а на рис. 9.17*b* наведені часові діаграми перетворення вхідного сигналу за допомогою ідеального ПВЗ. У режимі вибірки вихідна напруга повністю відповідає вхідному сигналу, а в режимі зберігання – миттєвому значенню вхідного сигналу в момент закінчення вибірки.

На практиці таку просту схему використовувати неможливо, тому що: кінцевий опір ключа приводить до появи перехідного процесу, як результат якого процес заряду розтягується в часі; в режимі зберігання конденсатор перезаряджається струмом спливу ключа та розрядом його на навантаження; через паразитні ємності ключа сигнал строба змінює сигнал на навантаженні.



Рис. 9.17. Наведено:

 а – схема простішого пристрою вибірки та зберігання; б – часові діаграми перетворення вхідного сигналу за допомогою ідеального ПВЗ

Для поліпшення характеристик ПВЗ застосовують ОП (рис. 9.18*a*).



Рис. 9.18. Наведені:

a – схема пристрою вибірки та зберігання на ОП;  $\delta$  – схема пристрою вибірки та зберігання з ключем на польовому транзисторі VT2

Коли вхідна напруга змінюється східчасто, що еквівалентно замиканню ключа *s* за сталої вхідної напруги, то напруга на виході змінюється за законом

$$u_{\rm BHX} = -u_{\rm BX} \left( 1 - e^{-t/RC} \right),$$

і як результат конденсатор буде заряджений до напруги -и<sub>вх</sub>.

Якщо за час, поки ключ *s* розімкнений, напруга зміниться до значення  $u'_{\text{вк}}$ , то за наступного замикання ключа вихідна напруга  $u_{\text{вих}}$  буде переходити до нового значення

$$u_{\rm BMX} = -u_{\rm BX} + (u_{\rm BX} - u'_{\rm BX})(1 - e^{-\gamma / RC}).$$

Як ключі можуть використовуватися схеми на біполярних або польових транзисторах. На рис. 9.186, наведена схема з ключем на польовому транзисторі VT2. У режимі вибірки похибка визначається спадом напруги на опорі відкритого транзистора VT2 внаслідок протікання вхідного струму ОП. Для зменшення струму спливу транзистора VT2 в схему введено ключ на транзисторі VT1, який підмикає стік транзистора до спільної шини в режимі зберігання і тим самим зменшує струм спливу практично до нульового значення. Як результат конденсатор зберігання розряджається тільки дуже малим струмом спливу затвора транзистора VT2.

На рис. 9.19 наведено схеми неінвертувальних ПВЗ на одному ОП.

На вході схеми рис. 9.19*а* встановлено повторювач напруги на ОП. Це дозволяє виключити вплив внутрішнього опору джерела сигналу на роботу ПВЗ. Проте в цій схемі велику похибку вносять завади, які проходять з кола керування через ємність затвор-витік польового транзистора *VT*2. Окрім того, на розряд конденсатора впливає навантаження, підімкнене до виходу ключа.



Рис. 9.19. Схеми неінвертувальних ПВЗ на одному ОП: *а* –з повторювачем напруги на ОП на вході схеми; *б* – з повторювачем напруги на ОП на виході схеми Для усунення впливу навантаження на розряд конденсатора можна використати на виході ПВЗ повторювач напруги на ОП (рис. 9.19б). У цій схемі навантаження підмикається до виходу ОП, а до конденсатора зберігання підмикається вхід ОП, який має великий вхідний опір. Для зниження завад з кола керування (комутаційних завад) введено транзистор VT2. Під час вибірки транзистор VT2 закритий, а стабілітрон VD включений і напруга на затворі менша від напруги на стоці на величину напруги стабілітрона  $U_{cr}$ . При цьому транзистор VT1 відкривається і конденсатор зберігання  $C_{s5}$  заряджається до напруги  $u_{ax}$ .

Коли транзистор *VT*2 відкривається, схема переводиться в режим зберігання. Перепад напруги, що закриває транзистор *VT*1, дорівнює  $U_{ct}$  і не залежить від  $u_{tx}$ . Тому сигнал завади, що надходить через ємність затвора, буде сталим і його можна компенсувати регулюванням зміщення нульового рівня ОП. Окрім цього, напруга між затвором і витоком  $u_{3b} = 0$  в режимі зберігання дорівнює нулю і, отже, струм спливу затвора буде мінімальним.

На рис. 9.20 наведені схеми ПВЗ на двох ОП. У схемі рис. 9.20 $a \in$  два повторювача напруги на ОП. Перший повторювач на *DA*I усуває вплив опору джерела сигналу на заряд  $C_{36}$ , а другий повторювач на *DA*2 усуває вплив навантаження на розряд конденсатора  $C_{36}$  у режимі зберігання. Проте, за такої схеми з'єднання залишаються похибки, зумовлені опором комутуючого транзистора *VT*1 та розряджанням конденсатора зберігання  $C_{36}$  за рахунок струму спливу транзистора *VT*1.



Рис. 9.20. Схеми ПВЗ на двох ОП:

*а* – з двома повторювачами напруги на ОП; *б* – з загальним негативним зворотним зв'язком; *в* – з двома зустрічно-паралельними діодами
Для зменшення цих похибок використовують загальний негативний зворотний зв'язок (рис. 9.20б). У режимі вибірки VT1 відкритий, а транзистор VT2 закритий. При цьому ввімкнений загальний негативний зворотний зв'язок з виходу DA2 на вхід DA1 через опір R. Оскільки повне підсилення в каналі прямої передачі визначається підсилювачем DA1, то вплив опору каналу  $r_0$ . значно знижується.

Під час переходу в режим зберігання транзистор VT1 закривається, а транзистор VT2 відкривається. Як результат підсилювач DA1 переводиться в режим повторювача напруги, забезпечуючи великий опір на вході та малий опір на виході. Цим забезпечується стабільність DA1 за розмикання зворотного зв'язку ключем VT1.

Замість транзистора VT2 часто вмикають два зустрічно-паралельних діода (рис. 9.20*в*). У цьому випадку за розімкнення зворотного зв'язку в режимі зберігання відкривається один з діодів VD1 або VD2 і DA2переводиться в режим повторювача. Ємність зберігання ввімкнена в коло негативного зворотного зв'язку DA2, який у цьому випадку працює як інтегратор.

Особливістю цієї схеми є те, що як результат дії зворотного зв'язку ключовий транзистор VT1 працює в режимі короткого замикання, що дозволяє знизити перепад напруги в схемі керування, зменшити похибку та збільшити швидкість перемикання.

В інтегральному виконанні випускаються мікросхеми ПВЗ різних типів та з різними характеристиками, наприклад, КР1100СК2, КР1100СК3.

На рис. 9.21 наведено структурну схему мікросхеми ПВЗ типу КР1100СК2. Вона вміщує два операційних підсилювача DA1 та DA2, ключовий елемент *s* і схему керування ключем СК. Ємність зберігання зовнішня й може вмикатися між виведенням 6 і спільною шиною або між виведеннями 6 і 8, тобто в коло зворотного зв'язку. У підсилювачі DA1 є коло балансування нульового рівня.



Рис. 9.21. Структурна схема мікросхеми ПВЗ типу КР1100СК2

На рис. 9.22*а* наведено типову схему вмикання мікросхеми ПВЗ КР1100СК2. Вибірка відбувається подачею на вхід 8 позитивного імпульсу стробу розмахом майже 5В, а в режимі зберігання ПВЗ переводиться під'єднанням виведення 8 до спільної шини. Залежність часу вибірки від ємності зберігання наведена на рис. 9.226. За типової ємності  $C_{36} = 1$ нФ час вибірки становить 5мкс.



Рис. 9.22 Наведені: *а* – схема вмикання мікросхеми ПВЗ КР1100СК2; *б* – залежність часу вибірки від ємності зберігання

#### КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Які операції треба виконати за аналого-цифрового перетворення? 2. У чому полягає принцип АЦ-перетворення? 3. Які параметри властиві АЦП? 4. У чому полягає різниця в понятті апертурного часу схеми вибірки-зберігання і АЦП? 5. У чому відмінність різних способів АЦ-перетворення? 6. Які похибки вносяться в процесі АЦ-перетворення та ЦА-перетворення? 7. Що називається одиницею молодшого розряду (OMP)? 8. Як зв'язані ОМР, число розрядів і напруга шкали АЦП? 9. Які основні способи АЦ-перетвореня ви знаєте? 10. У чому відмінність різних способів АЦ-перетворення? 11. У чому полягає відмінність побудови АЦП послідовного наближення? 12. Яка особливість побудови АЦП паралельного кодування? 13. Які переваги та недоліки АЦП полвійного інтегрування? 14. Чому паралельні ΑЦΠ € найбільш швидкодіючими? 15. Як впливають похибка ОП та нестабільність параметрів компаратора на точність роботи АШП з подвійним інтегруванням? 16. Які параметри та характеристики є спільними для АЦП та ЦАП? 17. У чому полягає принцип ЦА-перетворення? Які параметри характерні ЦАП? 18. У чому відмінність різних способів ЦА-перетворення? 19. У чому переваги та недоліки ЦАП: а) на двійково-зважених резисторах; б) на основі матриці резисторів *R*-2*R*? 20. Особливості перемножувальних ЦАП? 21. Назвіть головні параметри пристроїв вибірки та зберігання. 22. Для чого пристрої вибірки та зберігання доповнюються ОП? 23. Які схеми ПВЗ ви знаєте?

# РОЗДІЛ10 МІКРОПРОЦЕСОРИ

#### 10.1. Загальні відомості про мікропроцесори

У середині XX сторіччя ускладнення задач управління та контролю потребували все складніших технічних засобів. З іншого боку технології мікросхемотехніки розвинулись настільки, що в 1971 році фірмою Intel було створено перший мікропроцесор *i*4004.

*Мікропроцесор* – це мікросхема, яка під дією програми виконує процес обробки цифрової інформації.

Використання цифрових сигналів значно зменшує вплив перешкод. Можливість заміни програми робить мікропроцесор універсальним засобом управління.

Мікропроцесори – це синхронізовані пристрої, які будь-які зміни здійснюють за сигналами тактової частоти. Так узгоджується взаємодія всіх елементів мікросхеми. У мікропроцесорну систему мають входити електронна пам'ять, зовнішні порти, через які приєднуються зовнішні пристрої системи.

Мікропроцесор є головним елементом сучасних персональних комп'ютерів. Він з високою швидкістю виконує обробку багаторозрядних даних, вміщує електронні елементи, що прискорюють роботу комп'ютера.

Розвиток техніки та технологій дозволив об'єднати в одному кристалі функції мікропроцесора, постійної й оперативної пам'яті, зовнішніх портів. Їх доцільно використовувати для здійснення задач управління і контролю. Такі мікросхеми називають мікроконтролерами.

Перший мікроконтролер *i*8048 також був створений фірмою Intel у 1976 році. Особливістю сучасних мікроконтролерів є наявність вбудованих у нього модулів, використання яких значно спрощує програмування та підвищує продуктивність роботи мікроконтролерної системи.

Розрізняють мікропроцесори із CISC (Complex Instruction Set Computing – комплексна система команд) та RISC (Reduced Instruction Set Computing – скорочена система команд) архітектурою. CISC (Прінстонська) архітектура передбачає значну кількість команд (як правило, більше 100) та їх різний розмір. Команди читаються по шині даних. Тому їх виконання можливе тільки після того, як прочитано всю команду. Це сповільнює роботу мікропроцесора.

Мікропроцесори з RISC (Гарвардською) архітектурою мають окрему шину команд та шину адреси команд і, як правило, невеликий набір команд однакового розміру. У цьому розділі будуть розглянуті 8-розрядні RISC мікроконтролери найрозповсюдженішого сімейства PIC16FXXX фірми Microchip. Під час вивчення мікроконтролерів особливу увагу слід звернути на вивчення їх архітектури та системи команд.

#### 10.2. Однокристальний 8-розрядний мікроконтролер

Архітектуру мікропроцесорів розглянуто на прикладі розповсюдженого мікроконтролера PIC16F877 (рис. 10.1).



Рис. 10.1. Архітектура мікроконтролера РІС16F877

Він побудований за RISC архітектурою з окремими шинами:

- даних,
- адреси оперативної пам'яті,
- команд,
- адреси команд.

Програма розташовується в постійній флеш-пам'яті. Всі команди 14-бітові. Тому і шина команд 14-бітова. Адресу команди, що буде виконуватись наступною, визначає 13-розрядний програмний лічильник PC (лічильник команд). Отже, можна максимально адресувати 2<sup>13</sup> = 8192 команди. Після читання команди в регістр команд дешифратор команд визначає з коду операції, яку саме дію має бути виконано та з якими даними, передає цей сигнал до пристрою управління, який виконує цю команду. В цей же час програмний лічильник збільшує свій вміст на одиницю, вказуючи на наступну команду. Вона читається й буде виконана наступною. Гарвардська архітектура PIC-мікроконтролера передбачає конвеєрну роботу: одночасно виконується попередня команда й читається код наступної команди. Таким чином, удвічі прискорюється робота мікроконтролера.

Винятком з цього правила є виконання команд, що порушують їх послідовний порядок виконання (наприклад, перехід на мітку, виклик та повернення з підпрограми). У цьому випадку команда виконується вдвічі довше за інші.

Шина даних зв'язує між собою оперативний запам'ятовувальний пристрій (ОЗП), арифметично-логічний пристрій (АЛП), зовнішні порти, через які мікроконтролер взаємодіє із зовнішніми пристроями, робочій регістр W (від слова Work – робота). Більшість команд виконується з робочім регістром. Дані у АЛП потрапляють з комірок ОЗП, зовнішніх портів, самих команд, якщо ці дані є константами. Потоки даних спрямовують мультиплексори MUX. шо виконують функцію безконтактних перемикачів. Результати виконання команд потрапляють у робочій регістр W, комірку ОЗП або зовнішній порт. Зовнішні порти розташовано у полі адрес комірок ОЗП. Тому для оперування ними не потрібні особливі команди. Всі команди, що виконують дії з ОЗП, можуть використовуватись і з портами. На схемі їх зовнішні виведення показано перехрещеними квадратами. Через дріб позначено різні функції, що може виконувати кожне зовнішнє виведення. Стек глибиною 8 призначений для використання командами виклику підпрограми та повернення 3 підпрограми.

Як вказувалось, суттєвою відмінністю сучасних мікроконтролерів є вбудовані модулі. Зокрема мікроконтролер PIC16F877 має три модулі таймерів, 8-канальний 10-розрядний АЦП, 256 байтів енергонезалежної пам'яті даних та інші модулі. Мікроконтролери сімейства PIC16 інших типів мають таке саме ядро, але інші набори модулів. Розробник конкретного проекту обирає мікроконтролер з потрібним йому набором вбудованих модулів.

#### 10.3. Команди мікроконтролера

Програми для PIC-контролерів можуть складатись на мовах високого рівня (наприклад, Си) або низького рівня – асемблері.

Команли мови асемблера мікроконтролерів PIC16FXXX складаються з одного, двох або трьох слів. Перед командою можна поставити мітку, що починається з латинської літери або знаку підкреслення. Наступними символами мітки можуть бути латинські літери, знаки підкреслення, цифри. Рекомендується завершувати мітку двокрапкою. Перше слово команди є зарезервованим іменем команди, визначає операнд, третє – місце розташування результату або друге номер біта. Між першим та другим словом команди ставиться пробіл (або декілька), між другим і третім – кома. Після команди можна розташувати коментар, який починається з крапки з комою (;). У коментарі можна використовувати будь-які символи, в тому числі кирилицю. Коментар завершується кінцем рядка.

Спосіб зазначення даних називається адресацією.

Безпосередня адресація передбачає запис у самій команді даних (або їх еквівалентного імені), з якими вона виконується. Ці незмінні дані є частиною команди, розташовані в постійній пам'яті й мають бути відомими вже під час складання програми. Всі ці команди складаються з двох слів. Перше закінчується символами LW (Literal and Work), це підказує що вони виконуються з числом (або його іменем) і робочим регістром W.

**Пряма адресація** застосовується в командах, де вказується адреса (зручніше ім'я) регістра ОЗП, з вмістом якого виконується дія. Ці команди, крім clrf f та movwf f, складаються з трьох слів. Перше майже завжди закінчується символами WF (Work and File). Це підказує, що команда виконується з робочим регістром і регістром ОЗП. Третє слово визначає, на місці якого з операндів розташовується результат – у робочому регістрі чи в тій самій комірці ОЗП.

Непряма адресація використовується з тими самими іменами команд, що й з прямою адресацією. Однак у другому слові команди замість регістра ОЗП пишеться ім'я INDF (INDirect File – непрямо адресований регістр ОЗП). У цьому випадку команда виконується з тим регістром ОЗП, адреса якого на цей момент знаходиться в регістрі FSR. Цей спосіб адресації використовуються в циклах для обробки масивів даних.

Під час розгляду команд будуть застосовані формати команд. Це їх узагальнений запис, щоб можна було розглянути різні варіанти використання команд (табл. 10.1). Слід пам'ятати, що в програмах формати ніколи не зустрічаються, а тільки реальні команди з конкретними регістрами, числами, номерами бітів, визначеним місцем результату.

#### Таблиця 10.1

| Символ<br>формату | № слова<br>в команді | Розшифрування позначення                                                                                                                                                                                                                               |
|-------------------|----------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| f                 | 2                    | Семирозрядна адреса або визначене раніше ім'я регістра ОЗП                                                                                                                                                                                             |
| k                 | 2                    | Однобайтове число або його визначене раніше ім'я                                                                                                                                                                                                       |
| d                 | 3                    | Одне з двох можливих місць розташування<br>результату:<br>- робочий регістр, тоді в реальній команді<br>після коми пишеться W або 0;<br>- регістр ОЗП, що записаний у команді другим<br>словом, тоді в реальній команді після коми пишеться<br>f або 1 |
| b                 | 3                    | номер біта (07) або його визначене раніше ім'я                                                                                                                                                                                                         |

#### Узагальнені позначення у форматах команд

Числа в асемблерних програмах можна подавати в наступних системах числення:

• двійковій, наприклад, b'10001101';

• десятковій, наприклад, d'195' або .195 (крапка означає не дробове значення, а десяткову систему числення);

• шістнадцятковій, наприклад, h'3C' або 0x3C.

За замовчуванням приймається шістнадцяткова система.

Для зручності вивчення команди умовно розбито на декілька груп. Слідом за форматом команди записується розшифрування та переклад імені команди, причому великими позначаються літерами, що увійшли в абревіатуру.

#### Команди пересилання

**movlw k** (MOVe Literal to W – переслати число в W). Дія: число к пересилається в робочий регістр W. Приклад: movlw .28 – переслати число 28 у робочий регістр. **movwf f** (MOVe W to F – переслати W в f). Дія: копіювання вмісту робочого регістра в f. Приклад: movwf RG\_1 – копіювання вмісту робочого регістра в RG\_1. **movf f, d** (MOVe F – переслати f)

Дія: пересилання вмісту регістра f у приймач, що визначається символом, записаним після коми. А саме, якщо на місці d у реальній команді записано W або 0, результат пересилається в робочий регістр W. Якщо ж на місці d вказати f або 1, результат зберігається в регістрі, записаному перед комою. Це правило дійсне для всіх команд, де в їх форматі третім словом вказується d. Далі воно повторюватись не буде.

Ця команда впливає на ознаку нуля Z наступним чином: якщо результат дорівнює нулю, ця ознака встановлюється (Z=1), за будь-якого іншого результату ознака нуля скидається (Z=0). Усі команди, що впливають на ознаку нуля, діють на неї за цим правилом.

Приклад: movf TEMP, W – скопіювати вміст регістра TEMP у робочий регістр W. Якщо вміст регістра ТЕМР дорівнював 24, його копія з'являється в W, а ознака Z=0.

**swapf f, d** (SWAP nibbles in f – обміняти півбайти f).

Дія: обміняти місцями старший півбайт регістра f з молодшим. Результат зберігається за правилом попередньої команди. Команда не впливає на ознаки.

Приклад: swapf CODR, f.

Якщо до виконання команди вміст CODR дорівнював b'11100100', після її виконання його вміст стане b'01001110'.

### Арифметичні команди

addlw k (ADD Literal to W – додати число до W).

Дія : додати число k до вмісту робочого регістра W.

Впливає на ознаки нуля Z, допоміжного переносу DC та переносу C. Ознака С встановлюється у стан 1, якщо під час виконання команди виник перенос із старшого (сьомого) розряду, а допоміжний перенос встановлюється, якщо був перенос із третього розряду у четвертий. Якщо цих переносів не виникає, відповідний біт ознаки скидається в нуль.

addlw .73 - додати десяткове число 73 до вмісту Приклад: робочого регістра. Якщо до виконання команди вміст робочого регістра був d'89', команда додає 73 + 89 =162. Результат завжди в робочому регістрі. Щоб визначити стан ознак виконаємо додавання цих чисел у двійковій системі.

Переноси:

1 11 1 d'73' = b'01001001'(W) = d'89' = b'01011001'Результат: (W) =d'162'= b'10100010'

Після виконання команди ознаки встановились так: Z=0, тому що результат не дорівнює нулю, DC=1, через те, що за додавання був перенос з третього розряду в четвертий, С=0, тому що немає переносу із старшого розряду.

addwf f, d (ADD W and F – додати W з F).

Дія: Додати вміст регістра ОЗП f і робочого регістра W.

Арифметичний зміст команди такий самий, як попередньої, й усі три ознаки встановлюються за тими самими правилами.

Приклад: addwf MPDT, f – додати вміст регістрів MPDT і робочого, результат в регістрі MPDT.

sublw k (SUBtract W from Literal – відняти W від числа).

Дія: від числа k відняти вміст робочого регістра. Результат завжди в W. Команда впливає на ознаки Z, DC, C. Насправді команда операцію віднімання замінює додаванням зменшуваного до числа, протилежного від'ємнику, яке отримується шляхом збільшення на одиницю інверсії від'ємника.

Приклад: sublw 89 – від числа 89 відняти вміст робочого регістра W. Якщо до виконання команди в робочому регістрі було число 68, після її виконання в ньому опиниться 89 – 68 = 89 + (-68) = 21. Детальніше розглянемо у двійковій системі. Спочатку отримується число, протилежне +68:

+68 = b'01000100'. Його інверсія b'10111011'. Інверсія, збільшена на одиницю, дорівнює b'10111100' = -68. Команда додає це значення з константою 89:

11111

Переноси:

89 = b'01011001' (W) = -68 = b'10111100' Результат: (W) = d'21' = b'00010101'

Під час виконання команди встановлюються ознаки: Z=0, оскільки результат не нуль, DC=1,  $-\epsilon$  перенос із третього біта в четвертий, C=1,  $-\epsilon$  перенос із старшого розряду.

**subwf f, d** (SUBtract W from F – відняти W від F).

Дія: від вмісту регістра F відняти вміст робочого регістра W.

Арифметичний зміст команди такий самий, як попередньої, й усі три ознаки встановлюються за тими самими правилами.

Приклад: subwf MUSA, W – від вмісту регістра MUSA відняти вміст робочого регістра, результат у робочому регістрі.

incf f, d (INCrement F – збільшити на одиницю F).

Дія: вміст регістра f збільшити на одиницю. Впливає на ознаку нуля Z.

Приклад: incf CNT, f – збільшити на одиницю вміст регістра CNT. Результат залишається в ньому ж.

decf f, d (DECrement F – зменшити на одиницю F).

Дія: вміст регістра f зменшити на одиницю. Впливає на ознаку нуля Z.

Приклад: decf NURK, f – зменшити на одиницю вміст регістра NURK. Результат залишається в ньому ж.

incfsz f, d (INCrement F and Skip if Zero – збільшити на одиницю f i пропустити, якщо нуль).

Дія: вміст регістра f збільшити на одиницю і пропустити наступну команду, якщо отримано нуль. Не впливає на ознаки.

Приклад: incfsz SOT, f – збільшити на одиницю вміст регістра SOT і, якщо отримано нуль, пропускається наступна команда. Якщо ж результат не дорівнює нулю, наступна команда виконується. Результат залишається в SOT.

**decfsz f, d** (DECrement F and Skip if Zero – зменшити на одиницю f i пропустити, якщо нуль).

Дія: вміст регістра f зменшити на одиницю i пропустити наступну команду, якщо отримано нуль. Не впливає на ознаки.

Приклад: decfsz COUNT, f – зменшити на одиницю вміст регістра COUNT і, якщо отримано нуль, пропускається наступна команда. Коли результат не дорівнює нулю, наступна команда виконується. Результат залишається в COUNT.

Дві останні команди часто використовуються для створення циклів.

clrf f (CLeaR F – очистити F).

Дія: очистити (занести нуль в) регістр f. Завжди встановлює ознаку нуля (Z=1).

Приклад: clrf SUM – очистити perictp SUM (усі його біти стають нулями), ознака Z=1.

**clrw** (CLeaR W – очистити W).

Дія: очистити (занести нуль в) регістр W. Завжди встановлює ознаку нуля (Z=1).

Приклад: clrw – очистити робочий регістр W, ознака Z=1.

**rlf f, d** (Rotate Left F – зсунути вліво F).

Дія: вміст регістра f циклічно зсунути на один розряд вліво через біт переносу С. Впливає на ознаку переносу.

Приклад: rlf CORK, f – біти регістра CORK зміщуються на один розряд вліво, стан ознаки переносу С заноситься у молодший біт регістра CORK, а його старший біт передається у біт переносу С.

**rrf f, d** (Rotate Right F – зсунути вправо F).

Дія: вміст регістра f циклічно зсунути на один розряд вправо через біт переносу С. Впливає на ознаку переносу.

Команда виконується так само, як попередня, тільки напрям зсуву протилежний.

### Логічні команди

andlw k (AND Literal with W – I з числом та W).

Дія: порозрядне логічне І зі значенням k та робочим регістром W. Впливає на ознаку нуля Z.

Приклад: andlw b'01111101' – логічне І з кодом b'01111101' та вмістом робочого регістра. Якщо до виконання команди в робочому регістрі було значення b'00001111', після її виконання в W буде отримано результат b'00001101'. Ознака нуля Z=0. andwf f, d (AND W with F - I 3 вмістом W та F).

Дія: порозрядне логічне І з вмістом робочого регістра та регістра ОЗП f. Впливає на ознаку Z.

Приклад: andwf MASK, f – порозрядне логічне I з вмістом регістра MASK та робочого регістра.

За допомогою команд логічного І можна обнулити потрібні біти регістра, а інші лишити незмінними.

iorlw k (Inclusive OR Literal with W – включне АБО з числом та W).

Дія: порозрядне включне АБО зі значенням k та робочим регістром W. Впливає на ознаку нуля Z.

Приклад: iorlw b'01111101' – включне АБО з кодом b'01111101' та вмістом робочого регістра. Якщо до виконання команди в робочому регістрі було значення b'00001111', після її виконання в W буде отримано результат b'01111111'. Ознака нуля Z=0.

iorwf f, d (Inclusive OR W with F – включне AEO 3 вмістом W та F).

Дія: порозрядне включне АБО з вмістом робочого регістра та регістра ОЗП f. Впливає на ознаку Z.

Приклад: iorwf SKMA, f – порозрядне включне АБО з вмістом регістра SKMA та робочого регістра.

За допомогою команд включного АБО можна у потрібних бітах регістра встановити одиниці, а інші лишити незмінними.

**xorlw k** (eXclusive OR Literal with W – виключне АБО з числом та W).

Дія: порозрядне виключне АБО зі значенням k та робочим регістром W. Впливає на ознаку нуля Z.

Приклад: xorlw b'01111101' – виключне АБО з кодом b'011101101' та вмістом робочого регістра. Якщо до виконання команди в робочому регістрі було значення b'00001111', після її виконання в W буде отримано результат b'01110010'. Ознака нуля Z=0.

**xorwf f, d** (eXclusive OR W with F – виключне АБО з вмістом W та F).

Дія: порозрядне виключне АБО з вмістом робочого регістра та регістра ОЗП f. Впливає на ознаку Z.

Приклад: xorwf KMSA, f – порозрядне виключне АБО з вмістом регістра KMSA та робочого регістра.

За допомогою команд виключного АБО можна потрібні біти регістра перемикнути у протилежний стан, а інші лишити незмінними.

**comf f, d** (COMplement F – інверсія f).

Дія: порозрядна інверсія (операція НЕ) з вмістом регістра f. Не впливає на ознаки.

Приклад: comf NGT, W – порозрядна інверсія вмісту регістра NGT. Результат потрапить у робочий регістр. Якщо до виконання команди в регістрі NGT було значення b'01001100', після її виконання в W буде отримано результат b'10110011'. Вміст NGT лишиться незмінним.

### Команди обробки окремих бітів

**bsf f, b** (Bit Set in F – встановити біт у f).

Дія: встановити одиницю в біті № b регістра f. Інші біти регістра лишаються незмінними.

Приклад: bsf PORTB, 5 – встановити одиницю в біті № 5 регістра РОRTВ. Інші його біти лишаються незмінними.

**bcf f, b** (Bit Clear in F – очистити біт у f).

Дія: встановити нуль в біті № b регістра f. Інші біти регістра лишаються незмінними.

Приклад: bcf VREK, 3 – скинути в нуль біт № 3 регістра VREK. Інші його біти лишаються незмінними.

btfss f, b (Bit Test in F and Skip if Set – перевірити біт в f i пропустити, якщо одиниця).

Дія: якщо в біті № b регістра f знаходиться одиниця, пропустити наступну команду.

Приклад: btfss VREK, 3 – якщо в біті № 3 регістра VREK знаходиться одиниця, пропустити наступну команду, а якщо в цьому біті нуль, наступна команда виконається.

btfsc f, b (Bit Test in F and Skip if Clear – перевірити біт в f i пропустити, якщо нуль).

Дія: якщо в біті № b регістра f знаходиться нуль, пропустити наступну команду.

Приклад: btfsc EKVR, 2 – якщо в біті № 2 регістра EKVR знаходиться нуль, пропустити наступну команду. Якщо ж в цьому біті одиниця, наступна команда виконається.

### Команди передачі управління

Крім розглянутих далі команд, до цієї групи можна віднести розглянуті раніше команди, що пропускають наступну команду за певної умови.

goto label (GO TO label – перейти на мітку).

Дія: безумовний перехід на вказану в команді мітку одинадцятибітової адреси. Під час виконання цієї команди в програмний лічильник потрапляє адреса вказаної мітки. Тому наступною буде виконано команду, перед якою поставлено таку мітку.

Приклад: goto NXT – безумовний перехід на мітку NXT.

call label (CALL label – виклик з мітки).

Дія: виклик підпрограми з вказаної мітки одинадцятибітової адреси. При цьому в стеку запам'ятовується повна адреса наступної за call команди, а в програмний лічильник заноситься адреса вказаної мітки, з якої далі починається виконання підпрограми. Приклад: call MN8 – виклик підпрограми з мітки MN8.

return (RETURN – повернення).

Дія: повернення з підпрограми. При цьому з верхівки стеку в програмний лічильник повертається адреса команди, наступної за тією, що викликала підпрограму. Таким чином повернення з підпрограми здійснюється в місце виклику.

Підпрограми можуть бути вкладеними. Глибина вкладень 8.

retlw k (RETurn and Literal to W – повернення та число в W).

Дія: повернення з підпрограми з одночасним пересиланням константи k в робочий регістр.

Приклад: retlw .52 – повернення з підпрограми з одночасним потраплянням числа 52 в робочий регістр.

retfie (RETurn From IntErrupt – повернення з підпрограми переривання.

Дія: повернення з підпрограми з встановлення одиниці у біті GIE глобального дозволу переривань.

clrwdt (CLeaR Watch Dog Timer – очистити сторожовий таймер).

Дія: очищення сторожового таймера.

nop (No Operation – немає операції).

Дія: немає операції. Не відбувається ніяких дій, крім того що програмний лічильник збільшується на одиницю.

sleep (SLEEP – заснути).

Дія: перейти в режим енергозбереження. При цьому зупиняється тактовий генератор мікроконтролера, перестають виконуватись команди. Споживання енергії зменшується у сотні разів. З цього режиму мікроконтролер може вивести запит переривання або запрограмована раніше для певного модуля особлива ситуація, або зовнішній сигнал.

### 10.4. Організація пам'яті

Флеш-пам'ять програм. Мікроконтролери PIC16FXXX мають 13-розрядний програмний лічильник, що дозволяє адресувати до 8192 команд. Команди безумовного переходу goto та виклику підпрограм call містять 11-розрядну адресу мітки. Це дозволяє без перешкод адресувати 2048 перших адрес команд. Для можливості адресації переходів до старших адрес команд, постійна пам'ять розбита на сторінки по 2К команд. Щоб у разі потреби адресувати переходи і виклики підпрограм в ОЗП, передбачені регістри PCL та PCLATH, які відповідно є молодшим байтом програмного лічильника та буфером його старших 5 бітів. Для переходу до старших сторінок потрібно попередньо занести до PCLATH номер сторінки. Після цього під час виконання команди goto, call або інших, у яких вказано регістр PCL, у разі його зміни одночасно вміст PCLATH потрапляє у старші біти програмного лічильника.

Оперативна пам'ять. Оперативну пам'ять РІС-контролерів реалізовано у вигляді статичних однобайтових регістрів. Через обмежений розмір команд оперативна пам'ять адресується 7-розрядним кодом, що дозволяє вказати 128 регістрів ОЗП. Багато типів мікроконтролерів мають більшу кількість комірок. наприклад. в PIC16F628 224 регістри, а в PIC16F877 їх 368. Щоб можна було звертатись до всіх регістрів, ділянку ОЗП розбито на 4 банки пам'яті по 128 адрес у кожному. Банки ОЗП нумеруються від 0 до 3. У будь-який момент роботи мікроконтролера активним є тільки один з них. В цей час можна вернутись до будь-якого регістра цього банку. Щоб використати регістр з іншого банку, треба спочатку змінити активний банк ОЗП. Для цього в регістрі STATUS передбачено пару бітів, які мають назву RP1, RP0. Двійкове число, що є комбінацією цих бітів, визначає номер активного банку.

| RP1 | RP0 | Активний банк |
|-----|-----|---------------|
| 0   | 0   | 0             |
| 0   | 1   | 1             |
| 1   | 0   | 2             |
| 1   | 1   | 3             |

Перші адреси банків займають регістри спеціального призначення (РСП). Вони обслуговують ядро та модулі мікроконтролера, тому не можуть використовуватись довільно. Їх імена для кожного типу мікроконтролера визначені у файлах стандартних імен, які мають розширення INC і вноситься до програми директивою #INCLUDE.

Старші адреси банків займають регістри загального призначення. Їх можна використовувати довільно. У деяких типів мікроконтролерів частина регістрів ОЗП загального призначення може бути фізично відсутня.

**Pericrp STATUS** зберігає (табл. 10.2) біт ІRР вибору банку ОЗП за непрямої адресації, біти RP1, RP0 вибору банку ОЗП за прямої адресації, ознаки арифметичних та логічних операцій Z, DC, C відповідно нуля, допоміжного переносу та переносу.

**Регістри РСL, РСLATH, INDF, FSR** розглянуті в цьому розділі раніше.

**Perictp OPTION\_REG** пов'язаний із зовнішніми перериваннями та модулем таймера TMR0 (детальніше див. лабораторну роботу 22).

Perictpu PORTA, TRISA, PORTB, TRISB, пояснені в 10.5.

Регістри INTCON, PIR1, PIE1, PIR2, PIE2 обслуговують переривання. Переривання призначено для термінової своєчасної реакції

програми на зовнішні сигнали або події у вбудованих модулях мікроконтролера. Функціональну схему переривання подано на рис. 10.2.

Таблиця 10.2

| Назва      | біт 7                                       | біт б                                | біт 5    | біт 4     | біт З | біт 2 | біт 1 | біт 0  |
|------------|---------------------------------------------|--------------------------------------|----------|-----------|-------|-------|-------|--------|
| PCL        |                                             |                                      |          |           |       |       |       |        |
| STATUS     | IRP                                         | RP1                                  | RP0      | TO        | PD    | Z     | DC    | С      |
| FSR        |                                             | Вказівник для непрямої адресації ОЗП |          |           |       |       |       |        |
| PORTA      |                                             |                                      |          |           |       |       |       |        |
| PORTB      |                                             |                                      |          |           |       |       |       |        |
| PORTC      |                                             |                                      |          |           |       |       |       |        |
| INTCON     | GIE                                         | PEIE                                 | T0IE     | INTE      | RBIE  | T0IF  | INTF  | RBIF   |
| PIR1       | PSPI                                        | ADIE                                 | PCIE     | TVIE      | SSPI  | CCP1I | TMR1I | TMR2I  |
|            | F                                           | ADIF                                 | KUIF     | IAIF      | F     | F     | F     | F      |
| PIR2       | _                                           | -                                    | EEIF     | BCLI<br>F | -     | -     | -     | CCP2IF |
| DIE1       | PSPI                                        | ADIE                                 | RCI      | TVIE      | SSPI  | CCP1I | TMR1I | TMR2I  |
| PIEI       | Е                                           | ADIE                                 | Е        | IAIE      | Е     | E     | Е     | Е      |
| PIE2       | I                                           | _                                    | EEIE     | BCLI<br>E | -     | —     | -     | CCP2IE |
| TRISA      | Визначає напрям передачі даних через порт А |                                      |          |           |       |       |       |        |
| TRISB      | Визначає напрям передачі даних через порт В |                                      |          |           |       |       |       |        |
| TRISC      | Визначає напрям передачі даних через порт С |                                      |          |           |       |       |       |        |
| OPTION_REG | RBP<br>U                                    | INTE<br>DG                           | TOC<br>S | TOSE      | PSA   | PS2   | PS1   | PS0    |

Регістри спеціального призначення, що обслуговують ядро



Рис. 10.2. Функціональна схема переривання

У PIC16F877 переривання може бути викликано більш ніж десятком джерел:

- зовнішнє переривання INT за зміни стану входу RB0/INT;

- зовнішнє переривання за зміни стану будь-якого з чотирьох старших бітів порту В;

- переповнення таймера TMR0;
- переповнення таймера TMR1;
- збіг вмісту таймера ТМR2 і регістра PR2;
- завершення запису байта в EEPROM пам'ять даних;
- завершення аналого-цифрового перетворення модулем АЦП;
- отримання байта даних модулем USART;
- завершення передачі байта даних модулем USART;
- переривання від модуля ССР та інші джерела переривань.

## 10.5. Взаємодія мікроконтролера із зовнішніми пристроями

Переривання від кожного джерела можна програмно дозволити (1) або заборонити (0), встановивши або скинувши відповідний біт дозволу з іменем що закінчується символом «Е» (Enable – дозвіл). Для дозволу переривань, керованих регістрами PIR1, PIR2, треба іще встановити «1» в біті дозволу периферійних переривань PEIE. Після вибору необхідних джерел переривань слід встановити «1» в біті GIE глобального дозволу переривань у регістрі INTCON.

Особливістю переривання INT є необхідність визначення біта INTEDG у регістрі OPTION\_REG. Якщо встановити INTEDG=1, переривання почнеться за зміни стану входу RB0/INT з «0» в «1», а якщо INTEDG=0, – з «1» в «0».

Переривання за зміни стану будь-якого з чотирьох старших бітів порту В призначено для зручного приєднання до мікроконтролера клавіатури. Тоді до цих входів програмно приєднують внутрішні підтягуючі опори, скинувши в нуль біт -RBPU perictpa OPTION REG.

Алгоритм роботи мікроконтролера за появи запиту переривання такий.

- 1. Завершується поточна команда.
- 2. Біт глобального дозволу переривання GIE скидається в «0» (забороняються будь-які переривання).
- 3. Запам'ятовується в стеку вміст програмного лічильника, тобто адреса наступної команди, яка мала виконуватись. А в програмний лічильник завантажується адреса 4, з якої починається підпрограма обробки переривань.
- 4. Виконується підпрограма обробки переривань, яку слід завершити командою RETFIE, що повертає програму в перерване

місце та одночасно встановлює біт глобального дозволу переривань GIE.

Пілпрограму обробки переривання слід починати зі збереження у виділених для цього регістрах ОЗП вмісту важливих регістрів, який може бути зіпсований під час виконання підпрограми переривання. Це робочий регістр, STATUS, можливо, FSR, якщо в основній програмі й у підпрограмі обробки переривань використовується непряма адресація. Перел завершенням обробки переривань треба ці регістри відновити. У підпрограмі переривання програміст має визначити джерело, що викликало переривання, шляхом аналізу бітів ознак використаних джерел (з символом F у кінці імені біта) та обов'язково скинути в «О» цю ознаку. Приклади використання переривань див. у лабораторних роботах № 23, 25.

Інші регістри спеціального призначення, пов'язані з роботою вбудованих модулів мікроконтролера, та використовувані ними переривання розглянуті в лабораторних роботах № 20–28.

Мікроконтролери обмінюються iз зовнішніми сигналами пристроями через порти, які програмно реалізовані як регістри ОЗП. Кожний біт порту можна налаштувати в режим уведення або виведення. Для цього порти мають регістри налаштування, що починаються з символів TRIS. Наприклад. біти зовнішнього порту PORTB налаштовуються регістром TRISB. Якщо у певні біти TRISB записати нулі, біти зовнішнього порту PORTB з тими самими номерами налаштовуються в режим виведення. А якщо у деякі біти регістра TRISB занести одиниці, біти PORTB з тими самими номерами налаштовуються в режим уведення. Наприклад, вміст регістра TRISB дорівнює 10001100. Це означає, що біти 0, 1, 4, 5, 6 PORTB налаштовані на режим виведення, інші – введення. Через біт зовнішнього порту, налаштований на введення, неможливо вивести назовні інформацію. За увімкнення живлення мікроконтролера виведення його зовнішніх апаратно всі портів налаштовуються на режим уведення. В усіх контролерах PIC16FXXX порти розташовані в банку 0, а регістри TRISA, TRISB, ... – в банку 1.

Введення дискретної інформації в мікроконтролер. Мікроконтролеру потрібно вводити інформацію про стан кнопок, вимикачів, контактів реле та інших двопозиційних пристроїв. Типовий спосіб їх приєднання подано на рис. 10.3.

Якщо контакт SB1 розімкнутий, на вхід RA2 зовнішнього порту через підтягуючий опір R1 надходить високий рівень напруги, тобто «1». За замкнутого контакту на вході RA2 опиняється «0». Розрізнити, замкнуто контакт чи ні дозволяє фрагмент програми:

btfsc PORTA, 2 goto NOPUSH PUSHB: Якщо контакт розімкнутий, з біту 2 PORTA вводиться «1». Наступна команда після btfsc PORTA, 2 виконується, через те, що умова пропуску команди є хибною. Здійснюється перехід на мітку NOPUSH. Якщо ж контакт замкнуто, на вході RA2 з'являється «0». Умова пропуску команди є істинною. Команда goto NOPUSH пропускається, а виконується та команда, яка розташована слідом за міткою PUSHB.



Рис. 10.3. Введення дискретного сигналу в мікроконтролер

Подібно приєднанню контакту SB1 можна під'єднувати й безконтактні двопозиційні пристрої, наприклад, емітер-колекторний перехід транзистора, що працює в ключовому режимі.

Введення аналогових сигналів розглянуто в лабораторній роботі з вивчення модуля АЦП мікроконтролера.

Виведення дискретної інформації з мікроконтролера. Технічна характеристика мікроконтролерів обмежує діапазони зовнішніх напруг і струмів, що підводяться до їх виведень. Для PIC16FXXX це напруга від 0,5 до 5,5 В і струм не більше 20...25 мА. Ці умови дозволяють приєднувати до мікроконтролера більшість світлодіодів без підсилення сигналу. Їх можна приєднати двома способами (рис. 10.4).



Рис. 10.4. Приєднання світлодіодів до мікроконтролера

Щоб увімкнути світлодіод VD1 слід у другий біт порту В вивести «0» командою bcf PORTB, 2. Тоді струм від джерела живлення пройде через і обмежувальний опір R1. А для вимкнення світлодіода VD1 треба використати команду bsf PORTB, 2, яка виводить у цей самий біт порту «1».

Для світлодіода VD2 управління здійснюється протилежними сигналами. Команда bsf PORTB, 5 вмикає світлодіод, а bcf PORTB, 2 – вимикає.

Управління мікроконтролером потужними пристроями виконується з використанням підсилення з гальванічною розв'язкою. Гальванічна розв'язка означає, що низьковольтні кола мікроконтролера електрично не зв'єднані з потужними колами навантаження. Її реалізують за допомогою реле, оптронів, трансформаторів. Типову схему управління потужним двигуном з використанням електромагнітного реле подано на рис. 10.5. Для увімкнення двигуна M1 командою bsf PORTB, 4 у біт RB4 виводиться «1». Через опір R1 і перехід база-емітер транзистора VT1 проходить струм, який відкриває перехід колектор-емітер. Спрацьовує електромагнітне реле KV1, що своїм контактом живить котушку магнітного пускача KM1, який своїми потужними контактами вмикає двигун M1.

Коли на вихід RB4 виводиться «0», транзистор VT1 закривається, струм через реле припиняється й воно розмикає свій контакт, що вимикає магнітний пускач KM1, зупиняючи двигун M1. У перехідному режимі без діода VD1 під час закриття транзистора VT1 у котушці реле на короткий час виникає електрорушійна сила високої напруги. Вона через внутрішній опір джерела живлення прикладається до емітер-колекторного переходу транзистора VT1 і виводить його з ладу. Діод VD1, пропускаючи через себе струм у перехідному режимі, обмежує її до безпечного для транзистора рівня.



Рис. 10.5. Мікроконтролерне управління потужним пристроєм за допомогою електромагнітного реле

Приклад безконтактного управління потужним пристроєм подано на рис. 10.6.



### Рис. 10.6. Безконтактне управління потужним пристроєм

Щоб увімкнути електричний нагрівач ЕК1 має бути виконано команду bsf PORTC, 4. Високий рівень напруги, який з'являється на зовнішньому виведенні мікроконтролера створює струм, що проходить через обмежувальний опір R1 та світлодіод оптрона U1. Світловий сигнал відкриває фотосимістор оптрона. Через нього, нагрівач, опори R2..R4 проходить струм. Створене ним падіння напруги на опорі R4 викликає струм управління силовим симістором VS1, який відкривається та пропускає великий струм джерела живлення через нагрівач ЕК1. Щоб вимкнути двигун, використовують команду bcf PORTC, 4. При цьому на зовнішньому виведенні порту з'являється «0». Світлодіод оптрона U1 гасне, закривається фотосимістор оптрона. Припиняється струм управління силового симістора VS1 і нагрівача ЕК1.

Якщо програмно змінювати тривалість виведення «1» і «0» на зовнішнє виведення мікроконтролера, можна плавно змінювати споживану потужність нагрівача.

#### 10.6. Програмне забезпечення мікропроцесорних систем

Для розробки проектів мікроконтролерних систем управління та контролю використовують інтегроване програмне середовище MPLAB. Воно містить засоби для складання програм, їх трансляції (перетворення в об'єктний і машинний код), програмування мікросхем мікроконтролерів та різні засоби налагодження систем. Занесення машинного коду програми в мікроконтролер може здійснюватись програматором PROPIC2 сереловиші програми PROPIC2.EXE або ICPROG.EXE. v Для програмування та налагодження програмного забезпечення разом з апаратними засобами створюваної застосовують системи налагоджувачі/програматори PICkit 2, PICkit 3, ICD2, ICD. Детальнішу інформацію про середовище MPLAB та програмування PIC-мікроконтролерів подано в лабораторних роботах № 20...28.

# КОНТРОЛЬНІ ЗАПИТАННЯ І ЗАВДАННЯ

1. Що називається мікропроцесором? 2. Які особливості мають мікроконтролери? 3. Чим різняться CISC та RISC архітектури мікропроцесорів? 4. Які способи адресації використовуються в PIC-мікроконтролерах? 5. Як обирати активний банк пам'яті? 6. У чому особливість регістрів спеціального призначення? 7. Яким чином налаштовуються режими роботи зовнішніх портів? 8. Якими способами мікроконтролер може керувати зовнішніми пристроями?

#### ЛІТЕРАТУРА

1. Агаханян Т.М. Интегральные микросхемы Т.М. Аганахян. — М. : Энергоатомиздат, 1983. — 464 с.

2. Алексеенко А.Г. Применение прецизионных аналоговых микросхем / Алексеенко А.Г., Коломбет Е.А., Стародуб Г.И.. — 2-е изд., перераб. и доп. — М.: Радио и связь, 1985. — 256 с.

3. Алексеенко А.Г. Микросхемотехника / А.Г. Алексеенко, А.А. Шагурин. — М.: Радио и связь, 1990. – 496с.

4. Аналоговая и цифровая электроника : учеб. для вузов / [Опадчий Ю.Ф. и др.]. ; под ред. О.П. Глудкина. – М. : Радио и связь, 1996. – 768 с.

5. Бродин В.Б. Микроконтроллеры : справочник. / В.Б. Бродин, И.И. Шагурин. - М. : ЭКОМ, 1999. - 395 с.

6. Быстров Ю.А. Электронные цепи и микросхемотехника / Ю.А. Быстров, И.Г. Мироненко. – М. : Высш. шк., 2002. – 384 с.

7. Вениаминов В.Н. Микросхемы и их применение : справ. пособ. / Вениаминов В.Н., Лебедев О.Н., Мирошниченко А.И. – 3-е изд., перераб. и доп. – М. : Радио и связь, 1989. – 240 с.

 Горбачев Г.Н. Промышленная электроника / Г.Н. Горбачев, Е.Е. Чаплыгин ; под ред. В.А. Лабунцова. – М. : Энергоатомиздат, 1988. – 320 с.

 Гусев В.Г. Электроника / В.Г. Гусев, Ю.М. Гусев. – 2-е изд., перераб. и доп. – М.: Высшая школа, 1991. – 622 с.

10. Гук М.Ю. Процессоры Intel: от 8086 до Репtium II / М.Ю. Гук. – СПб. : Питер, 1997. – 224 с.

11. Гук М.Ю. Аппаратные средства IBM РС: Энциклопедия / М.Ю. Гук. – СПб. : Питер, 1998. – 815 с.

12. Гутников В.С. Интегральная электроника в измерительных устройствах / В.С. Гутников. – 2-е изд., перераб. и доп. – Л. : Энергоатомиздат, 1988. – 304 с.

13. 12. Демирчян К.С. Теоретические основы электротехники : в 2 т. / К.С. Демирчян. – М. : Высшая школа, 1980. – 530 с.

14. Електроніка і мікросхемотехніка : підруч. для вищ. навч. закл. освіти : у 4-х т. / [Сенько В.І. та ін.]. ; під ред. В.І. Сенька. – К.: ТОВ "Вид-во "Обереги", 2000. – . –

Т.1: Елементна база електронних пристроїв. – 2000. — 300 с.

15. Електроніка і мікросхемо техніка : підруч. для вищ. навч. закл. освіти : у 4-х т. / [Сенько В.І. та ін.]. ; під ред. В.І. Сенька. – Харків : Фоліо, 2002. – . –.

Т.2 : Аналогові та імпульсні пристрої. – 2002. – 510 с.

16. Зельдин Е.А. Цифровые интегральные микросхемы в информационноизмерительной аппаратуре / Е.А. Зельдин. — Л. : Энергоатомиздат, 1986. — 280 с.

17. Зубчук В.И. Справочник по цифровой схемотехнике / Зубчук В.И., Сигорский В.П., Шкуро А.Н. – К. : Техніка, 1990. – 448 с.

18. Качан Б.М. Электронные вычислительные машины и системы : учеб. пособ. для вузов / Б.М. Качан. – 3-е изд., перераб. и доп. – М. : Энергоатомиздат, 1991. – 592 с.

19. Калабеков Б.А. Микропроцессоры и их применение в системах передачи и обработки сигналов : учеб. пособ. для вузов / Б.А. Калабеков. – М. : Радио и связь, 1988. – 368 с.

20. Калабеков Б.А. Цифровые устройства и микропроцессорные системы / Б.А. Калабеков. – М. : Горячая линия – Телеком, 2000. – 336 с.

21. Корнеев В.В. Современные микропроцессоры / В.В. Корнеев, А.В. Киселев. – М. : НОЛИДЖ, 1998. – 228 с.

22. Курило І.А. Нелінійні електричні та магнітні кола : навч. посіб. / І.А. Курило. – К. : НМК ВО, 1992. — 280 с.

23. Лебедев О.Н. Применение микросхем памяти в электронных устройствах : справ. пособ. / О.Н. лебедев. – М. : Радио и связь, 1994. – 216 с.

24. Микроконтроллеры. - ДОДЭКА. - 1998. - Вып. 1. - 384 с.

25. Мікропроцесорна техніка : підручник / Якименко Ю.І., Терещенко Т.О., Сокол Є.І., Жуйков В.Я., Петергеря Ю.С. ; за ред. Т.О. Терещенко. – К. : Видавництво "Політехнік", 2003. – 440 с.

26. Микросхемы памяти, ЦАП и АЦП : справочник / [Лебедев О.Н. и др.]. – 2-е изд. – М. : КУбК-а, 1996. – 384 с.

27. Мурсаев А.Х. Структуры и схемотехника современных интегральных полупроводниковых запоминающих устройств / А.Х. Мурсаев, Е.П. Угрюмов. – СПб. : ГЭТУ, 1997. – 69 с.

28. Ногин В.Н. Аналоговые электронные устройства / В.Н. Ногин. — М. : Радио и связь, 1992. — 300 с.

29. Остапенко Г.С. Усилительные устройства / Г.С. Остапенко. – М. : Радио и связь, 1989. – 399 с.

30. Полупроводниковые выпрямители / [под ред. Ф.И. Ковалева и Г.П. Мостковой]. – М. : Энергия, 1983. — 450 с.

31. Потемкин И.С. Функциональные узлы цифровой автоматики / И.С. Потемкин. – М. : Энергоатомиздат, 1988. — 320 с.

32. Предко М. Руководство по микроконтроллерам / М. Предко. – М. : Постмаркет, 2001. – Т.1. – 416 с.

33. Программируемые логические ИМС на КМОП-структурах и их применение / Мальцев П.П., Гарбузов Н.И., Шаронов А.П., Кнышев А.А. – М. : Энергоатомиздат, 1998. – 158 с.

34. Прянишников В.А. Электроника: Курс лекций / В.А. Прянишников. – СПб.: КОРОНА принт, 1998. – 400 с.

35. Пухальский Г.И. Цифровые устройства : учеб. пособ. для втузов / Г.И. Пухальский, Т.Я. Новосельцева. – СПб. : Политехника, 1996. – 885 с.

36. Пухальский Г.И. Проектирование дискретных устройств на интегральных микросхемах : справочник / Г.И. Пухальский, Т.Я. Новосельцева. – М. : Радио связь, 1990. – 304 с.

37. Рицар Б.Е. Цифрова техніка : навч. посіб. / Б.Е. Рицар. — К. : НМК ВО, 1991. – 372 с.

38. Розанов Ю.К. Основы силовой электроники Ю.К. Розанов. – М. : Энергоатомиздат, 1992. – 296 с.

39. Руденко В.С. Перетворювальна техніка : підручник / Руденко В.С., Ромашко В.Я., Морозов В.Г. – К. : ІСДО, 1996. – Ч 1: – 262 с.

40. Руденко В.С. Промислова електроніка : підручник / Руденко В.С., Ромашко В.Я., Трифонюк В.В. – К. : Либідь, 1993. – 432 с.

41. Руденко В.С. Основы преобразовательной техники / Руденко В.С., Сенько В.И., Чиженко И.М. – 2-е изд., перераб. и доп. – М. : Высшая школа, 1980. – 424 с.

42. Руденко В.С. Преобразовательная техника / Руденко В.С., Сенько В.И., Чиженко И.М. – К. : Вища школа, 1983. – 424 с.

43. Руденко В.С. Основы промышленной электроники / Руденко В.С., Сенько В.И., Трифонюк В.В. – К. : Вища школа, 1985. – 400 с.

44. Руденко В.С.. Приборы и устройства промышленной электроники / Руденко В.С., Сенько В.И., Трифонюк В.В. – К. : Техніка, 1990. – 368 с.

45. Самофалов К.Г. Электронные цифровые вычислительные машины / Самофалов К.Г., Корнейчук В.И., Тарасенко В.П. – К. : Высшая школа, 1976. – 480 с.

46. Скаржепа В.А. Электроника и микросхемотехника / В.А. Скаржепа, В.И. Сенько. – К. : Вища школа, 1989. – 232 с.

47. Справочник по микропроцессорным устройствам / [Молчанов А.А. и др.]. – К. : Техніка, 1987. – 228 с.

48. Схемотехніка електронних систем : підручник : в 2-х т. / [Жуйков В.Я. та ін.] – К.: Аверс, 2002. – . –

T.2 : Цифрова схемотехніка. – 2002. – 408 с.

49. Титце У. Полупроводниковая схемотехника : справ. руков. / У. Титце, К. Шенк ; пер. с нем. – М. : Мир, 1982. — 512 с.

50. Токкейм Р. Основы цифровой элекроники / Р. Токкейм ; пер. с англ. – М. : Мир, 1988. – 392 с.

51. Угрюмов Е.П. Цифровая схемотехника / Е.П. Угрюмов. – СПб. : БХВ – Петербург, 2001. – 528 с.

52. Фолкенберри Л. Применение операционных усилителей и линейных ИС / Л. Фолкенберри ; пер. с англ. — М. : Мир, 1985. — 572 с.

53. Шило В.Л. Популярные цифровые микросхемы / В.Л. Шило. – М. : Металлургия, 1988. – 352 с.

54. Электрические и электронные аппараты : учеб. для вузов / [под ред. Ю.К. Розанова]. – 2-е изд., испр. и доп. – М. : Информэлектро, 2001. – 420 с.

ЗМІСТ

| Передмова                                                         | 3   |
|-------------------------------------------------------------------|-----|
| Розділ 1. НАПІВПРОВІДНИКОВІ ПРИЛАДИ                               | 4   |
| 1.1. Електропровідність напівпровідників                          | 4   |
| 1.2. Фізичні основи роботи електронно-діркового переходу          | 8   |
| 1.3. Напівпровідникові діоди                                      | 15  |
| 1.4. Біполярні транзистори                                        | 26  |
| 1.5. Польові транзистори.                                         | 56  |
| 1.6. Одноперехідні                                                | 68  |
| 1.7. Тиристори                                                    | 69  |
| 1.8. Напівпровідникові прилади для пристроїв силової електроніки  | 79  |
| 1.9.Напівпровідниковідатчики температури                          | 100 |
| 1.10. Фотоелектричні прилади                                      | 106 |
| 1.11. Інтегральні схеми                                           | 112 |
| Контрольні запитання і завдання                                   | 119 |
| Розділ 2. ПАСИВНІ ЕЛЕМЕНТИ ЕЛЕКТРОНІКИ                            | 121 |
| 2.1 Резистори                                                     | 121 |
| 2.2. Конденсатори                                                 | 130 |
| 2.3 Магнітні елементи                                             | 114 |
| Контрольні запитання                                              | 165 |
| Розділ З. АНАЛОГОВІ ПІДСИЛЮВАЛЬНІ ПРИСТРОЇ                        |     |
| НА ТРАНЗИСТОРАХ                                                   | 167 |
| 3.1. Загальні властивості, класифікація та головні характеристики |     |
| підсилювача                                                       | 167 |
| 3.2. Частотні характеристики підсилювальних пристроїв             | 180 |
| 3.3. Зворотний зв'язок у підсилювачах                             | 191 |
| 3.4.Вплив кола зворотного зв'язку на головні характеристики       |     |
| підсилювального пристрою                                          | 194 |
| 3.5. Стійкість лінійних кіл із зворотним зв'язком                 | 203 |
| 3.6.Підсилювальний каскад за схемою із спільним емітером          | 209 |
| 3.6.1. Біполярний транзистор у динамічному режимі та класи        |     |
| підсилення підсилювальних каскадів                                | 209 |
| 3.6.2. Кола зміщення в підсилювальних каскадах                    | 219 |
| 3.6.3. Термостабілізація режимів роботи підсилювальних каскадів   | 221 |
| 3.7. Підсилювальний каскад за схемою із спільним витоком          | 237 |
| 3.8. Емітерний та витоковий повторювачі                           | 244 |
| 3.9. Складений транзистор                                         | 247 |
| 3.10. Джерела постійного струму і напруги                         | 251 |
| 3.11. Підсилювальні каскади з динамічним навантаженням            | 259 |
| 3.12. Диференціальні підсилювачі                                  | 261 |
| 3.13. Багатокаскадні підсилювачі                                  | 269 |
| 3.13.1. Особливості побудови і основні параметри багатокаскадних  |     |
| підсилювачів                                                      | 269 |

| 3.13.2. Підсилювачі з резистивно-ємнісними зв'язками              | ~ <i>_/</i> |
|-------------------------------------------------------------------|-------------|
| (з <i>RC</i> –зв'язками)                                          | 271         |
| 3.13.3. Підсилювачі з безпосереднім зв'язком                      | 282         |
| 3.15. Вихідні підсилювачі потужності                              | 290         |
| 3.15.1. Вимоги до вихідних каскадів                               | 290         |
| 3.15.2. Однотактні вихідні каскади                                | 292         |
| 3.15.3. Двотактні вихідні каскади                                 | 296         |
| Контрольні запитання і завдання                                   | 309         |
| Розділ 4. ОПЕРАЦІЙНІ ПІДСИЛЮВАЧІ                                  | 312         |
| 4.1. Призначення та структурна схема операційного підсилювача     | 312         |
| 4.2. Головні параметри операційного підсилювача                   | 318         |
| 4.3. Частотні властивості операційного підсилювача                | 320         |
| 4.4. Класифікація операційних підсилювачів                        |             |
| і головні параметри типових схем операційних підсилювачів         | 322         |
| 4.5. Інвертувальний, неінвертувальний                             |             |
| та диференціальний підсилювачі                                    | 335         |
| 4.6. Типові застосування стандартних операційних підсилювачів     | 350         |
| 4.11. Пристрої порівняння аналогових сигналів                     | 367         |
| 4.11.1. Робота операційного підсилювача за великих амплітуд       |             |
| вхідного сигналу                                                  | 368         |
| 4.11.2. Однопороговий пристрій порівняння                         | 371         |
| 4.11.4. Інтегральні компаратори                                   | 378         |
| Контрольні запитання і завдання                                   | 385         |
| Розділ 5. ГЕНЕРАТОРИ ГАРМОНІЧНИХ КОЛИВАНЬ                         | 386         |
| 5.1. Класифікація та призначення генераторів гармонічних коливань | 386         |
| 5.2. Умови самозбудження автогенераторів                          | 386         |
| 5.3. LC-автогенератори                                            | 389         |
| 5.4. <i>RC</i> -автогенератори                                    | 395         |
| 5.5. Стабілізація частоти вихідних коливань в автогенераторах     | 409         |
| 5.6. <i>LC</i> -автогенератори на тунельних діодах                | 415         |
| Контрольні запитання і завдання                                   | 418         |
| Розділ 6. ІМПУЛЬСНІ ПРИСТРОЇ                                      | 420         |
| 6.1. Особливості імпульсного режиму електронних пристроїв         | 420         |
| 6.2. Диференціюючі та інтегруючі кола                             | 423         |
| 6.3. Електронні ключі                                             | 429         |
| 6.3.1. Діодні ключі                                               | 431         |
| 6.3.2. Ключі на біполярних транзисторах                           | 442         |
| 6.3.3. Ключі на польових транзисторах                             | 461         |
| 6.8. Транзисторні тригери                                         | 472         |
| 6.9. Мультивібратори                                              | 482         |
| Контрольні запитання і завдання                                   | 501         |
| Розділ 7. АРИФМЕТИЧНІ ОСНОВИ ЦИФРОВИХ ПРИСТРОЇВ                   | 503         |
|                                                                   |             |

| 7.2. Перетворення числової інформації з однієї системи        |       |
|---------------------------------------------------------------|-------|
| числення в іншу                                               | . 509 |
| 7.3. Форми зображення чисел                                   | . 512 |
| 7.4. Виконання арифметичних операцій над числами              | . 517 |
| Контрольні запитання і завдання                               | . 525 |
| Розділ 8. ЛОГІЧНІ ПРИСТРОЇ                                    | . 527 |
| 8.1. Загальна характеристика логічних елементів               | . 527 |
| 8.2. Базові логічні елементи                                  | . 531 |
| 8.2.1. Простіші логічні елементи                              | . 536 |
| 8.3. Тригерні пристрої                                        | . 540 |
| 8.3.1. Одноступеневі тригери                                  | . 549 |
| 8.3.2. Двоступеневі тригери                                   | . 557 |
| 8.4. Регістри                                                 | . 558 |
| 8.4.1. Регістри пам'яті                                       | . 559 |
| 8.4.2. Регістри зсуву                                         | . 566 |
| 8.5. Лічильники                                               | . 568 |
| 8.5.1. Асинхронні лічильники                                  | . 574 |
| 8.5.2. Синхронні лічильники                                   |       |
| 8.6. Напівпровідникові запам'ятовувальні пристрої.            |       |
| Призначення, класифікація та головні параметри                | . 587 |
| 8.7. Оперативні запам'ятовувальні пристрої                    | . 595 |
| 8.7.1. Статичні запам'ятовувальні пристрої                    | . 596 |
| 8.7.2. Динамічні запам'ятовувальні пристрої                   | . 602 |
| 8.8. Постійні запам'ятовувальні пристрої                      | . 605 |
| Контрольні запитання і завдання                               | . 620 |
| Розділ 9. АНАЛОГО-ЦИФРОВІ ТА ЦИФРО-АНАЛОГОВІ                  |       |
| ПЕРЕТВОРЮВАЧІ                                                 | . 622 |
| 9.1. Принцип аналого-цифрового перетворення. Параметри        |       |
| аналого-цифрових перетворювачів                               | . 622 |
| 9.2. Аналого-цифрові перетворювачі                            | . 627 |
| 9.3. Принцип цифро-аналогового перетворення. Параметри цифро- |       |
| аналогових перетворювачів                                     | . 635 |
| 9.4. Цифро-аналогові перетворювачі                            | . 638 |
| 9.5. Пристрої вибірки та зберігання аналогових сигналів       | . 643 |
| Контрольні запитання і завдання                               | . 650 |
| Розділ 10. МІКРОПРОЦЕСОРИ                                     | . 651 |
| 10.1. Загальні відомості про мікропроцесори                   | . 651 |
| 10.2. Однокристальний 8-розрядний мікропроцесор               | . 652 |
| 10.3. Команди мікропроцесора                                  | . 654 |
| 10.4. Організація пам'яті                                     | . 661 |
| 10.5. Взаємодія мікроконтролера із зовнішніми пристроями      | . 664 |
| 10.6. Програмне забезпечення мікропроцесорних систем          | . 668 |
| Контрольні запитання і завдання                               | . 669 |
| ЛІТЕРАТУРА                                                    | . 670 |

Навчальне видання

СЕНЬКО Віталій Іванович ЛИСЕНКО Віталій Пилипович ЮРЧЕНКО Олег Миколайович ЛУКІН Володимир Євгенович РУДЕНСКИЙ Анатолій Андрійович

### ЕЛЕКТРОНІКА І МІКРОПРОЦЕСОРНА ТЕХНІКА

Навчальний посібник

За редакцією доктора технічних наук, професора **В.І. Сенько** 

Підписано до друку 23.12.2015 Формат 60х84/16. Папір офсет. №1. Гарнітура Times New Roman. Друк офс. Наклад 500 примірників, Зам. № 56

> ДУ «НМЦ «Агроосвіта» Київ-151, вул. Смілянська,11 тел. 249-94-04

> > Фірма «Інтас»